DE3118621A1 - Anordnung zum auslesen eindeutiger informationen aus einem digitalen schaltwerk bei zueinander asynchronen steuersignalen fuer das weiterschalten des schaltwerks und das uebernehmen der informationen - Google Patents

Anordnung zum auslesen eindeutiger informationen aus einem digitalen schaltwerk bei zueinander asynchronen steuersignalen fuer das weiterschalten des schaltwerks und das uebernehmen der informationen

Info

Publication number
DE3118621A1
DE3118621A1 DE19813118621 DE3118621A DE3118621A1 DE 3118621 A1 DE3118621 A1 DE 3118621A1 DE 19813118621 DE19813118621 DE 19813118621 DE 3118621 A DE3118621 A DE 3118621A DE 3118621 A1 DE3118621 A1 DE 3118621A1
Authority
DE
Germany
Prior art keywords
signal
input
gate
switching mechanism
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19813118621
Other languages
German (de)
English (en)
Inventor
Irmfried Dipl.-Ing. Bromme
Reinhold Dipl.-Ing. 8000 München Brunner
Heinz Dipl.-Ing. 8132 Tutzing Reimer
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19813118621 priority Critical patent/DE3118621A1/de
Priority to DE8181109136T priority patent/DE3176734D1/de
Priority to EP81109136A priority patent/EP0064574B1/de
Priority to US06/374,247 priority patent/US4511993A/en
Priority to JP57079083A priority patent/JPS57194636A/ja
Publication of DE3118621A1 publication Critical patent/DE3118621A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • G06F5/08Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor having a sequence of storage locations, the intermediate ones not being accessible for either enqueue or dequeue operations, e.g. using a shift register
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/17Interprocessor communication using an input/output type connection, e.g. channel, I/O port
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Information Transfer Systems (AREA)
DE19813118621 1981-05-11 1981-05-11 Anordnung zum auslesen eindeutiger informationen aus einem digitalen schaltwerk bei zueinander asynchronen steuersignalen fuer das weiterschalten des schaltwerks und das uebernehmen der informationen Withdrawn DE3118621A1 (de)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE19813118621 DE3118621A1 (de) 1981-05-11 1981-05-11 Anordnung zum auslesen eindeutiger informationen aus einem digitalen schaltwerk bei zueinander asynchronen steuersignalen fuer das weiterschalten des schaltwerks und das uebernehmen der informationen
DE8181109136T DE3176734D1 (en) 1981-05-11 1981-10-28 Arrangement for reading unambiguous information from a sequential digital system by means of mutual asynchronous control signals for relaying the sequential logic system and for receiving the information
EP81109136A EP0064574B1 (de) 1981-05-11 1981-10-28 Anordnung zum Auslesen eindeutiger Informationen aus einem digitalen Schaltwerk bei zueinander asynchronen Steuersignalen für das Weiterschalten des Schaltwerkes und das Übernehmen der Informationen
US06/374,247 US4511993A (en) 1981-05-11 1982-05-03 Arrangement for reading out defined data from a digital switching device with mutually asynchronous control signals for sequential switching of the device and transfer of the data
JP57079083A JPS57194636A (en) 1981-05-11 1982-05-11 Unitary information reader between asynchronous digital circuits

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19813118621 DE3118621A1 (de) 1981-05-11 1981-05-11 Anordnung zum auslesen eindeutiger informationen aus einem digitalen schaltwerk bei zueinander asynchronen steuersignalen fuer das weiterschalten des schaltwerks und das uebernehmen der informationen

Publications (1)

Publication Number Publication Date
DE3118621A1 true DE3118621A1 (de) 1982-11-25

Family

ID=6131983

Family Applications (2)

Application Number Title Priority Date Filing Date
DE19813118621 Withdrawn DE3118621A1 (de) 1981-05-11 1981-05-11 Anordnung zum auslesen eindeutiger informationen aus einem digitalen schaltwerk bei zueinander asynchronen steuersignalen fuer das weiterschalten des schaltwerks und das uebernehmen der informationen
DE8181109136T Expired DE3176734D1 (en) 1981-05-11 1981-10-28 Arrangement for reading unambiguous information from a sequential digital system by means of mutual asynchronous control signals for relaying the sequential logic system and for receiving the information

Family Applications After (1)

Application Number Title Priority Date Filing Date
DE8181109136T Expired DE3176734D1 (en) 1981-05-11 1981-10-28 Arrangement for reading unambiguous information from a sequential digital system by means of mutual asynchronous control signals for relaying the sequential logic system and for receiving the information

Country Status (4)

Country Link
US (1) US4511993A (US07935154-20110503-C00006.png)
EP (1) EP0064574B1 (US07935154-20110503-C00006.png)
JP (1) JPS57194636A (US07935154-20110503-C00006.png)
DE (2) DE3118621A1 (US07935154-20110503-C00006.png)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19755146A1 (de) * 1997-12-11 1999-07-08 Siemens Ag Kodierte Steuersignale zwischen asynchronen Baugruppen

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59140559A (ja) * 1983-01-31 1984-08-11 Sony Corp バツフアレジスタ
JPS62173819A (ja) * 1986-01-27 1987-07-30 Advantest Corp 計数回路
JPS62203420A (ja) * 1986-03-03 1987-09-08 Fanuc Ltd カウンタ回路
JPH01150094U (US07935154-20110503-C00006.png) * 1988-03-31 1989-10-17
DE69032851T2 (de) * 1989-09-29 1999-05-12 Fujitsu Ltd Integrierte Schaltung vom Josephson-Typ mit einer Ausgangsschnittstelle, welche die Ausgangsdaten mit reduzierter Taktfrequenz liefern kann
US5517638A (en) * 1993-05-13 1996-05-14 Texas Instruments Incorporated Dynamic clock switching circuitry and method
US6141765A (en) * 1997-05-19 2000-10-31 Gigabus, Inc. Low power, high speed communications bus
US6981169B2 (en) * 2002-02-26 2005-12-27 Sun Microsystems, Inc. Modified glitch latch for use with power saving dynamic register file structures

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL288425A (US07935154-20110503-C00006.png) * 1962-02-01
US3406378A (en) * 1965-07-14 1968-10-15 Minnesota Mining & Mfg Digital data transfer system
US3411142A (en) * 1965-12-27 1968-11-12 Honeywell Inc Buffer storage system
US3699529A (en) * 1971-01-07 1972-10-17 Rca Corp Communication among computers
US3810103A (en) * 1972-04-03 1974-05-07 Hawlett Packard Co Data transfer control apparatus
US3909791A (en) * 1972-06-28 1975-09-30 Ibm Selectively settable frequency divider
US3916382A (en) * 1972-12-04 1975-10-28 Little Inc A Anticipatory tape rewind system
US4163291A (en) * 1975-10-15 1979-07-31 Tokyo Shibaura Electric Co., Ltd. Input-output control circuit for FIFO memory
SE390672B (sv) * 1975-12-22 1977-01-03 Ericsson Telefon Ab L M Sett att overfora asynkront forenderliga dataord samt anordning for utforande av settet
US4056851A (en) * 1976-09-20 1977-11-01 Rca Corporation Elastic buffer for serial data
SE399773B (sv) * 1977-03-01 1978-02-27 Ellemtel Utvecklings Ab Adress- och avbrottsignalgenerator
US4176400A (en) * 1977-08-10 1979-11-27 Teletype Corporation Buffer storage and control
US4159497A (en) * 1978-02-23 1979-06-26 The United States Of America As Represented By The Secretary Of The Air Force Switch debounce circuit
US4244018A (en) * 1978-05-15 1981-01-06 Gte Automatic Electric Laboratories Incorporated Interlock control of asynchronous data transmission between a host processor and a plurality of microprocessors through a common buffer
US4241398A (en) * 1978-09-29 1980-12-23 United Technologies Corporation Computer network, line protocol system

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19755146A1 (de) * 1997-12-11 1999-07-08 Siemens Ag Kodierte Steuersignale zwischen asynchronen Baugruppen
DE19755146C2 (de) * 1997-12-11 1999-10-28 Siemens Ag Kodierte Steuersignale zwischen asynchronen Baugruppen
US6356609B1 (en) 1997-12-11 2002-03-12 Siemens Aktiengesellschaft Method of transmitting a coded control signal between asynchronous assemblies

Also Published As

Publication number Publication date
US4511993A (en) 1985-04-16
EP0064574B1 (de) 1988-05-04
JPS57194636A (en) 1982-11-30
DE3176734D1 (en) 1988-06-09
EP0064574A2 (de) 1982-11-17
EP0064574A3 (en) 1985-12-04
JPS6253086B2 (US07935154-20110503-C00006.png) 1987-11-09

Similar Documents

Publication Publication Date Title
DE2731336C2 (de) Taktsystem
DE3300261C2 (US07935154-20110503-C00006.png)
DE3300260C2 (US07935154-20110503-C00006.png)
DE2448212C2 (de) Asynchrone Sammelleitung zur Kommunikation mit selbstbestimmter Priorität zwischen Mutterrechnergeräten und Tochterrechnergeräten
DE2944497C2 (US07935154-20110503-C00006.png)
DE2853239C2 (US07935154-20110503-C00006.png)
EP0190554B1 (de) Verfahren und Schaltungsanordnung zum Umschalten einer taktgesteuerten Einrichtung mit mehreren Betriebszuständen
DE2807175C2 (de) Anordnung zur Steuerung von Informationsübertragungen zwischen zwei Rechenanlagen
DE2933474C2 (US07935154-20110503-C00006.png)
DE2457553A1 (de) Asynchroner taktgeber
DE3118621A1 (de) Anordnung zum auslesen eindeutiger informationen aus einem digitalen schaltwerk bei zueinander asynchronen steuersignalen fuer das weiterschalten des schaltwerks und das uebernehmen der informationen
DE3850212T2 (de) Vielfach-CPU-System mit gemeinschaftlichem Speicher.
EP0655688A2 (de) Programmspeichererweiterung für einen Mikroprozessor
DE2633155A1 (de) Einrichtung zur erzeugung zeitdefinierter steuersignale
EP0079618B1 (de) Verfahren und Anordnung zur überwachten Übergabe von Steuersignalen an Schnittstellen digitaler Systeme
EP0060909B1 (de) Anordnung in einer Datenverarbeitungseinrichtung zur Verkürzung der Zykluszeit
DE2619238C3 (de) Verfahren und Anordnung zur zeitlichen Einordnung von unabhängigen Operationen, die in einem elektronischen Schaltungssystem ablaufen
DE2917822A1 (de) Schaltungsanordnung zur zweirichtungsuebertragung von signalen
DE3882248T2 (de) Vorrichtung zur Ermöglichung des Zugriffes zweier Signalverarbeitungsprozessoren auf eine gemeinsame Schaltung.
DE19948598B4 (de) Mikrocomputer mit Abtastfunktion eines Wiederholungs-Anforderungssignals in Synchronisation mit einem Abtastsignal
DE3146735C2 (de) Selbstüberwachungseinrichtung für einen digitalen, programmgesteuerten Ablaufsteuerschaltkreis
EP0025511A2 (de) Steuereinrichtung zur Ausführung von Instruktionen
DE4407948C2 (de) Schnittstelle
EP0073969A2 (de) Verfahren zur Übergabe des Refresh-Signals an einen Halbleiterspeicher und Schaltung zur Ausführung des Verfahrens
DE3813642A1 (de) Schaltungsanordnung mit einem mikroprozessor

Legal Events

Date Code Title Description
8139 Disposal/non-payment of the annual fee