DE2828419C2 - Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge - Google Patents

Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge

Info

Publication number
DE2828419C2
DE2828419C2 DE19782828419 DE2828419A DE2828419C2 DE 2828419 C2 DE2828419 C2 DE 2828419C2 DE 19782828419 DE19782828419 DE 19782828419 DE 2828419 A DE2828419 A DE 2828419A DE 2828419 C2 DE2828419 C2 DE 2828419C2
Authority
DE
Germany
Prior art keywords
counter
circuit arrangement
output
input
oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19782828419
Other languages
English (en)
Other versions
DE2828419B1 (de
Inventor
Jean-Louis Dr. Lauterbourg Pfeffer (Frankreich)
Helmut Dipl.-Ing. 7516 Karlsbad Schumacher
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19782828419 priority Critical patent/DE2828419C2/de
Publication of DE2828419B1 publication Critical patent/DE2828419B1/de
Application granted granted Critical
Publication of DE2828419C2 publication Critical patent/DE2828419C2/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/64Generators producing trains of pulses, i.e. finite sequences of pulses
    • H03K3/72Generators producing trains of pulses, i.e. finite sequences of pulses with means for varying repetition rate of trains
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/20Cathode-ray oscilloscopes
    • G01R13/22Circuits therefor
    • G01R13/34Circuits for representing a single waveform by sampling, e.g. for very high frequencies
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/78Generating a single train of pulses having a predetermined pattern, e.g. a predetermined number

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)
  • Storage Device Security (AREA)
  • Facsimile Transmission Control (AREA)

Description

Sollen aufeinanderfolgende Amplitudenwerte eines periodischen Vorganges, beispielsweise zwecks Speicherung des Vorganges in einem Zahlenspeicher, digital verschlüsselt werden, so hängt die erreichbare zeilliche Auflösung von der für die Verschlüsselung benötigten Zeit ab. Eine höhere Auflösung bei gleichbleibender Verschlüsselungszeit kann erzielt werden, wenn aufeinanderfolgende Amplitudenwerte des periodischen Vorganges verschiedenen, nacheinander ablaufenden Perioden des Vorganges entnommen werden, der Vorgang also an zeitlich gegeneinander versetzten Stellen verschiedener Perioden abgetastet wird. Dazu ist es notwendig, eine Abtastimpulsfolge zu erzeugen, die gegenüber der Periode des Vorgangs eine teilerfremde Periode aufweist.
Der Erfindung lag die Aufgabe zugrunde, eine Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge, mit einer gegenüber der Periode des Vorganges teilerfremden Periode anzugeben.
Eine Lösung der gestellten Aufgabe ist gemäß der Erfindung gekennzeichnet durch einen von Triggerimpulsen einer von der Frequenz des Vorganges abgeleiteten Folgefrequenz ausgelösten Start/Stopp-Oszillator und einen von den Ausgangsimpulsen des Oszillators beaufschlagten, mit dem Ende eines Zählzyklus einen Abtastimpuls auslösenden Zahler und Mittel zur Verlängerung aufeinanderfolgender Zählzyklen des
Zählers um eine konstante Impulswahl*
Mit Hilfe dieser Schaltungsanordnung kann eine Abtastimpulsfolge erzeugt werden, die aufeinanderfolgende Perioden des abzutastenden Vorgangs an zeitlich gegenseitig verschobenen Stellen abtastet, wobei für die Verschlüsselung der einzelnen abgetasteten Werte mindestens eine Periodendauer zur Verfügung steht.
Zweckmäßig sind zur Verlängerung aufeinanderfolgender Zählzyklen ein erster und ein zweiter Zähler
(O vorgesehen, wobei der Inhalt des zweiten Zählers nach jedem Zählzyklus um eine konstante Zahl erhöht wird, welche Zähler an einen Vergleicher angeschlossen sind, der bei Gleichstand beider Zähler einen Abtastimpuls auflöst
Um die Abtaststellen innerhalb einer Periode wählen zu können, ist es zweckmäßig, einen Freigabeeingang des ersten Zählers an einen Obertragungsausgang eines dritten, mit einem Zähleingang an den Ausgang des Start/Stopp-Oszillators angeschlossenen Zählers zu legen. Mit Hilfe dieses dritten Zählers kann eine Verzögerungszeit eingestellt werden.
Zur weiteren Verlängerung der zur Verschlüsselung verfügbaren Zeit ist in einer Weiterbildung der Erfindung der Ausgang eines Triggerimpulsformers über einen bezüglich seines Untersetzungsverhältnisses einstellbaren Untersetzer an einen Starteingang des Start/Stopp-Oszillators angeschlossen. Je nach eingestelltem Untersetzungsverhältnis des Untersetzers können eine oder mehrere Perioden des Vorgangs
JO bezüglich der Abtastung übersprungen werden.
Die Erfindung wird an einem Blockschaltbild eines Ausfuhrungsbeispiels erläutert.
Einem Signaleingang 1 wird der abzutastende Vorgang zugeführt. Der Signaleingang 1 ist mit dem
η Eingang eines Triggerimpulsformers 2 und dem Eingang einer Sample-Hold-Schaltung 3 verbunden. Der Triggerimpulsformer leitet aus dem Vorgang eine periodische Triggerimpulsfolge ab, d:> gegebenenfalls über einen gestrichelt gezeichneten Untersetzer 4 an den Starteingang eines Start/Stopp-Oszillators 5 geführt ist. Ein Ausgang für die Impulse des Oszillators 5 liegt an Eingängen eines Zählers 6 und eines Zählers 7. Ein Übertragungsausgang des Zählers 7 ist mit einem Freigabeeingang des Zählers 6 verbunden, so daß der Zählzyklus des Zählers 6 erst beginnt, wenn eine im Zähler 7 voreingestellte Zahl erreicht ist. Bitausgänge des Zählers 6 sind an entsprechende Eingänge eines Vergleichers 8 geführt. Andere Eingänge des Vergleichers 8 liegen an Bitausgängen eines Zählers 9. Der Zähler 9 ist an einen Zahlenspeicher 10 angeschlossen, aus dem vor jedem Beginn einer Verschlüsselung und nach jedem abgeschlossenen Zählzyklus des Zählers 6 eine konstante Zahl in den Zähler 9 übertragen wird. Dazu ist ein Übernahmeeingang des Zählers 9 mit dem Entscheidungsausgang des Vergleichers 8 verbunden. Der Entscheidungsausgang des Vergleichers 8 ist außerdem an einen Rückstelleingang des Zählers 6 und einen Stoppeingang des Oszillators S angeschlossen. Am Entscheidungsausgang liegt weiterhin ein Steuereingang der Sample-Hold-Schaltung 3.
Wird der Oszillator durch einen Triggerimpuls gestartet, so werden die Oszillatorausgangsimpulse zuerst dem Zähler 7 zugeführt. Erreicht dessen Inhalt die voreingestellte Zahl, so wird durch einen Übertragsei impuls des Zahlers 7 ein Freigabeeingang des Zählers 6 angeregt, und ein Zählzyklus dieses Zählers beginnt. Der Zählzyklus dauert so lange, bis der Vergleicher 8 Inhaltsgleichheit des Zählers β mit der im Zähler 9
gespeicherten Zahl feststellt und daraufhin den Qsxillator stoppt, den Zähler 6 auf Null zurückstellt und dem Inhalt des Zählers 9 den im Speicher 10 gespeicherten konstanten Wert hinzufügt. Gleichzeitig steuert das Entscheidungssignal des Vergleichers 8 die Sample-Hold-Schaltung 3, die den momentan anliegenden Wert des abzutastenden Vorganges festhält und an einen Analog-Digital-Wandler 11 zur Verschlüsselung weitergibt. Vom Analog-Digital-Wandler 11 wird der verschlüsselte Wert an einen Speicher 12 weitergegeben.
Hierzu 1 Blatt Zeichnungen

Claims (4)

Patentansprüche:
1. Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge, mit einer gegenüber der Periode des Vorganges teilerfremden Periode, gekennzeichnet durch einen von Triggerimpulsen mit einer von der Frequenz des Vorganges abgeleiteten Folgefrequenz ausgelösten Start/Stopp-Oszillator
(5) und einen von den Ausgangsimpulsen des Oszillators (5) beaufschlagten, mit dem Ende eines Zählzyklus einen Abtastimpuls auslösenden Zähler
(6) und Mittel (8, 9, 10) zur Verlängerung aufeinanderfolgender Zählzyklen des Zählers (6) um eine konstante Impulszahl.
2. Schaltungsanordnung nach Anspruch ί, dadurch gekennzeichnet, daß zur Verlängerung aufeinanderfolgender Zäoiiyklen der Zähler (6) und ein Zähler (S), dessen Inhalt nach jedem Zähizyklus um eine konstante Zahl erhöht wird, an einen Vergleicher (8) angeschlossen sind, der bei Gleichheit beider Zähler (6,9) einen Abtastimpuls auslöst.
3. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß ein Freigabeeingang des Zählers (6) an einen Überiragungsausgang eines dritten, mit einem Zähleingang an den Ausgang des Start/Stopp-Oszillators (5) angeschlossenen Zählers
(7) gelegt ist.
4. Schaltungsanordnung nach Anspruch 1 oder einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß der Ausgang eines Triggerimpulsformers (2) über einen bezüglich seines Untersetzungsverhältnisses einstellbare^ Untersetzer (4) an einen Starteingang des Start/Stopp-Oszillators (5) angeschlossen ist.
DE19782828419 1978-06-28 1978-06-28 Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge Expired DE2828419C2 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19782828419 DE2828419C2 (de) 1978-06-28 1978-06-28 Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19782828419 DE2828419C2 (de) 1978-06-28 1978-06-28 Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge

Publications (2)

Publication Number Publication Date
DE2828419B1 DE2828419B1 (de) 1979-11-08
DE2828419C2 true DE2828419C2 (de) 1980-07-24

Family

ID=6043030

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19782828419 Expired DE2828419C2 (de) 1978-06-28 1978-06-28 Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge

Country Status (1)

Country Link
DE (1) DE2828419C2 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2950066C2 (de) * 1979-12-13 1983-01-20 TE KA DE Felten & Guilleaume Fernmeldeanlagen GmbH, 8500 Nürnberg Verfahren zur Speicherung und Wiedergabe eines analogen Signales

Also Published As

Publication number Publication date
DE2828419B1 (de) 1979-11-08

Similar Documents

Publication Publication Date Title
DE3715237C2 (de)
DE2644823C3 (de) Kreuzkorrelationsanordnung zur Bestimmung des Vorhandenseins bzw. Fehlens mindestens eines in seiner Frequenz bekannten elektrischen Tonsignals
DE2921899A1 (de) Verfahren zur frequenzmessung
DE3033356C2 (de) Zitterkorrektur-Schaltungsanordnung für einen digitalen Oszillographen.
DE3686439T2 (de) Digitale phasenregelschleifen.
DE2323959C3 (de) Anordnung zur Fernablesung mehrerer Zähler
EP0362491B1 (de) Verfahren und Schaltungsanordnung zum Messen der Jittermodulation von nullenbehafteten Digitalsignalen
EP0771422B1 (de) Verfahren zum messen des phasenjitters eines datensignals
DE3813068A1 (de) Filter mit geschaltetem kondensator fuer einen digital-analog-konverter
DE2828419C2 (de) Schaltungsanordnung zur Erzeugung einer der Abtastung eines periodischen Vorgangs dienenden Impulsfolge
DE1905680C3 (de) Anordnung zur Änderung der Dauer frequenzmodulierter Impulse, insbesonde re bei mit Impulsverdichtung arbeiten den Ultraschall Ruckstrahlortungsanlagen
DE2748604C2 (de) Einrichtung zur Drehlagebestimmung von Gegenständen
DE3787903T2 (de) Getriggerter, programmierbarer Skew-Signal-Generator.
DE1912981B2 (de) Codierer für Pulscodemodulation und differentielle Pulscodemodulation
DE1549603B1 (de) Korrelator
DE2524613C2 (de) Einrichtung zum Vergleich der Ausgangssignale von Schrittdaten-Kompaßpaaren
DE2612238C3 (de) Verfahren zur Ermittlung der Vektor-Komponenten einer Schwingung und Schaltungsanordnung zur Durchführung des Verfahrens
DE1930275B2 (de) Analog-Digital-Wandler
EP0367860B1 (de) Verfahren zur Messung der Amplitude eines periodischen zeitabhängigen elektrischen Signales G(t) in einem Signalbereich U(t)
DE2054553A1 (de) Verfahren und Vorrichtung zur Über mittlung der Winkellage eines drehbaren Bauteiles
DE2643949C3 (de) Schaltungsanordnung zum impulsmäßigen Übertragen von analogen Spannungswerten beider Polaritäten
DE2248461A1 (de) Phasenschieberzelle zum verschieben der phasenlage von signalen sowie unter verwendung solcher phasenschieberzellen gebaute signalphasenschieber, signalgeneratoren und frequenzvervielfacher
DE2756260A1 (de) Datenverarbeitungssystem
DE2852802C2 (de)
DE3907781A1 (de) Verfahren und vorrichtung zur digitalen phasenmessung

Legal Events

Date Code Title Description
8320 Willingness to grant licences declared (paragraph 23)
8339 Ceased/non-payment of the annual fee