DE2825770A1 - Schaltungsanordnung zur verminderung der verlustleistung - Google Patents

Schaltungsanordnung zur verminderung der verlustleistung

Info

Publication number
DE2825770A1
DE2825770A1 DE19782825770 DE2825770A DE2825770A1 DE 2825770 A1 DE2825770 A1 DE 2825770A1 DE 19782825770 DE19782825770 DE 19782825770 DE 2825770 A DE2825770 A DE 2825770A DE 2825770 A1 DE2825770 A1 DE 2825770A1
Authority
DE
Germany
Prior art keywords
power loss
power supply
disconnecting
operates
reduction system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19782825770
Other languages
English (en)
Inventor
Heinz-Dietmar Ing Gra Schendel
Erich Dipl Ing Stein
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Licentia Patent Verwaltungs GmbH
Original Assignee
Licentia Patent Verwaltungs GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Licentia Patent Verwaltungs GmbH filed Critical Licentia Patent Verwaltungs GmbH
Priority to DE19782825770 priority Critical patent/DE2825770A1/de
Publication of DE2825770A1 publication Critical patent/DE2825770A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3228Monitoring task completion, e.g. by use of idle timers, stop commands or wait commands
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Description

  • Schaltungsanordnung zur Verminderung der Verlustleistung"
  • Die Erfindung betrifft eine Schaltungsanordnung zur Verminderung der Verlustleistung in einer aus einer Vielzahl von Bunktionsblöcken bestehenden Einrichtung, bei der die Informationen schrittweise in den Funktionsblöcken verarbeitet werden.
  • Umfangreiche integrierte Schaltungen enthalten eine Vielzahl von stromführenden Bauelementen, die alle bereit sind, Signale zu verarbeiten. Die dabei auftretenden Verlustleistungen erzeugen in dichtgepackten Schaltungen, insbesondere in 1 Schaltungen (Integrated Injection logik), unerwünschte Wärme.
  • In batteriebetriebenen Schaltungen wird durch die ständige Stromaufnahme in unerwünschter Weise die Lebensdauer der Batterien verkürzt.
  • Es ist Aufgabe der Erfindung, den Stand der Technik zu verbessern. Insbesondere soll die Stromaufnahme und damit die Verlustleistung einer Einrichtung der eingangs genannten Art reduziert werden.
  • Die Aufgabe wird durch die im Anspruch 1 genannte Erfindung gelöst. Es ist nunmehr möglich, bei einer Einrichtung der eingangs genannten Art, insbesondere bei ihrer Ausführung in I2L-Technik die Packungsdichte der Bauelemente wesentlich zu erhöhen sowie bei transportablen Geräten die Größe und das Gewicht der Betriebsspannungsquelle herabzusetzen.
  • Das jeweilige Anschalten der erforderlichen Funktionsblödre kann in vorteilhafter Weise durch eine Ablaufsteuerung erfolgen. Die Ablaufsteuerung wird zweckmäßig von dem Datensignal, das die integrierte Einrichtung zu verarbeiten hat, getriggert. Die Ablaufsteuerung kann in der integrierten Schaltung untergebracht werden. Sie nimmt somit nur wenig Platz ein, nimmt wenig Leistung auf und erspart bei Triggerung durch das Datensignal äußere zusätzliche Anschlüsse am Halbleiterbaustein zur Triggerung.
  • Die Erfindung soll nun anhand einer Zeichnung, die ein allgemeines Ausführungsbeispiel darstellt, näher erläutert werden.
  • Die Figur zeigt eine Vielzahl von Funktionsbloaken 31, 32 bis 3n, die jeweils untereinander zum Informationsaustausch (Datenaustausch) verbunden sind. Die Funktionsblöcke erhalten ihre Betriebspannung B über die Leitung 6 und über die Jeweiligen Schalter 21, 22 bis 2n. Die Schalter werden von einer Ablaufsteuerung 12 über die Steuerleitungen 51, 52 bis 5n in vorgegebener Weise gesteuert.
  • Hierzu wird das zu verarbeitende Datensignal über den Eingang E dem Funktionsblock 31 zugeführt. Funktionsblock 31 empfängt vorzugsweise ein serielles Datensignal und überprüft dieses auf ein vorgegebenes Startkriterium. Hierzu wird nur wenig Leistung aus der Betriebsspannungsquelle gebraucht, so daß der Funktionsblock 31 im Standbybetrieb mit reduzierter Betriebsspannung oder auch mit intermittierender Betriebsspannung arbeiten kann. Ist das Startkriterium gefunden, gibt der Funktionsblock 31 ein Steuersignal an die Triggerschaltung 11, die ihrerseits die Ablaufsteuerung 12 in Gang setzt.
  • Die Ablaufsteuerung schaltet dann in vorgegebener Weise die einzelnen Funktionsblöcke 31 bis 3n an die Betriebsspannungsquelle.
  • Die erfindungsgemäße Schaltungsanordnung ist mit Vorteil bei Personenrufanlagen, Funksprechgeräten usw. und auch bei Mikroprozessoren anwendbar, kurz überall dort, wo einzelne Funktionsblöcke nicht ständig Signale zu verarbeiten haben.
  • L e e r s e i t e

Claims (3)

  1. Patentansprüche Oi Schaltungsanordnung zur Verminderung der Verlustleistung in einer aus einer Vielzahl von Funktionsblöcken bestehenden Einrichtung, bei der die Informationen schrittweise in den Funktionsblöcken verarbeitet werden, dadurch gekennzeichnet, daß Schaltungsmaßnahmen derart vorgesehen sind, daß jeweils nur die für eine Informationsverarbeitung erforderlichen Funktionsblöcke an die Betriebsspannungsquelle angeschaltet sind.
  2. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß zur j jeweiligen Anschaltung der Betriebsspannungsquelle eine Ablaufsteuerung vorgesehen ist, welche zwischen Betriebsspannungsquelle und den jeweiligen Funktionsblöcken liegende Schalter in vorgegebener Weise schließt.
  3. 3. Schaltungsanordnung nach Anspruch 2, gekennzeichnet durch ihre Verwendung in einer integrierten Schaltung, wobei die Ablaufsteuerung von dem Datensignal, das die integrierte Schaltung zu verarbeiten hat, intern getriggert ist.
DE19782825770 1978-06-13 1978-06-13 Schaltungsanordnung zur verminderung der verlustleistung Withdrawn DE2825770A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19782825770 DE2825770A1 (de) 1978-06-13 1978-06-13 Schaltungsanordnung zur verminderung der verlustleistung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19782825770 DE2825770A1 (de) 1978-06-13 1978-06-13 Schaltungsanordnung zur verminderung der verlustleistung

Publications (1)

Publication Number Publication Date
DE2825770A1 true DE2825770A1 (de) 1980-01-03

Family

ID=6041630

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19782825770 Withdrawn DE2825770A1 (de) 1978-06-13 1978-06-13 Schaltungsanordnung zur verminderung der verlustleistung

Country Status (1)

Country Link
DE (1) DE2825770A1 (de)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0058094A1 (de) * 1981-02-11 1982-08-18 Mars Incorporated Einrichtungen zur Echtheitsprüfung von Münzen
DE3242952A1 (de) * 1982-11-20 1984-05-24 SWF-Spezialfabrik für Autozubehör Gustav Rau GmbH, 7120 Bietigheim-Bissingen Rechner, insbesondere bordrechner fuer kraftfahrzeuge
EP0142814A2 (de) * 1983-11-18 1985-05-29 Sielaff GmbH & Co. Automatenbau Herrieden Selbstverkäufer mit einem Kreditwerk
DE3521930A1 (de) * 1984-06-19 1985-12-19 Hitachi, Ltd., Tokio/Tokyo Verfahren und vorrichtung zur leistungssteuerung fuer datenverarbeitungssysteme
EP0171088A2 (de) * 1984-08-10 1986-02-12 Nec Corporation Mikroprozessor mit unabhängig in Standby-Zustand versetzbarer Ausführungseinheit
FR2586446A1 (fr) * 1985-08-22 1987-02-27 Genest Leonard Dispositif de securite ameliore
DE3619552A1 (de) * 1986-06-11 1987-12-17 Udo E W Menke Mikrocomputergesteuerte netzweiche
DE3722766A1 (de) * 1987-07-09 1989-01-19 Allianz Rechenanlage
DE4040382A1 (de) * 1989-12-15 1991-07-25 Hitachi Ltd Integrierte halbleiterschaltungsanordnungen und mikroprozessoren mit niederer leistungsaufnahme und verfahren zu ihrem betrieb
DE4201133A1 (de) * 1991-01-18 1992-07-30 Mitsubishi Electric Corp Mikrocomputersystem
DE4119626A1 (de) * 1991-06-14 1992-12-17 Schoppe & Faeser Gmbh Schaltungsanordnung zum energiesparenden betrieb von mikroprozessoren mit externen speicherbausteinen
EP0638858A1 (de) * 1993-08-03 1995-02-15 Nec Corporation Fliessband-Datenverarbeitungsgerät mit niedriger Leistungsaufnahme
DE4444283A1 (de) * 1994-12-13 1995-04-20 Udo Metzkow System zur Schaltung der Komponenten eines lokalen Netzwerkes (LAN)"
US5457790A (en) * 1989-12-15 1995-10-10 Hitachi, Ltd. Low power consumption semiconductor integrated circuit device and microprocessor
US5515539A (en) * 1990-02-06 1996-05-07 Mitsubishi Denki Kabushiki Kaisha Apparatus and method for reducing power consumption by peripheral devices after downloading a program therefrom
DE4042674B4 (de) * 1989-12-15 2005-09-29 Hitachi, Ltd. Verfahren zur Durchführung arithmetischer Operationen bei paralleler Ausführung mehrerer Befehle und integrierte Halbleiterschaltungsanordnung zur Durchführung des Verfahrens

Cited By (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4601380A (en) * 1981-02-11 1986-07-22 Mars Incorporated Apparatus for checking the validity of coins
WO1982002786A1 (en) * 1981-02-11 1982-08-19 Dean Robert Improvements in and relating to apparatus for checking the validity of coins
EP0058094A1 (de) * 1981-02-11 1982-08-18 Mars Incorporated Einrichtungen zur Echtheitsprüfung von Münzen
EP0304535A3 (en) * 1981-02-11 1989-05-24 Mars Incorporated Improvements in and relating to apparatus for checking the validity of coins
EP0304535A2 (de) * 1981-02-11 1989-03-01 Mars Incorporated Münzprüfer
DE3242952A1 (de) * 1982-11-20 1984-05-24 SWF-Spezialfabrik für Autozubehör Gustav Rau GmbH, 7120 Bietigheim-Bissingen Rechner, insbesondere bordrechner fuer kraftfahrzeuge
EP0142814A2 (de) * 1983-11-18 1985-05-29 Sielaff GmbH & Co. Automatenbau Herrieden Selbstverkäufer mit einem Kreditwerk
EP0142814A3 (en) * 1983-11-18 1987-08-19 Sielaff Gmbh & Co. Automatenbau Herrieden Vending machine with a credit register
DE3521930A1 (de) * 1984-06-19 1985-12-19 Hitachi, Ltd., Tokio/Tokyo Verfahren und vorrichtung zur leistungssteuerung fuer datenverarbeitungssysteme
EP0171088A3 (en) * 1984-08-10 1987-10-14 Nec Corporation Microprocessor with execution unit independently put into standby condition
EP0171088A2 (de) * 1984-08-10 1986-02-12 Nec Corporation Mikroprozessor mit unabhängig in Standby-Zustand versetzbarer Ausführungseinheit
US5495617A (en) * 1984-08-10 1996-02-27 Nec Corporation On demand powering of necesssary portions of execution unit by decoding instruction word field indications which unit is required for execution
FR2586446A1 (fr) * 1985-08-22 1987-02-27 Genest Leonard Dispositif de securite ameliore
DE3619552A1 (de) * 1986-06-11 1987-12-17 Udo E W Menke Mikrocomputergesteuerte netzweiche
DE3722766A1 (de) * 1987-07-09 1989-01-19 Allianz Rechenanlage
DE4040382A1 (de) * 1989-12-15 1991-07-25 Hitachi Ltd Integrierte halbleiterschaltungsanordnungen und mikroprozessoren mit niederer leistungsaufnahme und verfahren zu ihrem betrieb
US5457790A (en) * 1989-12-15 1995-10-10 Hitachi, Ltd. Low power consumption semiconductor integrated circuit device and microprocessor
US5734913A (en) * 1989-12-15 1998-03-31 Hitachi, Ltd. Low power consumption semiconductor integrated circuit device and microprocessor
DE4040382C2 (de) * 1989-12-15 1999-03-11 Hitachi Ltd Integrierte Halbleiterschaltungsanordnung mit niederer Leistungsaufnahme und Verfahren zu ihrem Betrieb
US6088808A (en) * 1989-12-15 2000-07-11 Hitachi, Ltd. Low power consumption semiconductor integrated circuit device and microprocessor
US6671815B2 (en) 1989-12-15 2003-12-30 Hitachi, Ltd. Low power consumption semiconductor integrated circuit device and microprocessor
DE4042674B4 (de) * 1989-12-15 2005-09-29 Hitachi, Ltd. Verfahren zur Durchführung arithmetischer Operationen bei paralleler Ausführung mehrerer Befehle und integrierte Halbleiterschaltungsanordnung zur Durchführung des Verfahrens
US5515539A (en) * 1990-02-06 1996-05-07 Mitsubishi Denki Kabushiki Kaisha Apparatus and method for reducing power consumption by peripheral devices after downloading a program therefrom
DE4201133A1 (de) * 1991-01-18 1992-07-30 Mitsubishi Electric Corp Mikrocomputersystem
US5659763A (en) * 1991-01-18 1997-08-19 Mitsubishi Denki Kabushiki Kaisha Apparatus and method for reducing power consumption by peripheral devices by controlling the interconnection of power supplies
DE4119626A1 (de) * 1991-06-14 1992-12-17 Schoppe & Faeser Gmbh Schaltungsanordnung zum energiesparenden betrieb von mikroprozessoren mit externen speicherbausteinen
EP0638858A1 (de) * 1993-08-03 1995-02-15 Nec Corporation Fliessband-Datenverarbeitungsgerät mit niedriger Leistungsaufnahme
DE4444283A1 (de) * 1994-12-13 1995-04-20 Udo Metzkow System zur Schaltung der Komponenten eines lokalen Netzwerkes (LAN)"

Similar Documents

Publication Publication Date Title
DE2825770A1 (de) Schaltungsanordnung zur verminderung der verlustleistung
EP0456990B1 (de) Einrichtung zur Stromversorgung einer elektronischen Rechenanlage in einem Kraftfahrzeug
EP0602197B1 (de) Integrierter cmos-halbleiterschaltkreis
DE2310267C2 (de) Digital/Analog-Umsetzer
DE19937829A1 (de) Schaltung, Verfahren und Vorrichtung zum Ausgeben, Eingeben bzw. Empfangen von Daten
DE2558287C2 (de) Informationsspeicher
DE4131237A1 (de) Ausgangspufferschaltung und betriebsverfahren fuer dieselbe
DE4232819A1 (de) Set-up-ladeschaltkreis
EP0175099B1 (de) Einrichtung zur unterbrechungsfreien Spannungsumschaltung
DE2947283B1 (de) Verlustfreie automatische Verpolungsschutzvorrichtung
DE2550276A1 (de) Kapazitiver datenspeicher
DE2360887C3 (de) Komplementär-Speicherelement und Verfahren zum Betrieb desselben
DE1524897A1 (de) Schaltung zum Durchschalten und Speichern eines zyklisch auftretenden elektrischen Signals
DE60035469T2 (de) Verfahren zur Gewährleistung der Unverletzlichkeit eines Chipkartenmikromoduls gegen eine Stromverbrauchsanalyse und entsprechendes Mikromodul
DE19849909A1 (de) Schaltungsanordnung zum Verarbeiten binärer Signale
DE2806183B2 (de) Integrierte Schaltung für eine Uhr
DE2103276A1 (de) Dynamisches Schieberegister
DE3832328A1 (de) Speicheranordnung fuer digitale signale
DE4422784C2 (de) Schaltungsanordnung mit wenigstens einer Schaltungseinheit wie einem Register, einer Speicherzelle, einer Speicheranordnung oder dergleichen
DE2248170A1 (de) Verfahren zur besseren ausnutzung elektronischer digitalrechner bei begrenzter elektrischer leistung
DE4421419A1 (de) MOS-Treiberschaltung
DE2039710C3 (de)
DE2460245A1 (de) Funktionsueberwachungsanordnung fuer schaltkreise mit im betrieb geringem stromverbrauch, insbesondere fuer komplementaere mos-schaltkreise
DD201958A5 (de) Fehlersichere logische verknuepfungsschaltung
EP1104129A2 (de) Telekommunikationsgerät mit einer Taktgenerierungseinheit

Legal Events

Date Code Title Description
8139 Disposal/non-payment of the annual fee