DE2412179A1 - Testsystem fuer eine datenverarbeitungseinheit - Google Patents
Testsystem fuer eine datenverarbeitungseinheitInfo
- Publication number
- DE2412179A1 DE2412179A1 DE19742412179 DE2412179A DE2412179A1 DE 2412179 A1 DE2412179 A1 DE 2412179A1 DE 19742412179 DE19742412179 DE 19742412179 DE 2412179 A DE2412179 A DE 2412179A DE 2412179 A1 DE2412179 A1 DE 2412179A1
- Authority
- DE
- Germany
- Prior art keywords
- unit
- circuit
- test
- register
- elements
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/2236—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/273—Tester hardware, i.e. output processing circuits
- G06F11/2736—Tester hardware, i.e. output processing circuits using a dedicated service processor for test
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Debugging And Monitoring (AREA)
- Tests Of Electronic Circuits (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR7309558A FR2221740B1 (enExample) | 1973-03-16 | 1973-03-16 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE2412179A1 true DE2412179A1 (de) | 1974-09-19 |
Family
ID=9116427
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19742412179 Withdrawn DE2412179A1 (de) | 1973-03-16 | 1974-03-14 | Testsystem fuer eine datenverarbeitungseinheit |
Country Status (6)
| Country | Link |
|---|---|
| JP (1) | JPS49128653A (enExample) |
| DE (1) | DE2412179A1 (enExample) |
| ES (1) | ES424364A1 (enExample) |
| FR (1) | FR2221740B1 (enExample) |
| GB (1) | GB1455078A (enExample) |
| IT (1) | IT1007713B (enExample) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2549256B1 (fr) * | 1983-06-22 | 1985-11-29 | Philips Ind Commerciale | Procede et machine automatiques pour tester simultanement des systemes informatiques |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR1338303A (fr) * | 1959-12-31 | 1963-09-27 | Ibm | Calculateurs à programmes enregistrés |
| US3405258A (en) * | 1965-04-07 | 1968-10-08 | Ibm | Reliability test for computer check circuits |
-
1973
- 1973-03-16 FR FR7309558A patent/FR2221740B1/fr not_active Expired
-
1974
- 1974-03-14 DE DE19742412179 patent/DE2412179A1/de not_active Withdrawn
- 1974-03-15 JP JP49029290A patent/JPS49128653A/ja active Pending
- 1974-03-15 GB GB1175674A patent/GB1455078A/en not_active Expired
- 1974-03-16 ES ES424364A patent/ES424364A1/es not_active Expired
- 1974-04-08 IT IT2069674A patent/IT1007713B/it active
Also Published As
| Publication number | Publication date |
|---|---|
| ES424364A1 (es) | 1976-09-01 |
| JPS49128653A (enExample) | 1974-12-10 |
| FR2221740A1 (enExample) | 1974-10-11 |
| GB1455078A (en) | 1976-11-10 |
| IT1007713B (it) | 1976-10-30 |
| FR2221740B1 (enExample) | 1976-06-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3206891C2 (enExample) | ||
| DE1524239B2 (de) | Schaltungsanordnung zur aufrechterhaltung eines fehler freien betriebes bei einer rechenanlage mit mindestens zwei parallel arbeitenden rechengeraeten | |
| DE1900042A1 (de) | Verfahren und Anordnung zur Ortung von Fehlern in einer Datenverarbeitungsanlage | |
| DE2048670A1 (de) | Speicherwartungsanordnung fur Daten verarbeitungsanlagen | |
| DE3786381T2 (de) | Prüfverfahren und -gerät für ein verteiltes Verarbeitungssystem. | |
| DE2319753B2 (de) | Anordnung zur Datenverarbeitung mittels in Mikroprogrammierung betriebener Prozessoren | |
| EP0010194A1 (de) | Wartungsschnittstelleneinrichtung für eine datenverarbeitende Anlage mit einer zentralen Verarbeitungseinheit und mit einem Dienstprozessor und Verfahren zu ihrem Betrieb | |
| DE2614000A1 (de) | Einrichtung zur diagnose von funktionseinheiten | |
| DE2030760A1 (de) | Speicherschaltung | |
| DE2442847A1 (de) | Test- und diagnoseanordnung fuer eine datenverarbeitungseinheit | |
| DE112020004019T5 (de) | Daisy-chain-modus-eingangssequenz | |
| DE2461592C3 (de) | Anordnung zur Durchführung von Wartungsoperationen bei einem Datenverarbeitungssystem | |
| DE2418650C2 (de) | Einrichtung zur Prüfung und Überwachung von Stromversorgungseinrichtungen | |
| DE2425757A1 (de) | Testsystem fuer eine datenverarbeitungseinheit | |
| DE2835498C2 (de) | Anordnung zur dynamischen Fehlerermittlung in Datenverarbeitungsanlagen | |
| DE2325137A1 (de) | Speichereinrichtung mit bereitschaftsspeicherelementen | |
| DE2412179A1 (de) | Testsystem fuer eine datenverarbeitungseinheit | |
| DE4233837A1 (de) | Rechenanlage | |
| DE3413330C2 (enExample) | ||
| DE1958747C3 (de) | Einrichtung zur mikroprogrammgesteuerten Fehlerprüfung | |
| DE10296809T5 (de) | Halbleitertestgerät | |
| DE102020104595B3 (de) | Integrierter Schaltkreis mit Selbsttestschaltung, Verfahren zum Betreiben eines integrierten Schaltkreises mit Selbsttestschaltung, Mehrkernprozessoreinrichtung und Verfahren zum Betreiben einer Mehrkernprozessoreinrichtung | |
| DE2248451C3 (de) | Prüfverfahren und Schaltungsanordnung in Datenverarbeitungsanlagen | |
| DE102004043063A1 (de) | Halbleiter-Bauelement mit Test-Schnittstellen-Einrichtung | |
| DE2715983C2 (de) | Schaltungsanordnung in einem Digitalrechner zur Überwachung und Prüfung des ordnungsgemäßen Betriebs des Digitalrechners |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OGA | New person/name/address of the applicant | ||
| 8141 | Disposal/no request for examination |