DE1923959A1 - Verfahren und Vorrichtung zur Kontrolle der Wirkung logischer Kreise - Google Patents

Verfahren und Vorrichtung zur Kontrolle der Wirkung logischer Kreise

Info

Publication number
DE1923959A1
DE1923959A1 DE19691923959 DE1923959A DE1923959A1 DE 1923959 A1 DE1923959 A1 DE 1923959A1 DE 19691923959 DE19691923959 DE 19691923959 DE 1923959 A DE1923959 A DE 1923959A DE 1923959 A1 DE1923959 A1 DE 1923959A1
Authority
DE
Germany
Prior art keywords
word
memory
bit
result
identifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19691923959
Other languages
German (de)
English (en)
Inventor
Kappetijn Jan Roelof
Gerrit Wijnand
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Gloeilampenfabrieken NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Gloeilampenfabrieken NV filed Critical Philips Gloeilampenfabrieken NV
Publication of DE1923959A1 publication Critical patent/DE1923959A1/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31919Storing and outputting test patterns
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Detection And Correction Of Errors (AREA)
DE19691923959 1968-05-31 1969-05-10 Verfahren und Vorrichtung zur Kontrolle der Wirkung logischer Kreise Pending DE1923959A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
NL6807778A NL145070B (nl) 1968-05-31 1968-05-31 Inrichting voor het controleren van de werking van logische circuits.

Publications (1)

Publication Number Publication Date
DE1923959A1 true DE1923959A1 (de) 1970-01-08

Family

ID=19803806

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19691923959 Pending DE1923959A1 (de) 1968-05-31 1969-05-10 Verfahren und Vorrichtung zur Kontrolle der Wirkung logischer Kreise

Country Status (7)

Country Link
BE (1) BE733811A (enExample)
CH (1) CH506073A (enExample)
DE (1) DE1923959A1 (enExample)
FR (1) FR2009729A1 (enExample)
GB (1) GB1251709A (enExample)
NL (1) NL145070B (enExample)
SE (1) SE342099B (enExample)

Also Published As

Publication number Publication date
BE733811A (enExample) 1969-12-01
FR2009729A1 (enExample) 1970-02-06
GB1251709A (enExample) 1971-10-27
NL145070B (nl) 1975-02-17
NL6807778A (enExample) 1969-12-02
CH506073A (de) 1971-04-15
SE342099B (enExample) 1972-01-24

Similar Documents

Publication Publication Date Title
DE2311034C2 (de) Verfahren zum Prüfen eines integrierte logische Verknüpfungs- und Speicherglieder enthaltenden Halbleiterchips
DE2743060C2 (de) Digitalrechner mit Ein-Bit-Verarbeitungseinheit
DE1901343C3 (de) Datenverarbeitungsanlage zur Ausführung von Mateirenrechnungen
DE2614000A1 (de) Einrichtung zur diagnose von funktionseinheiten
DE1524239A1 (de) Verfahren zur Lokalisierung eines Fehlers in einer Anlage mit mindestens zwei parallel arbeitenden Rechengeraeten
DE1474347A1 (de) Einrichtung zum Betrieb von Digitalspeichern mit defekten Speicherelementen
DE1474062B2 (de) Datenverarbeitungsanlage mit einer anzahl von pufferspeichern
DE1269393B (de) Mikroprogramm-Steuerwerk
DE2926322A1 (de) Speicher-subsystem
DE1271191B (de) Einrichtung zur UEbertragung von Informationseinheiten in die Binaerstellen eines Umlaufspeichers
DE69109703T2 (de) Sequentielle Endlichautomatenschaltung sowie integrierte Schaltung mit einer derartigen Schaltung.
DE1185404B (de) Fehlerermittlungsanlage
DE1424706A1 (de) Verfahren zur Auswertung einer Vielzahl von Informationen
DE1119567B (de) Geraet zur Speicherung von Informationen
DE2219157A1 (de) Rechenverfahren mit asoziativem Speicher
DE1268885B (de) Verfahren zum Sortieren von digitalen Magnetbanddaten und Vorrichtung zur Durchfuehrung des Verfahrens
DE1923959A1 (de) Verfahren und Vorrichtung zur Kontrolle der Wirkung logischer Kreise
DE3422287A1 (de) Pruefanordnung fuer digitalschaltungen
DE3016738C2 (de) Verfahren zur Übertragung eines Bitmusterfeldes in einen Speicher und Schaltungsanordnung zur Ausübung des Verfahrens
DE3123379C2 (enExample)
DE2725504A1 (de) Datenverarbeitungssystem und informationsausgabe
DE1474024B2 (de) Anordnung zur willkuerlichen umordnung von zeichen innerhalb eines informationswortes
DE1186244B (de) Vergleichsschaltung
DE2727188A1 (de) Anordnung zum adressieren eines speichers
DE1424746A1 (de) Datenverarbeitungsanlage

Legal Events

Date Code Title Description
OHW Rejection