DE102022124608A1 - Parallele auswahl von informationen von new radio der fünften generation (5g) - Google Patents

Parallele auswahl von informationen von new radio der fünften generation (5g) Download PDF

Info

Publication number
DE102022124608A1
DE102022124608A1 DE102022124608.6A DE102022124608A DE102022124608A1 DE 102022124608 A1 DE102022124608 A1 DE 102022124608A1 DE 102022124608 A DE102022124608 A DE 102022124608A DE 102022124608 A1 DE102022124608 A1 DE 102022124608A1
Authority
DE
Germany
Prior art keywords
data
new radio
processor
signaling information
example process
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE102022124608.6A
Other languages
English (en)
Inventor
Misel Myrto Papadopoulou
Timothy James Martin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nvidia Corp
Original Assignee
Nvidia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US17/511,117 external-priority patent/US11838126B2/en
Application filed by Nvidia Corp filed Critical Nvidia Corp
Publication of DE102022124608A1 publication Critical patent/DE102022124608A1/de
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W28/00Network traffic management; Network resource management
    • H04W28/16Central resource management; Negotiation of resources or communication parameters, e.g. negotiating bandwidth or QoS [Quality of Service]
    • H04W28/18Negotiating wireless communication parameters
    • H04W28/22Negotiating communication rate
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3836Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
    • G06F9/3851Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution from multiple instruction streams, e.g. multistreaming
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3885Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units
    • G06F9/3888Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units controlled by a single instruction for multiple threads [SIMT] in parallel
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/6306Error control coding in combination with Automatic Repeat reQuest [ARQ] and diversity transmission, e.g. coding schemes for the multiple transmission of the same information or the transmission of incremental redundancy
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Probability & Statistics with Applications (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

Vorrichtungen, Systeme und Techniken zum Auswählen von Daten von New Radio der fünften Generation (5G). In mindestens einer Ausführungsform enthält ein Prozessor eine oder mehrere Schaltungen zum parallelen Auswählen von Signalinformationen von 5G New Radio.

Description

  • GEBIET
  • Mindestens eine Ausführungsform bezieht sich auf das Auswählen von Funksignalinformationen für Funksignale der fünften Generation (5G). Zum Beispiel bezieht sich mindestens eine Ausführungsform auf ein paralleles Bestimmen einer Empfängerrate auf der Grundlage einer Übertragungsrate.
  • HINTERGRUND
  • Das Durchführen von Rechenoperationen zur Funksignalübertragung kann zu einer signifikanten Verzögerung führen, wenn sie sequenziell durchgeführt wird. Ein Ausmaß an Verzögerung, die durch sequenzielles Durchführen von Rechenoperationen entsteht, kann durch parallele Rechenoperationen zur Funksignalübertragung reduziert werden.
  • Figurenliste
    • 1 veranschaulicht ein Beispiel für einen Datenübertragungsdienst, gemäß mindestens einer Ausführungsform;
    • 2 veranschaulicht ein Beispiel für eine Auswahl eines Datenübertragungsratenverfahrens, gemäß mindestens einer Ausführungsform;
    • 3 veranschaulicht einen Beispielprozess zum Auswählen von Bits bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 4 veranschaulicht einen beispielhaften Datenfluss zur Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 5 veranschaulicht einen Beispielprozess zum Codieren von Datenblöcken bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 6 veranschaulicht einen Beispielprozess zur Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 7 veranschaulicht einen beispielhaften Datenfluss zur Verarbeitung codierter Datenblöcke bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 8 veranschaulicht ein Beispiel für einen Bit-Auswahl-Datenfluss zur Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 9 veranschaulicht einen Beispielprozess zum sequenziellen Auswählen von Bits bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 10 veranschaulicht ein Beispiel für ein Thread-Zuordnungsdiagramm zum Verarbeiten von Datenblöcken bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 11 veranschaulicht ein Beispieldiagramm für eine erneute Datenübertragung zum Verarbeiten von Datenblöcken bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 12 veranschaulicht einen Beispielprozess für die erneute Übertragung von Datenblöcken bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 13 veranschaulicht einen Beispielprozess zum parallelen Auswählen von Bits bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform;
    • 14 veranschaulicht ein Beispiel für ein Rechenzentrumssystem, gemäß mindestens einer Ausführungsform;
    • 15A veranschaulicht ein Beispiel für ein autonomes Fahrzeug, gemäß mindestens einer Ausführungsform;
    • 15B veranschaulicht ein Beispiel für Kamerastandorte und Sichtfelder für das autonome Fahrzeug von 15A, gemäß mindestens einer Ausführungsform;
    • 15C ist ein Blockdiagramm, das eine beispielhafte Systemarchitektur für das autonome Fahrzeug von 15A veranschaulicht gemäß mindestens einer Ausführungsform;
    • 15D ist ein Diagramm, das ein System zur Kommunikation zwischen einem oder mehreren cloudbasierten Servern und dem autonomen Fahrzeug von 15A darstellt, gemäß mindestens einer Ausführungsform;
    • 16 ist ein Blockdiagramm, das ein Computersystem darstellt, gemäß mindestens einer Ausführungsform;
    • 17 ist ein Blockdiagramm, das ein Computersystem darstellt, gemäß mindestens einer Ausführungsform;
    • 18 veranschaulicht ein Computersystem, gemäß mindestens einer Ausführungsform;
    • 19 veranschaulicht ein Computersystem, gemäß mindestens einer Ausführungsform;
    • 20A veranschaulicht ein Computersystem, gemäß mindestens einer Ausführungsform;
    • 20B veranschaulicht ein Computersystem, gemäß mindestens einer Ausführungsform;
    • 20C veranschaulicht ein Computersystem, gemäß mindestens einer Ausführungsform;
    • 20D veranschaulicht ein Computersystem, gemäß mindestens einer Ausführungsform;
    • 20E und 20F veranschaulichen ein gemeinsam genutztes Programmiermodell, gemäß mindestens einer Ausführungsform;
    • 21 veranschaulicht beispielhafte integrierte Schaltungen und zugeordnete Grafikprozessoren, gemäß mindestens einer Ausführungsform;
    • 22A und 22B veranschaulichen beispielhafte integrierte Schaltungen und zugeordnete Grafikprozessoren, gemäß mindestens einer Ausführungsform;
    • 23A und 23B veranschaulichen eine zusätzliche beispielhafte Grafikprozessorlogik, gemäß mindestens einer Ausführungsform;
    • 24 veranschaulicht ein Computersystem, gemäß mindestens einer Ausführungsform;
    • 25A veranschaulicht einen Parallelprozessor, gemäß mindestens einer Ausführungsform;
    • 25B veranschaulicht eine Partitionseinheit, gemäß mindestens einer Ausführungsform;
    • 25C veranschaulicht einen Verarbeitungscluster, gemäß mindestens einer Ausführungsform;
    • 25D veranschaulicht einen Grafik-Multiprozessor, gemäß mindestens einer Ausführungsform;
    • 26 veranschaulicht ein Multi-Grafikprozessoreinheits- (GPU-) System, gemäß mindestens einer Ausführungsform;
    • 27 veranschaulicht einen Grafikprozessor, gemäß mindestens einer Ausführungsform;
    • 28 ist ein Blockdiagramm, das eine Prozessor-Mikroarchitektur für einen Prozessor, gemäß mindestens einer Ausführungsform veranschaulicht;
    • 29 veranschaulicht zumindest Abschnitte eines Grafikprozessors, gemäß einer oder mehreren Ausführungsformen;
    • 30 veranschaulicht zumindest Abschnitte eines Grafikprozessors, gemäß einer oder mehreren Ausführungsformen;
    • 31 veranschaulicht zumindest Abschnitte eines Grafikprozessors, gemäß einer oder mehreren Ausführungsformen;
    • 32 ist ein Blockdiagramm einer Grafikverarbeitungs-Engine eines Grafikprozessors, gemäß mindestens einer Ausführungsform;
    • 33 ist ein Blockdiagramm von mindestens Abschnitten eines Grafikprozessorkerns, gemäß mindestens einer Ausführungsform;
    • 34A und 34B veranschaulichen, gemäß mindestens einer Ausführungsform, eine Thread-Ausführungslogik, die eine Anordnung von Prozessorelementen eines Grafikprozessorkerns aufweist;
    • 35 veranschaulicht eine Parallelverarbeitungseinheit („PPU“), gemäß mindestens einer Ausführungsform;
    • 36 veranschaulicht einen allgemeinen Verarbeitungscluster („GPC“), gemäß mindestens einer Ausführungsform;
    • 37 veranschaulicht eine Speicherpartitionseinheit einer Parallelverarbeitungseinheit („PPU“), gemäß mindestens einer Ausführungsform;
    • 38 veranschaulicht einen Streaming-Multiprozessor, gemäß mindestens einer Ausführungsform;
    • 39 veranschaulicht ein Netzwerk für die Kommunikation von Daten innerhalb eines drahtlosen 5G-Kommunikationsnetzwerks, gemäß mindestens einer Ausführungsform;
    • 40 veranschaulicht eine Netzwerkarchitektur für ein drahtloses 5G-LTE-Netzwerk, gemäß mindestens einer Ausführungsform;
    • 41 ist ein Diagramm, das einige grundlegende Funktionen eines mobilen Telekommunikationsnetzwerkes/-systems veranschaulicht, das gemäß LTE- und 5G-Prinzipien arbeitet, gemäß mindestens einer Ausführungsform;
    • 42 veranschaulicht ein Funkzugangsnetzwerk, das Teil einer 5G-Netzwerkarchitektur sein kann, gemäß mindestens einer Ausführungsform;
    • 43 stellt eine beispielhafte Darstellung eines 5G-Mobilkommunikationssystems bereit, in dem eine Vielzahl verschiedener Arten von Einrichtungen verwendet wird, gemäß mindestens einer Ausführungsform;
    • 44 veranschaulicht ein Beispiel für ein System auf hoher Ebene, gemäß mindestens einer Ausführungsform;
    • 45 veranschaulicht eine Systemarchitektur eines Netzwerks, gemäß mindestens einer Ausführungsform;
    • 46 veranschaulicht beispielhafte Komponenten einer Vorrichtung, gemäß mindestens einer Ausführungsform;
    • 47 veranschaulicht beispielhafte Schnittstellen von Basisbandschaltkreisen, gemäß mindestens einer Ausführungsform;
    • 48 veranschaulicht ein Beispiel für einen Uplink-Kanal gemäß mindestens einer Ausführungsform;
    • 49 veranschaulicht eine Systemarchitektur eines Netzwerks, gemäß mindestens einer Ausführungsform;
    • 50 veranschaulicht einen Steuerebenen-Protokollstack, gemäß mindestens einer Ausführungsform;
    • 51 veranschaulicht einen Nutzebenen-Protokollstack, gemäß mindestens einer Ausführungsform;
    • 52 veranschaulicht Komponenten eines Kernnetzwerks, gemäß mindestens einer Ausführungsform; und
    • 53 veranschaulicht Komponenten eines Systems zur Unterstützung der Netzwerkfunktionsvirtualisierung (NFV), gemäß mindestens einer Ausführungsform.
  • DETAILLIERTE BESCHREIBUNG
  • 1 veranschaulicht einen beispielhaften Datenübertragungsdienst 100, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform sind Datenübertragungsressourcen 102 eines Netzwerks (wie beispielsweise ein Netzwerk 3900, ein Funkzugangsnetzwerk (RAN; radio access network) 4004, ein Kernnetzwerk 4102, ein RAN 4200, ein Mobilkommunikationsnetzwerk, wie in 43 dargestellt, oder ein anderes Netzwerk, wie die hierin beschriebenen) für die Übertragung von Netzwerkdaten verfügbar, wobei Systeme und Verfahren, wie die hierin beschriebenen, verwendet werden. In mindestens einer Ausführungsform sind die Datenübertragungsressourcen 102 gemeinsam genutzte Ressourcen und mindestens ein Teil der Datenübertragungsressourcen 102 sind genutzte Ressourcen 104, die von anderen Daten 108 genutzt werden können. In mindestens einer Ausführungsform kann es sich bei den anderen Daten 108 um Daten der dritten Generation (3G), der vierten Generation (4G) und/oder von Long-Term Evolution (LTE) aus 3G-, 4G- und/oder LTE-Daten handeln, die unter Verwendung von Systemen und Verfahren wie den hierin beschriebenen übertragen werden. In mindestens einer Ausführungsform können andere Daten 108 unter Verwendung eines drahtlosen Sendeempfängers wie beispielsweise dem drahtlosen Sendeempfänger 2926 übertragen werden. In mindestens einer Ausführungsform können die Datenübertragungsressourcen 102 zum Broadcast, Multicast oder Narrowcast von Daten unter Verwendung von Systemen und Verfahren wie den hier beschriebenen verwendet werden.
  • In mindestens einer Ausführungsform können die Datenübertragungsressourcen 102 zur Übertragung von Daten der fünften Generation (5G) verwendet werden. In mindestens einer Ausführungsform handelt es sich bei den verfügbaren Ressourcen 102 der Datenübertragungsressourcen 102 um Ressourcen, die keine genutzten Ressourcen 104 sind. In mindestens einer Ausführungsform kann zumindest ein Teil von verfügbaren Ressourcen 106 für die Übertragung von 5G-Daten 110 verwendet werden. In mindestens einer Ausführungsform werden die Datenübertragungsressourcen 102 von anderen Daten 108 und 5G-Daten 110 gemeinsam genutzt. In mindestens einer Ausführungsform umfassen die Datenübertragungsressourcen 102, die von anderen Daten 108 und 5G-Daten 110 gemeinsam genutzt werden, ein oder mehrere drahtlose Spektren, die von Hardware wie beispielsweise der hierin beschriebenen (d.h. Basisstationen, Geräte usw.) verwendet werden können. In mindestens einer Ausführungsform kann eine Luftschnittstelle wie beispielsweise die Luftschnittstelle im Funkzugangsnetzwerk 4200 ein oder mehrere drahtlose Spektren, wie hierin beschrieben, verwenden und gemeinsam nutzen. In mindestens einer Ausführungsform können ein oder mehrere drahtlose Spektren von Datenübertragungsressourcen 102 dynamisch gemeinsam genutzt werden, so dass, wenn eine 5G-Übertragung stattfindet, eine Menge und Bandbreite von Spektren, die als verfügbare Ressourcen 106 für 5G-Daten 110 nutzbar sind, zumindest teilweise auf Spektren und Bandbreite basieren kann, die als genutzte Ressourcen 104 für andere Daten 108 verbraucht werden. In mindestens einer Ausführungsform wird die dynamische gemeinsame Nutzung des Spektrums (Dynamic Spectrum Sharing, DSS) durch einen in 1 nicht dargestellten Prozess ermöglicht, bei dem eine Menge und Bandbreite von als verfügbare Ressourcen 106 für 5G-Daten 110 nutzbaren Spektren zumindest teilweise auf der Grundlage der Spektren und der Bandbreite, die als genutzte Ressourcen 104 für andere Daten 108 verbraucht werden, dynamisch berechnet wird wenn eine 5G-Übertragung stattfindet. In mindestens einer Ausführungsform wird in DSS eine Menge und Bandbreite von Spektren, die als verfügbare Ressourcen 106 für 5G-Daten 110 nutzbar sind, kontinuierlich berechnet, zumindest teilweise auf der Grundlage von Spektren und Bandbreite, die als genutzte Ressourcen 104 für andere Daten 108 verbraucht wurden, so dass beispielsweise eine Menge und Bandbreite von Spektren, die als verfügbare Ressourcen 106 für 5G-Daten 110 nutzbar sind, kontinuierlich verfügbar ist.
  • In mindestens einer Ausführungsform bestimmen DSS-Berechnungen eine 5G-Übertragungsrate 112, die zur Übertragung von 5G-Daten 110 verwendet werden kann, zumindest teilweise auf der Grundlage verfügbarer Ressourcen 106. In mindestens einer Ausführungsform umfasst die 5G-Übertragungsrate 112 eine Bitrate in Bits pro Sekunde, Kilobits pro Sekunde, Megabits pro Sekunde und so weiter. In mindestens einer Ausführungsform umfasst die 5G-Übertragungsrate 112 eine Frequenz in Hertz, Kilohertz, Megahertz, Gigahertz und so weiter. In mindestens einer Ausführungsform umfasst die 5G-Übertragungsrate 112 einen bestimmten Teil eines oder mehrerer Spektren von Datenübertragungsressourcen 102, die von genutzten Ressourcen 104 und verfügbaren Ressourcen 106 gemeinsam genutzt werden können.
  • In mindestens einer Ausführungsform wird, wie hierin beschrieben, eine Menge und Bandbreite von Spektren, die als verfügbare Ressourcen 106 für 5G-Daten 110 nutzbar sind, dynamisch und/oder kontinuierlich berechnet, und kann die 5G-Übertragungsrate 112 dynamisch und/oder kontinuierlich aktualisiert werden, zumindest teilweise basierend auf aktualisierten Berechnungen einer Menge und Bandbreite von Spektren, die als verfügbare Ressourcen 106 für 5G-Daten 110 nutzbar sind. In mindestens einer Ausführungsform wird ein Ratenanpassungsprozess 114 verwendet, um die Übertragung von 5G-Daten 110 zu analysieren, um die 5G-Übertragungsrate 112 zu bestimmen. In mindestens einer Ausführungsform kann die Ratenanpassung 114 einen oder mehrere Prozesse verwenden, wie beispielsweise den hierin beschriebenen Beispielprozess 500, Beispielprozess 600, Beispielprozess 900, Beispielprozess 1200 und/oder Beispielprozess 1300.
  • In mindestens einer Ausführungsform führt ein Prozessor 124 die Ratenanpassung 114 durch. In mindestens einer Ausführungsform kann der Prozessor 124 Berechnungen und/oder Ergebnisse von Prozessen der Ratenanpassung 114 in einem Speicher 126 speichern. In mindestens einer Ausführungsform kann der Prozessor 124 eine Zentralverarbeitungseinheit (CPU) oder eine Grafikverarbeitungseinheit (GPU) oder eine Parallelverarbeitungseinheit (PPU) oder eine Texturverarbeitungseinheit (TPU) oder eine allgemeine Grafikverarbeitungseinheit (GPGPU) oder ein allgemeiner Verarbeitungscluster (GPC) sein. In mindestens einer Ausführungsform kann der Prozessor 124 sein: ein Prozessor 1510, eine CPU 1516, eine GPU 1520, ein Prozessor 1602, eine CPU 1506, eine GPU 1508, eine oder mehrere der CPU 1580(A-B), eine oder mehrere der GPU 1584(A-H), ein Prozessor 1710, eine CPU 1802, eine PPU 1814, eine Verarbeitungseinheit 1930, ein Mehrkern- bzw. Multi-Core-Prozessor 2005 und/oder 2006, eine GPU 2010, eine GPU 2011, eine GPU 2012 und/oder eine GPU 2013, ein Prozessor 2002, ein Prozessor 2007, ein Anwendungsprozessor 2105, ein Grafikprozessor 2110, ein Bildprozessor 2115, ein Videoprozessor 2120, ein Grafikprozessor 2210, ein Grafikprozessor 2240, ein Grafikprozessor 2300, eine GPGPU 2330, ein Parallelprozessor 2412, ein Prozessor 2402, eine Parallelverarbeitungseinheit 2502, ein Grafik-Multiprozessor 2534, eine GPGPU 2606(A-D), ein Prozessor 2602, ein Grafikprozessor ein 2700, ein Prozessor 2800, ein Prozessor 2902, ein Grafikprozessor 2908, ein Prozessor 3000, ein Grafikprozessor 3008, ein Grafikprozessor 3100, eine PPU 3500, ein GPC 3600, ein Streaming-Multiprozessor 3800 oder Prozessoren wie die hierin beschriebenen.
  • In mindestens einer Ausführungsform kann der Speicher 126 ein einer CPU, einer GPU, einer PPU, einer TPU, einer GPGPU und/oder einem GPC zugeordneter Speicher sein. In mindestens einer Ausführungsform kann es sich bei dem Speicher 126 um einen Speicher 1620, einen Hauptspeicher 1804, einen Prozessorspeicher 2001, einen Prozessorspeicher 2002, einen GPU-Speicher 2020-2023, einen Speicher 2165, einen Cache-/gemeinsam genutzten Speicher 2320, einen Speicher 2344A-B, einen Systemspeicher 2404, einen Parallelverarbeitungsspeicher 2522, einen gemeinsam genutzten Speicher 2570, einen Cache-Speicher 2572, ein eingebettetes Speichermodul 3018, einen gemeinsam genutzten Speicher/Cache-Speicher 3312, einen Speicher 3504 oder einen anderen Speicher wie die hierin beschriebenen handeln.
  • In mindestens einer Ausführungsform enthält der Prozessor 124 Anweisungen, die bei ihrer Ausführung die Ratenanpassung 114 durchführen. In mindestens einer Ausführungsform werden die Anweisungen, die bei ihrer Ausführung die Ratenanpassung 114 durchführen, aus dem Speicher 126 geladen. In mindestens einer Ausführungsform werden die Anweisungen, die bei ihrer Ausführung die Ratenanpassung 114 durchführen, von einem Computersystem wie beispielsweise dem Computersystem 1600 geladen. In mindestens einer Ausführungsform werden Anweisungen für den Prozessor 124, die bei ihrer Ausführung die Ratenanpassung 114 durchführen, im Speicher 126 gespeichert. In mindestens einer Ausführungsform werden die Anweisungen, die bei ihrer Ausführung die Ratenanpassung 114 durchführen, von einem Prozess, einem Prozessor, einem Thread, einer Thread-Gruppe oder einer anderen derartigen Entität ausgeführt, die Zugriff auf den Speicher 126 hat. In mindestens einer Ausführungsform werden Anweisungen für einen Prozess, einen Prozessor, einen Thread, eine Thread-Gruppe oder eine andere derartige Einheit, die bei ihrer Ausführung eine Ratenanpassung 114 durchführen, im Speicher 126 gespeichert. In mindestens einer Ausführungsform werden bei der Ausführung von Anweisungen, die eine Ratenanpassung 114 durchführen, Daten erzeugt, die der Ratenanpassung 114 zugeordnet sind, einschließlich, aber nicht beschränkt auf Datenblöcke, aufgefüllte Datenblöcke, codierte Datenblöcke, spärlich platzierte Datenblöcke und/oder Ringpufferrepräsentationen von Datenblöcken. In mindestens einer Ausführungsform werden die der Ratenanpassung 114 zugeordneten Daten in einem anderen, dem Prozessor 124 zugeordneten Speicher gespeichert, z.B. in einer externen, dem Prozessor 124 zugeordneten Speichervorrichtung, wie beispielsweise die hierin beschriebene.
  • In mindestens einer Ausführungsform kann die Ratenanpassung 114 verwendet werden, um eine angepasste 5G-Rate 116 zu bestimmen. In mindestens einer Ausführungsform kann die Ratenanpassung 114 unter Verwendung von Elementen einer Grafikverarbeitungs-Engine 3210 durchgeführt werden. In mindestens einer Ausführungsform kann die Ratenanpassung 114 unter Verwendung von Elementen eines Grafikprozessorkerns 3300 durchgeführt werden. In mindestens einer Ausführungsform kann die Ratenanpassung 114 unter Verwendung einer Thread-Ausführungslogik 3400 durchgeführt werden. In mindestens einer Ausführungsform kann die angepasste 5G-Rate von einem Empfänger verwendet werden, so dass verfügbare Ressourcen 120 von Datenempfangsressourcen 118 die angepasste 5G-Rate 116 verwenden können, um empfangene 5G-Daten 122 unter Verwendung von Systemen und Verfahren wie den hierin beschriebenen zu empfangen und zu verarbeiten.
  • In mindestens einer Ausführungsform umfasst der Prozessor 124 eine oder mehrere Schaltungen oder einen oder mehrere Schaltkreise zum Veranlassen, dass Signalinformationen von New Radio der fünften Generation (5G) parallel ausgewählt werden. In mindestens einer Ausführungsform enthält der Prozessor 102 Anweisungen, die bei ihrer Ausführung veranlassen, dass Signalinformationen von New Radio der fünften Generation (5G) parallel ausgewählt werden.
  • 2 veranschaulicht ein Beispiel für ein Verfahren zur Anpassung der Datenübertragungsrate 200, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform werden, wie in einem ersten Ratenanpassungsalgorithmus 202, in einem zweiten Ratenanpassungsalgorithmus 204 und in einem dritten Ratenanpassungsalgorithmus 206 dargestellt, ein Anfangsindex (K0), ein Index (Kd) für den Beginn eines Nullbereichs der Länge F und ein Bit-Array der Länge N bereitgestellt, wobei F kleiner als N ist. In mindestens einer Ausführungsform bezeichnet ein 5G-Standard N als Ncb und definiert Ncb als einen N-Wert (d.h. eine Array-Länge) für einen ausgewählten Codeblock. In mindestens einer Ausführungsform bezieht sich N auf einen N-Wert (d.h. eine Array-Länge) für einen Codeblock.
  • In mindestens einer Ausführungsform kann der erste Ratenanpassungsalgorithmus 202 ausgewählt werden, wenn der Anfangsindex K0 am oder vor dem Index Kd liegt (d.h. wenn Kd >= K0). In mindestens einer Ausführungsform kann der erste Ratenanpassungsalgorithmus 202 ausgewählt werden, wenn der Anfangsindex K0 vor dem Index Kd liegt (d.h., wenn Kd >v Ko). In mindestens einer Ausführungsform kann der erste Ratenanpassungsalgorithmus 202 Bits von Ko bis Kd auswählen, Bits in einem Nullbereich der Länge F überspringen, Bits nach einem Nullbereich bis zur Länge N auswählen und zu einem Anfang eines Bit-Arrays umlaufen, um Bits von einem Anfang eines Bit-Arrays bis Ko auszuwählen, wie im Zusammenhang mit Schritt 308 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der erste Ratenanpassungsalgorithmus 202 Bits von K0 bis Kd auswählen, Bits in einem Nullbereich der Länge F überspringen, Bits nach einem Nullbereich der Länge N auswählen und nicht zu einem Anfang eines Bit-Arrays umlaufen, um Bits von einem Anfang eines Bit-Arrays bis Ko auszuwählen, wie in Verbindung mit Schritt 308 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der erste Ratenanpassungsalgorithmus 202 Bits von K0 bis Kd auswählen, Bits in einem Nullbereich der Länge F überspringen, Bits nach einem Nullbereich bis zur Länge N auswählen und mehrfach zu einem Anfang eines Bit-Arrays umlaufen, um Bits von einem Anfang eines Bit-Arrays bis K0 auszuwählen, wie im Zusammenhang mit Schritt 308 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der erste Ratenanpassungsalgorithmus 202 eine vorbestimmte Anzahl von Bits auswählen, indem er eine Anzahl von Bits von K0 bis Kd auswählt, Bits in einem Nullbereich der Länge F überspringt, Bits nach einem Nullbereich bis zur Länge N auswählt und nach Bedarf (d.h. ein oder mehrere Male) einen Umlauf bzw. einen Übertrag zu einem Anfang eines Bit-Arrays durchführt, um Bits von einem Anfang eines Bit-Arrays bis K0 auszuwählen, wie in Verbindung mit Schritt 308 des in 3 dargestellten Beispielprozesses 300 beschrieben.
  • In mindestens einer Ausführungsform kann der zweite Ratenanpassungsalgorithmus 204 ausgewählt werden, wenn der Anfangsindex Ko am oder nach einem Nullbereich der Länge F liegt (d.h., wenn Ko >= (Kd + F)). In mindestens einer Ausführungsform kann der zweite Ratenanpassungsalgorithmus 204 ausgewählt werden, wenn der Anfangsindex K0 in einem Nullbereich der Länge F liegt (d.h. wenn K0 > (Kd + F)). In mindestens einer Ausführungsform kann der zweite Ratenanpassungsalgorithmus 204 Bits von Ko bis zur Länge N auswählen, zu einem Anfang eines Bit-Arrays umlaufen, um Bits von einem Anfang eines Bit-Arrays bis Kd auszuwählen, Bits in einem Nullbereich der Länge F überspringen und Bits nach dem Nullbereich bis K0 auswählen, wie in Verbindung mit Schritt 312 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der zweite Ratenanpassungsalgorithmus 204 Bits von Ko bis zur Länge N auswählen, nicht zu einem Anfang eines Bit-Arrays umlaufen, um Bits von einem Anfang eines Bit-Arrays bis Kd auszuwählen, Bits in einem Nullbereich der Länge F zu überspringen und Bits nach dem Nullbereich bis Ko auszuwählen, wie in Verbindung mit Schritt 312 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der zweite Ratenanpassungsalgorithmus 204 Bits von K0 bis zur Länge N auswählen, mehrfach zu einem Anfang eines Bit-Arrays umlaufen, um Bits von einem Anfang eines Bit-Arrays bis Kd auszuwählen, Bits in einem Nullbereich der Länge F überspringen und Bits nach dem Nullbereich bis Ko auswählen, wie im Zusammenhang mit Schritt 312 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der zweite Ratenanpassungsalgorithmus 204 eine vorbestimmte Anzahl von Bits auswählen, indem er eine Anzahl von Bits von K0 bis zur Länge N auswählt, bei Bedarf (d.h. ein oder mehrere Male) einen Umlauf zu einem Anfang eines Bit-Arrays durchführt, um Bits von einem Anfang eines Bit-Arrays bis Kd auszuwählen, Bits in einem Nullbereich der Länge F überspringt und Bits nach dem Nullbereich bis Ko auswählt, wie in Verbindung mit Schritt 312 des in 3 dargestellten Beispielprozesses 300 beschrieben.
  • In mindestens einer Ausführungsform kann der dritte Ratenanpassungsalgorithmus 206 ausgewählt werden, wenn der Anfangsindex Ko innerhalb eines Nullbereichs der Länge F liegt (d.h. wenn Ko <= (Kd + F) und K0 >= Kd). In mindestens einer Ausführungsform kann der dritte Ratenanpassungsalgorithmus 206 ausgewählt werden, wenn der Anfangsindex Ko vollständig innerhalb eines Nullbereichs der Länge F liegt (d.h. wenn K0 < (Kd + F) und K0 > Kd). In mindestens einer Ausführungsform kann der Algorithmus 206 zur Anpassung der dritten Rate Bits von K0 bis (Kd + F) überspringen, Bits von (Kd + F) bis zur Länge N auswählen, Bits von 0 bis Kd auswählen und Bits von Kd bis K0 überspringen, wie im Zusammenhang mit Schritt 316 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der Algorithmus 206 zur Anpassung der dritten Rate Bits von K0 bis (Kd + F) überspringen, Bits von (Kd + F) bis zur Länge N auswählen, keinen Umlauf durchführen, um Bits von 0 bis Kd auszuwählen, und Bits von Kd bis K0 überspringen, wie im Zusammenhang mit Schritt 316 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der dritte Ratenanpassungsalgorithmus 206 Bits von K0 bis (Kd + F) überspringen, Bits von (Kd + F) bis zur Länge N auswählen, mehrfach umlaufen, um Bits von 0 bis Kd auszuwählen, und Bits von Kd bis Ko überspringen, wie im Zusammenhang mit Schritt 316 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform wählt der Algorithmus 206 zur Anpassung der dritten Rate eine vorbestimmte Anzahl von Bits aus, indem er Bits von K0 bis (Kd + F) überspringt, Bits von (Kd + F) bis zur Länge N auswählt, bei Bedarf (d.h. ein oder mehrere Male) einen Umlauf durchführt, um Bits von 0 bis Kd auszuwählen, und Bits von Kd bis K0 überspringt, wie im Zusammenhang mit Schritt 316 des in 3 dargestellten Beispielprozesses 300 beschrieben. In mindestens einer Ausführungsform kann der dritte Ratenanpassungsalgorithmus 206 nach der Auswahl von Bits von 0 bis Kd nach einem Umlauf stoppen (d.h. er kann Bits von Kd bis K0 nicht überspringen), falls erforderlich.
  • In mindestens einer Ausführungsform umschließt ein Nullbereich der Länge F ein Bitfeld der Länge N, wenn beispielsweise ein Index (Kd) für den Beginn eines Nullbereichs der Länge F kleiner ist als F Bits vom Index N-1. In mindestens einer Ausführungsform kann ein vierter Ratenanpassungsalgorithmus 208 (der der erste Ratenanpassungsalgorithmus 202 mit Umlauf sein kann) ausgewählt werden, wenn der Anfangsindex K0 am oder vor dem Index Kd liegt (d.h. wenn Kd >= K0), wobei der Index Kd F1 Bits vom Index N-1 entfernt ist und wobei F = F1 + F2. In mindestens einer Ausführungsform kann der vierte Ratenanpassungsalgorithmus 210 Bits von K0 bis Kd auswählen, F1-Bits von Kd bis N-1 an einem Ende des Bit-Arrays der Länge N überspringen, einen Umlauf durchführen, um F2-Bits von 0 bis F2 an einem Anfang des Bit-Arrays der Länge N zu überspringen, und Bits nach einem Nullbereich der Länge F2 bis Ko auswählen.
  • In mindestens einer Ausführungsform, die in 2 nicht dargestellt ist, kann der zweite Ratenanpassungsalgorithmus 204 durchgeführt werden, wenn ein Index (Kd) für einen Anfang eines Nullbereichs der Länge F kleiner als F Bits vom Index N-1 ist und wenn der Anfangsindex K0 an oder nach einem Nullbereich der Länge F2 am Anfang eines Bit-Arrays liegt (d.h., wenn K0 >= F2).
  • In mindestens einer Ausführungsform, die in 2 nicht dargestellt ist, kann der dritte Ratenanpassungsalgorithmus 206 durchgeführt werden, wenn ein Index (Kd) für einen Anfang eines Nullbereichs der Länge F weniger als F Bits vom Index N-1 entfernt ist und wenn der Anfangsindex Ko innerhalb eines Nullbereichs der Länge F liegt (d.h. entweder wenn Ko zwischen Kd und N-1 liegt oder wenn Ko zwischen 0 und F2 liegt).
  • 3 veranschaulicht einen Beispielprozess 300 zum Auswählen von Bits bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform führt ein Prozessor wie beispielsweise der Prozessor 124 Anweisungen aus, um den Beispielprozess 300 durchzuführen. In mindestens einer Ausführungsform werden in Schritt 302 des Beispielprozesses 300 ein oder mehrere Datenblöcke empfangen. In mindestens einer Ausführungsform handelt es sich bei einem oder mehreren empfangenen Datenblöcken um Datenblöcke, die für die Ratenanpassung erzeugt wurden, unter Verwendung von Systemen und Verfahren, wie den hierin beschriebenen. In mindestens einer Ausführungsform schreitet nach Schritt 302 die Ausführung des Beispielprozesses 300 zu Schritt 304 fort.
  • In mindestens einer Ausführungsform werden in Schritt 304 des Beispielprozesses 300 ein oder mehrere der Ratenanpassung zugeordnete Faktoren bestimmt. In mindestens einer Ausführungsform wird ein Anfangsindex Ko bestimmt. In mindestens einer Ausführungsform wird ein Anfangsindex Ko gemäß einem oder mehreren 5G-Standards bestimmt. In mindestens einer Ausführungsform werden ein oder mehrere andere Faktoren bestimmt, die für die Ratenanpassung verwendet werden können. In mindestens einer Ausführungsform werden die hierin beschriebenen Verfahren zur Ratenanpassung für eine Aufwärtsverbindung bzw. einen Uplink (d.h. eine Übertragung) verwendet. In mindestens einer Ausführungsform werden die hierin beschriebenen Verfahren zur Ratenanpassung für eine Abwärtsverbindung bzw. einen Downlink (d.h. einen Empfang) verwendet. In mindestens einer Ausführungsform werden die Prozesse zur Ratenanpassung, die für eine Abwärtsstrecke bzw. einen Downlink verwendet werden, auch als Verfahren zur Ratenentanpassung [engl. derate matching] bezeichnet. In mindestens einer Ausführungsform kann ein Uplink-Prozess Schritte durchführen, die Schritten für einen Downlink-Prozess entsprechen. In mindestens einer Ausführungsform schreitet die Ausführung des Beispielprozesses 300 nach Schritt 304 zu Schritt 306 fort.
  • In mindestens einer Ausführungsform wird in Schritt 306 des Beispielprozesses 300 bestimmt, ob der Anfangsindex Ko am oder vor dem Beginn eines Nullbereichs eines Bit-Arrays liegt, wie in 2 dargestellt. In mindestens einer Ausführungsform wird in Schritt 306 bestimmt, ob der Anfangsindex Ko am oder vor einem Anfang eines Nullbereichs eines Bit-Arrays liegt, indem der Anfangsindex K0 mit einem Index Kd für einen Anfang eines Nullbereichs eines Bit-Arrays verglichen wird. In mindestens einer Ausführungsform schreitet, wenn in Schritt 306 bestimmt wird, dass der Anfangsindex Ko am oder vor dem Beginn eines Nullbereichs eines Bit-Arrays liegt („JA“-Zweig), die Ausführung des Beispielprozesses 300 zu Schritt 308 fort. In mindestens einer Ausführungsform schreitet die Ausführung des Beispielprozesses 300 zu Schritt 310 fort, wenn in Schritt 306 bestimmt wird, dass der Anfangsindex Ko am oder vor dem Beginn eines Nullbereichs eines Bitfelds liegt („NEIN“-Zweig).
  • In mindestens einer Ausführungsform wird in Schritt 308 des Beispielprozesses 300 eine Bit-Auswahl unter Verwendung des ersten Ratenanpassungsalgorithmus 202 durchgeführt. In mindestens einer Ausführungsform wird die Bit-Auswahl unter Verwendung des ersten Ratenanpassungsalgorithmus 202 durchgeführt, indem Bits von K0 bis Kd aus einem Bit-Array der Länge N ausgewählt werden, indem Bits von (Kd + F) bis N-1 aus einem Array der Länge N ausgewählt werden und indem Bits von 0 bis Ko aus einem Array der Länge N ausgewählt werden. In mindestens einer Ausführungsform wird die Bit-Auswahl unter Verwendung des ersten Ratenanpassungsalgorithmus 202 durchgeführt, indem eine vorbestimmte Anzahl von Bits (E) ausgewählt wird, wie durch einen 5G-Standard definiert. In mindestens einer Ausführungsform umfasst die Bit-Auswahl aus einem Bit-Array der Länge N unter Verwendung des ersten Ratenanpassungsalgorithmus 202 einen Umlauf wie hierin beschrieben. In mindestens einer Ausführungsform umfasst die Bit-Auswahl aus einem Bit-Array der Länge N unter Verwendung des ersten Ratenanpassungsalgorithmus 202 eine Vielzahl von Umläufen, wie hierin beschrieben. In mindestens einer Ausführungsform umfasst die Bit-Auswahl aus einem Bit-Array der Länge N unter Verwendung des ersten Ratenanpassungsalgorithmus 202 keine Umläufe, wie hierin beschrieben. In mindestens einer Ausführungsform wird die Ausführung des Beispielprozesses 300 nach Schritt 308 in Schritt 302 fortgesetzt, um weitere Daten zu empfangen.
  • In mindestens einer Ausführungsform wird in Schritt 310 des Beispielprozesses 300 bestimmt, ob der Anfangsindex Ko am oder nach dem Ende eines Nullbereichs eines Bit-Arrays liegt, wie in 2 dargestellt. In mindestens einer Ausführungsform wird in Schritt 306 bestimmt, ob der Anfangsindex Ko an oder nach einem Ende eines Nullbereichs eines Bit-Arrays liegt, indem der Anfangsindex K0 mit einem Index für ein Ende eines Nullbereichs verglichen wird, der an einem Anfang eines Nullbereichs plus einer Länge eines Nullbereichs (Kd + F) liegt. In mindestens einer Ausführungsform wird die Ausführung des Beispielprozesses 300 zu Schritt 312 fortgesetzt, wenn in Schritt 310 bestimmt wird, dass der Anfangsindex Ko am oder nach dem Ende eines Nullbereichs eines Bit-Arrays liegt („JA“-Zweig). In mindestens einer Ausführungsform wird die Ausführung des Beispielprozesses 300 zu Schritt 314 fortgesetzt, wenn in Schritt 310 bestimmt wird, dass der Anfangsindex Ko am oder nach dem Ende eines Nullbereichs eines Bit-Arrays liegt („NEIN“-Zweig).
  • In mindestens einer Ausführungsform wird in Schritt 312 des Beispielprozesses 300 eine Bit-Auswahl unter Verwendung des zweiten Ratenanpassungsalgorithmus 204 durchgeführt. In mindestens einer Ausführungsform wird die Bit-Auswahl unter Verwendung des Algorithmus 204 zur Anpassung der zweiten Rate durch Auswählen von Bits von Ko bis N-1 aus einem Bit-Array der Länge N, durch Auswählen von Bits von 0 bis Kd aus einem Bit-Array der Länge N und durch Auswählen von Bits von (Kd + F) bis Ko aus einem Array der Länge N durchgeführt. In mindestens einer Ausführungsform wird die Bit-Auswahl unter Verwendung des Algorithmus 204 zur Anpassung der zweiten Rate durch Auswählen einer vorbestimmten Anzahl von Bits (E) durchgeführt, wie in einem 5G-Standard definiert. In mindestens einer Ausführungsform umfasst die Bit-Auswahl aus einem Bit-Array der Länge N unter Verwendung des zweiten Ratenanpassungsalgorithmus 204 einen Umlauf, wie hierin beschrieben. In mindestens einer Ausführungsform umfasst die Bit-Auswahl aus einem Bit-Array der Länge N unter Verwendung des Algorithmus 204 zur Anpassung der zweiten Rate eine Vielzahl von Umläufen, wie hierin beschrieben. In mindestens einer Ausführungsform umfasst die Bit-Auswahl aus einem Bitfeld der Länge N unter Verwendung des zweiten Ratenanpassungsalgorithmus 204 keine Umläufe, wie hierin beschrieben. In mindestens einer Ausführungsform wird nach Schritt 312 die Ausführung des Beispielprozesses 300 in Schritt 302 fortgesetzt, um weitere Daten abzurufen.
  • In mindestens einer Ausführungsform wird in Schritt 314 des Beispielprozesses 300 bestimmt, dass der anfängliche Index Ko innerhalb eines Nullbereichs eines Bit-Arrays liegt, wie in 2 dargestellt, weil in Schritt 306 ein „NEIN“-Zweig (d.h. K0 nicht vor einem Nullbereich) und in Schritt 308 ein „NEIN“-Zweig (d.h. K0 nicht nach einem Nullbereich) folgt. In mindestens einer Ausführungsform schreitet nach Schritt 314 die Ausführung des Beispielprozesses 300 zu Schritt 316 fort.
  • In mindestens einer Ausführungsform wird in Schritt 316 des Beispielprozesses 300 eine Bit-Auswahl unter Verwendung des dritten Ratenanpassungsalgorithmus 206 durchgeführt. In mindestens einer Ausführungsform wird die Bit-Auswahl unter Verwendung des dritten Ratenanpassungsalgorithmus 206 durchgeführt, indem Bits von (Kd + F) bis N-1 aus einem Bit-Array der Länge N und Bits von 0 bis Kd aus einem Bit-Array der Länge N ausgewählt werden. In mindestens einer Ausführungsform wird die Bit-Auswahl unter Verwendung des dritte Ratenanpassungsalgorithmus 206 durchgeführt, indem eine vorbestimmte Anzahl von Bits (E) ausgewählt wird, wie durch einen 5G-Standard definiert. In mindestens einer Ausführungsform umfasst die Bit-Auswahl aus einem Bit-Array der Länge N unter Verwendung des Algorithmus 206 zur Anpassung der dritten Rate einen Umlauf, wie hierin beschrieben. In mindestens einer Ausführungsform umfasst die Bit-Auswahl aus einem Bit-Array der Länge N unter Verwendung des dritten Ratenanpassungsalgorithmus 206 eine Vielzahl von Umläufen, wie hierin beschrieben. In mindestens einer Ausführungsform enthält die Bit-Auswahl aus einem Bitfeld der Länge N unter Verwendung des dritten Ratenanpassungsalgorithmus 206 keine Umläufe, wie hierin beschrieben. In mindestens einer Ausführungsform wird nach Schritt 316 die Ausführung des Beispielprozesses 300 in Schritt 302 fortgesetzt, um weitere Daten abzurufen.
  • 4 veranschaulicht einen beispielhaften Datenübertragungsratenanpassungs-Datenfluss 400 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform wird eine Eingangssequenz 402 von Daten empfangen. In mindestens einer Ausführungsform hat die Eingangssequenz 402 eine Länge von B Bits, mit Bits (b0, b1, b2, ..., bB-1). In mindestens einer Ausführungsform wird die Eingangssequenz 402 auf einen oder mehrere Codeblöcke 404 verteilt. In mindestens einer Ausführungsform kann ein 5G-Standard eine maximale Länge eines Codeblocks vorgeben. In mindestens einer Ausführungsform kann die Eingangssequenz 402 auf einen einzigen Codeblock 404 verteilt werden, wenn B kleiner ist als die angegebene maximale Länge eines Codeblocks. In mindestens einer Ausführungsform kann die Eingangssequenz 402 auf eine Vielzahl von Codeblöcken verteilt werden, wenn B größer ist als die angegebene maximale Länge eines Codeblocks. In mindestens einer Ausführungsform kann die Eingangssequenz 402 gleichmäßig auf eine Vielzahl von Codeblöcken verteilt werden, so dass die Codeblöcke eine ähnliche Anzahl von Bits aus der Eingangssequenz 402 enthalten.
  • In mindestens einer Ausführungsform ist ein Codeblock 406 einer von einem oder mehreren Codeblöcken, die Bits aus der Eingangssequenz 402 enthalten. In mindestens einer Ausführungsform, wenn die Eingangssequenz 402 beispielsweise 65536 Bits enthält und eine maximale Blockgröße gemäß einem 5G-Standard 8448 Bits beträgt, kann der Codeblock 406 einer von acht Codeblöcken sein, wobei sieben Codeblöcke 8448 Bits und ein achter Codeblock 6400 Bits und 2048 Null-Bits enthält. In mindestens einer Ausführungsform kann ein Codeblock mit einer maximalen Codeblockgröße weniger als eine maximale Codeblockgröße von Bits speichern, so dass Codierungsinformationen wie z.B. ein zyklischer Redundanzprüfcode (CRC) für einen Codeblock berechnet und in diesen aufgenommen werden können. In mindestens einer Ausführungsform kann ein CRC-Code von vierundzwanzig Bits in einem Codeblock gespeichert werden, so dass ein Codeblock 8424 Bits aus einer Eingangssequenz speichern kann. Wenn die Eingangssequenz 402 beispielsweise 65536 Bits umfasst, die maximale Codeblockgröße 8448 Bits beträgt und in jedem Codeblock ein Vierundzwanzig-Bit-CRC-Code gespeichert ist, kann der Codeblock 406 einer von acht Codeblöcken sein, wobei sieben Codeblöcke 8424 Bits der Eingangssequenz 402 und einen Vierundzwanzig-Bit-CRC-Code speichern, ein Codeblock 6568 Bits der Eingangssequenz 402, einen Vierundzwanzig-Bit-CRC-Code und 1856 Null-Bits.
  • In mindestens einer Ausführungsform, wenn die Eingangssequenz 402 beispielsweise 65536 Bits umfasst und eine maximale Blockgröße gemäß einem 5G-Standard 3840 Bits beträgt, kann der Codeblock 406 einer von achtzehn Codeblöcken sein, wobei siebzehn Codeblöcke 3840 Bits aus der Eingangssequenz 402 und ein achtzehnter Codeblock 256 Bits aus der Eingangssequenz 402 und 3584 Null-Bits enthalten. In mindestens einer Ausführungsform kann ein Codeblock mit einer maximalen Codeblockgröße weniger als eine maximale Codeblockgröße von Bits speichern, so dass Codierungsinformationen wie beispielsweise ein zyklischer Redundanzprüfcode (CRC) für einen Codeblock berechnet und darin enthalten sein können. In mindestens einer Ausführungsform kann ein CRC-Code von vierundzwanzig Bits in einem Codeblock gespeichert werden, so dass ein Codeblock 3816 Bits aus einer Eingangssequenz speichern kann. Wenn die Eingangssequenz 402 beispielsweise 65536 Bits umfasst, die maximale Codeblockgröße 3840 Bits beträgt und in jedem Codeblock ein Vierundzwanzig-Bit-CRC-Code gespeichert ist, kann der Codeblock 406 einer von achtzehn Codeblöcken sein, wobei siebzehn Codeblöcke 3816 Bits der Eingangssequenz 402 und einen Vierundzwanzig-Bit-CRC-Code speichern und ein Codeblock 664 Bits der Eingangssequenz 402, einen Vierundzwanzig-Bit-CRC-Code und 3152 Null-Bits speichert.
  • In mindestens einer Ausführungsform kann der Codeblock 406 mit Nullwerten 408 aufgefüllt werden, um einen aufgefüllten Codeblock 410 zu erzeugen, der eine maximale Codeblockgröße aufweist. In mindestens einer Ausführungsform können beispielsweise zu einem Codeblock mit 6568 Bits 1880 Nullwerte hinzugefügt werden, um 8448 Bits zu erhalten. In mindestens einer Ausführungsform kann der Codeblock 406 mit Nullwerten aufgefüllt werden (408), um einen aufgefüllten Codeblock 410 zu erzeugen, bevor ein CRC-Code hinzugefügt wird, so dass ein CRC-Code unter Verwendung eines Codeblocks mit hinzugefügten Nullwerten berechnet wird. In mindestens einer Ausführungsform kann der Codeblock 406 mit Nullwerten aufgefüllt werden, um einen aufgefüllten Codeblock 410 zu erzeugen, nachdem ein CRC-Code hinzugefügt wurde, so dass ein CRC-Code unter Verwendung eines Codeblocks ohne hinzugefügte Nullwerte berechnet wird.
  • In mindestens einer Ausführungsform kann der aufgefüllte Codeblock 410 codiert 412 werden, um einen codierten Codeblock 414 zu erzeugen. In mindestens einer Ausführungsform kann der aufgefüllte Codeblock 410 codiert 412 werden, um einen codierten Codeblock 414 unter Verwendung von Parametern zu erzeugen, die in einem 5G-Standard angegeben sind. In mindestens einer Ausführungsform enthält der codierte Codeblock 414 N Bits (d0, d1, d2, ..., dN-1), wobei N ein Produkt aus einer Anzahl von Faktoren ist, die in einem 5G-Standard angegeben sind, und die Bits (d0, d1, d2, ..., dN-1) aus dem aufgefüllten Codeblock 410 gemäß einem 5G-Standard ausgewählt werden. In mindestens einer Ausführungsform ist N größer als eine maximale Blockgröße des aufgefüllten Codeblocks 410. In mindestens einer Ausführungsform werden die Bits (d0, d1, d2, ..., dN-1) des codierten Codeblocks 414 für die Ratenanpassung mit Systemen und Verfahren wie den hierin beschriebenen weiterverarbeitet.
  • 5 veranschaulicht einen Beispielprozess 500 zum Codieren von Datenblöcken bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform führt ein Prozessor, z.B. der Prozessor 124, Anweisungen aus, um den Beispielprozess 500 durchzuführen. In mindestens einer Ausführungsform wird in Schritt 502 des Beispielprozesses 500 eine Eingangssequenz von Bits (b0, b1, b2, ..., bB-1) wie hierin beschrieben empfangen. In mindestens einer Ausführungsform schreitet nach Schritt 502 die Ausführung des Beispielprozesses 500 zu Schritt 504 fort.
  • In mindestens einer Ausführungsform wird in Schritt 504 des Beispielprozesses 500 eine Blockgröße bestimmt. In mindestens einer Ausführungsform wird eine Blockgröße zumindest teilweise auf der Grundlage eines 5G-Standards bestimmt. In mindestens einer Ausführungsform schreitet nach Schritt 504 die Ausführung des Beispielprozesses 500 zu Schritt 506 fort.
  • In mindestens einer Ausführungsform wird in Schritt 506 des Beispielprozesses 500 eine Anzahl von Blöcken zumindest teilweise auf der Grundlage einer Anzahl von Bits in einer Eingangssequenz und einer bestimmten Blockgröße bestimmt. In mindestens einer Ausführungsform kann es beispielsweise acht Codeblöcke geben, wenn eine Eingangssequenz 65536 Bits enthält und die maximale Blockgröße 8192 Bits beträgt. In mindestens einer Ausführungsform, in der ein Codeblock mit einer maximalen Codeblockgröße weniger als eine maximale Codeblockgröße von Bits speichern kann, so dass ein CRC-Code für einen Code berechnet werden kann, kann ein Codeblock wie oben beschrieben 8168 Bits speichern. In mindestens einer Ausführungsform, wenn beispielsweise eine Eingangssequenz 65536 Bits umfasst, eine maximale Codeblockgröße 8192 Bits beträgt und ein Vierundzwanzig-Bit-CRC-Code in jedem Codeblock gespeichert wird, kann der Codeblock 406 einer von neun Codeblöcken sein, die entweder 7281 Bits (in zwei Codeblöcken) oder 7282 Bits (in sieben Codeblöcken) aus einer Eingangssequenz und ebenfalls vierundzwanzig Bits für einen CRC-Code speichern, was insgesamt zwei Codeblöcke mit 7305 Bits und sieben Codeblöcke mit 7306 Bits ergibt. In mindestens einer Ausführungsform schreitet nach Schritt 506 die Ausführung des Beispielprozesses 500 zu Schritt 508 fort.
  • In mindestens einer Ausführungsform wird in Schritt 508 des Beispielprozesses 500 bestimmt, ob ein Codeblock oder eine Vielzahl von Codeblöcken verwendet werden kann. In mindestens einer Ausführungsform wird in Schritt 508 bestimmt, ob ein Codeblock oder eine Vielzahl von Codeblöcken verwendet werden kann, wenn eine Anzahl von Bits in einer Eingangssequenz kleiner als eine maximale Codeblockgröße ist. In mindestens einer Ausführungsform wird, wenn in Schritt 508 bestimmt wird, dass ein Codeblock verwendet werden kann („JA“-Zweig), die Ausführung des Beispielprozesses 500 zu Schritt 510 fortgesetzt. Wenn in mindestens einer Ausführungsform in Schritt 508 bestimmt wird, dass eine Vielzahl von Codeblöcken verwendet werden kann („NEIN“-Zweig), schreitet die Ausführung des Beispielprozesses 500 zu Schritt 512 fort.
  • In mindestens einer Ausführungsform wird in Schritt 510 des Beispielprozesses 500 ein einzelner Codeblock erzeugt, der zum Speichern von Bits aus einer Eingangssequenz verwendet werden kann. In mindestens einer Ausführungsform schreitet nach Schritt 510 die Ausführung des Beispielprozesses 500 zu Schritt 522 fort.
  • In mindestens einer Ausführungsform wird in Schritt 512 des Beispielprozesses 500 ein erster Block aus einer Vielzahl von Codeblöcken erzeugt, der zum Speichern von Bits aus einer Eingangssequenz verwendet werden kann. In mindestens einer Ausführungsform schreitet nach Schritt 512 die Ausführung des Beispielprozesses 500 zu Schritt 514 fort.
  • In mindestens einer Ausführungsform wird in Schritt 514 des Beispielprozesses 500 ein erzeugter Codeblock aus einer Vielzahl von Codeblöcken mit Bits (c0, c1, c2, ..., cK-1) aus einer Eingangssequenz, wie hierin beschrieben, bestückt. In mindestens einer Ausführungsform schreitet nach Schritt 514 die Ausführung des Beispielprozesses 500 zu Schritt 516 fort.
  • In mindestens einer Ausführungsform wird in Schritt 516 des Beispielprozesses 500 ein CRC-Code für einen generierten Codeblock erzeugt, der mit Bits (c0, c1, c2, ..., cK-1) aus einer Eingangssequenz, wie hierin beschrieben, gefüllt ist. In mindestens einer Ausführungsform schreitet nach Schritt 516 die Ausführung des Beispielprozesses 500 zu Schritt 518 fort.
  • In mindestens einer Ausführungsform wird in Schritt 518 des Beispielprozesses 500 ein erzeugter Codeblock mit Nullwerten bis zu einer maximalen Blockgröße aufgefüllt, die unter Verwendung eines 5G-Standards bestimmt wird. In mindestens einer Ausführungsform wird der Schritt 518 vor dem Schritt 516 ausgeführt. In mindestens einer Ausführungsform wird Schritt 518 nach Schritt 516 ausgeführt. In mindestens einer Ausführungsform schreitet nach Schritt 518 die Ausführung des Beispielprozesses 500 zu Schritt 520 fort.
  • In mindestens einer Ausführungsform wird in Schritt 520 des Beispielprozesses 500 ein einzelner Codeblock codiert, um Bits (d0, d1, d2, ..., dN-1) wie hierin beschrieben zu erzeugen. In mindestens einer Ausführungsform schreitet nach Schritt 520 die Ausführung des Beispielprozesses 500 zu Schritt 528 fort.
  • In mindestens einer Ausführungsform wird in Schritt 522 des Beispielprozesses 500 ein einzelner Codeblock mit Bits (c0, c1, c2, ..., cK-1) aus einer Eingangssequenz, wie hierin beschrieben, bestückt. In mindestens einer Ausführungsform schreitet nach Schritt 522 die Ausführung des Beispielprozesses 500 zu Schritt 524 fort.
  • In mindestens einer Ausführungsform wird in Schritt 524 des Beispielprozesses 500 ein einzelner Codeblock mit Nullwerten bis zu einer maximalen Blockgröße aufgefüllt, die unter Verwendung eines 5G-Standards bestimmt wird. In mindestens einer Ausführungsform schreitet nach Schritt 524 die Ausführung des Beispielprozesses 500 zu Schritt 526 fort.
  • In mindestens einer Ausführungsform wird in Schritt 526 des Beispielprozesses 500 ein einzelner Codeblock codiert, um Bits (d0, d1, d2, ..., dN-1) wie hierin beschrieben zu erzeugen. In mindestens einer Ausführungsform schreitet nach Schritt 526 die Ausführung des Beispielprozesses 500 zu Schritt 530 fort.
  • In mindestens einer Ausführungsform wird in Schritt 528 des Beispielprozesses 500 bestimmt, ob weitere Codeblöcke einer Vielzahl von Codeblöcken erzeugt werden können. In mindestens einer Ausführungsform wird, wenn in Schritt 528 bestimmt wird, dass weitere Codeblöcke einer Vielzahl von Codeblöcken erzeugt werden können („JA“-Zweig), die Ausführung des Beispielprozesses 500 in Schritt 512 fortgesetzt, in dem ein nächster zu verarbeitender Block erzeugt werden kann. Wenn in mindestens einer Ausführungsform in Schritt 528 bestimmt wird, dass keine weiteren Codeblöcke einer Vielzahl von Codeblöcken erzeugt werden können („NEIN“-Zweig), schreitet die Ausführung des Beispielprozesses 500 zu Schritt 530 fort.
  • In mindestens einer Ausführungsform werden in Schritt 530 des Beispielprozesses 500 ein oder mehrere Codeblöcke zur weiteren Verarbeitung unter Verwendung von Systemen und Verfahren, wie sie hierin beschrieben sind, zurückgegeben. In mindestens einer Ausführungsform kann, wenn in Schritt 508 bestimmt wird, dass ein Codeblock verwendet werden kann („JA“-Zweig), ein einzelner Codeblock in Schritt 530 zurückgegeben werden. In mindestens einer Ausführungsform kann, wenn in Schritt 508 bestimmt wird, dass mehr als ein Codeblock verwendet werden kann („NEIN“-Zweig), in Schritt 530 eine Vielzahl von Codeblöcken zurückgegeben werden. In mindestens einer Ausführungsform wird nach Schritt 530 die Ausführung des Beispielprozesses 500 beendet. In mindestens einer Ausführungsform wird die Ausführung des Beispielprozesses 500 nach Schritt 530 in Schritt 502 mit einer neuen Eingangssequenz neu gestartet.
  • 6 veranschaulicht einen Beispielprozess 600 zur Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform führt ein Prozessor wie beispielsweise der Prozessor 124 Anweisungen aus, um den Beispielprozess 600 durchzuführen. In mindestens einer Ausführungsform führt ein Prozessor wie beispielsweise der Prozessor 124 Anweisungen aus, um den Beispielprozess 600 sequenziell durchzuführen. In mindestens einer Ausführungsform führt ein Prozessor wie beispielsweise der Prozessor 124 Anweisungen aus, um den Beispielprozess 600 parallel durchzuführen. In mindestens einer Ausführungsform werden in Schritt 602 des Beispielprozesses 600 ein oder mehrere codierte Datenblöcke, die Bits (d0, d1, d2, ..., dN-1) wie hierin beschrieben enthalten, zur Verarbeitung empfangen. In mindestens einer Ausführungsform schreitet nach Schritt 602 die Ausführung des Beispielprozesses 600 zu Schritt 604 fort.
  • In mindestens einer Ausführungsform werden in Schritt 604 des Beispielprozesses 600 ein oder mehrere gemeinsame Faktoren, die der Ratenanpassung zugeordnet sind, bestimmt. In mindestens einer Ausführungsform werden ein oder mehrere gemeinsame Faktoren, die der Ratenanpassung zugeordnet sind, auf der Grundlage eines 5G-Standards bestimmt. In mindestens einer Ausführungsform schreitet nach Schritt 604 die Ausführung des Beispielprozesses 600 zu Schritt 606 fort.
  • In mindestens einer Ausführungsform wird in Schritt 606 des Beispielprozesses 600 ein erster Block von einem oder mehreren empfangenen Blöcken zur Verarbeitung ausgewählt. In mindestens einer Ausführungsform kann, wenn ein Block empfangen wird, dieser Block zur Verarbeitung ausgewählt werden. In mindestens einer Ausführungsform, in der eine Vielzahl von Datenblöcken empfangen wird, kann ein erster Block, der zur Verarbeitung ausgewählt wird, ein erster Block einer Vielzahl von codierten Datenblöcken sein. In mindestens einer Ausführungsform, in der eine Vielzahl von Datenblöcken empfangen wird, kann ein erster zur Verarbeitung ausgewählter Block ein späterer Block aus einer Vielzahl von codierten Datenblöcken sein. In mindestens einer Ausführungsform kann ein erster zur Verarbeitung ausgewählter Block zumindest teilweise auf der Grundlage einer mit einem ausgewählten Block verbundenen Priorität ausgewählt werden. In mindestens einer Ausführungsform schreitet nach Schritt 606 die Ausführung des Beispielprozesses 600 zu Schritt 608 fort.
  • In mindestens einer Ausführungsform kann in Schritt 608 des Beispielprozesses 600 ein für die Verarbeitung ausgewählter Block als ein Ringspeicher bzw. Ringpuffer behandelt werden, um einen Umlauf bzw. Übertrag wie hierin beschrieben zu ermöglichen. In mindestens einer Ausführungsform kann ein zur Verarbeitung ausgewählter Block als ein Ringpuffer behandelt werden, indem während der Verarbeitung modulare Arithmetik für die Indexierung verwendet wird. In mindestens einer Ausführungsform kann ein für die Verarbeitung ausgewählter Block in einen Ringpuffer kopiert werden, um einen Umlauf, wie hierin beschrieben, zu ermöglichen. In mindestens einer Ausführungsform schreitet nach Schritt 610 die Ausführung des Beispielprozesses 600 zu Schritt 612 fort.
  • In mindestens einer Ausführungsform wird in Schritt 610 des Beispielprozesses 600 ein Anfangsindex Ko, der für die Auswahl von Bits verwendet wird, die für die hierin beschriebene Ratenanpassung verwendet werden, zumindest teilweise auf der Grundlage eines 5G-Standards bestimmt. In mindestens einer Ausführungsform wird für jeden ausgewählten Codeblock ein neuer Anfangsindex Ko bestimmt. In mindestens einer Ausführungsform schreitet nach Schritt 610 die Ausführung des Beispielprozesses 600 zu Schritt 612 fort.
  • In mindestens einer Ausführungsform wird in Schritt 612 des Beispielprozesses 600 ein Vektor ek für einen ausgewählten Codeblock zumindest teilweise auf der Grundlage eines 5G-Standards erzeugt. In mindestens einer Ausführungsform schreitet nach Schritt 612 die Ausführung des Beispielprozesses 600 zu Schritt 614 fort.
  • In mindestens einer Ausführungsform wird in Schritt 614 des Beispielprozesses 600 eine Modulationsordnung Qm für einen ausgewählten Codeblock erzeugt, der zumindest teilweise auf einem 5G-Standard basiert. In mindestens einer Ausführungsform schreitet nach Schritt 614 die Ausführung des Beispielprozesses 600 zu Schritt 616 fort.
  • In mindestens einer Ausführungsform wird in Schritt 616 des Beispielprozesses 600 ein Vektor ek mit Bits (d0, d1, d2, ..., dN-1) eines ausgewählten Datenblocks spärlich platziert, um einen fk-Vektor zu erzeugen, der zumindest teilweise auf einer Modulationsordnung Qm basiert, wie durch einen 5G-Standard definiert. In mindestens einer Ausführungsform schreitet nach Schritt 616 die Ausführung des Beispielprozesses 600 zu Schritt 618 fort.
  • In mindestens einer Ausführungsform wird in Schritt 618 des Beispielprozesses 600 bestimmt, ob es weitere Blöcke gibt, die zur Verarbeitung auszuwählen sind. Wenn in mindestens einer Ausführungsform in Schritt 618 bestimmt wird, dass weitere Blöcke für die Verarbeitung ausgewählt werden müssen („JA“-Zweig), wird die Ausführung des Beispielprozesses 600 in Schritt 606 fortgesetzt, in dem ein nächster Block ausgewählt werden kann. Wenn in mindestens einer Ausführungsform in Schritt 618 bestimmt wird, dass keine weiteren Blöcke für die Verarbeitung auszuwählen sind („NEIN“-Zweig), schreitet die Ausführung des Beispielprozesses 600 zu Schritt 620 fort.
  • In mindestens einer Ausführungsform werden in Schritt 620 des Beispielprozesses 600 ein oder mehrere fk-Vektoren zurückgegeben. In mindestens einer Ausführungsform wird nach Schritt 620 die Ausführung des Beispielprozesses 600 beendet. In mindestens einer Ausführungsform startet nach Schritt 620 die Ausführung des Beispielprozesses 600 in Schritt 602 mit einem neuen Satz von Blöcken neu.
  • 7 veranschaulicht einen beispielhaften Datenfluss 700 für die Verarbeitung codierter Datenblöcke zur Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform wird ein aufgefüllter Codeblock 702 codiert, um einen codierten Codeblock 704 zu erzeugen, wie hierin beschrieben. In mindestens einer Ausführungsform kann ein codierter Codeblock 704 als ein Ringpuffer 706 behandelt werden, um eine umlaufende Indexierung unter Verwendung modularer Arithmetik wie hierin beschrieben zu ermöglichen. In mindestens einer Ausführungsform kann ein codierter Codeblock 704 in einen Ringpuffer 706 kopiert werden, um eine umlaufende Indexierung unter Verwendung der hierin beschriebenen modularen Arithmetik zu ermöglichen. In mindestens einer Ausführungsform kann ein Datenelement cno einer ersten Position des Ringpuffers 706 zugeordnet sein 708 und ein Datenelement cnKn-1 einer zweiten Position des Ringpuffers 706 zugeordnet sein 710, so dass Datenelemente eines codierten Codeblocks 704 in einem Ringpuffer 706 zusammenhängend sein können. In mindestens einer Ausführungsform können auch genullte Elemente eines codierten Codeblocks 704 in einem Ringpuffer 706 zusammenhängend sein.
  • 8 veranschaulicht ein Beispiel für Bit-Auswahl-Datenflussdaten 800 zur Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform wird ein Index Ko 804 zumindest teilweise auf der Grundlage eines 5G-Standards unter Verwendung von Systemen und Verfahren, wie sie hierin beschrieben sind, erzeugt. In mindestens einer Ausführungsform wird der Index Ko 804 so erzeugt, dass der Index Ko 804 innerhalb eines Bereichs von Nullwerten des Ringpuffers 802 liegt, wie hierin beschrieben. In mindestens einer Ausführungsform wird der Index Ko 804 so erzeugt, dass der Index Ko 804 vor einem Bereich von Nullwerten des Ringpuffers 802 liegt, wie hierin beschrieben. In mindestens einer Ausführungsform wird der Index Ko 804 so erzeugt, dass der Index Ko 804 nach einem Bereich von Nullwerten des Ringpuffers 802 liegt, wie hierin beschrieben.
  • In mindestens einer Ausführungsform wird ein Index beginnend mit dem Index K0 bis zu einem Index Ki-1 806 inkrementiert, der ein Nullwert ist, aber der ein letzter Nullwert vor zusammenhängenden Nicht-Nullwerten ist (d.h. ein nächster Wert ist kein Nullwert). In mindestens einer Ausführungsform ist ein Wert des Ringpuffers 802 bei Index Ki 808 ein erster Nicht-Null-Wert, ist ein Wert des Ringpuffers 802 bei Index Ki+1 810 ein zweiter Nicht-Null-Wert und ist ein Wert des Ringpuffers 802 bei Index Ki+Kn-1 812 ein letzter Nicht-Null-Wert (d.h., ein nächster Wert nachdem der Index Ki+Kn-1 ein Null-Wert ist).
  • 9 veranschaulicht einen Beispielprozess 900 zum sequenziellen Auswählen von Bits bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform führt ein Prozessor wie beispielsweise der Prozessor 124 Anweisungen aus, um den Beispielprozess 900 durchzuführen. In mindestens einer Ausführungsform umfasst der Beispielprozess 900 nicht dargestellte Schritte zum Überspringen von Bits, wie hierin beschrieben. In mindestens einer Ausführungsform können für einen Uplink-Ratenanpassungsalgorithmus Bits in einem Puffer platziert werden, und können eine oder mehrere aufeinanderfolgende Positionen innerhalb eines Puffers übersprungen werden (d.h. können Nullwerte haben). In mindestens einer Ausführungsform können bei einem Downlink-Ratenanpassungsalgorithmus Bits aus einem Puffer ausgewählt werden, und können bei der Auswahl Nullwerte übersprungen werden. In mindestens einer Ausführungsform wird in Schritt 902 des Beispielprozesses 900 ein Ringpuffer empfangen. In mindestens einer Ausführungsform schreitet nach Schritt 902 die Ausführung des Beispielprozesses 900 zu Schritt 904 fort.
  • In mindestens einer Ausführungsform wird in Schritt 904 des Beispielprozesses 900 der Anfangsindex Ko zumindest teilweise auf der Grundlage eines 5G-Standards, wie hierin beschrieben, bestimmt. In mindestens einer Ausführungsform schreitet nach Schritt 904 die Ausführung des Beispielprozesses 900 zu Schritt 906 fort.
  • In mindestens einer Ausführungsform wird in Schritt 906 des Beispielprozesses 900 ein Index erzeugt, der zum Auffinden von Nicht-Null-Werten verwendet wird, beginnend beim Anfangsindex Ko. In mindestens einer Ausführungsform schreitet nach Schritt 906 die Ausführung des Beispielprozesses 900 zu Schritt 908 fort.
  • In mindestens einer Ausführungsform werden in Schritt 908 des Beispielprozesses 900 Daten bei einem Index gelesen, der zum Auffinden von Nicht-Null-Werten in einem Ringpuffer verwendet wird. In mindestens einer Ausführungsform schreitet nach Schritt 908 die Ausführung des Beispielprozesses 900 zu Schritt 910 fort.
  • In mindestens einer Ausführungsform wird in Schritt 910 des Beispielprozesses 900 bestimmt, ob Daten an einem Index, der zum Auffinden von Nicht-Null-Werten in einem Ringpuffer verwendet wird, eine Null oder ein Nullwert sind. In mindestens einer Ausführungsform schreitet, wenn in Schritt 910 bestimmt wird, dass Daten an einem Index, der zum Auffinden von Nicht-Null-Werten in einem Ringpuffer verwendet wird, eine Null oder ein Nullwert sind („JA“-Zweig), die Ausführung des Beispielprozesses 900 zu Schritt 912 fort. In mindestens einer Ausführungsform schreitet, wenn in Schritt 910 bestimmt wird, dass Daten an einem Index, der zum Auffinden von Nicht-Null-Werten in einem Ringpuffer verwendet wird, kein Nullwert sind („NEIN“-Zweig), die Ausführung des Beispielprozesses 900 zu Schritt 914 fort.
  • In mindestens einer Ausführungsform wird in Schritt 912 des Beispielprozesses 900 ein Index, der zum Auffinden von Nicht-Null-Werten in einem Ringpuffer verwendet wird, unter Verwendung modularer Arithmetik inkrementiert, so dass das Inkrementieren eines Index um einen Ringpuffer umläuft, wie hierin beschrieben. In mindestens einer Ausführungsform wird die Ausführung des Beispielprozesses 900 nach Schritt 912 bei Schritt 908 fortgesetzt, um Daten bei einem inkrementierten Index zu prüfen.
  • In mindestens einer Ausführungsform befindet sich in Schritt 914 des Beispielprozesses 900 ein Nicht-Null-Wert Ki an einem Index, der zum Auffinden von Nicht-Null-Werten in einem Ringpuffer verwendet wird. In mindestens einer Ausführungsform schreitet nach Schritt 914 die Ausführung des Beispielprozesses 900 zu Schritt 916 fort.
  • In mindestens einer Ausführungsform werden in Schritt 916 des Beispielprozesses 900 Bits aus einem Ringpuffer unter Verwendung der hier in 3 und 4 beschriebenen Algorithmen ausgewählt. In mindestens einer Ausführungsform endet nach Schritt 916 die Ausführung des Beispielprozesses 900.
  • 10 veranschaulicht ein Beispiel für ein Thread-Zuordnungsdiagramm 1000 zum Verarbeiten von Datenblöcken bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform wird ein Strom 1002 von Datenblöcken empfangen. In mindestens einer Ausführungsform wird ein Datenblock B1 zur Verarbeitung unter Verwendung von Ressourcen des Threads 1004 zugewiesen, wird ein Datenblock B2 zur Verarbeitung unter Verwendung von Ressourcen des Threads 1006 zugewiesen, wird ein Datenblock B3 zur Verarbeitung unter Verwendung von Ressourcen des Threads 1012 zugewiesen, und wird ein Datenblock B4 zur Verarbeitung unter Verwendung von Ressourcen des Threads 1014 zugewiesen.
  • In mindestens einer Ausführungsform kann ein Datenblock B5 zur Verarbeitung unter Verwendung von Ressourcen von Thread 1004 zugewiesen werden, nachdem Thread 1004 die Verarbeitung von Datenblock B1 abgeschlossen hat, und kann ein Datenblock B6 zur Verarbeitung unter Verwendung von Ressourcen von Thread 1006 zugewiesen werden, nachdem Thread 1006 die Verarbeitung von Datenblock B2 abgeschlossen hat. In mindestens einer Ausführungsform kann die Verarbeitung des Datenblocks B2 durch den Thread 1006 zu einem Fehler 1008 führen. Wenn die Verarbeitung des Datenblocks B2 durch den Thread 1006 zu einem Fehler 1008 führt, kann der Datenblock B2 in mindestens einer Ausführungsform zur erneuten Verarbeitung an den Strom bzw. Stream 1002 zurückgegeben werden 1010. In mindestens einer Ausführungsform kann der Datenblock B2 zur erneuten Verarbeitung unter Verwendung der Ressourcen von Thread 1012 zugewiesen werden, nachdem der Thread 1012 die Verarbeitung des Datenblocks B3 abgeschlossen hat. In mindestens einer Ausführungsform kann ein Datenblock B7 zur Verarbeitung unter Verwendung von Ressourcen von Thread 1014 zugewiesen werden, nachdem der Thread 1014 die Verarbeitung von Datenblock B4 abgeschlossen hat. In mindestens einer Ausführungsform kann ein Thread eine Vielzahl von Bits in einem Datenblock verarbeiten. In mindestens einer Ausführungsform kann eine Vielzahl von Threads ein einzelnes Bit in einem Datenblock verarbeiten. In mindestens einer Ausführungsform kann ein Thread ein einzelnes Bit in einem Datenblock verarbeiten.
  • 11 veranschaulicht ein Beispiel für ein Datenneuübertragungsdiagramm 1100 zum Verarbeiten von Datenblöcken bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist ein Datenneuübertragungsdiagramm als eine ringförmige Warteschlange 1102 dargestellt. In mindestens einer Ausführungsform kann eine Übertragungsreihenfolge 1104 zumindest teilweise auf der Grundlage eines 5G-Standards festgelegt werden. In mindestens einer Ausführungsform, wenn es beispielsweise vier Übertragungen für einen Datenblock gibt, kann eine Übertragungsreihenfolge 1104 erste, dritte, vierte und zweite sein (bezeichnet als {RV0, RV2, RV3, RV1}). In mindestens einer Ausführungsform kann eine erste Übertragung 1106 bei RV0 erfolgen. In mindestens einer Ausführungsform kann eine dritte Übertragung 1108 bei RV2 erfolgen, folgend auf die erste Übertragung 1106. In mindestens einer Ausführungsform können Daten in der dritten Übertragung 1108 unter Verwendung von Techniken gestört werden, die in einem 5G-Standard spezifiziert sind, so dass sich Daten in der dritten Übertragung 1108 von Daten in der ersten Übertragung 1106 unterscheiden können.
  • In mindestens einer Ausführungsform kann eine vierte Übertragung 1110 bei RV3 erfolgen, folgend auf die dritte Übertragung 1108. In mindestens einer Ausführungsform können Daten in der vierten Übertragung 1110 ebenfalls unter Verwendung von Techniken gestört werden, die in einem 5G-Standard spezifiziert sind, so dass sich Daten in der vierten Übertragung 1110 von Daten in der ersten Übertragung 1106 unterscheiden können und so dass sich Daten in der vierten Übertragung 1110 von Daten in der dritten Übertragung 1108 unterscheiden können.
  • In mindestens einer Ausführungsform kann eine zweite Übertragung 1112 bei RV1 erfolgen, folgend auf die vierte Übertragung 1110. In mindestens einer Ausführungsform können Daten in der zweiten Übertragung 1112 ebenfalls unter Verwendung von Techniken gestört werden, die in einem 5G-Standard spezifiziert sind, so dass sich Daten in der zweiten Übertragung 1112 von Daten in der ersten Übertragung 1106 unterscheiden können, so dass sich Daten in der zweiten Übertragung 1112 von Daten in der dritten Übertragung 1108 unterscheiden können, und so dass sich Daten in der zweiten Übertragung 1112 von Daten in der vierten Übertragung 1110 unterscheiden können.
  • 12 veranschaulicht einen Beispielprozess 1200 zum erneuten Übertragen von Datenblöcken bei der Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform führt ein Prozessor wie beispielsweise der Prozessor 124 Anweisungen aus, um den Beispielprozess 1200 durchzuführen. In mindestens einer Ausführungsform wird in Schritt 1202 des Beispielprozesses 1200 ein Block von Daten zur erneuten Übertragung empfangen. In mindestens einer Ausführungsform schreitet nach Schritt 1202 die Ausführung des Beispielprozesses 1200 zu Schritt 1204 fort.
  • In mindestens einer Ausführungsform werden in Schritt 1204 des Beispielprozesses 1200 Daten RV0 für eine erste Übertragung eines Datenblocks erzeugt. In mindestens einer Ausführungsform werden Daten RV0 unter Verwendung von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass die Daten RV0 für eine erste Übertragung eines Datenblocks von Daten in einem empfangenen Block von Daten unterscheiden. In mindestens einer Ausführungsform werden Daten RV0 in einem Datenblock nicht gestört, so dass Daten RV0 für eine erste Übertragung eines Datenblocks identisch zu Daten in einem empfangenen Block von Daten sind. In mindestens einer Ausführungsform schreitet nach Schritt 1204 die Ausführung des Beispielprozesses 1200 zu Schritt 1206 fort.
  • In mindestens einer Ausführungsform werden in Schritt 1206 des Beispielprozesses 1200 Daten RV0 für eine erste Übertragung eines Datenblocks übertragen. In mindestens einer Ausführungsform schreitet nach Schritt 1206 die Ausführung des Beispielprozesses 1200 zu Schritt 1208 fort.
  • In mindestens einer Ausführungsform wird in Schritt 1208 des Beispielprozesses 1200 bestimmt, ob eine zweite Übertragung von Daten in einem empfangenen Datenblock erfolgen kann. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1208 bestimmt wird, dass eine zweite Übertragung von Daten in einem empfangenen Datenblock erfolgen kann („JA“-Zweig), die Ausführung des Beispielprozesses 1200 zu Schritt 1210 fort. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1208 bestimmt wird, dass eine zweite Übertragung von Daten in einem empfangenen Datenblock nicht erfolgen kann („NEIN“-Zweig), die Ausführung des Beispielprozesses 1200 zu Schritt 1216 fort.
  • In mindestens einer Ausführungsform werden in Schritt 1210 des Beispielprozesses 1200 Daten RV2 für eine zweite Übertragung eines Datenblocks erzeugt. In mindestens einer Ausführungsform werden Daten RV2 unter Verwendung von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass sich Daten RV2 für eine zweite Übertragung eines Datenblocks von Daten in einem empfangenen Datenblock unterscheiden. In mindestens einer Ausführungsform werden Daten RV2 unter Verwendung von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass sich Daten RV2 für eine zweite Übertragung eines Datenblocks von Daten RV0 einer ersten Übertragung eines Datenblocks unterscheiden. In mindestens einer Ausführungsform schreitet nach Schritt 1210 die Ausführung des Beispielprozesses 1200 zu Schritt 1212 fort.
  • In mindestens einer Ausführungsform werden in Schritt 1212 des Beispielprozesses 1200 Daten RV2 für eine zweite Übertragung eines Datenblocks übertragen. In mindestens einer Ausführungsform schreitet nach Schritt 1212 die Ausführung des Beispielprozesses 1200 zu Schritt 1214 fort.
  • In mindestens einer Ausführungsform wird in Schritt 1214 des Beispielprozesses 1200 bestimmt, ob eine dritte Übertragung von Daten in einem empfangenen Datenblock erfolgen kann. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1214 bestimmt wird, dass eine dritte Übertragung von Daten in einem empfangenen Datenblock erfolgen kann („JA“-Zweig), die Ausführung des Beispielprozesses 1200 zu Schritt 1218 fort. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1214 bestimmt wird, dass eine dritte Übertragung von Daten in einem empfangenen Datenblock nicht erfolgen kann („NEIN“-Zweig), die Ausführung des Beispielprozesses 1200 zu Schritt 1216 fort.
  • In mindestens einer Ausführungsform kehrt der Prozess 1200 in Schritt 1216 des Beispielprozesses 1200 zurück. In mindestens einer Ausführungsform wird in Schritt 1216 eine Meldung eines erfolgreichen Abschlusses des Prozesses 1200 zurückgegeben. In mindestens einer Ausführungsform wird eine Meldung eines erfolgreichen Abschlusses des Prozesses 1200 an einen aufrufenden Prozess zurückgegeben. In mindestens einer Ausführungsform wird eine Meldung eines erfolgreichen Abschlusses des Prozesses 1200 über eine Berichts-API zurückgegeben. In mindestens einer Ausführungsform wird nach Schritt 1216 die Ausführung des Beispielprozesses 1200 beendet. In mindestens einer Ausführungsform wird nach Schritt 1216 die Ausführung des Beispielprozesses 1200 in Schritt 1202 mit einem neuen Block fortgesetzt.
  • In mindestens einer Ausführungsform werden in Schritt 1218 des Beispielprozesses 1200 Daten RV3 für eine dritte Übertragung eines Datenblocks erzeugt. In mindestens einer Ausführungsform werden Daten RV3 unter Verwendung von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass sich Daten RV3 für eine dritte Übertragung eines Datenblocks von Daten in einem empfangenen Datenblock unterscheiden. In mindestens einer Ausführungsform werden Daten RV3 unter Verwendung von von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass sich Daten RV3 für eine dritte Übertragung eines Datenblocks von Daten RV0 einer ersten Übertragung eines Datenblocks unterscheiden. In mindestens einer Ausführungsform werden Daten RV3 unter Verwendung von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass sich Daten RV3 für eine dritte Übertragung eines Datenblocks von Daten RV2 einer zweiten Übertragung eines Datenblocks unterscheiden. In mindestens einer Ausführungsform schreitet nach Schritt 1218 die Ausführung des Beispielprozesses 1200 zu Schritt 1220 fort.
  • In mindestens einer Ausführungsform werden in Schritt 1220 des Beispielprozesses 1200 Daten RV3 für eine dritte Übertragung eines Datenblocks übertragen. In mindestens einer Ausführungsform schreitet nach Schritt 1220 die Ausführung des Beispielprozesses 1200 zu Schritt 1222 fort.
  • In mindestens einer Ausführungsform wird in Schritt 1222 des Beispielprozesses 1200 bestimmt, ob eine vierte Übertragung von Daten in einem empfangenen Datenblock erfolgen kann. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1222 bestimmt wird, dass eine vierte Übertragung von Daten in einem empfangenen Datenblock stattfinden kann („JA“-Zweig), die Ausführung des Beispielprozesses 1200 zu Schritt 1224 fort. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1222 bestimmt wird, dass eine vierte Übertragung von Daten in einem empfangenen Datenblock nicht erfolgen kann („NEIN“-Zweig), die Ausführung des Beispielprozesses 1200 zu Schritt 1216 fort (wie oben beschrieben).
  • In mindestens einer Ausführungsform werden in Schritt 1224 des Beispielprozesses 1200 Daten RV1 für eine vierte Übertragung eines Datenblocks erzeugt. In mindestens einer Ausführungsform werden Daten RV1 unter Verwendung von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass sich Daten RV1 für eine vierte Übertragung eines Datenblocks von Daten in einem empfangenen Datenblock unterscheiden. In mindestens einer Ausführungsform werden Daten RV4 unter Verwendung von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass sich Daten RV1 für eine vierte Übertragung eines Datenblocks von Daten RV0 einer ersten Übertragung eines Datenblocks unterscheiden. In mindestens einer Ausführungsform werden Daten RV1 unter Verwendung von Techniken gestört, die in einem 5G-Standard spezifiziert sind, so dass sich Daten RV1 für eine vierte Übertragung eines Datenblocks von Daten RV2 einer zweiten Übertragung eines Datenblocks unterscheiden. In mindestens einer Ausführungsform werden Daten RV1 unter Verwendung von Techniken, die in einem 5G-Standard spezifiziert sind, gestört, dass sich Daten RV1 für eine vierte Übertragung eines Datenblocks von Daten RV3 einer dritten Übertragung eines Datenblocks unterscheiden. In mindestens einer Ausführungsform schreitet nach Schritt 1224 die Ausführung des Beispielprozesses 1200 zu Schritt 1226 fort.
  • In mindestens einer Ausführungsform werden in Schritt 1226 des Beispielprozesses 1200 Daten RV1 für eine vierte Übertragung eines Datenblocks übertragen. In mindestens einer Ausführungsform schreitet nach Schritt 1226 die Ausführung des Beispielprozesses 1200 zu Schritt 1216 fort (wie oben beschrieben).
  • 13 veranschaulicht einen Beispielprozess 1300 zum Auswählen von Bits bei der parallelen Anpassung der Datenübertragungsrate, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform führt ein Prozessor wie beispielsweise der Prozessor 124 Anweisungen aus, um den Beispielprozess 1300 durchzuführen. In mindestens einer Ausführungsform wird in Schritt 1302 des Beispielprozesses 1300 ein Ringpuffer mit N Elementen empfangen, wie hierin beschrieben. In mindestens einer Ausführungsform schreitet nach Schritt 1302 die Ausführung des Beispielprozesses 1300 zu Schritt 1304 fort.
  • In mindestens einer Ausführungsform wird in Schritt 1304 des Beispielprozesses 1300 eine Vielzahl von Threads erzeugt, um den Beispielprozess 1300 parallel auszuführen. In mindestens einer Ausführungsform werden insgesamt E Threads erzeugt, um den Beispielprozess 1300 parallel auszuführen, wobei E auf N (einer Anzahl von Datenwerten in einem empfangenen Ringpuffer bzw. Empfangs-Ringpuffer) basiert. In mindestens einer Ausführungsform kann E gleich N sein, so dass z.B. ein Thread einen Datenwert in einem empfangenen Ringpuffer parallel verarbeiten kann. In mindestens einer Ausführungsform kann E größer als N sein, so dass z.B. ein oder mehrere Threads einen Datenwert in einem empfangenen Ringpuffer parallel verarbeiten können. In mindestens einer Ausführungsform kann E kleiner als N sein, so dass zum Beispiel ein Thread einen oder mehrere Datenwerte in einem empfangenen Ringpuffer parallel zu anderen Threads verarbeiten kann, die ebenfalls einen oder mehrere Datenwerte in einem empfangenen Ringpuffer verarbeiten können. In mindestens einer Ausführungsform schreitet nach Schritt 1304 die Ausführung des Beispielprozesses 1300 zu Schritt 1306 fort.
  • In mindestens einer Ausführungsform beginnt in Schritt 1306 des Beispielprozesses 1300 eine Vielzahl von Threads mit der Verarbeitung von Datenwerten in einem empfangenen Ringpuffer. In mindestens einer Ausführungsform schreitet die Ausführung des Beispielprozesses 1300 nach Schritt 1306 zu Schritt 1310 für den beschriebenen Thread 0 fort. In mindestens einer Ausführungsform schreitet die Ausführung des Beispielprozesses 1300 nach Schritt 1306 auch zu Schritt 1322 fort, um Threads 1 ... E-1 parallel zu verarbeiten, unter Verwendung von Techniken, die in Verbindung mit den Schritten 1310-1320 beschrieben wurden.
  • In mindestens einer Ausführungsform wird in Schritt 1310 des Beispielprozesses 1300 ein Anfangsindex Ko für Thread 0 zumindest teilweise auf der Grundlage eines 5G-Standards und unter Verwendung von Systemen und Verfahren, wie sie hierin beschrieben sind, bestimmt. In mindestens einer Ausführungsform schreitet nach Schritt 1310 die Ausführung des Beispielprozesses 1300 zu Schritt 1312 für Thread 0 fort. In mindestens einer Ausführungsform, die in 13 jedoch nicht dargestellt ist, werden Schritte für andere Threads (d.h. Thread 1, Thread 2 usw.) unter Verwendung von Prozessen wie denjenigen, die in Verbindung mit Schritt 1310 beschrieben wurden, parallel durchgeführt.
  • In mindestens einer Ausführungsform wird in Schritt 1312 des Beispielprozesses 1300 bestimmt, ob der Anfangsindex K0 vor oder bei Kd für Thread 0 liegt, wie hierin beschrieben. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1312 bestimmt wird, dass der Anfangsindex K0 vor oder bei Kd für Thread 0 liegt („JA“-Zweig), die Ausführung des Beispielprozesses 1300 zu Schritt 1314 für Thread 0 fort. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1312 bestimmt wird, dass der Anfangsindex K0 nicht vor oder bei Kd für Thread 0 liegt („NEIN“-Zweig), die Ausführung des Beispielprozesses 1300 zu Schritt 1316 für Thread 0 fort. In mindestens einer Ausführungsform, die jedoch in 13 nicht dargestellt ist, werden Schritte für andere Threads (d.h., (d.h. Thread 1, Thread 2 usw.) unter Verwendung von Prozessen, wie denjenigen, die in Verbindung mit Schritt 1312 beschrieben wurden, parallel ausgeführt.
  • In mindestens einer Ausführungsform verwendet der Beispielprozess 1300 in Schritt 1314 Algorithmus eins, um auswählbare Bits für Thread 0 zu lokalisieren. In mindestens einer Ausführungsform ist Inldx ein Eingangsindex, der von 0 bis E-1 reichen kann, wie in einem 5G-Standard definiert. In mindestens einer Ausführungsform kann Inldx für einen einzelnen Codeblock angeben, welcher Thread zum Auswählen eines Datenwerts verwendet werden kann. In mindestens einer Ausführungsform kann Inldx für eine Vielzahl von Codeblöcken angeben, welcher Thread zum Auswählen eines Datenwerts für einen Codeblock verwendet werden kann. In mindestens einer Ausführungsform ist Ncb eine Array-Länge für einen Codeblock. In mindestens einer Ausführungsform ist Outldx ein Ausgangsindex, der von Algorithmus eins zurückgegeben wird. In mindestens einer Ausführungsform wird Algorithmus eins gemäß Code wie folgt implementiert:
    Figure DE102022124608A1_0001
  • In mindestens einer Ausführungsform, die jedoch in 13 nicht dargestellt ist, werden Schritte für andere Threads (d.h. Thread 1, Thread 2 usw.) parallel ausgeführt, unter Verwendung von Prozessen wie denjenigen, die in Verbindung mit Schritt 1314 beschrieben wurden.
  • In mindestens einer Ausführungsform wird nach Schritt 1314 die Ausführung des Beispielprozesses 1300 für Thread 0 beendet. In mindestens einer Ausführungsform wird nach Schritt 1314 die Ausführung des Beispielprozesses 1300 in Schritt 1302 mit einem neuen Ringpuffer fortgesetzt. In mindestens einer Ausführungsform können Prozessorressourcen, die der Ausführung des Beispielprozesses 1300 für Thread 0 zugeordnet sind, zum Verarbeiten von Daten aus einem anderen Thread (d.h. Thread 1, Thread 2 usw.) verwendet werden, und nach Schritt 1314 kann die Ausführung des Beispielprozesses 1300 nach Schritt 1306 mit neuen Thread-Daten fortgesetzt werden.
  • In mindestens einer Ausführungsform wird in Schritt 1316 des Beispielprozesses 1300 bestimmt, ob Ko an oder nach (Kd + F) für Thread 0 liegt. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1316 bestimmt wird, dass K0 am oder nach (Kd + F) für Thread 0 liegt („JA“-Zweig), die Ausführung des Beispielprozesses 1300 zu Schritt 1318 für Thread 0 fort. In mindestens einer Ausführungsform schreitet, wenn in Schritt 1316 bestimmt wird, dass Ko nicht an oder nach (Kd + F) für Thread 0 liegt („NEIN“-Zweig), die Ausführung des Beispielprozesses 1300 zu Schritt 1320 für Thread 0 fort. In mindestens einer Ausführungsform, die jedoch in 13 nicht dargestellt ist, werden Schritte für andere Threads (d.h., Thread 1, Thread 2 usw.) unter Verwendung von Prozessen wie denjenigen, die in Verbindung mit Schritt 1316 beschrieben wurden, parallel durchgeführt.
  • In mindestens einer Ausführungsform verwendet der Beispielprozess 1300 in Schritt 1318 Algorithmus zwei, um auswählbare Bits für Thread 0 zu lokalisieren. In mindestens einer Ausführungsform ist Inldx ein Eingangsindex, der zwischen 0 und E-1 liegen kann, wie in einem 5G-Standard definiert. In mindestens einer Ausführungsform kann Inldx für einen einzelnen Codeblock angeben, welcher Thread zum Auswählen eines Datenwerts verwendet werden kann. In mindestens einer Ausführungsform kann Inldx für eine Vielzahl von Codeblöcken angeben, welcher Thread zum Auswählen eines Datenwerts für einen Codeblock verwendet werden kann. In mindestens einer Ausführungsform ist Ncb eine Array-Länge für einen Codeblock. In mindestens einer Ausführungsform ist Outldx ein Ausgangsindex, der von Algorithmus zwei zurückgegeben wird. In mindestens einer Ausführungsform wird Algorithmus zwei gemäß Code wie folgt implementiert:
    Figure DE102022124608A1_0002
    Figure DE102022124608A1_0003
  • In mindestens einer Ausführungsform, die jedoch in 13 nicht dargestellt ist, werden Schritte für andere Threads (d.h. Thread 1, Thread 2 usw.) parallel ausgeführt, unter Verwendung von Prozessen wie denjenigen, die in Verbindung mit Schritt 1318 beschrieben wurden.
  • In mindestens einer Ausführungsform wird nach Schritt 1318 die Ausführung des Beispielprozesses 1300 für Thread 0 beendet. In mindestens einer Ausführungsform wird nach Schritt 1318 die Ausführung des Beispielprozesses 1300 in Schritt 1302 mit einem neuen Ringpuffer fortgesetzt. In mindestens einer Ausführungsform können Prozessorressourcen, die der Ausführung des Beispielprozesses 1300 für Thread 0 zugeordnet sind, zur Verarbeitung von Daten aus einem anderen Thread (d.h. Thread 1, Thread 2 usw.) verwendet werden, und nach Schritt 1318 kann die Ausführung des Beispielprozesses 1300 nach Schritt 1306 mit neuen Thread-Daten fortgesetzt werden.
  • In mindestens einer Ausführungsform wird in Schritt 1320 des Beispielprozesses 1300 Algorithmus drei für Thread 0 verwendet. In mindestens einer Ausführungsform ist Inldx ein Eingangsindex, der zwischen 0 und E 1 liegen kann, wie durch einen 5G-Standard definiert. In mindestens einer Ausführungsform kann Inldx für einen einzelnen Codeblock angeben, welcher Thread zum Auswählen eines Datenwerts verwendet werden kann. In mindestens einer Ausführungsform kann Inldx für eine Vielzahl von Codeblöcken angeben, welcher Thread zum Auswählen eines Datenwerts für einen Codeblock verwendet werden kann. In mindestens einer Ausführungsform ist Ncb eine Array-Länge für einen Codeblock. In mindestens einer Ausführungsform ist Outldx ein Ausgangsindex, der von Algorithmus drei zurückgegeben wird. In mindestens einer Ausführungsform wird Algorithmus drei für Thread 0 als Standardfall verwendet, da in Schritt 1312 und Schritt 1316 für Thread 0 ein „NEIN“-Zweig ausgeführt wird. In mindestens einer Ausführungsform wird Algorithmus drei gemäß Code wir folgt implementiert:
    Figure DE102022124608A1_0004
  • In mindestens einer Ausführungsform, die jedoch in 13 nicht dargestellt ist, werden Schritte für andere Threads (d.h. Thread 1, Thread 2 usw.) parallel ausgeführt, unter Verwendung von Prozessen wie denjenigen, die in Verbindung mit Schritt 1320 beschrieben wurden.
  • In mindestens einer Ausführungsform wird nach Schritt 1320 die Ausführung des Beispielprozesses 1300 für Thread 0 beendet. In mindestens einer Ausführungsform wird nach Schritt 1320 die Ausführung des Beispielprozesses 1300 in Schritt 1302 mit einem neuen Ringpuffer fortgesetzt. In mindestens einer Ausführungsform können Prozessorressourcen, die der Ausführung des Beispielprozesses 1300 für Thread 0 zugeordnet sind, zum Verarbeiten von Daten aus einem anderen Thread (d.h. Thread 1, Thread 2 usw.) verwendet werden, und nach Schritt 1320 kann die Ausführung des Beispielprozesses 1300 nach Schritt 1306 mit neuen Thread-Daten fortgesetzt werden.
  • RECHENZENTRUM
  • 14 veranschaulicht ein Beispiel eines Rechenzentrums 1400, in dem mindestens eine Ausführungsform verwendet werden kann. In mindestens einer Ausführungsform weist das Rechenzentrum 1400 eine Rechenzentrumsinfrastrukturschicht 1410, eine Framework-Schicht 1420, eine Softwareschicht 1430 und eine Anwendungsschicht 1440 auf.
  • In mindestens einer Ausführungsform, wie es in 14 gezeigt ist, kann die Rechenzentrumsinfrastrukturschicht 1410 einen Ressourcen-Orchestrator 1412, gruppierte Rechenressourcen 1414 und Knoten-Rechenressourcen („Knoten-C.R.s“) 1416(1)-1416(N) aufweisen, wobei „N“ eine beliebige ganze, positive Zahl darstellt. In mindestens einer Ausführungsform können die Knoten-C.R.s 1416(1)-1416(N) eine beliebige Anzahl von Zentraleinheiten („CPUs“) oder anderen Prozessoren (einschließlich Beschleunigern, Field Programmable Gate Arrays (FPGAs), Grafikprozessoren usw.), Speichereinrichtungen (z.B., dynamischer Festwertspeicher), Speichereinrichtungen (z.B. Festkörper- oder Festplattenlaufwerke), Netzwerk-Eingabe-/Ausgabeeinrichtungen („NW E/A“), Netzwerk-Switches, virtuelle Maschinen („VMs“), Stromversorgungsmodule und Kühlmodule, usw. einschließen. In mindestens einer Ausführungsform kann es sich bei einem oder mehreren Knoten-C.R.s unter den Knoten-C.R.s 1416(1)-1416(N) um einen Server handeln, der über eine oder mehrere der oben erwähnten Rechenressourcen verfügt.
  • In mindestens einer Ausführungsform können die gruppierten Rechenressourcen 1414 getrennte Gruppierungen von Knoten-C.R.s aufweisen, die in einem oder mehreren Racks (nicht gezeigt) untergebracht sind, oder viele Racks, die in Rechenzentren an verschiedenen geografischen Standorten untergebracht sind (ebenfalls nicht gezeigt). In mindestens einer Ausführungsform können separate Gruppierungen von Knoten-C.R.s innerhalb der gruppierten Rechenressourcen 1414 gruppierte Rechen-, Netzwerk-, Speicher- oder Storage-Ressourcen aufweisen, die zur Unterstützung einer oder mehrerer Arbeitslasten ausgestaltet oder zugewiesen werden können. In mindestens einer Ausführungsform können mehrere Knoten-C.R.s, die CPUs oder Prozessoren aufweisen, in einem oder mehreren Racks gruppiert sein, um Rechenressourcen zur Unterstützung einer oder mehrerer Arbeitslasten bereitzustellen. In mindestens einer Ausführungsform können ein oder mehrere Racks auch eine beliebige Anzahl von Stromversorgungsmodulen, Kühlmodulen und Netzwerk-Switches in beliebiger Kombination aufweisen.
  • In mindestens einer Ausführungsform kann der Ressourcen-Orchestrator 1412 einen oder mehrere Knoten C.R.s 1416(1)-1416(N) und/oder gruppierte Rechenressourcen 1414 ausgestalten oder anderweitig steuern. In mindestens einer Ausführungsform kann der Ressourcen-Orchestrator 1412 eine Software-Design-Infrastruktur („SDI“)-Verwaltungseinheit für das Rechenzentrum 1400 aufweisen. In mindestens einer Ausführungsform kann der Ressourcen-Orchestrator Hardware, Software oder eine Kombination davon aufweisen.
  • In mindestens einer Ausführungsform, wie es in 14 gezeigt ist, weist die Framework-Schicht 1420 einen Job Scheduler 1432, einen Konfigurationsmanager 1434, einen Ressourcenmanager 1436 und ein verteiltes Dateisystem 1438 auf. In mindestens einer Ausführungsform kann die Framework-Schicht 1420 einen Rahmen bzw. Framework zur Unterstützung der Software 1432 der Softwareschicht 1430 und/oder einer oder mehrerer Anwendung(en) 1442 der Anwendungsschicht 1440 aufweisen. In mindestens einer Ausführungsform kann die Software 1432 oder die Anwendung(en) 1442 jeweils webbasierte Dienstsoftware oder Anwendungen aufweisen, wie sie beispielsweise von Amazon Web Services, Google Cloud und Microsoft Azure bereitgestellt werden. In mindestens einer Ausführungsform kann es sich bei der Framework-Schicht 1420 um eine Art freies und quelloffenes Software-Webanwendungs-Framework wie Apache SparkTM (im Folgenden „Spark“) handeln, das ein verteiltes Dateisystem 1438 für die Verarbeitung großer Datenmengen (z.B. „Big Data“) nutzen kann. In mindestens einer Ausführungsform kann der Job Scheduler 1432 einen Spark-Treiber aufweisen, um die Planung von Arbeitslasten zu erleichtern, die von verschiedenen Schichten des Rechenzentrums 1400 unterstützt werden. In mindestens einer Ausführungsform kann der Konfigurationsmanager 1434 in der Lage sein, um verschiedene Schichten wie die Softwareschicht 1430 und die Framework-Schicht 1420, die Spark und das verteilte Dateisystem 1438 aufweist, zur Unterstützung der Verarbeitung gro-ßer Datenmengen zu konfigurieren. In mindestens einer Ausführungsform kann der Ressourcenmanager 1436 in der Lage sein, geclusterte oder gruppierte Computerressourcen zu verwalten, die zur Unterstützung des verteilten Dateisystems 1438 und des Job Schedulers 1432 zugeordnet oder zugewiesen sind. In mindestens einer Ausführungsform können geclusterte oder gruppierte Rechenressourcen gruppierte Rechenressourcen 1414 in der Infrastrukturschicht 1410 des Rechenzentrums aufweisen. In mindestens einer Ausführungsform kann der Ressourcenmanager 1436 mit dem Ressourcenorchestrator 1412 koordiniert sein, um diese zugeordneten oder zugewiesenen Computerressourcen zu verwalten.
  • In mindestens einer Ausführungsform kann die in der Softwareschicht 1430 enthaltene Software 1432 Software aufweisen, die von mindestens Abschnitten der Knoten-CRs 1416(1)-1416(N), der gruppierten Rechenressourcen 1414 und/oder des verteilten Dateisystems 1438 der Framework-Schicht 1420 verwendet wird. In mindestens einer Ausführungsform können eine oder mehrere Arten von Software eine Internet-Such-Software, eine E-Mail-Virenscan-Software, eine Datenbank-Software und eine Streaming-Video-Content-Software aufweisen, sind aber nicht darauf beschränkt.
  • In mindestens einer Ausführungsform kann (können) die in der Anwendungsschicht 1440 enthaltene(n) Anwendung(en) 1442 eine oder mehrere Arten von Anwendungen aufweisen, die von mindestens Abschnitten der Knoten C.R.s 1416(1)-1416(N), gruppierten Rechenressourcen 1414 und/oder dem verteilten Dateisystem 1438 der Framework-Schicht 1420 verwendet werden. In mindestens einer Ausführungsform können eine oder mehrere Arten von Anwendungen eine beliebige Anzahl von Genomanwendungen, kognitiven Berechnungen und Anwendungen für maschinelles Lernen aufweisen, einschließlich Trainings- oder Inferencing-Software, Framework-Software für maschinelles Lernen (z.B. PyTorch, TensorFlow, Caffe usw.) oder andere Anwendungen für maschinelles Lernen, die in Verbindung mit einer oder mehreren Ausführungsformen verwendet werden, sind aber nicht darauf beschränkt.
  • In mindestens einer Ausführungsform kann jeder von Konfigurationsmanager 1434, Ressourcenmanager 1436 und Ressourcen-Orchestrator 1412 eine beliebige Anzahl und Art von selbstmodifizierenden Aktionen implementieren, die auf einer beliebigen Menge und Art von Daten basieren, die auf jede technisch machbare Weise erfasst werden. In mindestens einer Ausführungsform können selbstmodifizierende Aktionen einen Rechenzentrumsbetreiber des Rechenzentrums 1400 davon entlasten, möglicherweise schlechte Konfigurationsentscheidungen zu treffen und möglicherweise nicht ausgelastete und/oder schlecht funktionierende Abschnitte eines Rechenzentrums zu vermeiden.
  • In mindestens einer Ausführungsform kann das Rechenzentrum 1400 Werkzeuge, Dienste, Software oder andere Ressourcen aufweisen, um ein oder mehrere Modelle zum maschinellen Lernen zu trainieren oder Informationen unter Verwendung eines oder mehrerer Modelle zum maschinellen Lernen gemäß einer oder mehrerer hierin beschriebener Ausführungsformen vorherzusagen oder abzuleiten. Beispielsweise kann In mindestens einer Ausführungsform ein Modell zum maschinellen Lernen durch Berechnung von Gewichtungsparametern gemäß einer neuronalen Netzwerkarchitektur unter Verwendung von Software und Rechenressourcen trainiert werden, die oben in Bezug auf das Rechenzentrum 1400 beschrieben wurden. In mindestens einer Ausführungsform können trainierte Modelle zum maschinellen Lernen, die einem oder mehreren neuronalen Netzen entsprechen, verwendet werden, um Informationen abzuleiten oder vorherzusagen, wobei die oben beschriebenen Ressourcen in Bezug auf das Rechenzentrum 1400 verwendet werden, indem Gewichtungsparameter verwendet werden, die durch eine oder mehrere hierin beschriebene Trainingstechniken berechnet werden.
  • In mindestens einer Ausführungsform kann das Rechenzentrum CPUs, anwendungsspezifische integrierte Schaltungen (ASICs), GPUs, FPGAs oder andere Hardware verwenden, um Training und/oder Inferencing unter Verwendung der oben beschriebenen Ressourcen durchzuführen. Darüber hinaus können eine oder mehrere der oben beschriebenen Software- und/oder Hardwareressourcen als Dienst ausgestaltet sein, um es Benutzern zu ermöglichen, Informationen zu trainieren oder Inferencing durchzuführen, wie etwa Bilderkennung, Spracherkennung oder andere Dienste der künstlichen Intelligenz.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 14 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine(r) von gruppierten Rechenressourcen 1414 und von Knoten C.R. 1416(1-N) verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine(r) der gruppierten Rechenressourcen 1414 und der Knoten C.R. 1416(1-N) verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 15A veranschaulicht ein Beispiel für ein autonomes Fahrzeug 1500 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform kann das autonome Fahrzeug 1500 (hierin alternativ als „Fahrzeug 1500“ bezeichnet) ohne Einschränkung ein Personenfahrzeug sein, wie beispielsweise ein Pkw, ein Lkw, ein Bus und/oder eine andere Art von Fahrzeug, das einen oder mehrere Fahrgäste aufnimmt. In mindestens einer Ausführungsform kann das Fahrzeug 1500 ein Sattelschlepper sein, der für den Transport von Gütern verwendet wird. Zum Beispiel kann In mindestens einer Ausführungsform das Fahrzeug 1500 ein Flugzeug, ein Roboterfahrzeug oder eine andere Art von Fahrzeug sein.
  • Autonome Fahrzeuge können in Form von Automatisierungsstufen beschrieben werden, die von der National Highway Traffic Safety Administration („NHTSA“), einer Abteilung des US-Verkehrsministeriums, und der Society of Automotive Engineers („SAE“) „Taxonomy and Definitions for Terms Related to Driving Automation Systems for On-Road Motor Vehicles“ (z.B. Standard Nr. J3016-201806, veröffentlicht am 15. Juni 2018, Standard Nr. J3016-201609, veröffentlicht am 30. September 2016, sowie frühere und zukünftige Versionen dieses Standards) definiert sind. In einer oder mehreren Ausführungsformen kann das Fahrzeug 1500 in der Lage sein, um eine Funktionalität gemäß einer oder mehrerer der Stufen 1 bis 5 der Stufen des autonomen Fahrens auszuführen. Beispielsweise kann das Fahrzeug 1500 In mindestens einer Ausführungsform in der Lage sein, bedingt automatisiert (Stufe 3), hochautomatisiert (Stufe 4) und/oder vollständig automatisiert (Stufe 5) zu fahren, je nach Ausführungsform.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 ohne Einschränkung Komponenten wie ein Fahrgestell, eine Fahrzeugkarosserie, Räder (z.B. 2, 4, 6, 8, 18 usw.), Reifen, Achsen und andere Komponenten eines Fahrzeugs aufweisen. In mindestens einer Ausführungsform kann das Fahrzeug 1500 ohne Einschränkung ein Antriebssystem 1550 aufweisen, wie beispielsweise einen Verbrennungsmotor, ein Hybrid-Elektroantrieb, einen reinen Elektromotor und/oder einen anderen Antriebssystemtyp. In mindestens einer Ausführungsform kann das Antriebssystem 1550 mit einem Antriebsstrang des Fahrzeugs 1500 verbunden sein, der unter anderem ein Getriebe aufweisen kann, um den Antrieb des Fahrzeugs 1500 zu ermöglichen. In mindestens einer Ausführungsform kann das Antriebssystem 1550 in Reaktion auf den Empfang von Signalen von einer Drosselklappe/einem Gaspedal (bzw. mehreren Gaspedalen) 1552 gesteuert werden.
  • In mindestens einer Ausführungsform wird ein Lenksystem 1554, das ohne Einschränkung ein Lenkrad aufweisen kann, verwendet, um ein Fahrzeug 1500 zu lenken (z.B. entlang eines gewünschten Weges oder einer Route), wenn ein Antriebssystem 1550 in Betrieb ist (z.B. wenn das Fahrzeug in Bewegung ist). In mindestens einer Ausführungsform kann ein Lenksystem 1554 Signale von einem oder mehreren Lenkaktoren 1556 empfangen. In mindestens einer Ausführungsform kann das Lenkrad optional für die Vollautomatisierung (Stufe 5) eingesetzt werden. In mindestens einer Ausführungsform kann ein Bremssensorsystem 1546 verwendet werden, um die Fahrzeugbremsen in Reaktion auf den Empfang von Signalen von einem oder mehreren Bremsaktuatoren 1548 und/oder Bremssensoren zu betätigen.
  • In mindestens einer Ausführungsform liefern die Steuerung(en) 1536, die ohne Einschränkung ein oder mehrere System-on-Chips („SoCs“) (in 15A nicht dargestellt) und/oder Grafikverarbeitungseinheiten („GPUs“) aufweisen können, Signale (z.B. repräsentativ für Befehle) an eine oder mehrere Komponenten und/oder Systeme des Fahrzeugs 1500. In mindestens einer Ausführungsform kann (können) die Steuerung(en) 1536 beispielsweise Signale zur Betätigung der Fahrzeugbremsen über die Bremsaktuatoren 1548, zur Betätigung des Lenksystems 1554 über den/die Lenkaktuator(en) 1556 und zur Betätigung des Antriebssystems 1550 über eine Drosselklappe / (ein) Gaspedal(e) 1552 senden. In mindestens einer Ausführungsform kann (können) die Steuerung(en) 1536 eine oder mehrere fahrzeuginterne (z.B. integrierte) Recheneinrichtungen (z.B. Supercomputer) aufweisen, die Sensorsignale verarbeiten und Betriebsbefehle (z.B. Signale, die Befehle darstellen) ausgeben, um autonomes Fahren zu ermöglichen und/oder einen menschlichen Fahrer beim Führen des Fahrzeugs 1500 zu unterstützen. In mindestens einer Ausführungsform kann (können) die Steuerung(en) 1536 eine erste Steuerung 1536 für autonome Fahrfunktionen, eine zweite Steuerung 1536 für funktionale Sicherheitsfunktionen, eine dritte Steuerung 1536 für Funktionen der künstlichen Intelligenz (z.B. Computer Vision), eine vierte Steuerung 1536 für Infotainment-Funktionen, eine fünfte Steuerung 1536 für Redundanz in Notfällen und/oder andere Steuerungen aufweisen. In mindestens einer Ausführungsform kann eine einzige Steuerung 1536 zwei oder mehrere der oben genannten Funktionen übernehmen, zwei oder mehr Steuerungen 1536 können eine einzige Funktion übernehmen und/oder eine beliebige Kombination davon.
  • In mindestens einer Ausführungsform stellt/stellen die Steuerung(en) 1536 Signale zur Steuerung einer oder mehrerer Komponenten und/oder Systeme des Fahrzeugs 1500 als Reaktion auf Sensordaten bereit, die von einem oder mehreren Sensoren empfangen werden (z.B. Sensoreingaben). In mindestens einer Ausführungsform können Sensordaten beispielsweise und ohne Einschränkung von (einem) Global Navigation Satellite Systems („GNSS“)-Sensor(en) 1558 (z.B., Global Positioning System-Sensor(en)), RADAR-Sensor(en) 1560, Ultraschallsensor(en) 1562, LIDAR-Sensor(en) 1564, Inertialmesseinheit-Sensor(en) („IMU“) 1566 (z.B. Beschleunigungsmesser, Gyroskop(e), Magnetkompass(e), Magnetometer usw.), Mikrofon(en) 1596, Stereokamera(s) 1568, Weitwinkelkamera(s) 1570 (z.B., Fischaugenkameras), Infrarotkamera(s) 1572, Umgebungskamera(s) 1574 (z.B. 360-Grad-Kameras), Fernkameras (nicht in 15A gezeigt), Mittelbereichskamera(s) (nicht in 15A gezeigt), Geschwindigkeitssensor(en) 1544 (z.B. zur Messung der Geschwindigkeit des Fahrzeugs 1500), Vibrationssensor(en) 1542, Lenksensor(en) 1540, Bremssensor(en) (z.B. als Teil des Bremssensorsystems 1546) und/oder anderen Sensortypen empfangen werden.
  • In mindestens einer Ausführungsform kann eine oder können mehrere der Steuerungen 1536 Eingaben (z.B. in Form von Eingabedaten) von einem Kombiinstrument 1532 des Fahrzeugs 1500 empfangen und Ausgaben (z.B. in Form von Ausgabedaten, Anzeigedaten usw.) über eine Mensch-Engine-Schnittstelle („HMI“)-Anzeige 1534, einen akustischen Melder, einen Lautsprecher und/oder über andere Komponenten des Fahrzeugs 1500 bereitstellen. In mindestens einer Ausführungsform können die Ausgaben Informationen wie Fahrzeuggeschwindigkeit, Drehzahl, Zeit, Kartendaten (z.B. eine hochauflösende Karte (in 15A nicht dargestellt)), Positionsdaten (z.B. die Position des Fahrzeugs 1500, wie auf einer Karte), Richtung, Position anderer Fahrzeuge (z.B. ein Belegungsraster), Informationen über Objekte und den Status von Objekten, wie es von der/den Steuerung(en) 1536 wahrgenommen wird, usw. aufweisen. In mindestens einer Ausführungsform kann die HMI-Anzeige 1534 beispielsweise Informationen über das Vorhandensein eines oder mehrerer Objekte (z.B. ein Straßenschild, ein Warnschild, eine sich ändernde Ampel usw.) und/oder Informationen über Fahrmanöver anzeigen, die das Fahrzeug durchgeführt hat, gerade durchführt oder durchführen wird (z.B. Spurwechsel jetzt, Ausfahrt 34B in zwei Meilen usw.).
  • In mindestens einer Ausführungsform weist das Fahrzeug 1500 darüber hinaus eine Netzwerkschnittstelle 1524 auf, die (eine) drahtlose Antenne(n) 1526 und/oder (ein) Modem(e) zur Kommunikation über ein oder mehrere Netzwerke verwenden kann. Zum Beispiel kann In mindestens einer Ausführungsform die Netzwerkschnittstelle 1524 in der Lage sein, über Long-Term Evolution („LTE“), Wideband Code Division Multiple Access („WCDMA“), Universal Mobile Telecommunications System („UMTS“), Global System for Mobile communication („GSM“), IMT-CDMA Multi-Carrier („CDMA2000“), etc. zu kommunizieren. In mindestens einer Ausführungsform kann/können die drahtlose(n) Antenne(n) 1526 auch die Kommunikation zwischen Objekten in der Umgebung (z.B. Fahrzeuge, mobile Einrichtungen usw.) unter Verwendung von lokalen Netzwerken wie beispielsweise Bluetooth, Bluetooth Low Energy („LE“), Z-Wave, ZigBee usw. und/oder von Weitverkehrsnetzwerken mit geringer Leistung („LPWANs“) wie LoRaWAN, SigFox usw. ermöglichen.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 15A gezeigte oder beschriebene Komponente verwendet, um Techniken und/oder Funktionen zu implementieren, die im Zusammenhang mit 1-13 beschrieben wurden. In mindestens einer Ausführungsform können in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen eine Ratenanpassung für Daten durchführen, die von dem Fahrzeug 1500 für seinen autonomen Betrieb empfangen werden, und/oder können von dem Fahrzeug 1500 verwendet werden, um eine Ratenanpassung für Daten durchzuführen, die in Verbindung mit seinem autonomen Betrieb empfangen werden.
  • 15B veranschaulicht ein Beispiel für Kamerapositionen und Sichtfelder für das autonome Fahrzeug 1500 aus 15A, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform stellen die Kameras und die jeweiligen Sichtfelder eine beispielhafte Ausführungsform dar und sind nicht als einschränkend zu betrachten. Beispielsweise können In mindestens einer Ausführungsform zusätzliche und/oder alternative Kameras vorhanden sein und/oder die Kameras können an anderen Stellen des Fahrzeugs 1500 angeordnet sein.
  • In mindestens einer Ausführungsform können die Kameratypen für Kameras Digitalkameras aufweisen, die für die Verwendung mit Komponenten und/oder Systemen des Fahrzeugs 1500 angepasst sein können, sind aber nicht darauf beschränkt. In mindestens einer Ausführungsform kann/können die Kamera(s) auf dem Automotive Safety Integrity Level („ASIL“) B und/oder auf einem anderen ASIL arbeiten. In mindestens einer Ausführungsform können die Kameratypen je nach Ausführungsform eine beliebige Bildaufnahmerate, wie 60 Bilder pro Sekunde (fps), 1220 fps, 240 fps usw., erreichen. In mindestens einer Ausführungsform können die Kameras Rolling Shutter, Global Shutter, einen anderen Verschlusstyp oder eine Kombination davon verwenden. In mindestens einer Ausführungsform kann die Farbfilteranordnung eine Rot-Klar-Klar-Klar-Farbfilteranordnung („RCCC“), eine Rot-Klar-Klar-Blau-Farbfilteranordnung („RCCB“), eine Rot-Blau-Grün-Klar-Farbfilteranordnung („RBGC“), eine Foveon X3-Farbfilteranordnung, eine Bayer-Sensor-Farbfilteranordnung („RGGB“), eine Monochromsensor-Farbfilteranordnung und/oder eine andere Art von Farbfilteranordnung aufweisen. In mindestens einer Ausführungsform können zur Erhöhung der Lichtempfindlichkeit Klar-Pixel-Kameras, wie beispielsweise Kameras mit einer RCCC-, einer RCCB- und/oder einer RBGC-Farbfilteranordnung, verwendet werden.
  • In mindestens einer Ausführungsform kann eine oder können mehrere Kameras verwendet werden, um fortschrittliche Fahrerassistenzsysteme („ADAS“) auszuführen (z.B. als Teil eines redundanten oder ausfallsicheren Designs). So kann In mindestens einer Ausführungsform eine Multifunktions-Monokamera installiert sein, die Funktionen wie Spurhalteassistent, Verkehrszeichenassistent und intelligente Scheinwerfersteuerung bietet. In mindestens einer Ausführungsform kann eine oder können mehrere der Kameras (z.B. alle Kameras) gleichzeitig Bilddaten (z.B. Video) aufzeichnen und bereitstellen.
  • In mindestens einer Ausführungsform kann eine oder können mehrere der Kameras in einer Montageanordnung, wie beispielsweise einer kundenspezifisch entworfenen (dreidimensionalen („3D“) gedruckten) Anordnung, montiert sein, um Streulicht und Reflexionen aus dem Fahrzeuginneren (z.B. Reflexionen vom Armaturenbrett, die in den Windschutzscheibenspiegeln reflektiert werden) auszuschalten, die die Fähigkeit der Kamera zur Bilddatenerfassung beeinträchtigen können. In mindestens einer Ausführungsform können die Anordnungen für die Außenspiegel individuell in 3D gedruckt werden, so dass die Kameramontageplatte der Form des Außenspiegels entspricht. In mindestens einer Ausführungsform kann (können) die Kamera(s) in dem Außenspiegel integriert sein. In mindestens einer Ausführungsform kann (können) die Kamera(s) bei Seitenkameras auch in vier Säulen an jeder Ecke des Fahrzeugs integriert sein.
  • In mindestens einer Ausführungsform können Kameras mit einem Sichtfeld, das Abschnitte der Umgebung vor dem Fahrzeug 1500 aufweist (z.B. nach vorne gerichtete Kameras), für die Rundumsicht verwendet werden, um bei der Erkennung von nach vorne gerichteten Wegen und Hindernissen zu helfen, sowie mit Hilfe einer oder mehrerer Steuerungen 1536 und/oder Steuer-SoCs Informationen bereitzustellen, die für die Erstellung eines Belegungsrasters und/oder die Bestimmung bevorzugter Fahrzeugwege entscheidend sind. In mindestens einer Ausführungsform können nach vorne gerichtete Kameras verwendet werden, um viele der gleichen ADAS-Funktionen wie LIDAR auszuführen, einschließlich, ohne Einschränkung, Notbremsung, Fußgängererkennung und Kollisionsvermeidung. In mindestens einer Ausführungsform können nach vorne gerichtete Kameras auch für ADAS-Funktionen und -Systeme verwendet werden, einschließlich, aber nicht beschränkt auf eine Warnung vor dem Verlassen der Fahrspur („LDW‟), autonome Geschwindigkeitsregelung („ACC“) und/oder andere Funktionen wie Verkehrszeichenerkennung.
  • In mindestens einer Ausführungsform kann eine Vielzahl von Kameras in einer nach vorne gerichteten Konfiguration verwendet werden, einschließlich z.B. einer monokularen Kameraplattform, die einen CMOS-Farbbildwandler („Complementary Metal Oxide Semiconductor“) aufweist. In mindestens einer Ausführungsform kann die Weitwinkelkamera 1570 verwendet werden, um Objekte zu erkennen, die von der Peripherie her ins Blickfeld kommen (z.B. Fußgänger, kreuzender Verkehr oder Fahrräder). Obwohl in 15B nur eine Weitwinkelkamera 1570 dargestellt ist, kann bei anderen Ausführungen eine beliebige Anzahl (einschließlich Null) von Weitwinkelkameras 1570 am Fahrzeug 1500 vorhanden sein. In mindestens einer Ausführungsform kann eine beliebige Anzahl von Weitwinkelkamera(s) 1598 (z.B. ein Weitwinkel-Stereokamerapaar) zur tiefenbasierten Objekterkennung verwendet werden, insbesondere für Objekte, für die ein neuronales Netzwerk noch nicht trainiert worden ist. In mindestens einer Ausführungsform können die Weitwinkelkamera(s) 1598 auch zur Objekterkennung und -klassifizierung sowie zur grundlegenden Objektverfolgung verwendet werden.
  • In mindestens einer Ausführungsform kann eine beliebige Anzahl von Stereokamera(s) 1568 auch in einer nach vorne gerichteten Konfiguration vorhanden sein. In mindestens einer Ausführungsform kann eine oder können mehrere der Stereokamera(s) 1568 eine integrierte Steuereinheit aufweisen, die eine skalierbare Verarbeitungseinheit umfasst, die eine programmierbare Logik („FPGA“) und einen Multi-Core-Mikroprozessor mit einer integrierten Controller Area Network („CAN“)- oder Ethernet-Schnittstelle auf einem einzigen Chip bereitstellen kann. In mindestens einer Ausführungsform kann eine solche Einheit verwendet werden, um eine 3D-Karte der Umgebung des Fahrzeugs 1500 zu erstellen, die eine Abstandsschätzung für alle Punkte im Bild aufweist. In mindestens einer Ausführungsform kann eine oder können mehrere der Stereokamera(s) 1568 ohne Einschränkung kompakte(n) Stereosicht-Sensor(en) aufweisen, die ohne Einschränkung zwei Kameralinsen (je eine auf der linken und rechten Seite) und einen Bildverarbeitungschip enthalten können, der den Abstand zwischen dem Fahrzeug 1500 und dem Zielobjekt messen und die erzeugten Informationen (z.B. Metadaten) verwenden kann, um autonome Notbrems- und Spurhaltewarnfunktionen zu aktivieren. In mindestens einer Ausführungsform können auch andere Typen von Stereokameras 1568 zusätzlich oder alternativ zu den hierin beschriebenen verwendet werden.
  • In mindestens einer Ausführungsform können Kameras mit einem Sichtfeld, das Abschnitte der Umgebung seitlich des Fahrzeugs 1500 aufweist (z.B. Seitenkameras), für die Umgebungsansicht verwendet werden und Informationen liefern, die zur Erstellung und Aktualisierung des Belegungsgitters sowie zur Erzeugung von Seitenaufprallwarnungen verwendet werden. In mindestens einer Ausführungsform kann (können) die Umgebungskamera(s) 1574 (z.B. vier Umgebungskameras 1574, wie es in 15B dargestellt ist) am Fahrzeug 1500 positioniert sein. In mindestens einer Ausführungsform kann (können) die Umgebungskamera(s) 1574 ohne Einschränkung eine beliebige Anzahl und Kombination von Weitwinkelkamera(s) 1570, Fischaugenkamera(s), 360-Grad-Kamera(s) und/oder Ähnlichem aufweisen. Zum Beispiel können In mindestens einer Ausführungsform vier Fischaugenkameras an der Vorderseite, der Rückseite und den Seiten des Fahrzeugs 1500 positioniert sein. In mindestens einer Ausführungsform kann das Fahrzeug 1500 drei Surround-Kamera(s) 1574 (z.B. links, rechts und hinten) verwenden und eine oder mehrere andere Kamera(s) (z.B. eine nach vorne gerichtete Kamera) als vierte Surround-View-Kamera nutzen.
  • In mindestens einer Ausführungsform können Kameras mit einem Sichtfeld, das Abschnitte der Umgebung hinter dem Fahrzeug 1500 aufweist (z.B. Rückfahrkameras), für die Einparkhilfe, die Umgebungsansicht, die Heckkollisionswarnungen und die Erstellung und Aktualisierung des Belegungsgitters verwendet werden. In mindestens einer Ausführungsform kann eine Vielzahl von Kameras verwendet werden, einschließlich, aber nicht beschränkt auf, Kameras, die auch als nach vorne gerichtete Kamera(s) geeignet sind (z.B. Weitbereichskameras 1598 und/oder Mittelbereichskamera(s) 1576, Stereokamera(s) 1568), Infrarotkamera(s) 1572, usw.), wie es hierin beschrieben ist.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 15B gezeigte oder beschriebene Komponente verwendet, um Techniken und/oder Funktionen zu implementieren, die im Zusammenhang mit 1-13 beschrieben wurden. In mindestens einer Ausführungsform können in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen eine Ratenanpassung für Daten durchführen, die von dem Fahrzeug 1500 für seinen autonomen Betrieb empfangen werden, und/oder können von dem Fahrzeug 1500 verwendet werden, um eine Ratenanpassung für Daten durchzuführen, die in Verbindung mit seinem autonomen Betrieb empfangen werden.
  • 15C ist ein Blockdiagramm, das eine beispielhafte Systemarchitektur für das autonome Fahrzeug 1500 aus 15A gemäß mindestens einer Ausführungsform zeigt. In mindestens einer Ausführungsform ist jede Komponente, jedes Merkmal und jedes System des Fahrzeugs 1500 in 15C als über einen Bus 1502 verbunden dargestellt. In mindestens einer Ausführungsform kann der Bus 1502 ohne Einschränkung eine CAN-Datenschnittstelle aufweisen (hierin alternativ als „CAN-Bus“ bezeichnet). In mindestens einer Ausführungsform kann ein CAN ein Netzwerk innerhalb des Fahrzeugs 1500 sein, das zur Unterstützung der Steuerung verschiedener Merkmale und Funktionen des Fahrzeugs 1500 verwendet wird, wie beispielsweise Betätigung der Bremsen, Beschleunigung, Bremsen, Lenkung, Scheibenwischer usw. In mindestens einer Ausführungsform kann der Bus 1502 so ausgestaltet sein, dass er Dutzende oder sogar Hunderte von Knoten aufweist, von denen jeder seine eigene eindeutige Kennung hat (z.B. eine CAN-ID). In mindestens einer Ausführungsform kann der Bus 1502 ausgelesen werden, um den Lenkradwinkel, die Fahrgeschwindigkeit, die Motordrehzahl pro Minute („RPMs“), die Tastenpositionen und/oder andere Fahrzeugstatusanzeigen zu ermitteln. In mindestens einer Ausführungsform kann der Bus 1502 ein CAN-Bus sein, der ASIL B-konform ist.
  • In mindestens einer Ausführungsform können zusätzlich zu oder alternativ zu CAN auch FlexRay und/oder Ethernet verwendet werden. In mindestens einer Ausführungsform kann eine beliebige Anzahl von Bussen 1502 vorhanden sein, die ohne Einschränkung null oder mehr CAN-Busse, null oder mehr FlexRay-Busse, null oder mehr Ethernet-Busse und/oder null oder mehr andere Arten von Bussen mit einem anderen Protokoll aufweisen können. In mindestens einer Ausführungsform können zwei oder mehr Busse 1502 verwendet werden, um unterschiedliche Funktionen auszuführen, und/oder sie können zur Redundanz verwendet werden. Zum Beispiel kann ein erster Bus 1502 für die Kollisionsvermeidungsfunktionalität und ein zweiter Bus 1502 für die Betätigungssteuerung verwendet werden. In mindestens einer Ausführungsform kann jeder Bus 1502 mit beliebigen Komponenten des Fahrzeugs 1500 kommunizieren, und zwei oder mehr Busse 1502 können mit denselben Komponenten kommunizieren. In mindestens einer Ausführungsform kann jede beliebige Anzahl von System(en) auf (einem) Chip(s) („SoC(s)“) 1504, jede Steuerung 1536 und/oder jeder Computer im Fahrzeug Zugriff auf dieselben Eingabedaten (z.B. Eingaben von Sensoren des Fahrzeugs 1500) haben und mit einem gemeinsamen Bus, wie dem CAN-Bus, verbunden sein.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 eine oder mehrere Steuerung(en) 1536 aufweisen, wie es hierin in Bezug auf 15A beschrieben ist. In mindestens einer Ausführungsform kann (können) die Steuerung(en) 1536 für eine Vielzahl von Funktionen verwendet werden. In mindestens einer Ausführungsform kann (können) die Steuerung(en) 1536 für eine Vielzahl von Funktionen verwendet werden. In mindestens einer Ausführungsform können die Steuereinrichtung(en) 1536 mit verschiedenen anderen Komponenten und Systemen des Fahrzeugs 1500 gekoppelt sein und zur Steuerung des Fahrzeugs 1500, zur künstlichen Intelligenz des Fahrzeugs 1500, zum Infotainment für das Fahrzeug 1500 und/oder ähnlichem verwendet werden.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 eine beliebige Anzahl von SoCs 1504 aufweisen. Jedes der SoCs 1504 kann, ohne Einschränkung, zentrale Verarbeitungseinheiten („CPU(s)“) 1506, Grafikverarbeitungseinheiten („GPU(s)“) 1508, Prozessor(en) 1510, Cache(s) 1512, Beschleuniger 1514, Datenspeicher 1516 und/oder andere nicht dargestellte Komponenten und Merkmale aufweisen. In mindestens einer Ausführungsform können SoC(s) 1504 zur Steuerung des Fahrzeugs 1500 in einer Vielzahl von Plattformen und Systemen verwendet werden. In mindestens einer Ausführungsform kann (können) SoC(s) 1504 beispielsweise in einem System (z.B. dem System des Fahrzeugs 1500) mit einer High-Definition („HD“)-Karte 1522 kombiniert sein, die über eine Netzwerkschnittstelle 1524 von einem oder mehreren Servern (in 15C nicht dargestellt) Kartenauffrischungen und/oder -aktualisierungen erhalten kann.
  • In mindestens einer Ausführungsform kann (können) die CPU(s) 1506 einen CPU-Cluster oder CPU-Komplex (hierin alternativ als „CCPLEX“ bezeichnet) aufweisen. In mindestens einer Ausführungsform kann (können) die CPU(s) 1506 mehrere Kerne und/oder Level Two („L2“) Caches aufweisen. In mindestens einer Ausführungsform kann (können) die CPU(s) 1506 beispielsweise acht Kerne in einer kohärenten Multiprozessorkonfiguration aufweisen. In mindestens einer Ausführungsform kann (können) die CPU(s) 1506 vier Dual-Core-Cluster aufweisen, wobei jeder Cluster über einen dedizierten L2-Cache verfügt (z.B. einen 2 MB L2-Cache). In mindestens einer Ausführungsform kann (können) die CPU(s) 1506 (z.B. CCPLEX) so ausgestaltet sein, dass sie den gleichzeitigen Clusterbetrieb unterstützen, so dass jede Kombination von Clustern der CPU(s) 1506 zu jedem Zeitpunkt aktiv sein kann.
  • In mindestens einer Ausführungsform kann eine oder können mehrere der CPU(s) 1506 Energieverwaltungsfunktionen implementieren, die ohne Einschränkung eines oder mehrere der folgenden Merkmale aufweisen: einzelne Hardwareblöcke können im Leerlauf automatisch getaktet sein, um dynamische Energie zu sparen; jeder Kerntakt kann getaktet sein, wenn der Kern aufgrund der Ausführung von Wait for Interrupt („WFI“)/Wait for Event („WFE“)-Befehlen nicht aktiv Befehle ausführt; jeder Kern kann unabhängig stromgesteuert sein; jeder Kerncluster kann unabhängig taktgesteuert sein, wenn alle Kerne taktgesteuert oder stromgesteuert sind; und/oder jeder Kerncluster kann unabhängig stromgesteuert sein, wenn alle Kerne stromgesteuert sind. In mindestens einer Ausführungsform kann/können die CPU(s) 1506 darüber hinaus einen erweiterten Algorithmus für die Verwaltung von Energiezuständen implementieren, bei dem zulässige Energiezustände und erwartete Aufwachzeiten festgelegt werden und die Hardware/der Mikrocode den besten Energiezustand bestimmt, der für Kern, Cluster und CCPLEX einzunehmen ist. In mindestens einer Ausführungsform können die Prozessorkerne vereinfachte Sequenzen zur Eingabe des Energiezustands in Software unterstützen, wobei die Arbeit an den Mikrocode ausgelagert ist.
  • In mindestens einer Ausführungsform kann (können) die GPU(s) 1508 eine integrierte GPU aufweisen (hierin alternativ als „iGPU“ bezeichnet). In mindestens einer Ausführungsform kann (können) die GPU(s) 1508 programmierbar sein und für parallele Arbeitslasten effizient sein. In mindestens einer Ausführungsform kann/können die GPU(s) 1508 einen erweiterten Tensor-Befehlssatz verwenden. In mindestens einer Ausführungsform kann (können) (die) GPU(s) 1508 einen oder mehrere Streaming-Mikroprozessoren aufweisen, wobei jeder Streaming-Mikroprozessor einen L1-Cache (z.B. einen L1-Cache mit einer Speicherkapazität von mindestens 96 KB) aufweisen kann und zwei oder mehr Streaming-Mikroprozessoren sich einen L2-Cache (z.B. einen L2-Cache mit einer Speicherkapazität von 512 KB) teilen können. In mindestens einer Ausführungsform kann (können) die GPU(s) 1508 mindestens acht Streaming-Mikroprozessoren aufweisen. In mindestens einer Ausführungsform kann (können) die GPU(s) 1508 eine oder mehrere Programmierschnittstellen (API(s)) für Berechnungen verwenden. In mindestens einer Ausführungsform kann (können) die GPU(s) 1508 eine oder mehrere parallele Rechenplattformen und/oder Programmiermodelle (z.B. CUDA von NVIDIA) verwenden.
  • In mindestens einer Ausführungsform kann eine oder können mehrere der GPU(s) 1508 für die beste Leistung in automobilen und eingebetteten Anwendungsfällen energieoptimiert sein. In einer Ausführungsform kann (können) die GPU(s) 1508 beispielsweise mit Fin-Feldeffekttransistoren („FinFETs“) hergestellt sein. In mindestens einer Ausführungsform kann jeder Streaming-Mikroprozessor eine Anzahl von in mehrere Blöcke unterteilten Rechenkernen mit gemischter Präzision enthalten. Beispielsweise können 64 PF32-Kerne und 32 PF64-Kerne in vier Verarbeitungsblöcke unterteilt sein. In mindestens einer Ausführungsform können jedem Verarbeitungsblock 16 FP32-Kerne, 8 FP64-Kerne, 16 INT32-Kerne, zwei NVIDIA TENSOR COREs mit gemischter Genauigkeit für Deep-Learning-Matrixarithmetik, ein Level-Null-Befehlscache („L0“), ein Warp-Scheduler, eine Dispatch-Einheit und/oder eine 64-KB-Registerdatei zugewiesen sein. In mindestens einer Ausführungsform können Streaming-Mikroprozessoren unabhängige parallele Ganzzahl- und Gleitkomma-Datenpfade aufweisen, um eine effiziente Ausführung von Arbeitslasten mit einer Mischung aus Berechnungen und Adressierungsberechnungen zu ermöglichen. In mindestens einer Ausführungsform können Streaming-Mikroprozessoren eine unabhängige Thread-Planungsfunktion aufweisen, um eine feinkörnigere Synchronisierung und Zusammenarbeit zwischen parallelen Threads zu ermöglichen. In mindestens einer Ausführungsform können Streaming-Mikroprozessoren einen kombinierten L1-Datencache und eine gemeinsame Speichereinheit aufweisen, um die Leistung zu verbessern und gleichzeitig die Programmierung zu vereinfachen.
  • In mindestens einer Ausführungsform kann eine oder können mehrere der GPU(s) 1508 einen Speicher mit hoher Bandbreite („HBM“) und/oder ein 16-GB-HBM2-Speicher-Subsystem aufweisen, um bei einigen Beispielen eine Spitzen-Speicherbandbreite von etwa 900 GB/Sekunde bereitzustellen. In mindestens einer Ausführungsform kann zusätzlich oder alternativ zum HBM-Speicher ein synchroner Grafik-Direktzugriffsspeicher („SGRAM“) verwendet werden, wie beispielsweise ein synchroner Grafik-Doppeldatenraten-Direktzugriffsspeicher vom Typ 5 („GDDR5“).
  • In mindestens einer Ausführungsform kann (können) die GPU(s) 1508 eine Unified-Memory-Technologie aufweisen. In mindestens einer Ausführungsform kann die Unterstützung von Adressübersetzungsdiensten („ATS“) verwendet werden, damit die GPU(s) 1508 direkt auf Seitentabellen der CPU(s) 1506 zugreifen können. In mindestens einer Ausführungsform kann eine Adressübersetzungsanforderung an die CPU(s) 1506 übermittelt werden, wenn die Speicherverwaltungseinheit („MMU“) der GPU(s) 1508 einen Fehler feststellt. Als Antwort darauf kann (können) die CPU(s) 1506 in ihren Seitentabellen nach einer virtuell-physikalischen Zuordnung der Adresse suchen und In mindestens einer Ausführungsform die Übersetzung zurück an die GPU(s) 1508 übertragen. In mindestens einer Ausführungsform kann die Unified-Memory-Technologie einen einzigen, einheitlichen virtuellen Adressraum für den Speicher sowohl der CPU(s) 1506 als auch der GPU(s) 1508 ermöglichen, wodurch die Programmierung der GPU(s) 1508 und der Anschluss von Anwendungen an die GPU(s) 1508 vereinfacht wird.
  • In mindestens einer Ausführungsform kann (können) die GPU(s) 1508 eine beliebige Anzahl von Zugriffszählern aufweisen, die die Häufigkeit des Zugriffs der GPU(s) 1508 auf den Speicher anderer Prozessoren verfolgen können. In mindestens einer Ausführungsform können Zugriffszähler dazu beitragen, dass Speicherseiten in den physischen Speicher desjenigen Prozessors verschoben werden, der am häufigsten auf Seiten zugreift, wodurch die Effizienz von Speicherbereichen verbessert wird, die von Prozessoren gemeinsam genutzt werden.
  • In mindestens einer Ausführungsform kann einer oder können mehrere der SoC(s) 1504 eine beliebige Anzahl von Cache(s) 1512 aufweisen, einschließlich der hierin beschriebenen. In mindestens einer Ausführungsform kann (können) der/die Cache(s) 1512 beispielsweise einen Level-3-Cache („L3“) aufweisen, der sowohl der/den CPU(s) 1506 als auch der/den GPU(s) 1508 zur Verfügung steht (z.B. der sowohl mit der/den CPU(s) 1506 als auch der/den GPU(s) 1508 verbunden ist). In mindestens einer Ausführungsform kann (können) der (die) Cache(s) 1512 einen Write-Back-Cache aufweisen, der die Zustände der Zeilen verfolgen kann, z.B. durch Verwendung eines Cache-Kohärenzprotokolls (z.B. MEI, MESI, MSI usw.). In mindestens einer Ausführungsform kann der L3-Cache, je nach Ausführungsform, 4 MB oder mehr aufweisen, obwohl auch kleinere Cache-Größen verwendet werden können.
  • In mindestens einer Ausführungsform kann einer oder können mehrere der SoC(s) 1504 einen oder mehrere Beschleuniger 1514 aufweisen (z.B. Hardware-Beschleuniger, Software-Beschleuniger oder eine Kombination davon). In mindestens einer Ausführungsform kann (können) der (die) SoC(s) 1504 einen Hardwarebeschleunigungscluster aufweisen, der optimierte Hardwarebeschleuniger und/oder einen gro-ßen On-Chip-Speicher aufweisen kann. In mindestens einer Ausführungsform kann ein großer On-Chip-Speicher (z.B. 4 MB SRAM) den Hardware-Beschleunigungscluster in die Lage versetzen, neuronale Netzwerke und andere Berechnungen zu beschleunigen. In mindestens einer Ausführungsform kann der Hardware-Beschleunigungscluster zur Ergänzung der GPU(s) 1508 und zur Entlastung einiger Tasks der GPU(s) 1508 verwendet werden (z.B. um mehr Zyklen der GPU(s) 1508 für die Durchführung anderer Tasks freizugeben). In mindestens einer Ausführungsform kann (können) der/die Beschleuniger 1514 für gezielte Arbeitslasten verwendet werden (z.B. Wahrnehmung, faltende neuronale Netzwerke („CNNs“), rückgekoppelte neuronale Netzwerke („RNNs“) usw.), die stabil genug sind, um für eine Beschleunigung geeignet zu sein. In mindestens einer Ausführungsform kann ein CNN ein regionenbasiertes oder regionales faltendes neuronales Netzwerk („RCNNs“) und ein schnelles RCNN (z.B. wie es für die Objekterkennung verwendet wird) oder eine andere Art von CNN aufweisen.
  • In mindestens einer Ausführungsform kann (können) der (die) Beschleuniger 1514 (z.B. Hardware-Beschleunigungscluster) einen Deep-Learning-Beschleuniger („DLA“) aufweisen. (Ein) DLA(s) kann (können) ohne Einschränkung eine oder mehrere Tensor Processing Units („TPUs“) aufweisen, die so ausgestaltet sein können, dass sie zusätzliche zehn Billionen Operationen pro Sekunde für Deep-Learning-Anwendungen und Inferencing bereitstellen. In mindestens einer Ausführungsform kann es sich bei den TPUs um Beschleuniger handeln, die für die Durchführung von Bildverarbeitungsfunktionen ausgestaltet und optimiert sind (z.B. für CNNs, RCNNs usw.). Der (die) DLA(s) kann (können) darüber hinaus für einen bestimmten Satz neuronaler Netzwerktypen und Gleitkommaoperationen sowie für Inferencing optimiert sein. In mindestens einer Ausführungsform kann das Design von DLA(s) mehr Leistung pro Millimeter bieten als eine typische Allzweck-GPU und übertrifft in der Regel die Leistung einer CPU bei weitem. In mindestens einer Ausführungsform kann (können) die TPU(s) mehrere Funktionen ausführen, einschließlich einer Einzelinstanz-Faltungsfunktion, die z.B. INT8-, INT16- und FP16-Datentypen sowohl für Merkmale als auch für Gewichte sowie Postprozessorfunktionen unterstützt. In mindestens einer Ausführungsform können DLA(s) schnell und effizient neuronale Netze, insbesondere CNNs, auf verarbeiteten oder unverarbeiteten Daten für eine Vielzahl von Funktionen ausführen, einschließlich, zum Beispiel und ohne Einschränkung: ein CNN für die Objektidentifizierung und -erkennung unter Verwendung von Daten von Kamerasensoren; ein CNN für die Abstandsschätzung unter Verwendung von Daten von Kamerasensoren; ein CNN für die Erkennung und Identifizierung von Einsatzfahrzeugen und die Erkennung unter Verwendung von Daten von Mikrofonen 1596; ein CNN für die Gesichtserkennung und die Identifizierung von Fahrzeugeigentümern unter Verwendung von Daten von Kamerasensoren; und/oder ein CNN für sicherheitsrelevante und/oder sicherheitsbezogene Ereignisse.
  • In mindestens einer Ausführungsform kann (können) DLA(s) jede Funktion der GPU(s) 1508 ausführen, und durch die Verwendung eines Inferenzbeschleunigers kann ein Entwickler beispielsweise entweder DLA(s) oder GPU(s) 1508 für eine beliebige Funktion vorsehen. In mindestens einer Ausführungsform kann der Entwickler beispielsweise die Verarbeitung von CNNs und Gleitkommaoperationen auf DLA(s) konzentrieren und andere Funktionen der GPU(s) 1508 und/oder einem oder mehreren anderen Beschleunigern 1514 überlassen.
  • In mindestens einer Ausführungsform kann (können) der (die) Beschleuniger 1514 (z.B. Hardware-Beschleunigungscluster) einen programmierbaren Bildverarbeitungsbeschleuniger („PVA“) aufweisen, der hierin alternativ auch als Computer-Vision-Beschleuniger bezeichnet werden kann. In mindestens einer Ausführungsform kann (können) der (die) PVA(s) so gestaltet und ausgestaltet sein, dass er (sie) Computer-Vision-Algorithmen für fortschrittliche Fahrerassistenzsysteme („ADAS“) 1538, autonomes Fahren, Augmented-Reality-Anwendungen („AR“) und/oder Virtual-Reality-Anwendungen („VR“) beschleunigt. PVA(s) können ein Gleichgewicht zwischen Leistung und Flexibilität bieten. In mindestens einer Ausführungsform kann jeder PVA beispielsweise und ohne Einschränkung eine beliebige Anzahl von Rechenkernen mit reduziertem Befehlssatz („RISC“), direkten Speicherzugriff („DMA“) und/oder eine beliebige Anzahl von Vektorprozessoren aufweisen.
  • In mindestens einer Ausführungsform können die RISC-Kerne mit Bildsensoren (z.B. Bildsensoren einer der hierin beschriebenen Kameras), Bildsignalprozessoren und/oder ähnlichem interagieren. In mindestens einer Ausführungsform kann jeder der RISC-Kerne eine beliebige Menge an Speicher aufweisen. In mindestens einer Ausführungsform können die RISC-Kerne je nach Ausführungsform eines von mehreren Protokollen verwenden. In mindestens einer Ausführungsform können RISC-Kerne ein Echtzeitbetriebssystem („RTOS“) ausführen. In mindestens einer Ausführungsform können RISC-Kerne mit einer oder mehreren integrierten Schaltungseinrichtungen, anwendungsspezifischen integrierten Schaltungen („ASICs“) und/oder Speichereinrichtungen implementiert sein. In mindestens einer Ausführungsform können RISC-Kerne beispielsweise einen Befehls-Cache und/oder einen eng gekoppelten RAM aufweisen.
  • In mindestens einer Ausführungsform kann ein DMA es Komponenten der PVA(s) ermöglichen, unabhängig von der/den CPU(s) 1506 auf den Systemspeicher zuzugreifen. In mindestens einer Ausführungsform kann ein DMA eine beliebige Anzahl von Merkmalen unterstützen, die zur Optimierung des PVAs verwendet werden, einschließlich, aber nicht beschränkt auf die Unterstützung von mehrdimensionaler Adressierung und/oder zirkulärer Adressierung. In mindestens einer Ausführungsform kann ein DMA bis zu sechs oder mehr Dimensionen der Adressierung unterstützen, die ohne Einschränkung Blockbreite, Blockhöhe, Blocktiefe, horizontales Block-Stepping, vertikales Block-Stepping und/oder Tiefen-Stepping aufweisen können.
  • In mindestens einer Ausführungsform können Vektorprozessoren programmierbare Prozessoren sein, die für eine effiziente und flexible Ausführung der Programmierung für Computer-Vision-Algorithmen ausgelegt sein können und Signalverarbeitungsfunktionen bieten. In mindestens einer Ausführungsform kann der PVA einen PVA-Kern und zwei Vektorverarbeitungs-Subsystem-Partitionen aufweisen. In mindestens einer Ausführungsform kann der PVA-Kern ein Prozessor-Subsystem, DMA-Engine(s) (z.B. zwei DMA-Engines) und/oder andere Peripheriegeräte aufweisen. In mindestens einer Ausführungsform kann das Vektorverarbeitungs-Subsystem als primäre Verarbeitungseinheit des PVAs fungieren und eine Vektorverarbeitungseinheit („VPU“), einen Befehlscache und/oder einen Vektorspeicher (z.B. „VMEM“) aufweisen. In mindestens einer Ausführungsform kann der VPU-Kern einen digitalen Signalprozessor aufweisen, wie beispielsweise einen digitalen Signalprozessor mit mehreren Daten für eine Anweisung („SIMD“) und sehr langen Anweisungsworten („VLIW“). In mindestens einer Ausführungsform kann eine Kombination aus SIMD und VLIW den Durchsatz und die Geschwindigkeit erhöhen.
  • In mindestens einer Ausführungsform kann jeder der Vektorprozessoren einen Befehls-Cache aufweisen und mit einem dedizierten Speicher verbunden sein. Infolgedessen kann In mindestens einer Ausführungsform jeder der Vektorprozessoren so konfiguriert sein, dass er unabhängig von anderen Vektorprozessoren arbeitet. In mindestens einer Ausführungsform können Vektorprozessoren, die in einem bestimmten PVA enthalten sind, so konfiguriert sein, dass sie Datenparallelität verwenden. Beispielsweise können In mindestens einer Ausführungsform mehrere Vektorprozessoren, die in einem einzigen PVA enthalten sind, denselben Computer-Vision-Algorithmus ausführen, jedoch für unterschiedliche Bildbereiche. In mindestens einer Ausführungsform können Vektorprozessoren, die in einem bestimmten PVA enthalten sind, gleichzeitig verschiedene Bildverarbeitungsalgorithmen für dasselbe Bild oder sogar verschiedene Algorithmen für aufeinander folgende Bilder oder Abschnitte eines Bildes ausführen. In mindestens einer Ausführungsform kann unter anderem eine beliebige Anzahl von PVAs in einem Hardware-Beschleunigungscluster und eine beliebige Anzahl von Vektorprozessoren in jedem PVA vorhanden sein. In mindestens einer Ausführungsform kann/können (der) PVA(s) einen zusätzlichen Fehlerkorrekturcode-Speicher („ECC“) aufweisen, um die Gesamtsystemsicherheit zu erhöhen.
  • In mindestens einer Ausführungsform kann (können) der (die) Beschleuniger 1514 (z.B. ein Hardware-Beschleunigungscluster) ein Computer-Vision-Netzwerk auf dem Chip und einen statischen Direktzugriffsspeicher („SRAM“) aufweisen, um einen SRAM mit hoher Bandbreite und geringer Latenz für den (die) Beschleuniger 1514 bereitzustellen. In mindestens einer Ausführungsform kann der On-Chip-Speicher mindestens 4 MB SRAM aufweisen, der beispielsweise und ohne Einschränkung aus acht feldkonfigurierbaren Speicherblöcken besteht, auf die sowohl der PVA als auch der DLA zugreifen können. In mindestens einer Ausführungsform kann jedes Paar von Speicherblöcken eine erweiterte Peripheriebusschnittstelle („APB“), Konfigurationsschaltungen, eine Steuerung und einen Multiplexer aufweisen. In mindestens einer Ausführungsform kann jeder beliebige Speichertyp verwendet werden. In mindestens einer Ausführungsform können PVA und DLA über einen Backbone auf den Speicher zugreifen, der PVA und DLA einen Hochgeschwindigkeitszugriff auf den Speicher ermöglicht. In mindestens einer Ausführungsform kann der Backbone ein Computer-Vision-Netzwerk auf dem Chip aufweisen, das PVA und DLA mit dem Speicher verbindet (z.B. unter Verwendung einer APB).
  • In mindestens einer Ausführungsform kann das Computer-Vision-Netzwerk auf dem Chip eine Schnittstelle aufweisen, die vor der Übertragung von Steuersignalen/Adressen/Daten feststellt, dass sowohl der PVA als auch der DLA bereitstehende und gültige Signale liefern. In mindestens einer Ausführungsform kann eine Schnittstelle getrennte Phasen und getrennte Kanäle für die Übertragung von Steuersignalen/Adressen/Daten sowie eine Burst-Kommunikation für die kontinuierliche Datenübertragung vorsehen. In mindestens einer Ausführungsform kann eine Schnittstelle den Normen der Internationalen Organisation für Normung („ISO“) 26262 oder der Internationalen Elektrotechnischen Kommission („IEC“) 61508 entsprechen, obwohl auch andere Normen und Protokolle verwendet werden können.
  • In mindestens einer Ausführungsform kann eines oder können mehrere der SoC(s) 1504 einen Echtzeit-Raytracing-Hardwarebeschleuniger aufweisen. In mindestens einer Ausführungsform kann der Echtzeit-Raytracing-Hardwarebeschleuniger verwendet werden, um schnell und effizient Positionen und Ausmaße von Objekten (z.B. innerhalb eines Weltmodells) zu bestimmen, um Echtzeit-Visualisierungssimulationen zu erzeugen, für RADAR-Signalinterpretation, für Schallausbreitungssynthese und/oder -analyse, für die Simulation von SONAR-Systemen, für eine allgemeine Wellenausbreitungssimulation, für den Vergleich mit LIDAR-Daten zum Zwecke der Lokalisierung und/oder für andere Funktionen und/oder für andere Zwecke.
  • In mindestens einer Ausführungsform hat/haben der/die Beschleuniger 1514 (z.B. Hardware-Beschleuniger-Cluster) eine breite Palette von Anwendungen für das autonome Fahren. In mindestens einer Ausführungsform kann ein PVA ein programmierbarer Bildverarbeitungsbeschleuniger sein, der für wichtige Verarbeitungsschritte in ADAS und autonomen Fahrzeugen verwendet werden kann. In mindestens einer Ausführungsform eignen sich die Fähigkeiten eines PVAs gut für algorithmische Bereiche, die eine vorhersehbare Verarbeitung bei geringer Leistung und geringer Latenz benötigen. Mit anderen Worten: ein PVA eignet sich gut für halbdichte oder dichte reguläre Berechnungen, selbst bei kleinen Datensätzen, die vorhersehbare Laufzeiten mit geringer Latenz und geringem Stromverbrauch erfordern. In mindestens einer Ausführungsform sind für autonome Fahrzeuge, wie beispielsweise Fahrzeug 1500, PVAs entwickelt, um klassische Computer-Vision-Algorithmen auszuführen, da sie effizient bei der Objekterkennung sind und mit ganzzahligen mathematischen Verfahren arbeiten.
  • Zum Beispiel wird In mindestens einer Ausführungsform einer Technologie ein PVA verwendet, um Computer-Stereo-Vision durchzuführen. In mindestens einer Ausführungsform kann bei einigen Beispielen ein auf semiglobalem Matching basierender Algorithmus verwendet werden, obwohl dies nicht als Einschränkung gedacht ist. In mindestens einer Ausführungsform werden bei Anwendungen für das autonome Fahren der Stufen 3-5 Bewegungsschätzungen/Stereoabgleich während der Fahrt verwendet (z.B. Struktur aus Bewegung, Fußgängererkennung, Fahrspurerkennung usw.). In mindestens einer Ausführungsform kann der PVA eine Computer-Stereosichtfunktion auf Eingaben von zwei monokularen Kameras ausführen.
  • In mindestens einer Ausführungsform kann ein PVA verwendet werden, um einen dichten optischen Fluss auszuführen. Zum Beispiel kann ein PVA In mindestens einer Ausführungsform RADAR-Rohdaten verarbeiten (z.B. unter Verwendung einer 4D-Fast-Fourier-Transformation), um verarbeitete RADAR-Daten zu liefern. In mindestens einer Ausführungsform wird ein PVA für die Flugzeittiefenverarbeitung verwendet, indem Flugzeit-Rohdaten verarbeitet werden, um z.B. verarbeitete Flugzeitdaten bereitzustellen.
  • In mindestens einer Ausführungsform kann ein DLA verwendet werden, um jede Art von Netzwerk zu betreiben, um die Steuerung und die Fahrsicherheit zu verbessern, einschließlich beispielsweise und ohne Einschränkung eines neuronalen Netzes, das für jede Objekterkennung ein Maß für das Vertrauen ausgibt. In mindestens einer Ausführungsform kann das Vertrauen als Wahrscheinlichkeit dargestellt oder interpretiert werden, oder als relative „Gewichtung“ jeder Erkennung im Vergleich zu anderen Erkennungen. In mindestens einer Ausführungsform ermöglicht es die Konfidenz dem System, darüber hinaus Entscheidungen darüber zu treffen, welche Erkennungen als echte positive Erkennungen und welche als falsch positive Erkennungen zu betrachten sind. In mindestens einer Ausführungsform kann ein System einen Schwellenwert für die Zuverlässigkeit festlegen und nur Erkennungen, die den Schwellenwert überschreiten, als echte positive Erkennungen betrachten. In einer Ausführungsform, in der ein automatisches Notbremssystem („AEB“) verwendet wird, würden falsch positive Erkennungen dazu führen, dass das Fahrzeug automatisch eine Notbremsung durchführt, was natürlich unerwünscht ist. In mindestens einer Ausführungsform können sehr sichere Erkennungen als Auslöser für ein AEB angesehen werden. In mindestens einer Ausführungsform kann ein DLA ein neuronales Netzwerk zur Regression des Vertrauenswertes einsetzen. In mindestens einer Ausführungsform kann das neuronale Netzwerk als Eingabe zumindest eine Teilmenge von Parametern verwenden, wie beispielsweise die Abmessungen des Begrenzungsrahmens, die (z.B. von einem anderen Teilsystem) erhaltene Schätzung der Grundfläche, die Ausgabe des/der IMU-Sensors/en 1566, die mit der Ausrichtung des Fahrzeugs 1500 korreliert, die Entfernung, die Schätzungen der 3D-Position des Objekts, die vom neuronalen Netzwerk und/oder anderen Sensoren (z.B. LIDAR-Sensor(en) 1564 oder RADAR-Sensor(en) 1560) erhalten werden, und andere.
  • In mindestens einer Ausführungsform kann ein oder können mehrere SoC(s) 1504 einen oder mehrere Datenspeicher 1516 (z.B. einen Speicher) aufweisen. In mindestens einer Ausführungsform kann (können) der (die) Datenspeicher 1516 ein On-Chip-Speicher des (der) SoC(s) 1504 sein, der (die) neuronale Netzwerke speichern kann (können), die auf GPU(s) 1508 und/oder einem DLA auszuführen sind. In mindestens einer Ausführungsform kann die Kapazität des/der Datenspeicher(s) 1516 groß genug sein, um mehrere Instanzen von neuronalen Netzen aus Gründen der Redundanz und Sicherheit zu speichern. In mindestens einer Ausführungsform kann/können der/die Datenspeicher 1512 L2 oder L3 Cache(s) umfassen.
  • In mindestens einer Ausführungsform kann einer oder können mehrere der SoC(s) 1504 eine beliebige Anzahl von Prozessoren 1510 (z.B. eingebettete Prozessoren) aufweisen. In mindestens einer Ausführungsform kann (können) der (die) Prozessor(en) 1510 einen Boot- und Energieverwaltungsprozessor aufweisen, bei dem es sich um einen dedizierten Prozessor und ein dediziertes Subsystem handeln kann, um die Boot-Energie- und Verwaltungsfunktionen und die damit verbundene Sicherheitsdurchsetzung zu handhaben. In mindestens einer Ausführungsform kann der Boot- und Energieverwaltungsprozessor ein Teil der Bootsequenz des/der SoC(s) 1504 sein und Laufzeit-Energieverwaltungsdienste bereitstellen. In mindestens einer Ausführungsform kann der Prozessor für die Boot-Energieversorgung und -Verwaltung Takt- und Spannungsprogrammierung, Unterstützung bei Systemübergängen mit niedrigem Energiebedarf, Verwaltung von SoC(s) 1504-Temperaturen und Temperatursensoren und/oder Verwaltung von SoC(s) 1504-Energieversorgungszuständen bereitstellen. In mindestens einer Ausführungsform kann jeder Temperatursensor als Ringoszillator implementiert sein, dessen Ausgangsfrequenz proportional zur Temperatur ist, und (ein) SoC(s) 1504 kann/können Ringoszillatoren verwenden, um Temperaturen von CPU(s) 1506, GPU(s) 1508 und/oder Beschleuniger(n) 1514 zu erfassen. In mindestens einer Ausführungsform kann der Boot- und Energieverwaltungsprozessor, wenn festgestellt wird, dass die Temperaturen einen Schwellenwert überschreiten, in eine Temperaturfehlerroutine eintreten und die SoC(s) 1504 in einen Zustand mit geringerer Leistung versetzen und/oder das Fahrzeug 1500 in einen Chauffeur-zu-sicherem-Halt-Modus versetzen (z.B. das Fahrzeug 1500 zu einem sicheren Halt bringen).
  • In mindestens einer Ausführungsform kann/können der/die Prozessor(en) 1510 darüber hinaus einen Satz eingebetteter Prozessoren aufweisen, die als Audioverarbeitungs-Engine dienen können. In mindestens einer Ausführungsform kann die Audioverarbeitungs-Engine ein Audio-Subsystem sein, das eine vollständige Hardware-Unterstützung für Mehrkanal-Audio über mehrere Schnittstellen und eine breite und flexible Palette von Audio-E/A-Schnittstellen ermöglicht. In mindestens einer Ausführungsform handelt es sich bei der Audioverarbeitungs-Engine um einen dedizierten Prozessorkern mit einem digitalen Signalprozessor mit dediziertem RAM.
  • In mindestens einer Ausführungsform kann/können der/die Prozessor(en) 1510 darüber hinaus eine „always on“-Prozessor-Engine aufweisen, die die notwendigen Hardware-Funktionen zur Unterstützung von Sensor-Management mit geringem Stromverbrauch und Aufwach-Anwendungsfälle bereitstellen kann. In mindestens einer Ausführungsform kann die „always on“-Prozessor-Engine ohne Einschränkung einen Prozessorkern, ein eng gekoppeltes RAM, unterstützende Peripheriegeräte (z.B. Timer und Interrupt-Controller), verschiedene E/A-Controller-Peripheriegeräte und Routing-Logik aufweisen.
  • In mindestens einer Ausführungsform kann/können der/die Prozessor(en) 1510 darüber hinaus eine Sicherheits-Cluster-Engine aufweisen, die ohne Einschränkung ein dediziertes Prozessor-Subsystem zur Handhabung des Sicherheitsmanagements für Automobilanwendungen aufweist. In mindestens einer Ausführungsform kann die Sicherheits-Cluster-Engine ohne Einschränkung zwei oder mehr Prozessorkerne, ein eng gekoppeltes RAM, unterstützende Peripheriegeräte (z.B. Zeitgeber, eine Interrupt-Steuerung usw.) und/oder eine Routing-Logik aufweisen. In einem Sicherheitsmodus können In mindestens einer Ausführungsform zwei oder mehr Kerne in einem Lockstep-Modus arbeiten und als ein einziger Kern mit einer Vergleichslogik funktionieren, um etwaige Unterschiede zwischen ihren Operationen zu erkennen. In mindestens einer Ausführungsform kann (können) der (die) Prozessor(en) 1510 darüber hinaus eine Echtzeit-Kamera-Engine aufweisen, die ohne Einschränkung ein dediziertes Prozessor-Subsystem zur Handhabung des Echtzeit-Kameramanagements aufweisen kann. In mindestens einer Ausführungsform kann (können) der (die) Prozessor(en) 1510 darüber hinaus einen Signalprozessor mit hohem Dynamikbereich aufweisen, der ohne Einschränkung einen Bildsignalprozessor aufweisen kann, der eine Hardware-Engine ist, die Teil der Kameraverarbeitungspipeline ist.
  • In mindestens einer Ausführungsform kann (können) der (die) Prozessor(en) 1510 einen Videobildkompositor aufweisen, der ein Verarbeitungsblock sein kann (z.B. auf einem Mikroprozessor implementiert), der Videonachverarbeitungsfunktionen implementiert, die von einer Videowiedergabeanwendung benötigt werden, um das endgültige Bild für das Spieler-Fenster zu erzeugen. In mindestens einer Ausführungsform kann der Videobildkompositor eine Linsenverzerrungskorrektur an der/den Weitwinkelkamera(s) 1570, der/den Surround-Kamera(s) 1574 und/oder an dem/den Sensor(en) der Überwachungskamera(s) in der Kabine vornehmen. In mindestens einer Ausführungsform wird/werden der/die Sensor(en) der Überwachungskamera(s) in der Kabine vorzugsweise von einem neuronalen Netzwerk überwacht, das auf einer anderen Instanz des SoC 1504 läuft und so ausgestaltet ist, dass es Ereignisse in der Kabine erkennt und entsprechend reagiert. In mindestens einer Ausführungsform kann ein System im Fahrzeuginneren ohne Einschränkung Lippenlesen durchführen, um den Mobilfunkdienst zu aktivieren und einen Anruf zu tätigen, E-Mails zu diktieren, das Fahrtziel zu ändern, das Infotainmentsystem und die Einstellungen des Fahrzeugs zu aktivieren oder zu ändern oder sprachgesteuertes Surfen im Internet zu ermöglichen. In mindestens einer Ausführungsform stehen dem Fahrer bestimmte Funktionen zur Verfügung, wenn das Fahrzeug in einem autonomen Modus betrieben wird, und sind ansonsten deaktiviert.
  • In mindestens einer Ausführungsform kann der Videobildkompositor eine verbesserte zeitliche Rauschunterdrückung sowohl für eine räumliche als auch für eine zeitliche Rauschunterdrückung aufweisen. Zum Beispiel In mindestens einer Ausführungsform, wenn Bewegung in einem Video auftritt, gewichtet die Rauschunterdrückung die räumliche Information angemessen und verringert das Gewicht der Information, die von benachbarten Bildern geliefert wird. In mindestens einer Ausführungsform, bei der ein Bild oder ein Abschnitt eines Bildes keine Bewegung aufweist, kann die vom Videobildkompositor durchgeführte zeitliche Rauschreduzierung Informationen aus dem vorherigen Bild verwenden, um das Rauschen im aktuellen Bild zu reduzieren.
  • In mindestens einer Ausführungsform kann der Videobildkompositor auch so ausgestaltet sein, dass er eine Stereorektifizierung an eingegebenen Stereolinsenrahmen durchführt. In mindestens einer Ausführungsform kann der Videobildkompositor darüber hinaus für die Gestaltung der Benutzeroberfläche verwendet werden, wenn der Desktop des Betriebssystems in Gebrauch ist und die GPU(s) 1508 nicht zum kontinuierlichen Rendern neuer Oberflächen benötigt werden. In mindestens einer Ausführungsform, wenn die GPU(s) 1508 eingeschaltet sind und aktiv 3D-Rendering durchführen, kann der Videobildkompositor verwendet werden, um die GPU(s) 1508 zu entlasten, um die Leistung und Reaktionsfähigkeit zu verbessern.
  • In mindestens einer Ausführungsform kann einer oder können mehrere der SoC(s) 1504 darüber hinaus eine serielle MIPI-Kameraschnittstelle zum Empfang von Video und Eingaben von Kameras, eine Hochgeschwindigkeitsschnittstelle und/oder einen Videoeingabeblock aufweisen, der für Kamera- und verwandte Pixeleingabefunktionen verwendet werden kann. In mindestens einer Ausführungsform kann einer oder können mehrere der SoC(s) 1504 darüber hinaus eine oder mehrere Eingabe-/Ausgabe-Steuerungen aufweisen, die durch Software gesteuert werden können und für den Empfang von E/A-Signalen verwendet werden können, die keiner bestimmten Rolle zugeordnet sind.
  • In mindestens einer Ausführungsform können ein oder mehrere SoC(s) 1504 darüber hinaus eine breite Palette von Peripherieschnittstellen aufweisen, um die Kommunikation mit Peripheriegeräten, Audio-Encodern/Decodern („Codecs“), der Energieverwaltung und/oder anderen Einrichtungen zu ermöglichen. SoC(s) 1504 kann (können) verwendet werden, um Daten von Kameras (z.B. verbunden über Gigabit Multimedia Serial Link und Ethernet), Sensoren (z.B. LIDAR-Sensor(en) 1564, RADAR-Sensor(en) 1560 usw., die über Ethernet verbunden sein können), Daten von Bus 1502 (z.B. Geschwindigkeit des Fahrzeugs 1500, Lenkradposition usw.), Daten von GNSS-Sensor(en) 1558 (z.B. verbunden über Ethernet oder CAN-Bus) usw. zu verarbeiten. In mindestens einer Ausführungsform kann einer oder können mehrere der SoC(s) 1504 darüber hinaus dedizierte Hochleistungs-Massenspeichersteuerungen aufweisen, die ihre eigenen DMA-Engines aufweisen können und die verwendet werden können, um die CPU(s) 1506 von Routine-Datenverwaltungsaufgaben zu entlasten.
  • In mindestens einer Ausführungsform kann (können) der (die) SoC(s) 1504 eine Endto-End-Plattform mit einer flexiblen Architektur sein, die die Automatisierungsebenen 3 bis 5 umfasst und dadurch eine umfassende funktionale Sicherheitsarchitektur bereitstellt, die Computer-Vision- und ADAS-Techniken für Diversität und Redundanz nutzt und eine Plattform für einen flexiblen, zuverlässigen Fahrsoftware-Stack zusammen mit Deep-Learning-Werkzeugen bereitstellt. In mindestens einer Ausführungsform können die SoC(s) 1504 schneller, zuverlässiger und sogar energie- und platzsparender sein als herkömmliche Systeme. Zum Beispiel können In mindestens einer Ausführungsform der/die Beschleuniger 1514 in Kombination mit der/den CPU(s) 1506, der/den GPU(s) 1508 und dem/den Datenspeicher(n) 1516 eine schnelle, effiziente Plattform für autonome Fahrzeuge der Stufe 3-5 bilden.
  • In mindestens einer Ausführungsform können Computer-Vision-Algorithmen auf CPUs ausgeführt werden, die unter Verwendung einer Hochsprachen-Programmierung, wie beispielsweise C, ausgestaltet sein können, um eine Vielzahl von Verarbeitungsalgorithmen für eine Vielzahl von visuellen Daten auszuführen. In mindestens einer Ausführungsform sind CPUs jedoch oft nicht in der Lage, die Leistungsanforderungen vieler Bildverarbeitungsanwendungen zu erfüllen, wie beispielsweise die Anforderungen an die Ausführungszeit und den Stromverbrauch. In mindestens einer Ausführungsform sind viele CPUs nicht in der Lage, komplexe Objekterkennungsalgorithmen in Echtzeit auszuführen, die in fahrzeuginternen ADAS-Anwendungen und in praktischen autonomen Fahrzeugen der Stufe 3-5 verwendet werden.
  • Ausführungsformen, wie sie hierin beschrieben sind, ermöglichen die gleichzeitige und/oder sequenzielle Ausführung mehrerer neuronaler Netzwerke und die Kombination der Ergebnisse, um autonome Fahrfunktionen der Stufe 3-5 zu ermöglichen. Zum Beispiel kann In mindestens einer Ausführungsform ein CNN, das auf einem DLA oder einer diskreten GPU (z.B. GPU(s) 1520) ausgeführt wird, eine Text- und Worterkennung aufweisen, die es dem Supercomputer ermöglicht, Verkehrsschilder zu lesen und zu verstehen, einschließlich Schildern, für die das neuronale Netzwerk nicht speziell trainiert wurde. In mindestens einer Ausführungsform kann ein DLA darüber hinaus ein neuronales Netzwerk aufweisen, das in der Lage ist, Verkehrszeichen zu identifizieren, zu interpretieren und semantisch zu verstehen, und dieses semantische Verständnis an die auf einem CPU-Komplex laufenden Wegplanungsmodule weiterzugeben.
  • In mindestens einer Ausführungsform können mehrere neuronale Netzwerke gleichzeitig ausgeführt werden, wie beim Fahren der Stufe 3, 4 oder 5. Zum Beispiel kann In mindestens einer Ausführungsform ein Warnschild mit der Aufschrift „Vorsicht: Blinkende Lichter deuten auf Vereisung hin“ zusammen mit einem elektrischen Licht unabhängig oder gemeinsam von mehreren neuronalen Netzen interpretiert werden. In mindestens einer Ausführungsform kann das Schild selbst von einem ersten eingesetzten neuronalen Netzwerk (z.B. einem trainierten neuronalen Netz) als Verkehrsschild identifiziert werden, und der Text „Blinkende Lichter deuten auf Glatteis hin“ kann von einem zweiten eingesetzten neuronalen Netzwerk interpretiert werden, das die (vorzugsweise auf einem CPU-Komplex ausgeführte) Wegplanungssoftware des Fahrzeugs darüber informiert, dass, wenn blinkende Lichter erkannt werden, Glatteis vorliegt. In mindestens einer Ausführungsform kann das Blinklicht durch den Betrieb eines dritten neuronalen Netzes über mehrere Bilder identifiziert werden, das die Wegplanungssoftware des Fahrzeugs über das Vorhandensein (oder Fehlen) von Blinklichtern informiert. In mindestens einer Ausführungsform können alle drei neuronalen Netzwerke gleichzeitig laufen, beispielsweise innerhalb eines DLAs und/oder auf GPU(s) 1508.
  • In mindestens einer Ausführungsform kann ein CNN zur Gesichtserkennung und zur Identifizierung des Fahrzeugbesitzers Daten von Kamerasensoren verwenden, um die Anwesenheit eines autorisierten Fahrers und/oder Besitzers des Fahrzeugs 1500 zu identifizieren. In mindestens einer Ausführungsform kann eine immer aktive Sensorverarbeitungs-Engine verwendet werden, um das Fahrzeug zu entriegeln, wenn sich der Besitzer der Fahrertür nähert, und um die Lichter einzuschalten, und, im Sicherheitsmodus, um das Fahrzeug zu deaktivieren, wenn der Besitzer das Fahrzeug verlässt. Auf diese Weise sorgen die SoC(s) 1504 für Sicherheit gegen Diebstahl und/oder Carjacking.
  • In mindestens einer Ausführungsform kann ein CNN zur Erkennung und Identifizierung von Einsatzfahrzeugen Daten von Mikrofonen 1596 verwenden, um Sirenen von Einsatzfahrzeugen zu erkennen und zu identifizieren. In mindestens einer Ausführungsform verwenden die SoC(s) 1504 ein CNN zur Klassifizierung von Umwelt- und Stadtgeräuschen sowie zur Klassifizierung visueller Daten. In mindestens einer Ausführungsform wird ein CNN, das auf einem DLA läuft, darauf trainiert, die relative Annäherungsgeschwindigkeit von Einsatzfahrzeugen zu erkennen (z.B. unter Verwendung des Dopplereffekts). In mindestens einer Ausführungsform kann ein CNN auch so trainiert werden, dass es Einsatzfahrzeuge identifiziert, die spezifisch für das lokale Gebiet sind, in dem das Fahrzeug unterwegs ist, wie es von GNSS-Sensor(en) 1558 identifiziert wird. In mindestens einer Ausführungsform wird ein CNN bei einem Einsatz in Europa versuchen, europäische Sirenen zu erkennen, und bei einem Einsatz in den Vereinigten Staaten wird das CNN versuchen, nur nordamerikanische Sirenen zu identifizieren. In mindestens einer Ausführungsform kann, sobald ein Einsatzfahrzeug erkannt wird, ein Steuerprogramm verwendet werden, um eine Sicherheitsroutine für Einsatzfahrzeuge auszuführen, das Fahrzeug zu verlangsamen, an den Straßenrand zu fahren, das Fahrzeug zu parken und/oder das Fahrzeug im Leerlauf laufen zu lassen, mit Hilfe des/der Ultraschallsensors/en 1562, bis das/die Einsatzfahrzeug(e) vorbeifahren.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 eine oder mehrere CPU(s) 1518 (z.B. diskrete CPU(s) oder dCPU(s)) aufweisen, die über eine Hochgeschwindigkeitsverbindung (z.B. PCIe) mit dem/den SoC(s) 1504 verbunden sein können. In mindestens einer Ausführungsform kann (können) die CPU(s) 1518 beispielsweise einen X86-Prozessor aufweisen. (Eine) CPU(s) 1518 kann/können verwendet werden, um eine Vielzahl von Funktionen auszuführen, einschließlich der Schlichtung potenziell inkonsistenter Ergebnisse zwischen ADAS-Sensoren und SoC(s) 1504 und/oder der Überwachung des Status und des Zustands der Steuerung(en) 1536 und/oder eines Infotainment-Systems auf einem Chip („Infotainment-SoC“) 1530, zum Beispiel.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 GPU(s) 1520 (z.B. diskrete GPU(s) oder dGPU(s)) aufweisen, die mit dem/den SoC(s) 1504 über eine Hochgeschwindigkeitsverbindung (z.B. NVIDIAs NVLINK) gekoppelt sein können. In mindestens einer Ausführungsform kann/können GPU(s) 1520 zusätzliche künstliche Intelligenzfunktionalität bereitstellen, beispielsweise durch Ausführen redundanter und/oder unterschiedlicher neuronaler Netze, und kann/können verwendet werden, um neuronale Netzwerke zu trainieren und/oder zu aktualisieren, was zumindest teilweise auf Eingaben (z.B. Sensordaten) von Sensoren des Fahrzeugs 1500 basiert.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus eine Netzwerkschnittstelle 1524 aufweisen, die ohne Einschränkung eine oder mehrere drahtlose Antennen 1526 aufweisen kann (z.B. eine oder mehrere drahtlose Antennen 1526 für verschiedene Kommunikationsprotokolle, wie beispielsweise eine Mobilfunkantenne, eine Bluetooth-Antenne, usw.). In mindestens einer Ausführungsform kann die Netzwerkschnittstelle 1524 verwendet werden, um eine drahtlose Verbindung über das Internet mit einer Cloud (z.B. mit einem oder mehreren Servern und/oder anderen Netzwerkeinrichtungen), mit anderen Fahrzeugen und/oder mit Recheneinrichtungen (z.B. Clienteinrichtungen von Fahrgästen) zu ermöglichen. In mindestens einer Ausführungsform kann zur Kommunikation mit anderen Fahrzeugen eine direkte Verbindung zwischen dem Fahrzeug 150 und einem anderen Fahrzeug und/oder eine indirekte Verbindung (z.B. über Netzwerke und das Internet) hergestellt werden. In mindestens einer Ausführungsform können direkte Verbindungen über eine Fahrzeug-zu-Fahrzeug-Kommunikationsverbindung hergestellt werden. In mindestens einer Ausführungsform kann die Fahrzeug-zu-Fahrzeug-Kommunikationsverbindung dem Fahrzeug 1500 Informationen über Fahrzeuge in der Nähe des Fahrzeugs 1500 liefern (z.B. Fahrzeuge vor, neben und/oder hinter dem Fahrzeug 1500). In mindestens einer Ausführungsform kann die vorgenannte Funktionalität Teil einer kooperativen adaptiven Geschwindigkeitsregelungsfunktion des Fahrzeugs 1500 sein.
  • In mindestens einer Ausführungsform kann die Netzwerkschnittstelle 1524 ein SoC aufweisen, das Modulations- und Demodulationsfunktionen bereitstellt und die Steuerung(en) 1536 in die Lage versetzt, über drahtlose Netzwerke zu kommunizieren. In mindestens einer Ausführungsform kann die Netzwerkschnittstelle 1524 ein Hochfrequenz-Frontend für die Aufwärtskonvertierung von einem Basisband auf eine Hochfrequenz und die Abwärtskonvertierung von einer Hochfrequenz auf ein Basisband aufweisen. In mindestens einer Ausführungsform können die Frequenzumwandlungen auf jede technisch mögliche Weise durchgeführt werden. Beispielsweise können Frequenzumwandlungen durch bekannte Verfahren und/oder unter Verwendung von Superheterodyn-Verfahren durchgeführt werden. In mindestens einer Ausführungsform kann die Hochfrequenz-Front-End-Funktionalität durch einen separaten Chip bereitgestellt werden. In mindestens einer Ausführungsform kann die Netzwerkschnittstelle eine drahtlose Funktionalität zur Kommunikation über LTE, WCDMA, UMTS, GSM, CDMA2000, Bluetooth, Bluetooth LE, Wi-Fi, Z-Wave, ZigBee, LoRaWAN und/oder andere drahtlose Protokolle aufweisen.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus einen oder mehrere Datenspeicher 1528 aufweisen, die ohne Einschränkung einen Off-Chip-Speicher (z.B. Off-SoC(s) 1504) aufweisen können. In mindestens einer Ausführungsform kann (können) der (die) Datenspeicher 1528 ohne Einschränkung ein oder mehrere Speicherelemente aufweisen, darunter RAM, SRAM, dynamischer Direktzugriffsspeicher („DRAM“), Video-Direktzugriffsspeicher („VRAM“), Flash, Festplatten und/oder andere Komponenten und/oder Einrichtungen, die mindestens ein Bit an Daten speichern können.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus GNSS-Sensor(en) 1558 (z.B. GPS- und/oder unterstützte GPS-Sensoren) aufweisen, um bei der Kartierung, der Wahrnehmung, der Erstellung von Belegungsrastern und/oder der Pfadplanung zu helfen. In mindestens einer Ausführungsform kann eine beliebige Anzahl von GNSS-Sensor(en) 1558 verwendet werden, die beispielsweise und ohne Einschränkung ein GPS aufweisen, das einen USB-Anschluss mit einer Ethernet-zu-Seriell-Brücke (z.B. RS-232) verwendet.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus RADAR-Sensor(en) 1560 aufweisen. Der/die RADAR-Sensor(en) 1560 kann/können von einem Fahrzeug 1500 für die Fahrzeugerkennung über große Entfernungen verwendet werden, selbst bei Dunkelheit und/oder schlechten Wetterbedingungen. In mindestens einer Ausführungsform können die RADAR-Funktionssicherheitsstufen ASIL B sein. Der/die RADAR-Sensor(en) 1560 kann/können CAN und/oder den Bus 1502 (z.B. zur Übertragung der von dem/den RADAR-Sensor(en) 1560 erzeugten Daten) zur Steuerung und zum Zugriff auf Objektverfolgungsdaten verwenden, wobei bei einigen Beispielen der Zugriff auf Rohdaten über ein Ethernet erfolgt. In mindestens einer Ausführungsform kann eine breite Palette von RADAR-Sensortypen verwendet werden. Zum Beispiel und ohne Einschränkung können RADAR-Sensor(en) 1560 für die Verwendung von Front-, Heck- und Seiten-RADAR geeignet sein. In mindestens einer Ausführungsform handelt es sich bei einem oder mehreren der RADAR-Sensoren 1560 um Puls-Doppler-RADAR-Sensor(en).
  • In mindestens einer Ausführungsform kann (können) der (die) RADAR-Sensor(en) 1560 verschiedene Konfigurationen aufweisen, wie beispielsweise große Reichweite mit engem Sichtfeld, kurze Reichweite mit breitem Sichtfeld, seitliche Abdeckung mit kurzer Reichweite usw. In mindestens einer Ausführungsform kann das RADAR mit großer Reichweite für die adaptive Geschwindigkeitsregelung verwendet werden. In mindestens einer Ausführungsform können RADAR-Systeme mit großer Reichweite ein breites Sichtfeld bieten, was durch zwei oder mehr unabhängige Abtastungen, z.B. innerhalb eines Bereichs von 250 m, realisiert wird. In mindestens einer Ausführungsform kann/können der/die RADAR-Sensor(en) 1560 dabei helfen, zwischen stationären und sich bewegenden Objekten zu unterscheiden, und kann/können vom ADAS-System 1538 zur Notbremsunterstützung und zur Vorwärtskollisionswarnung verwendet werden. In mindestens einer Ausführungsform kann (können) der (die) Sensor(en) 1560, der (die) in einem RADAR-System mit großer Reichweite enthalten ist (sind), ohne Einschränkung ein monostatisches multimodales RADAR mit mehreren (z.B. sechs oder mehr) festen RADAR-Antennen und einer Hochgeschwindigkeits-CAN- und FlexRay-Schnittstelle aufweisen. In mindestens einer Ausführungsform mit sechs Antennen können vier Antennen in der Mitte ein fokussiertes Strahlenmuster erzeugen, das dazu dient, die Umgebung des Fahrzeugs bei höheren Geschwindigkeiten mit minimalen Störungen durch den Verkehr auf den angrenzenden Fahrspuren zu erfassen. In mindestens einer Ausführungsform können die beiden anderen Antennen das Sichtfeld erweitern, so dass Fahrzeuge, die in die Fahrspur des Fahrzeugs 1500 einfahren oder diese verlassen, schnell erfasst werden können.
  • In mindestens einer Ausführungsform können RADAR-Systeme mittlerer Reichweite beispielsweise eine Reichweite von bis zu 160 m (vorn) oder 90 m (hinten) und ein Sichtfeld von bis zu 42 Grad (vorn) oder 150 Grad (hinten) aufweisen. In mindestens einer Ausführungsform können Kurzstrecken-RADAR-Systeme ohne Einschränkung eine beliebige Anzahl von RADAR-Sensoren 1560 aufweisen, die an beiden Enden des hinteren Stoßfängers installiert sein können. In mindestens einer Ausführungsform kann ein RADAR-Sensorsystem, wenn es an beiden Enden des hinteren Stoßfängers installiert ist, zwei Strahlen erzeugen, die den toten Winkel im hinteren Bereich und neben dem Fahrzeug ständig überwachen. In mindestens einer Ausführungsform können RADAR-Systeme mit kurzer Reichweite im ADAS-System 1538 zur Erkennung des toten Winkels und/oder zur Unterstützung beim Spurwechsel verwendet werden.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus Ultraschallsensor(en) 1562 aufweisen. In mindestens einer Ausführungsform kann (können) der (die) Ultraschallsensor(en) 1562, der (die) an der Vorderseite, an der Rückseite und/oder an den Seiten des Fahrzeugs 1500 angeordnet sein kann (können), zur Einparkhilfe und/oder zur Erstellung und Aktualisierung eines Belegungsrasters verwendet werden. In mindestens einer Ausführungsform kann eine Vielzahl von Ultraschallsensoren 1562 verwendet werden, und unterschiedliche Ultraschallsensoren 1562 können für unterschiedliche Erfassungsbereiche (z.B. 2,5 m, 4 m) verwendet werden. In mindestens einer Ausführungsform kann/können der/die Ultraschallsensor(en) 1562 bei funktionalen Sicherheitsstufen von ASIL B arbeiten.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 LIDAR-Sensor(en) 1564 aufweisen. Der/die LIDAR-Sensor(en) 1564 kann/können zur Objekt- und Fußgängererkennung, Notbremsung, Kollisionsvermeidung und/oder anderen Funktionen verwendet werden. In mindestens einer Ausführungsform kann/können der/die LIDAR-Sensor(en) 1564 die funktionale Sicherheitsstufe ASIL B aufweisen. In mindestens einer Ausführungsform kann das Fahrzeug 1500 mehrere LIDAR-Sensoren 1564 (z.B. zwei, vier, sechs usw.) aufweisen, die Ethernet verwenden können (z.B. um Daten an einen Gigabit-Ethernet-Switch zu liefern).
  • In mindestens einer Ausführungsform kann/können der/die LIDAR-Sensor(en) 1564 in der Lage sein, eine Liste von Objekten und deren Entfernungen für ein 360-Grad-Sichtfeld zu liefern. In mindestens einer Ausführungsform kann/können der/die handelsübliche(n) LIDAR-Sensor(en) 1564 eine angezeigte Reichweite von etwa 100 m haben, mit einer Genauigkeit von 2 cm bis 3 cm und mit Unterstützung für eine 100-Mbps-Ethernet-Verbindung, zum Beispiel. In mindestens einer Ausführungsform können ein oder mehrere nicht vorstehende LIDAR-Sensoren 1564 verwendet werden. Bei einer solchen Ausführungsform kann/können der/die LIDAR-Sensor(en) 1564 als eine kleine Einrichtung implementiert sein, die in die Front, das Heck, die Seiten und/oder die Ecken des Fahrzeugs 1500 eingebettet sein kann. In mindestens einer Ausführungsform kann/können der/die LIDAR-Sensor(en) 1564 in einer solchen Ausführungsform ein horizontales Sichtfeld von bis zu 120 Grad und ein vertikales Sichtfeld von bis zu 35 Grad mit einer Reichweite von 200 m selbst für Objekte mit geringem Reflexionsvermögen bieten. In mindestens einer Ausführungsform kann/können der/die frontmontierte(n) LIDAR-Sensor(en) 1564 für ein horizontales Sichtfeld zwischen 45 Grad und 135 Grad ausgestaltet sein.
  • In mindestens einer Ausführungsform können auch LIDAR-Technologien, wie beispielsweise 3D Flash LIDAR, verwendet werden. 3D Flash LIDAR verwendet einen Blitz eines Lasers als Sendequelle, um die Umgebung des Fahrzeugs 1500 bis zu einer Entfernung von etwa 200 m zu beleuchten. In mindestens einer Ausführungsform weist eine Flash-LIDAR-Einheit ohne Einschränkung einen Rezeptor auf, der die Laufzeit des Laserpulses und das reflektierte Licht auf jedem Pixel aufzeichnet, was wiederum der Entfernung des Fahrzeugs 1500 zu Objekten entspricht. In mindestens einer Ausführungsform kann es der Flash-LIDAR ermöglichen, mit jedem Laserblitz hochgenaue und verzerrungsfreie Bilder der Umgebung zu erzeugen. In mindestens einer Ausführungsform können vier Flash-LIDAR-Sensoren eingesetzt werden, einer auf jeder Seite des Fahrzeugs 1500. In mindestens einer Ausführungsform weisen 3D-Blitz-LIDAR-Systeme ohne Einschränkung eine Festkörper-3D-Star-Array-LIDAR-Kamera auf, die außer einem Gebläse keine beweglichen Teile aufweist (z.B. eine nicht scannende LIDAR-Einrichtung). In mindestens einer Ausführungsform kann die Flash-LIDAR-Einrichtung einen 5-Nanosekunden-Laserimpuls der Klasse I (augensicher) pro Bild verwenden und das reflektierte Laserlicht in Form von 3D-Entfernungspunktwolken und koregistrierten Intensitätsdaten erfassen.
  • In mindestens einer Ausführungsform kann das Fahrzeug darüber hinaus einen oder mehrere IMU-Sensoren 1566 aufweisen. In mindestens einer Ausführungsform kann/können der/die IMU-Sensor(en) 1566 in der Mitte der Hinterachse des Fahrzeugs 1500 angeordnet sein. In mindestens einer Ausführungsform kann/können der/die IMU-Sensor(en) 1566 beispielsweise und ohne Einschränkung einen oder mehrere Beschleunigungsmesser, Magnetometer, Gyroskop(e), Magnetkompass(e) und/oder andere Sensortypen aufweisen. In mindestens einer Ausführungsform, wie beispielsweise bei sechsachsigen Anwendungen, kann/können der/die IMU-Sensor(en) 1566 ohne Einschränkung Beschleunigungsmesser und Gyroskope aufweisen. In mindestens einer Ausführungsform, wie beispielsweise bei neunachsigen Anwendungen, kann/können der/die IMU-Sensor(en) 1566 ohne Einschränkung Beschleunigungsmesser, Gyroskope und Magnetometer aufweisen.
  • In mindestens einer Ausführungsform kann/können der/die IMU-Sensor(en) 1566 als ein miniaturisiertes, hochleistungsfähiges GPS-gestütztes Trägheitsnavigationssystem („GPS/INS“) implementiert sein, das mikroelektromechanische Systeme („MEMS“) Trägheitssensoren, einen hochempfindlichen GPS-Empfänger und fortschrittliche Kalman-Filteralgorithmen kombiniert, um Schätzungen von Position, Geschwindigkeit und Lage zu liefern. In mindestens einer Ausführungsform kann/können der/die IMU-Sensor(en) 1566 das Fahrzeug 1500 in die Lage versetzen, den Kurs zu schätzen, ohne dass Eingaben von einem Magnetsensor erforderlich sind, indem Änderungen der Geschwindigkeit vom GPS direkt mit dem/den IMU-Sensor(en) 1566 beobachtet und korreliert werden. In mindestens einer Ausführungsform können IMU-Sensor(en) 1566 und GNSS-Sensor(en) 1558 in einer einzigen integrierten Einheit kombiniert sein.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 ein oder mehrere Mikrofone 1596 aufweisen, die im und/oder um das Fahrzeug 1500 herum angeordnet sind. In mindestens einer Ausführungsform kann (können) das (die) Mikrofon(e) 1596 u.a. zur Erkennung und Identifizierung von Einsatzfahrzeugen verwendet werden.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus eine beliebige Anzahl von Kameratypen aufweisen, einschließlich Stereokamera(s) 1568, Weitwinkelkamera(s) 1570, Infrarotkamera(s) 1572, Umgebungskamera(s) 1574, Weitbereichskamera(s) 1598, Mittelbereichskamera(s) 1576 und/oder anderer Kameratypen. In mindestens einer Ausführungsform können Kameras verwendet werden, um Bilddaten rund um den gesamten Umfang des Fahrzeugs 1500 zu erfassen. In mindestens einer Ausführungsform hängen die Typen der verwendeten Kameras vom Fahrzeug 1500 ab. In mindestens einer Ausführungsform kann eine beliebige Kombination von Kameratypen verwendet werden, um die erforderliche Abdeckung um das Fahrzeug 1500 herum zu gewährleisten. In mindestens einer Ausführungsform kann die Anzahl der Kameras je nach Ausführungsform unterschiedlich sein. In mindestens einer Ausführungsform kann das Fahrzeug 1500 beispielsweise sechs, sieben, zehn, zwölf oder eine andere Anzahl von Kameras aufweisen. In mindestens einer Ausführungsform können die Kameras zum Beispiel und ohne Einschränkung Gigabit Multimedia Serial Link („GMSL“) und/oder Gigabit Ethernet unterstützen. In mindestens einer Ausführungsform wird jede der Kameras zuvor hierin mit Bezug auf 15A und 15B näher beschrieben.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus einen oder mehrere Schwingungssensoren 1542 aufweisen. In mindestens einer Ausführungsform kann (können) der (die) Schwingungssensor(en) 1542 Schwingungen von Komponenten des Fahrzeugs 1500, wie beispielsweise der Achse(n), messen. Zum Beispiel können In mindestens einer Ausführungsform Änderungen der Schwingungen eine Änderung der Straßenoberfläche anzeigen. In mindestens einer Ausführungsform, wenn zwei oder mehr Schwingungssensoren 1542 verwendet werden, können Unterschiede zwischen den Schwingungen verwendet werden, um die Reibung oder den Schlupf der Straßenoberfläche zu bestimmen (z.B. wenn der Unterschied in den Schwingungen zwischen einer angetriebenen Achse und einer frei drehenden Achse besteht).
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 ein ADAS-System 1538 aufweisen. Das ADAS-System 1538 kann bei einigen Beispielen ohne Einschränkung ein SoC aufweisen. In mindestens einer Ausführungsform kann das ADAS-System 1538 ohne Einschränkung eine beliebige Anzahl und Kombination eines autonomen/adaptiven/automatischen Geschwindigkeitsregelsystems („ACC“), eines kooperativen adaptiven Geschwindigkeitsregelsystems („CACC“), eines Vorwärtscrashwarnsystems („FCW“), eines automatischen Notbremssystems („AEB“) aufweisen, ein System zur Warnung vor dem Verlassen der Fahrspur („LDW“), ein Spurhalteassistent („LKA“), ein System zur Warnung vor dem toten Winkel („BSW‟), ein System zur Warnung vor rückwärtigem Querverkehr („RCTW‟), ein System zur Kollisionswarnung („CW“), ein System zur Zentrierung der Fahrspur („LC“) und/oder andere Systeme, Merkmale und/oder Funktionen.
  • In mindestens einer Ausführungsform kann das ACC-System RADAR-Sensor(en) 1560, LIDAR-Sensor(en) 1564 und/oder eine beliebige Anzahl von Kameras verwenden. In mindestens einer Ausführungsform kann das ACC-System ein ACC-System in Längsrichtung und/oder ein ACC-System in Querrichtung aufweisen. In mindestens einer Ausführungsform überwacht und steuert das ACC-System in Längsrichtung den Abstand zum unmittelbar vor dem Fahrzeug 1500 befindlichen Fahrzeug und passt die Geschwindigkeit des Fahrzeugs 1500 automatisch an, um einen sicheren Abstand zu vorausfahrenden Fahrzeugen einzuhalten. In mindestens einer Ausführungsform übernimmt das seitliche ACC-System die Abstandshaltung und rät dem Fahrzeug 1500, bei Bedarf die Fahrspur zu wechseln. In mindestens einer Ausführungsform ist das seitliche ACC-System mit anderen ADAS-Anwendungen wie LC und CW verbunden.
  • In mindestens einer Ausführungsform verwendet das CACC-System Informationen von anderen Fahrzeugen, die über die Netzwerkschnittstelle 1524 und/oder die Funkantenne(n) 1526 von anderen Fahrzeugen über eine drahtlose Verbindung oder indirekt über eine Netzwerkverbindung (z.B. über das Internet) empfangen werden können. In mindestens einer Ausführungsform können direkte Verbindungen durch eine Fahrzeug-zu-Fahrzeug-Kommunikationsverbindung („V2V“) bereitgestellt werden, während indirekte Verbindungen durch eine Infrastruktur-zu-Fahrzeug-Kommunikationsverbindung („I2V“) bereitgestellt werden können. Im Allgemeinen liefert das V2V-Kommunikationskonzept Informationen über unmittelbar vorausfahrende Fahrzeuge (z.B. Fahrzeuge, die sich unmittelbar vor und auf derselben Spur wie Fahrzeug 1500 befinden), während das 12V-Kommunikationskonzept Informationen über den weiter vorausfahrenden Verkehr liefert. In mindestens einer Ausführungsform kann das CACC-System entweder eine oder beide 12V- und V2V-Informationsquellen aufweisen. In mindestens einer Ausführungsform kann das CACC-System angesichts der Informationen über vorausfahrende Fahrzeuge vor Fahrzeug 1500 zuverlässiger sein und es hat das Potenzial, den Verkehrsfluss zu verbessern und Staus auf der Straße zu reduzieren.
  • In mindestens einer Ausführungsform ist das FCW-System so konzipiert, dass es den Fahrer vor einer Gefahr warnt, so dass er korrigierend eingreifen kann. In mindestens einer Ausführungsform verwendet das FCW-System eine nach vorne gerichtete Kamera und/oder RADAR-Sensor(en) 1560, die mit einem dedizierten Prozessor, DSP, FPGA und/oder ASIC gekoppelt sind, der elektrisch mit der Rückmeldung an den Fahrer gekoppelt ist, z.B. mit einer Anzeige, einem Lautsprecher und/oder einer vibrierenden Komponente. In mindestens einer Ausführungsform kann das FCW-System eine Warnung bereitstellen, z.B. in Form eines Tons, einer visuellen Warnung, einer Vibration und/oder eines schnellen Bremsimpulses.
  • In mindestens einer Ausführungsform erkennt das AEB-System eine drohende Vorwärtskollision mit einem anderen Fahrzeug oder einem anderen Objekt und kann automatisch die Bremsen betätigen, wenn der Fahrer nicht innerhalb eines bestimmten Zeit- oder Entfernungsparameters korrigierend eingreift. In mindestens einer Ausführungsform kann das AEB-System (eine) nach vorne gerichtete Kamera(s) und/oder RADAR-Sensor(en) 1560 verwenden, die mit einem speziellen Prozessor, DSP, FPGA und/oder ASIC gekoppelt sind. In mindestens einer Ausführungsform warnt das AEB-System, wenn es eine Gefahr erkennt, in der Regel zunächst den Fahrer, damit er korrigierende Maßnahmen ergreift, um eine Kollision zu vermeiden, und wenn der Fahrer keine korrigierenden Maßnahmen ergreift, kann das AEB-System automatisch die Bremsen betätigen, um die Auswirkungen der vorhergesagten Kollision zu verhindern oder zumindest abzumildern. In mindestens einer Ausführungsform kann das AEB-System Techniken wie eine dynamische Bremsunterstützung und/oder eine Crash-Imminent-Bremsung bzw. Bremsung bei bevorstehendem Zusammenstoß aufweisen.
  • In mindestens einer Ausführungsform bietet das LDW-System optische, akustische und/oder taktile Warnungen, wie beispielsweise Lenkrad- oder Sitzvibrationen, um den Fahrer zu warnen, wenn das Fahrzeug 1500 die Fahrbahnmarkierungen überquert. In mindestens einer Ausführungsform wird das LDW-System nicht aktiviert, wenn der Fahrer ein absichtliches Verlassen der Fahrspur anzeigt, indem er einen Blinker betätigt. In mindestens einer Ausführungsform kann das LDW-System nach vorne gerichtete Kameras verwenden, die mit einem speziellen Prozessor, DSP, FPGA und/oder ASIC gekoppelt sind, der elektrisch mit der Rückmeldung an den Fahrer gekoppelt ist, z.B. mit einer Anzeige, einem Lautsprecher und/oder einer vibrierenden Komponente. In mindestens einer Ausführungsform ist das LKA-System eine Variante des LDW-Systems. Das LKA-System sorgt für einen Lenkeingriff oder ein Bremsen, um das Fahrzeug 1500 zu korrigieren, wenn das Fahrzeug 1500 beginnt, die Fahrspur zu verlassen.
  • In mindestens einer Ausführungsform erkennt und warnt das BSW-System den Fahrer vor Fahrzeugen, die sich im toten Winkel des Fahrzeugs befinden. In mindestens einer Ausführungsform kann das BSW-System eine optische, akustische und/oder taktile Warnung ausgeben, um darauf hinzuweisen, dass das Zusammenführen oder Wechseln der Fahrspur unsicher ist. In mindestens einer Ausführungsform kann das BSW-System eine zusätzliche Warnung ausgeben, wenn der Fahrer einen Blinker betätigt. In mindestens einer Ausführungsform kann das BSW-System (eine) nach hinten gerichtete Kamera(s) und/oder (einen) RADAR-Sensor(s) 1560 verwenden, der/die mit einem speziellen Prozessor, DSP, FPGA und/oder ASIC gekoppelt ist/sind, der/die elektrisch mit dem Fahrerfeedback gekoppelt ist/sind, wie beispielsweise eine Anzeige, ein Lautsprecher und/oder eine vibrierende Komponente.
  • In mindestens einer Ausführungsform kann das RCTW-System eine visuelle, akustische und/oder taktile Benachrichtigung liefern, wenn ein Objekt außerhalb des Bereichs der Rückfahrkamera erkannt wird, wenn das Fahrzeug 1500 rückwärtsfährt. In mindestens einer Ausführungsform weist das RCTW-System ein AEB-System auf, um sicherzustellen, dass die Fahrzeugbremsen betätigt werden, um einen Unfall zu vermeiden. In mindestens einer Ausführungsform kann das RCTW-System einen oder mehrere nach hinten gerichtete(n) RADAR-Sensor(en) 1560 verwenden, der/die mit einem dedizierten Prozessor, DSP, FPGA und/oder ASIC gekoppelt ist/sind, der/die elektrisch mit einer Fahrerrückkopplung gekoppelt ist/sind, wie beispielsweise eine Anzeige, ein Lautsprecher und/oder eine vibrierende Komponente.
  • In mindestens einer Ausführungsform können herkömmliche ADAS-Systeme zu falsch-positiven Ergebnissen neigen, die für den Fahrer ärgerlich und ablenkend sein können, aber typischerweise nicht katastrophal sind, weil herkömmliche ADAS-Systeme den Fahrer warnen und ihm die Möglichkeit geben, zu entscheiden, ob eine Sicherheitsbedingung wirklich vorliegt und entsprechend zu handeln. In mindestens einer Ausführungsform entscheidet das Fahrzeug 1500 bei widersprüchlichen Ergebnissen selbst, ob das Ergebnis eines Primärrechners oder eines Sekundärrechners (z.B. der ersten Steuerung 1536 oder der zweiten Steuerung 1536) beachtet werden soll. In mindestens einer Ausführungsform kann das ADAS-System 1538 beispielsweise ein Backup- und/oder Sekundärcomputer sein, der Wahrnehmungsinformationen an ein Rationalitätsmodul des Backup-Computers liefert. In mindestens einer Ausführungsform kann ein Rationalitätsmonitor des Backup-Rechners eine redundante, diverse Software auf Hardwarekomponenten ausführen, um Fehler bei der Wahrnehmung und bei dynamischen Fahraufgaben zu erkennen. In mindestens einer Ausführungsform können die Ausgaben des ADAS-Systems 1538 an eine übergeordnete MCU weitergeleitet werden. In mindestens einer Ausführungsform bestimmt die überwachende MCU bei Konflikten zwischen den Ausgaben des Primärrechners und des Sekundärrechners, wie der Konflikt beigelegt werden kann, um einen sicheren Betrieb zu gewährleisten.
  • In mindestens einer Ausführungsform kann der Primärcomputer so ausgestaltet sein, dass er der übergeordneten MCU einen Vertrauenswert liefert, der das Vertrauen des Primärcomputers in das gewählte Ergebnis angibt. In mindestens einer Ausführungsform kann die überwachende MCU der Anweisung des Primärcomputers folgen, wenn der Vertrauenswert einen Schwellenwert überschreitet, unabhängig davon, ob der Sekundärcomputer ein widersprüchliches oder inkonsistentes Ergebnis liefert. In mindestens einer Ausführungsform, bei der der Vertrauenswert den Schwellenwert nicht erreicht und der primäre und der sekundäre Computer unterschiedliche Ergebnisse (z.B. einen Konflikt) anzeigen, kann die überwachende MCU zwischen den Computern vermitteln, um das geeignete Ergebnis zu bestimmen.
  • In mindestens einer Ausführungsform kann die überwachende MCU so ausgestaltet sein, dass sie ein neuronales Netzwerk bzw. neuronale Netzwerke ausführt, das bzw. die trainiert und so ausgestaltet ist bzw. sind, dass es bzw. sie zumindest teilweise auf der Grundlage der Ausgaben des Primärcomputers und des Sekundärcomputers die Bedingungen bestimmt bzw. bestimmen, unter denen der Sekundärcomputer Fehlalarme auslöst. In mindestens einer Ausführungsform kann (können) das (die) neuronale(n) Netz(e) in der überwachenden MCU lernen, wann der Ausgabe des Sekundärcomputers vertraut werden kann und wann nicht. Zum Beispiel kann In mindestens einer Ausführungsform, wenn der sekundäre Computer ein RADAR-basiertes FCW-System ist, ein neuronales Netzwerk in der überwachenden MCU lernen, wenn das FCW-System metallische Objekte identifiziert, die in Wirklichkeit keine Gefahren sind, wie beispielsweise ein Abflussgitter oder ein Schachtdeckel, der einen Alarm auslöst. In mindestens einer Ausführungsform, wenn der Sekundärcomputer ein kamerabasiertes LDW-System ist, kann ein neuronales Netzwerk in der überwachenden MCU lernen, das LDW-System außer Kraft zu setzen, wenn Radfahrer oder Fußgänger vorhanden sind und ein Verlassen der Fahrspur tatsächlich das sicherste Manöver ist. In mindestens einer Ausführungsform kann die überwachende MCU einen DLA oder eine GPU aufweisen, die für die Ausführung von neuronalen Netzen mit zugeordnetem Speicher geeignet sind. In mindestens einer Ausführungsform kann die überwachende MCU eine Komponente des/der SoC(s) 1504 umfassen und/oder in einer solchen enthalten sein.
  • In mindestens einer Ausführungsform kann das ADAS-System 1538 einen sekundären Computer aufweisen, der die ADAS-Funktionalität unter Verwendung herkömmlicher Regeln der Computer Vision ausführt. In mindestens einer Ausführungsform kann der sekundäre Computer klassische Computer-Vision-Regeln (wenn-dann) verwenden, und das Vorhandensein eines neuronalen Netzes (von neuronalen Netzen) in der übergeordneten MCU kann die Zuverlässigkeit, Sicherheit und Leistung verbessern. In mindestens einer Ausführungsform wird das Gesamtsystem durch die unterschiedliche Implementierung und die absichtliche Nichtidentität fehlertoleranter, insbesondere gegenüber Fehlern, die durch Softwarefunktionen (oder Software-Hardware-Schnittstellen) verursacht werden. Zum Beispiel, In mindestens einer Ausführungsform, wenn es einen Software-Bug oder Fehler in der Software gibt, die auf dem primären Computer läuft, und wenn ein nicht-identischer Software-Code, der auf dem sekundären Computer läuft, dasselbe Gesamtergebnis liefert, dann kann die überwachende MCU ein größeres Vertrauen haben, dass das Gesamtergebnis korrekt ist und der Bug in der Software oder Hardware auf dem primären Computer keinen wesentlichen Fehler verursacht.
  • In mindestens einer Ausführungsform kann die Ausgabe des ADAS-Systems 1538 in den Wahrnehmungsblock des Primärrechners und/oder den Block für dynamische Fahraufgaben des Primärrechners eingespeist werden. Wenn beispielsweise In mindestens einer Ausführungsform das ADAS-System 1538 eine Vorwärtscrash-Warnung aufgrund eines unmittelbar vorausliegenden Objekts anzeigt, kann der Wahrnehmungsblock diese Information bei der Identifizierung von Objekten verwenden. In mindestens einer Ausführungsform kann der sekundäre Computer über ein eigenes neuronales Netzwerk verfügen, das trainiert ist und so das Risiko von Fehlalarmen reduziert, wie es hierin beschrieben ist.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus ein Infotainment-SoC 1530 aufweisen (z.B. ein bordeigenes Infotainment-System (IVI)). Obwohl es als SoC dargestellt und beschrieben ist, kann das Infotainment-System 1530 In mindestens einer Ausführungsform kein SoC sein und kann ohne Einschränkung zwei oder mehr diskrete Komponenten aufweisen. In mindestens einer Ausführungsform kann das Infotainment-SoC 1530 ohne Einschränkung eine Kombination aus Hardware und Software aufweisen, die verwendet werden kann, um Audio (z.B. Musik, einen persönlichen digitalen Assistenten, Navigationsanweisungen, Nachrichten, Radio usw.), Video (z.B. TV, Filme, Streaming usw.), Telefon (z.B., (z.B. Freisprecheinrichtung), Netzwerkkonnektivität (z.B. LTE, WiFi usw.) und/oder Informationsdienste (z.B. Navigationssysteme, Einparkhilfe hinten, ein Radiodatensystem, fahrzeugbezogene Informationen wie Kraftstoffstand, zurückgelegte Gesamtstrecke, Bremskraftstoffstand, Ölstand, Tür öffnen/schließen, Luftfilterinformationen usw.) für das Fahrzeug 1500 bereitzustellen. Das Infotainment-SoC 1530 kann beispielsweise Radios, Plattenspieler, Navigationssysteme, Videoplayer, eine USB- und Bluetooth-Konnektivität, Carputer, In-Car-Entertainment, WiFi, Audiobedienelemente am Lenkrad, eine Freisprecheinrichtung, ein Heads-up-Display („HUD“), eine HMI-Anzeige 1534, eine Telematikeinrichtung, ein Bedienfeld (z.B. zur Steuerung und/oder Interaktion mit verschiedenen Komponenten, Funktionen und/oder Systemen) und/oder andere Komponenten aufweisen. In mindestens einer Ausführungsform kann das Infotainment-SoC 1530 darüber hinaus verwendet werden, um dem/den Benutzer(n) des Fahrzeugs Informationen (z.B. visuell und/oder akustisch) bereitzustellen, wie beispielsweise Informationen vom ADAS-System 1538, Informationen zum autonomen Fahren, wie beispielsweise geplante Fahrzeugmanöver, Trajektorien, Umgebungsinformationen (z.B. Kreuzungsinformationen, Fahrzeuginformationen, Straßeninformationen, usw.), und/oder andere Informationen.
  • In mindestens einer Ausführungsform kann das Infotainment-SoC 1530 eine beliebige Menge und Art von GPU-Funktionalität aufweisen. In mindestens einer Ausführungsform kann das Infotainment-SoC 1530 über den Bus 1502 (z.B. CAN-Bus, Ethernet, etc.) mit anderen Einrichtungen, Systemen und/oder Komponenten des Fahrzeugs 1500 kommunizieren. In mindestens einer Ausführungsform kann das Infotainment-SoC 1530 mit einer Überwachungs-MCU gekoppelt sein, so dass die GPU des Infotainment-Systems einige Selbstfahrfunktionen ausführen kann, falls die primäre(n) Steuerung(en) 1536 (z.B. Primär- und/oder Backup-Computer des Fahrzeugs 1500) ausfallen. In mindestens einer Ausführungsform kann das Infotainment-SoC 1530 das Fahrzeug 1500 in einen Chauffeur-zu-sicherem-Halt-Modus versetzen, wie es hierin beschrieben ist.
  • In mindestens einer Ausführungsform kann das Fahrzeug 1500 darüber hinaus ein Kombiinstrument 1532 aufweisen (z.B. ein digitales Armaturenbrett, ein elektronisches Kombiinstrument, eine digitale Instrumententafel usw.). In mindestens einer Ausführungsform kann das Kombiinstrument 1532 ohne Einschränkung eine Steuerung und/oder einen Supercomputer (z.B. eine diskrete Steuerung oder einen Supercomputer) aufweisen. In mindestens einer Ausführungsform kann das Kombiinstrument 1532 ohne Einschränkung eine beliebige Anzahl und Kombination von Instrumenten aufweisen, wie beispielsweise Tachometer, Kraftstoffstand, Öldruck, Drehzahlmesser, Kilometerzähler, Blinker, Schaltstellungsanzeige, Sicherheitsgurtwarnleuchte(n), Parkbremswarnleuchte(n), Motorstörungsleuchte(n), Informationen über zusätzliche Rückhaltesysteme (z.B. Airbags), Beleuchtungssteuerungen, Sicherheitssystemsteuerungen, Navigationsinformationen usw. Bei einigen Beispielen können die Informationen auf dem Infotainment-SoC 1530 und dem Kombiinstrument 1532 angezeigt und/oder gemeinsam genutzt werden. In mindestens einer Ausführungsform kann das Kombiinstrument 1532 einen Teil des Infotainment-SoC 1530 aufweisen, oder umgekehrt.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 15C gezeigte oder beschriebene Komponente verwendet, um Techniken und/oder Funktionen zu implementieren, die im Zusammenhang mit 1-13 beschrieben wurden. In mindestens einer Ausführungsform können in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen eine Ratenanpassung für Daten durchführen, die von dem Fahrzeug 1500 für seinen autonomen Betrieb empfangen werden, und/oder können von dem Fahrzeug 1500 verwendet werden, um eine Ratenanpassung für Daten durchzuführen, die in Verbindung mit seinem autonomen Betrieb empfangen werden.
  • 15D ist ein Diagramm eines Systems 1576 für die Kommunikation zwischen dem/den Cloud-basierten Server(n) und dem autonomen Fahrzeug 1500 aus 15A, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform kann das System 1576 ohne Einschränkung den/die Server 1578, das/die Netzwerk(e) 1590 und eine beliebige Anzahl und Art von Fahrzeugen, einschließlich des Fahrzeugs 1500, aufweisen. Der/die Server 1578 kann/können ohne Einschränkung eine Vielzahl von GPUs 1584(A)-1584(H) (hierin kollektiv als GPUs 1584 bezeichnet), PCIe-Switches 1582(A)-1582(H) (hierin kollektiv als PCIe-Switches 1582 bezeichnet), und/oder CPUs 1580(A)-1580(B) (hierin kollektiv als CPUs 1580 bezeichnet) aufweisen. GPUs 1584, CPUs 1580 und PCIe-Switches 1582 können über Hochgeschwindigkeitsverbindungen miteinander verbunden sein, wie beispielsweise und ohne Einschränkung über die von NVIDIA entwickelten NVLink-Schnittstellen 1588 und/oder PCIe-Verbindungen 1586. In mindestens einer Ausführungsform sind die GPUs 1584 über ein NVLink- und/oder NVSwitch-SoC und die GPUs 1584 und PCIe-Switches 1582 über PCIe-Verbindungen verbunden. In mindestens einer Ausführungsform sind zwar acht GPUs 1584, zwei CPUs 1580 und vier PCIe-Switches 1582 dargestellt, dies ist jedoch nicht als Einschränkung zu verstehen. In mindestens einer Ausführungsform kann jeder der Server 1578 ohne Einschränkung eine beliebige Anzahl von GPUs 1584, CPUs 1580 und/oder PCIe-Switches 1582 in beliebiger Kombination aufweisen. In mindestens einer Ausführungsform kann/können der/die Server 1578 beispielsweise jeweils acht, sechzehn, zweiunddreißig und/oder mehr GPUs 1584 aufweisen.
  • In mindestens einer Ausführungsform kann (können) der (die) Server 1578 über das (die) Netzwerk(e) 1590 und von Fahrzeugen Bilddaten empfangen, die für Bilder repräsentativ sind, die unerwartete oder veränderte Straßenzustände zeigen, wie beispielsweise kürzlich begonnene Straßenarbeiten. In mindestens einer Ausführungsform kann/können der/die Server 1578 über das/die Netzwerk(e) 1590 und an Fahrzeuge neuronale Netzwerke 1592, aktualisierte neuronale Netzwerke 1592 und/oder Karteninformationen 1594 übertragen, die ohne Einschränkung Informationen über den Verkehr und die Straßenbedingungen aufweisen. In mindestens einer Ausführungsform können die Aktualisierungen der Karteninformationen 1594 ohne Einschränkung Aktualisierungen für die HD-Karte 1522 aufweisen, z.B. Informationen zu Baustellen, Schlaglöchern, Umleitungen, Überschwemmungen und/oder anderen Hindernissen. In mindestens einer Ausführungsform können neuronale Netzwerke 1592, aktualisierte neuronale Netzwerke 1592 und/oder Karteninformationen 1594 aus neuem Training und/oder Erfahrungen resultieren, die in Daten repräsentiert sind, die von einer beliebigen Anzahl von Fahrzeugen in der Umgebung empfangen wurden, und/oder zumindest teilweise auf einem Training basieren, das in einem Rechenzentrum durchgeführt wurde (z.B. unter Verwendung von Server(n) 1578 und/oder anderen Servern).
  • In mindestens einer Ausführungsform kann/können der/die Server 1578 verwendet werden, um Modelle zum maschinellen Lernen (z.B. neuronale Netze) zumindest teilweise auf der Grundlage von Trainingsdaten zu trainieren. In mindestens einer Ausführungsform können die Trainingsdaten von Fahrzeugen und/oder in einer Simulation (z.B. unter Verwendung einer Spiel-Engine) erzeugt werden. In mindestens einer Ausführungsform wird eine beliebige Menge von Trainingsdaten markiert (z.B. wenn das zugeordnete neuronale Netzwerk vom überwachten Lernen profitiert) und/oder einer anderen Vorverarbeitung unterzogen. In mindestens einer Ausführungsform wird eine beliebige Menge von Trainingsdaten nicht markiert und/oder vorverarbeitet (z.B. wenn das zugeordnete neuronale Netzwerk kein überwachtes Lernen benötigt). In mindestens einer Ausführungsform können, sobald Modelle zum maschinellen Lernen trainiert sind, Modelle zum maschinellen Lernen von Fahrzeugen verwendet werden (z.B. Übertragung an Fahrzeuge über Netzwerk(e) 1590, und/oder Modelle zum maschinellen Lernen können von Server(n) 1578 zur Fernüberwachung von Fahrzeugen verwendet werden.
  • In mindestens einer Ausführungsform kann (können) der (die) Server 1578 Daten von Fahrzeugen empfangen und Daten auf aktuelle neuronale Echtzeit-Netzwerke für intelligentes Inferencing in Echtzeit anwenden. In mindestens einer Ausführungsform kann/können der/die Server 1578 Deep-Learning-Supercomputer und/oder dedizierte KI-Computer aufweisen, die von GPU(s) 1584 angetrieben werden, wie beispielsweise die von NVIDIA entwickelten DGX- und DGX-Station-Engines. In mindestens einer Ausführungsform kann/können der/die Server 1578 jedoch eine Deep-Learning-Infrastruktur aufweisen, die CPU-betriebene Rechenzentren verwendet.
  • In mindestens einer Ausführungsform kann die Deep-Learning-Infrastruktur von Server(n) 1578 zu schnellem Inferencing in Echtzeit fähig sein und diese Fähigkeit nutzen, um den Zustand von Prozessoren, Software und/oder zugeordneter Hardware im Fahrzeug 1500 zu bewerten und zu überprüfen. In mindestens einer Ausführungsform kann die Deep-Learning-Infrastruktur beispielsweise periodische Aktualisierungen vom Fahrzeug 1500 erhalten, wie etwa eine Bildsequenz und/oder Objekte, die das Fahrzeug 1500 in dieser Bildsequenz lokalisiert hat (z.B. über Computer Vision und/oder andere maschinelle Objektklassifizierungstechniken). In mindestens einer Ausführungsform kann die Deep-Learning-Infrastruktur ihr eigenes neuronales Netzwerk laufen lassen, um Objekte zu identifizieren und sie mit den vom Fahrzeug 1500 identifizierten Objekten zu vergleichen, und wenn die Ergebnisse nicht übereinstimmen und die Deep-Learning-Infrastruktur zu dem Schluss kommt, dass die KI im Fahrzeug 1500 eine Fehlfunktion aufweist, kann/können der/die Server 1578 ein Signal an das Fahrzeug 1500 senden, das einen ausfallsicheren Computer des Fahrzeugs 1500 anweist, die Steuerung zu übernehmen, die Fahrgäste zu benachrichtigen und ein sicheres Parkmanöver durchzuführen.
  • In mindestens einer Ausführungsform kann/können der/die Server 1578 GPU(s) 1584 und einen oder mehrere programmierbare Inferenzbeschleuniger (z.B. NVIDIAs TensorRT 3) aufweisen. In mindestens einer Ausführungsform kann die Kombination von GPU-gesteuerten Servern und Inferenzbeschleunigung eine Reaktionsfähigkeit in Echtzeit ermöglichen. In mindestens einer Ausführungsform, z.B. wenn die Leistung weniger kritisch ist, können für das Inferencing auch Server mit CPUs, FPGAs und anderen Prozessoren verwendet werden. In mindestens einer Ausführungsform wird (werden) die Hardwarestruktur(en) 1315 zur Ausführung einer oder mehrerer Ausführungsformen verwendet. Einzelheiten über die Hardwarestruktur(en) 1315 werden in Verbindung mit den 13A und/oder 13B beschrieben.
  • COMPUTERSYSTEME
  • 16 ist ein Blockdiagramm, das ein beispielhaftes Computersystem veranschaulicht, das ein System mit miteinander verbundenen Einrichtungen und Komponenten, ein System-on-a-Chip (SOC) oder eine Kombination davon 1600 sein kann, das gemäß mindestens einer Ausführungsform einen Prozessor aufweist, der Ausführungseinheiten zur Ausführung eines Befehls enthält. In mindestens einer Ausführungsform kann das Computersystem 1600 ohne Einschränkung eine Komponente, wie beispielsweise einen Prozessor 1602, aufweisen, um Ausführungseinheiten einschließlich Logik zur Durchführung von Algorithmen zur Verarbeitung von Daten gemäß der vorliegenden Offenbarung einzusetzen, wie beispielsweise bei der hierin beschriebenen Ausführungsform. In mindestens einer Ausführungsform kann das Computersystem 1600 Prozessoren aufweisen, wie beispielsweise die PENTIUM®-Prozessorfamilie, XeonTM-, Itanium®-, XScaleTM- und/oder StrongARMTM-, Intel® Core™- oder Intel® Nervana™-Mikroprozessoren, die von der Intel Corporation in Santa Clara, Kalifornien, erhältlich sind, obwohl auch andere Systeme (einschließlich PCs mit anderen Mikroprozessoren, technische Workstations, Set-Top-Boxen und dergleichen) verwendet werden können. In mindestens einer Ausführungsform kann das Computersystem 1600 eine Version des Betriebssystems WINDOWS ausführen, das von der Microsoft Corporation in Redmond, Washington, erhältlich ist, obwohl auch andere Betriebssysteme (z.B. UNIX und Linux), eingebettete Software und/oder grafische Benutzeroberflächen verwendet werden können.
  • Ausführungsformen können auch bei anderen Ausführungen wie Handheld-Geräten und eingebetteten Anwendungen verwendet werden. Einige Beispiele für tragbare Einrichtungen weisen Mobiltelefone, Internetprotokollgeräte, Digitalkameras, persönliche digitale Assistenten („PDAs“) und Handheld-PCs auf. In mindestens einer Ausführungsform können eingebettete Anwendungen einen Mikrocontroller, einen digitalen Signalprozessor („DSP“), ein System auf einem Chip, Netzwerkcomputer („NetPCs“), Set-Top-Boxen, Netzwerk-Hubs, Wide-Area-Network-Switches („WAN“) oder jedes andere System aufweisen, das eine oder mehrere Anweisungen gemäß mindestens einer Ausführungsform ausführen kann.
  • In mindestens einer Ausführungsform kann das Computersystem 1600 ohne Einschränkung einen Prozessor 1602 aufweisen, der ohne Einschränkung eine oder mehrere Ausführungseinheiten 1608 aufweisen kann, um das Training eines Modells zum maschinellen Lernen und/oder Inferencing gemäß den hierin beschriebenen Techniken durchzuführen. In mindestens einer Ausführungsform ist das System 16 ein Einzelprozessor-Desktop- oder -Serversystem, aber in einer anderen Ausführungsform kann das System 16 ein Multiprozessorsystem sein. In mindestens einer Ausführungsform kann der Prozessor 1602 ohne Einschränkung einen CISC-Mikroprozessor (Complex Instruction Set Computer), einen RISC-Mikroprozessor (Reduced Instruction Set Computing), einen VLIW-Mikroprozessor (Very Long Instruction Word), einen Prozessor, der eine Kombination von Befehlssätzen implementiert, oder eine beliebige andere Einrichtung, wie beispielsweise einen digitalen Signalprozessor, aufweisen. In mindestens einer Ausführungsform kann der Prozessor 1602 mit einem Prozessorbus 1610 verbunden sein, der Datensignale zwischen dem Prozessor 1602 und anderen Komponenten im Computersystem 1600 übertragen kann.
  • In mindestens einer Ausführungsform kann der Prozessor 1602 ohne Einschränkung einen internen Level 1 („L1“) Cache-Speicher („Cache“) 1604 aufweisen. In mindestens einer Ausführungsform kann der Prozessor 1602 einen einzigen internen Cache oder mehrere Ebenen eines internen Caches aufweisen. In mindestens einer Ausführungsform kann sich der Cache-Speicher außerhalb des Prozessors 1602 befinden. Andere Ausführungsformen können auch eine Kombination aus internen und externen Caches aufweisen, abhängig von der jeweiligen Implementierung und den Bedürfnissen. In mindestens einer Ausführungsform kann die Registerdatei 1606 verschiedene Datentypen in verschiedenen Registern speichern, einschließlich, ohne Einschränkung, Ganzzahlregister, Gleitkommaregister, Statusregister und Befehlszeigerregister.
  • In mindestens einer Ausführungsform befindet sich die Ausführungseinheit 1608, die ohne Einschränkung eine Logik zur Durchführung von Ganzzahl- und Gleitkommaoperationen aufweist, ebenfalls im Prozessor 1602. In mindestens einer Ausführungsform kann der Prozessor 1602 auch einen Nur-Lese-Speicher („ROM“) für Mikrocode („ucode“) aufweisen, der Mikrocode für bestimmte Makrobefehle speichert. In mindestens einer Ausführungsform kann die Ausführungseinheit 1608 eine Logik zur Handhabung eines gepackten Befehlssatzes 1609 aufweisen. In mindestens einer Ausführungsform können durch das Vorweisen eines gepackten Befehlssatzes 1609 in einem Befehlssatz eines Mehrzweckprozessors 1602 zusammen mit einer zugeordneten Schaltung zur Ausführung von Befehlen die von vielen Multimedia-Anwendungen verwendeten Operationen unter Verwendung gepackter Daten in einem Mehrzweckprozessor 1602 durchgeführt werden. In einer oder mehreren Ausführungsformen können viele Multimedia-Anwendungen beschleunigt und effizienter ausgeführt werden, indem die volle Breite des Datenbusses eines Prozessors für die Durchführung von Operationen mit gepackten Daten genutzt wird, wodurch die Notwendigkeit entfällt, kleinere Dateneinheiten über den Datenbus des Prozessors zu übertragen, um eine oder mehrere Operationen mit einem Datenelement nach dem anderen durchzuführen.
  • In mindestens einer Ausführungsform kann die Ausführungseinheit 1608 auch in Mikrocontrollern, eingebetteten Prozessoren, Grafikeinrichtungen, DSPs und anderen Arten von Logikschaltungen verwendet werden. In mindestens einer Ausführungsform kann das Computersystem 1600, ohne Einschränkung, einen Speicher 1620 aufweisen. In mindestens einer Ausführungsform kann der Speicher 1620 als dynamische Random-Access-Memory- („DRAM“) Einrichtung, statische Random-Access-Memory-(„SRAM“) Einrichtung, Flash-Speichereinrichtung oder andere Speichereinrichtung implementiert sein. In mindestens einer Ausführungsform kann der Speicher 1620 (einen) Befehl(e) 1619 und/oder Daten 1621 speichern, die durch Datensignale dargestellt werden, die vom Prozessor 1602 ausgeführt werden können.
  • In mindestens einer Ausführungsform kann der Systemlogikchip mit dem Prozessorbus 1610 und dem Speicher 1620 verbunden sein. In mindestens einer Ausführungsform kann der Systemlogikchip ohne Einschränkung einen Speichersteuerungs-Hub („MCH“) 1616 aufweisen, und der Prozessor 1602 kann mit dem MCH 1616 über den Prozessorbus 1610 kommunizieren. In mindestens einer Ausführungsform kann der MCH 1616 einen Speicherpfad 1618 mit hoher Bandbreite zum Speicher 1620 für die Befehls- und Datenspeicherung sowie für die Speicherung von Grafikbefehlen, Daten und Texturen bereitstellen. In mindestens einer Ausführungsform kann der MCH 1616 Datensignale zwischen dem Prozessor 1602, dem Speicher 1620 und anderen Komponenten im Computersystem 1600 leiten und Datensignale zwischen dem Prozessorbus 1610, dem Speicher 1620 und einer System-E/A 1622 überbrücken. In mindestens einer Ausführungsform kann der Systemlogikchip einen Grafikanschluss zur Verbindung mit einer Grafiksteuerung bereitstellen. In mindestens einer Ausführungsform kann der MCH 1616 über einen Speicherpfad 1618 mit hoher Bandbreite mit dem Speicher 1620 gekoppelt sein, und die Grafik-/Videokarte 1612 kann über eine AGP-Verbindung 1614 mit dem MCH 1616 gekoppelt sein.
  • In mindestens einer Ausführungsform kann das Computersystem 1600 einen System-E/A-Bus 1622 verwenden, bei dem es sich um einen proprietären Hub-Interface-Bus handelt, um den MCH 1616 mit dem E/A-Controller-Hub („ICH“) 1630 zu verbinden. In mindestens einer Ausführungsform kann der ICH 1630 direkte Verbindungen zu einigen E/A-Einrichtungen über einen lokalen E/A-Bus bereitstellen. In mindestens einer Ausführungsform kann der lokale E/A-Bus ohne Einschränkung einen Hochgeschwindigkeits-E/A-Bus zur Verbindung von Peripheriegeräten mit dem Speicher 1620, dem Chipsatz und dem Prozessor 1602 aufweisen. Beispiele können unter anderem einen Audiocontroller 1629, einen Firmware-Hub („Flash-BIOS“) 1628, einen drahtlosen Transceiver 1626, einen Datenspeicher 1624, einen Legacy-E/A-Controller 1623 mit Benutzereingabe- und Tastaturschnittstellen, einen seriellen Erweiterungsanschluss 1627, wie Universal Serial Bus („USB“), und eine Netzwerksteuerung 1634 aufweisen. In mindestens einer Ausführungsform kann der Datenspeicher 1624 ein Festplattenlaufwerk, ein Diskettenlaufwerk, eine CD-ROM-Einrichtung, eine Flash-Speichereinrichtung oder eine andere Massenspeichereinrichtung umfassen.
  • In mindestens einer Ausführungsform zeigt 16 ein System, das miteinander verbundene Hardware-Einrichtungen oder „Chips“ aufweist, während bei anderen Ausführungen 16 ein beispielhaftes System on a Chip („SoC“) zeigen kann. In mindestens einer Ausführungsform können die in cc dargestellten Einrichtungen mit proprietären Verbindungen, standardisierten Verbindungen (z.B. PCIe) oder einer Kombination davon miteinander verbunden sein. In mindestens einer Ausführungsform sind eine oder mehrere Komponenten des Systems 1700 über Compute-Express-Link (CXL)-Verbindungen miteinander verbunden.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 16 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine(r) des Prozessors 1602 und der Grafikkarte 1612 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine(r) des Prozessors 1602 und der Grafikkarte 1612 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird. In mindestens einer Ausführungsform führt der Prozessor 1602 eine Kernelstartfunktion durch, die Parameter an mindestens einen Kernel auf der Grafikkarte 1612 übergibt, der die Ratenanpassung durchführt, die in Verbindung mit 1-13 beschrieben wurde.
  • 17 ist ein Blockdiagramm, das eine elektronische Einrichtung 1700 zur Verwendung eines Prozessors 1710 gemäß mindestens einer Ausführungsform zeigt. In mindestens einer Ausführungsform kann die elektronische Einrichtung 1700 beispielsweise und ohne Einschränkung ein Notebook, ein Tower-Server, ein Rack-Server, ein Blade-Server, ein Laptop, ein Desktop-Computer, ein Tablet, eine mobile Einrichtung, ein Telefon, ein eingebetteter Computer oder jede andere geeignete elektronische Einrichtung sein.
  • In mindestens einer Ausführungsform kann das System 1700 ohne Einschränkung einen Prozessor 1710 aufweisen, der kommunikativ mit einer beliebigen Anzahl oder Art von Komponenten, Peripheriegeräten, Modulen oder Einrichtungen verbunden ist. In mindestens einer Ausführungsform ist der Prozessor 1710 über einen Bus oder eine Schnittstelle gekoppelt, wie beispielsweise einen 1°C-Bus, einen System-Management-Bus („SMBus“), einen Low-Pin-Count-Bus (LPC), ein Serial-Peripheral-Interface („SPI“), einen High-Definition-Audio-Bus („HDA“), einen Serial-Advance-Technology-Attachment-Bus („SATA“), einen Universal-Serial-Bus („USB“) (Versionen 1, 2, 3) oder einen Universal-Asynchronous-Receiver/Transmitter-Bus („UART“). In mindestens einer Ausführungsform zeigt 17 ein System, das miteinander verbundene Hardware-Einrichtungen oder „Chips“ aufweist, während bei anderen Ausführungen 17 ein beispielhaftes System on a Chip („SoC“) zeigen kann. In mindestens einer Ausführungsform können die in 17 dargestellten Einrichtungen mit proprietären Verbindungen, standardisierten Verbindungen (z.B. PCIe) oder einer Kombination davon miteinander verbunden sein. In mindestens einer Ausführungsform sind eine oder mehrere Komponenten von 17 über Compute-Express-Link (CXL)-Verbindungen miteinander verbunden.
  • In mindestens einer Ausführungsform kann 17 eine Anzeige 1724, einen Touchscreen 1725, ein Touchpad 1730, eine Near Field Communications-Einheit („NFC“) 1745, einen Sensor-Hub 1740, einen Wärmesensor 1746, einen Express-Chipsatz („EC“) 1735, ein Trusted Platform Module („TPM“) 1738, BIOS/Firmware/Flash-Speicher („BIOS, FW Flash“) 1722, ein DSP 1760, ein Laufwerk („SSD oder HDD“) 1720 wie eine Solid State Disk („SSD“) oder eine Festplatte („HDD“), eine drahtlose lokale Netzwerkeinheit („WLAN“) 1750, eine Bluetooth-Einheit 1752, eine drahtlose Wide Area Network-Einheit („WWAN“) 1756, ein Global Positioning System (GPS) 1755, eine Kamera („USB 3. 0-Kamera“) 1754, wie beispielsweise eine USB 3.0-Kamera, oder eine Low Power Double Data Rate („LPDDR“)-Speichereinheit („LPDDR3“) 1715, die z.B. im LPDDR3-Standard implementiert ist, aufweisen. Diese Komponenten können in jeder geeigneten Weise implementiert sein.
  • In mindestens einer Ausführungsform können andere Komponenten mit dem Prozessor 1710 über die oben beschriebenen Komponenten kommunikativ verbunden sein. In mindestens einer Ausführungsform können ein Beschleunigungsmesser 1741, ein Umgebungslichtsensor („ALS“) 1742, ein Kompass 1743 und ein Gyroskop 1744 kommunikativ mit dem Sensor-Hub 1740 verbunden sein. In mindestens einer Ausführungsform können ein Wärmesensor 1739, ein Lüfter 1737, eine Tastatur 1746 und ein Touchpad 1730 kommunikativ mit dem EC 1735 verbunden sein. In mindestens einer Ausführungsform können der Lautsprecher 1763, ein Kopfhörer 1764 und ein Mikrofon („mic“) 1765 kommunikativ mit einer Audioeinheit („audio codec and dass d amp“) 1764 gekoppelt sein, die ihrerseits kommunikativ mit dem DSP 1760 gekoppelt sein kann. In mindestens einer Ausführungsform kann die Audioeinheit 1764 beispielsweise und ohne Einschränkung einen Audiocodierer/-Decoder („Codec“) und einen Verstärker der Klasse D aufweisen. In mindestens einer Ausführungsform kann die SIM-Karte („SIM“) 1757 mit der WWAN-Einheit 1756 kommunikativ gekoppelt sein. In mindestens einer Ausführungsform können Komponenten wie die WLAN-Einheit 1750 und die Bluetooth-Einheit 1752 sowie die WWAN-Einheit 1756 in einem Next Generation Form Factor („NGFF“) implementiert sein.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 17 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Prozessor 1710 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens Prozessor 1710 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 18 veranschaulicht ein Computersystem 1800 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist das Computersystem 1800 ausgestaltet, um verschiedene in dieser Offenbarung beschriebene Prozesse und Verfahren zu implementieren.
  • In mindestens einer Ausführungsform umfasst das Computersystem 1800 ohne Einschränkung mindestens eine Zentraleinheit („CPU“) 1802, die an einen Kommunikationsbus 1810 angeschlossen ist, der unter Verwendung eines beliebigen geeigneten Protokolls implementiert ist, wie PCI („Peripheral Component Interconnect“), Peripheral Component Interconnect Express („PCI-Express“), AGP („Accelerated Graphics Port“), HyperTransport oder ein anderes Bus- oder Punkt-zu-Punkt-Kommunikationsprotokoll. In mindestens einer Ausführungsform weist das Computersystem 1800 ohne Einschränkung einen Hauptspeicher 1804 und eine Steuerlogik auf (z.B. implementiert als Hardware, Software oder eine Kombination davon), und die Daten werden im Hauptspeicher 1804 gespeichert, der die Form eines Direktzugriffsspeichers („RAM“) annehmen kann. In mindestens einer Ausführungsform stellt ein Netzwerkschnittstellen-Subsystem („Netzwerkschnittstelle“) 1822 eine Schnittstelle zu anderen Recheneinrichtungen und Netzwerken bereit, um Daten von dem Computersystem 1800 zu empfangen und an andere Systeme zu übermitteln.
  • In mindestens einer Ausführungsform weist das Computersystem 1800 ohne Einschränkung Eingabeeinrichtungen 1808, ein Parallelverarbeitungssystem 1812 und Anzeigeeinrichtungen 1806 auf, die unter Verwendung einer herkömmlichen Kathodenstrahlröhre („CRT“), einer Flüssigkristallanzeige („LCD“), einer lichtemittierenden Diode („LED“), einer Plasmaanzeige oder anderer geeigneter Anzeigetechnologien implementiert sein können. In mindestens einer Ausführungsform werden Benutzereingaben von Eingabeeinrichtungen 1808 wie Tastatur, Maus, Touchpad, Mikrofon und anderen empfangen. In mindestens einer Ausführungsform kann jedes der vorgenannten Module auf einer einzigen Halbleiterplattform angeordnet sein, um ein Verarbeitungssystem zu bilden.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 18 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eines eines Parallelverarbeitungssystems 1812 und einer CPU 1802 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eines eines Parallelverarbeitungssystems 1812 und einer CPU 1802 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird. In mindestens einer Ausführungsform führt die CPU 1802 eine Kernelstartfunktion durch, die Parameter an mindestens einen Kernel auf PPUs 1814 übergibt, der die Ratenanpassung durchführt, die in Verbindung mit 1-13 beschrieben wurde.
  • 19 veranschaulicht ein Computersystem 1900 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform weist das Computersystem 1900, ohne Einschränkung, einen Computer 1910 und einen USB-Stick 1920 auf. In mindestens einer Ausführungsform kann der Computer 1910 ohne Einschränkung eine beliebige Anzahl und Art von Prozessor(en) (nicht dargestellt) und einen Speicher (nicht dargestellt) aufweisen. In mindestens einer Ausführungsform weist der Computer 1910, ohne Einschränkung, einen Server, eine Cloud-Instanz, einen Laptop und einen Desktop-Computer auf.
  • In mindestens einer Ausführungsform weist der USB-Stick 1920, ohne Einschränkung, eine Verarbeitungseinheit 1930, eine USB-Schnittstelle 1940 und eine USB-Schnittstellenlogik 1950 auf. In mindestens einer Ausführungsform kann die Verarbeitungseinheit 1930 ein beliebiges Befehlsausführungssystem, ein Gerät oder eine Einrichtung sein, die in der Lage ist, Befehle auszuführen. In mindestens einer Ausführungsform kann die Verarbeitungseinheit 1930 ohne Einschränkung eine beliebige Anzahl und Art von Verarbeitungskernen (nicht dargestellt) aufweisen. In mindestens einer Ausführungsform umfasst der Verarbeitungskern 1930 eine anwendungsspezifische integrierte Schaltung („ASIC“), die für die Durchführung beliebiger Mengen und Arten von Operationen im Zusammenhang mit maschinellem Lernen optimiert ist. In mindestens einer Ausführungsform ist der Verarbeitungskern 1930 beispielsweise eine Tensor Processing Unit („TPC“), die für die Durchführung von Inferenzoperationen des maschinellen Lernens optimiert ist. In mindestens einer Ausführungsform ist der Verarbeitungskern 1930 eine Bildverarbeitungseinheit („VPU“), die für die Durchführung von Bildverarbeitungs- und maschinellen Lernoperationen optimiert ist.
  • In mindestens einer Ausführungsform kann die USB-Schnittstelle 1940 eine beliebige Art von USB-Stecker oder USB-Buchse sein. In mindestens einer Ausführungsform ist die USB-Schnittstelle 1940 beispielsweise eine USB 3.0 Typ-C-Buchse für Daten und Strom. In mindestens einer Ausführungsform ist die USB-Schnittstelle 1940 ein USB-3.0-Typ-A-Stecker. In mindestens einer Ausführungsform kann die USB-Schnittstellenlogik 1950 eine beliebige Menge und Art von Logik aufweisen, die es der Verarbeitungseinheit 1930 ermöglicht, sich über den USB-Anschluss 1940 mit einer Einrichtung (z.B. einem Computer 1910) zu verbinden.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 19 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Computer 1910 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Computer 1910 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 20A veranschaulicht eine beispielhafte Architektur, in der eine Vielzahl von GPUs 2010-2013 mit einer Vielzahl von Mehrkern-Prozessoren 2005-2006 über Hochgeschwindigkeitsverbindungen 2040-2043 (z.B. Busse, Punkt-zu-Punkt-Verbindungen usw.) kommunikativ gekoppelt ist. In einer Ausführungsform unterstützen die Hochgeschwindigkeitsverbindungen 2040-2043 einen Kommunikationsdurchsatz von 4GB/s, 30GB/s, 80GB/s oder mehr. Es können verschiedene Verbindungsprotokolle verwendet werden, die PCIe 4.0 oder 5.0 und NVLink 2.0 einschließen, aber nicht darauf beschränkt sind.
  • Zusätzlich und in einer Ausführungsform sind zwei oder mehr GPUs 2010-2013 über Hochgeschwindigkeitsverbindungen 2029-2030 miteinander verbunden, die mit denselben oder anderen Protokollen/Verbindungen implementiert sein können als die für Hochgeschwindigkeitsverbindungen 2040-2043 verwendeten. In ähnlicher Weise können zwei oder mehr Mehrkern-Prozessoren 2005-2006 über Hochgeschwindigkeitsverbindungen 2028 verbunden sein, bei denen es sich um symmetrische Multiprozessorbusse (SMP) handeln kann, die mit 20 GB/s, 30 GB/s, 120 GB/s oder mehr arbeiten. Alternativ kann die gesamte Kommunikation zwischen den verschiedenen in 20A gezeigten Systemkomponenten über dieselben Protokolle/Leitungen erfolgen (z.B. über eine gemeinsame Verbindungsstruktur).
  • In einer Ausführungsform ist jeder Mehrkern-Prozessor 2005-2006 kommunikativ mit einem Prozessorspeicher 2001-2002 über Speicherverbindungen 2026-2027 verbunden, und jeder Grafikprozessor 2010-2013 ist kommunikativ mit dem Grafikprozessorspeicher 2020-2023 über Grafikprozessorspeicherverbindungen 2050-2053 verbunden. Die Speicherverbindungen 2026-2027 und 2050-2053 können gleiche oder unterschiedliche Speicherzugriffstechnologien verwenden. Beispielsweise können die Prozessorspeicher 2001-2002 und die GPU-Speicher 2020-2023 flüchtige Speicher wie dynamische Direktzugriffsspeicher (DRAMs) (einschließlich gestapelter DRAMs), Grafik-DDR-SDRAM (GDDR) (z.B. GDDR5, GDDR6) oder High Bandwidth Memory (HBM) aufweisen und/oder nichtflüchtige Speicher wie 3D XPoint oder Nano-Ram sein. In einer Ausführungsform kann ein Abschnitt der Prozessorspeicher 2001-2002 ein flüchtiger Speicher und ein anderer Abschnitt ein nichtflüchtiger Speicher sein (z.B. unter Verwendung einer zweistufigen Speicherhierarchie (2LM)).
  • Wie es hierin beschrieben ist, können zwar verschiedene Prozessoren 2005-2006 und GPUs 2010-2013 physisch mit einem bestimmten Speicher 2001-2002 bzw. 2020-2023 verbunden sein, doch kann eine einheitliche Speicherarchitektur implementiert sein, bei der ein und derselbe virtuelle Systemadressraum (auch als „effektiver Adressraum“ bezeichnet) auf verschiedene physische Speicher verteilt ist. Beispielsweise können die Prozessorspeicher 2001-2002 jeweils 64 GB Systemadressraum umfassen, und die GPU-Speicher 2020-2023 können jeweils 32 GB Systemadressraum umfassen (was in diesem Beispiel zu einem adressierbaren Gesamtspeicher von 256 GB führt).
  • 20B veranschaulicht zusätzliche Details für eine Verbindung zwischen einem Multikern-Prozessor 2007 und einem Grafikbeschleunigungsmodul 2046 gemäß einer beispielhaften Ausführungsform. Das Grafikbeschleunigungsmodul 2046 kann einen oder mehrere GPU-Chips aufweisen, die auf einer Linecard integriert sind, die über eine Hochgeschwindigkeitsverbindung 2040 mit dem Prozessor 2007 verbunden ist. Alternativ kann das Grafikbeschleunigungsmodul 2046 auf einem gleichen Gehäuse oder Chip wie der Prozessor 2007 integriert sein.
  • In mindestens einer Ausführungsform weist der dargestellte Prozessor 2007 eine Vielzahl von Kernen 2060A-2060D auf, jeder mit einem Translations-Lookaside-Puffer 2061A-2061D und einem oder mehreren Caches 2062A-2062D. In mindestens einer Ausführungsform können die Kerne 2060A-2060D verschiedene andere Komponenten zur Ausführung von Befehlen und Verarbeitung von Daten aufweisen, die nicht dargestellt sind. Die Caches 2062A-2062D können Level-1- (L1) und Level-2- (L2) Caches umfassen. Zusätzlich können ein oder mehrere gemeinsam genutzte Caches 2056 in den Caches 2062A-2062D vorhanden sein, die von Gruppen von Kernen 2060A-2060D gemeinsam genutzt werden. Eine Ausführungsform des Prozessors 2007 weist beispielsweise 24 Kerne auf, jeder mit seinem eigenen L1-Cache, zwölf gemeinsam genutzten L2-Caches und zwölf gemeinsam genutzten L3-Caches. In dieser Ausführungsform werden ein oder mehrere L2 und L3 Caches von zwei benachbarten Kernen gemeinsam genutzt. Der Prozessor 2007 und das Grafikbeschleunigungsmodul 2046 sind mit dem Systemspeicher 2014 verbunden, der die Prozessorspeicher 2001-2002 von 20A aufweisen kann.
  • Die Kohärenz von Daten und Befehlen, die in verschiedenen Caches 2062A-2062D, 2056 und im Systemspeicher 2014 gespeichert sind, wird durch Kommunikation zwischen den Kernen über einen Kohärenzbus 2064 aufrechterhalten. Beispielsweise kann jeder Cache über eine Cache-Kohärenzlogik/-schaltung verfügen, die mit ihm verbunden ist, um als Reaktion auf erkannte Lese- oder Schreiboperationen in bestimmten Cache-Zeilen über den Kohärenzbus 2064 zu kommunizieren. In einer Implementierung wird ein Cache-Snooping-Protokoll über den Kohärenzbus 2064 implementiert, um Cache-Zugriffe mitzulesen.
  • In einer Ausführungsform koppelt eine Proxy-Schaltung 2025 das Grafikbeschleunigungsmodul 2046 kommunikativ an den Kohärenzbus 2064, so dass das Grafikbeschleunigungsmodul 2046 an einem Cache-Kohärenzprotokoll als Peer der Kerne 2060A-2060D teilnehmen kann. Insbesondere sorgt eine Schnittstelle 2035 für die Konnektivität mit der Proxy-Schaltung 2025 über die Hochgeschwindigkeitsverbindung 2040 (z.B. ein PCIe-Bus, NVLink usw.), und eine Schnittstelle 2037 verbindet das Grafikbeschleunigungsmodul 2046 mit der Verbindung 2040.
  • In einer Implementierung bietet eine Beschleuniger-Integrationsschaltung 2036 Cache-Verwaltungs-, Speicherzugriffs-, Kontextverwaltungs- und Unterbrechungs-Verwaltungsdienste im Auftrag einer Vielzahl von Grafikverarbeitungs-Engines 2031, 2032, N des Grafikbeschleunigungsmoduls 2046. Die Grafikverarbeitungs-Engines 2031, 2032, N können jeweils eine separate Grafikverarbeitungseinheit (GPU) umfassen. Alternativ können die Grafikverarbeitungs-Engines 2031, 2032, N verschiedene Arten von Grafikverarbeitungs-Engines innerhalb eines Grafikprozessors umfassen, wie beispielsweise Grafikausführungseinheiten, Medienverarbeitungs-Engines (z.B. Video-Encoder/Decoder), Sampler und Blit-Module. In mindestens einer Ausführungsform kann das Grafikbeschleunigungsmodul 2046 eine GPU mit einer Vielzahl von Grafikverarbeitungseinheiten 2031-2032, N sein, oder die Grafikverarbeitungseinheiten 2031-2032, N können einzelne GPUs sein, die in einem gemeinsamen Gehäuse, einer Linecard oder einem Chip integriert sind.
  • In einer Ausführungsform weist die Beschleuniger-Integrationsschaltung 2036 eine Speicherverwaltungseinheit (MMU) 2039 auf, um verschiedene Speicherverwaltungsfunktionen wie Übersetzungen von virtuellem zu physischem Speicher (auch als Übersetzungen von effektivem zu realem Speicher bezeichnet) und Speicherzugriffsprotokolle für den Zugriff auf den Systemspeicher 2014 durchzuführen. Die MMU 2039 kann auch einen Translations-Lookaside-Buffer (TLB) (nicht gezeigt) aufweisen, um Übersetzungen von virtuellen/effektiven in physische/reale Adressen zwischenzuspeichern. In einer Ausführungsform werden in einem Cache 2038 Befehle und Daten für den effizienten Zugriff durch die Grafikprozessoren 2031-2032, N gespeichert. In einer Ausführungsform werden die im Cache 2038 und in den Grafikspeichern 2033-2034, M gespeicherten Daten mit den Kern-Caches 2062A-2062D, 2056 und dem Systemspeicher 2014 kohärent gehalten. Wie bereits erwähnt, kann dies über eine Proxy-Schaltung 2025 im Namen des Caches 2038 und der Speicher 2033-2034, M erfolgen (z.B. Senden von Aktualisierungen an den Cache 2038 im Zusammenhang mit Änderungen/Zugriffen auf Cache-Zeilen in den Prozessor-Caches 2062A-2062D, 2056 und Empfangen von Aktualisierungen vom Cache 2038).
  • Ein Satz von Registern 1445 speichert Kontextdaten für Threads, die von Grafikverarbeitungs-Engines 1431-2032, N ausgeführt werden, und eine Kontextverwaltungsschaltung 1448 verwaltet Thread-Kontexte. Beispielsweise kann die Kontextverwaltungsschaltung 1448 Speicher- und Wiederherstellungsoperationen durchführen, um Kontexte verschiedener Threads während Kontextumschaltungen zu speichern und wiederherzustellen (z.B. wenn ein erster Thread gesichert und ein zweiter Thread gespeichert wird, damit ein zweiter Thread von einer Grafikverarbeitungs-Engine ausgeführt werden kann). Bei einer Kontextumschaltung kann die Kontextverwaltungsschaltung 1448 beispielsweise aktuelle Registerwerte in einem bestimmten Bereich im Speicher speichern (z.B. durch einen Kontextzeiger identifiziert). Die Registerwerte können dann bei der Rückkehr zu einem Kontext wiederhergestellt werden. In einer Ausführungsform empfängt und verarbeitet eine Unterbrechungsverwaltungsschaltung 1447 Unterbrechungen, die von Systemeinrichtungen empfangen werden.
  • In einer Implementierung werden virtuelle/effektive Adressen von einer Grafikverarbeitungs-Engine 2031 durch die MMU 2039 in reale/physische Adressen im Systemspeicher 2014 übersetzt. Eine Ausführungsform der Beschleuniger-Integrationsschaltung 2036 unterstützt mehrere (z.B. 4, 8, 16) Grafikbeschleunigermodule 2046 und/oder andere Beschleunigereinrichtungen. Das Grafikbeschleunigermodul 2046 kann für eine einzelne Anwendung bestimmt sein, die auf dem Prozessor 2007 ausgeführt wird, oder es kann von mehreren Anwendungen gemeinsam genutzt werden. In einer Ausführungsform wird eine virtualisierte Grafikausführungsumgebung vorgestellt, in der die Ressourcen der Grafikprozessoren 2031-2032, N von mehreren Anwendungen oder virtuellen Maschinen (VMs) gemeinsam genutzt werden. In mindestens einer Ausführungsform können die Ressourcen in „Slices“ unterteilt sein, die verschiedenen VMs und/oder Anwendungen auf der Grundlage von Verarbeitungsanforderungen und Prioritäten, die mit VMs und/oder Anwendungen verbunden sind, zugewiesen werden.
  • In mindestens einer Ausführungsform fungiert eine Beschleuniger-Integrationsschaltung 2036 als Brücke zu einem System für das Grafikbeschleunigungsmodul 2046 und bietet Adressübersetzung und Systemspeicher-Cache-Dienste. Darüber hinaus kann die Beschleuniger-Integrationsschaltung 2036 Virtualisierungsfunktionen für einen Host-Prozessor bereitstellen, um die Virtualisierung der Grafikverarbeitungsmodule 2031-2032, Interrupts und die Speicherverwaltung zu verwalten.
  • Da die Hardwareressourcen der Grafikprozessoren 2031-2032, N explizit auf einen realen Adressraum abgebildet werden, den der Host-Prozessor 2007 sieht, kann jeder Host-Prozessor diese Ressourcen direkt mit einem effektiven Adresswert adressieren. Eine Funktion der Beschleuniger-Integrationsschaltung 2036 ist in einer Ausführungsform die physische Trennung der Grafikverarbeitungs-Engines 2031-2032, N, so dass sie für ein System als unabhängige Einheiten erscheinen.
  • In mindestens einer Ausführungsform sind ein oder mehrere Grafikspeicher 2033-2034, M mit jeder der Grafikverarbeitungs-Engines 2031-2032, N verbunden. Die Grafikspeicher 2033-2034, M speichern Anweisungen und Daten, die von jeder der Grafikverarbeitungs-Engines 2031-2032, N verarbeitet werden. Die Grafikspeicher 2033-2034, M können flüchtige Speicher wie DRAMs (einschließlich gestapelter DRAMs), GDDR-Speicher (z.B. GDDR5, GDDR6) oder HBM aufweisen und/oder können nichtflüchtige Speicher wie 3D XPoint oder Nano-Ram sein.
  • In einer Ausführungsform werden zur Verringerung des Datenverkehrs über die Verbindung 2040 Zuordnungs-Verfahren bzw. Biasing-Verfahren verwendet, um sicherzustellen, dass die in den Grafikspeichern 2033-2034, M gespeicherten Daten Daten sind, die am häufigsten von den Grafikverarbeitungs-Engines 2031-2032, N verwendet werden und vorzugsweise nicht von den Kernen 2060A-2060D (zumindest nicht häufig) verwendet werden. In ähnlicher Weise versucht ein Zuordnungs-Mechanismus bzw. Biasing-Mechanismus, Daten, die von Kernen (und vorzugsweise nicht von den Grafikverarbeitungs-Engines 2031-2032, N) benötigt werden, in den Caches 2062A-2062D, 2056 der Kerne und im Systemspeicher 2014 zu halten.
  • 20C veranschaulicht eine weitere beispielhafte Ausführungsform, bei der die Beschleuniger-Integrationsschaltung 2036 in den Prozessor 2007 integriert ist. In dieser Ausführungsform kommunizieren die Grafikprozessoren 2031-2032, N direkt über die Hochgeschwindigkeitsverbindung 2040 mit der Beschleuniger-Integrationsschaltung 2036 über die Schnittstelle 2037 und die Schnittstelle 2035 (die wiederum jede Form von Bus oder Schnittstellenprotokoll verwenden kann). Die Beschleuniger-Integrationsschaltung 2036 kann dieselben Operationen wie in 20B beschrieben durchführen, jedoch möglicherweise mit einem höheren Durchsatz, da sie sich in unmittelbarer Nähe zum Kohärenzbus 2064 und den Caches 2062A-2062D, 2056 befindet. Eine Ausführungsform unterstützt verschiedene Programmiermodelle, einschließlich eines Programmiermodells für dedizierte Prozesse (ohne Virtualisierung des Grafikbeschleunigungsmoduls) und gemeinsam genutzter Programmiermodelle (mit Virtualisierung), die Programmiermodelle aufweisen können, die von der Beschleuniger-Integrationsschaltung 2036 gesteuert werden, und Programmiermodelle, die vom Grafikbeschleunigungsmodul 2046 gesteuert werden.
  • In mindestens einer Ausführungsform sind die Grafikverarbeitungs-Engines 2031-2032, N für eine einzige Anwendung oder einen einzigen Prozess unter einem einzigen Betriebssystem bestimmt. In mindestens einer Ausführungsform kann eine einzelne Anwendung andere Anwendungsanforderungen an die Grafikverarbeitungs-Engines 2031-2032, N weiterleiten, wodurch eine Virtualisierung innerhalb einer VM/Partition ermöglicht wird.
  • In mindestens einer Ausführungsform können die Grafikverarbeitungs-Engines 2031-2032, N, von mehreren VM-/Anwendungspartitionen gemeinsam genutzt werden. In mindestens einer Ausführungsform können gemeinsam genutzte Modelle einen Systemhypervisor verwenden, um die Grafikverarbeitungs-Engines 2031-2032, N zu virtualisieren und den Zugriff durch jedes Betriebssystem zu ermöglichen. Bei Systemen mit einer einzigen Partition ohne Hypervisor gehören die Grafikprozessoren 2031-2032, N zu einem Betriebssystem. In mindestens einer Ausführungsform kann ein Betriebssystem die Grafikverarbeitungs-Engines 2031-2032, N virtualisieren, um jedem Prozess oder jeder Anwendung Zugriff zu gewähren.
  • In mindestens einer Ausführungsform wählt das Grafikbeschleunigungsmodul 2046 oder eine einzelne Grafikverarbeitungs-Engine 2031-2032, N ein Prozesselement mithilfe eines Prozesshandles aus. In einer Ausführungsform werden Prozesselemente im Systemspeicher 2014 gespeichert und sind unter Verwendung einer Übersetzungstechnik von effektiver Adresse zu realer Adresse adressierbar, was hierin beschrieben ist. In mindestens einer Ausführungsform kann ein Prozesshandle ein implementierungsspezifischer Wert sein, der einem Host-Prozess zur Verfügung gestellt wird, wenn er seinen Kontext bei der Grafikverarbeitungs-Engine 2031-2032, N registriert (d. h. wenn er die Systemsoftware aufruft, um ein Prozesselement zu einer verknüpften Prozesselementliste hinzuzufügen). In mindestens einer Ausführungsform können die unteren 16 Bits eines Prozesshandles ein Offset des Prozesselements innerhalb einer verknüpften Prozesselementliste sein.
  • 20D veranschaulicht ein beispielhaftes Beschleuniger-Integrations-Slice 2090. Wie hierin verwendet, umfasst ein „Slice“ einen bestimmten Abschnitt der Verarbeitungsressourcen der Beschleuniger-Integrationsschaltung 2036. Der effektive Anwendungsadressraum 2082 im Systemspeicher 2014 speichert Prozesselemente 2083. In einer Ausführungsform werden die Prozesselemente 2083 als Reaktion auf GPU-Aufrufe 2081 von Anwendungen 2080, die auf dem Prozessor 2007 ausgeführt werden, gespeichert. Ein Prozesselement 2083 enthält den Prozessstatus für die entsprechende Anwendung 2080. Ein im Prozesselement 2083 enthaltener Arbeitsdeskriptor (Work Descriptor (WD)) 2084 kann ein einzelner, von einer Anwendung angeforderter Job sein oder einen Zeiger auf eine Warteschlange von Jobs enthalten. In mindestens einer Ausführungsform ist der WD 2084 ein Zeiger auf eine Auftragsanforderungs-Warteschlange im Adressraum 2082 einer Anwendung.
  • Das Grafikbeschleunigungsmodul 2046 und/oder die einzelnen Grafikverarbeitungs-Engines 2031-2032, N können von allen oder einer Teilmenge der Prozesse in einem System gemeinsam genutzt werden. In mindestens einer Ausführungsform kann eine Infrastruktur zum Einrichten des Prozessstatus und zum Senden eines WD 2084 an ein Grafikbeschleunigungsmodul 2046 zum Starten eines Auftrags in einer virtualisierten Umgebung vorhanden sein.
  • In mindestens einer Ausführungsform ist ein Programmiermodell für dedizierte Prozesse implementierungsspezifisch. In diesem Modell besitzt ein einzelner Prozess das Grafikbeschleunigungsmodul 2046 oder eine einzelne Grafikverarbeitungs-Engine 2031. Da das Grafikbeschleunigungsmodul 2046 einem einzelnen Prozess gehört, initialisiert ein Hypervisor die Beschleuniger-Integrationsschaltung 2036 für eine besitzende Partition, und ein Betriebssystem initialisiert die Beschleuniger-Integrationsschaltung 2036 für einen besitzenden Prozess, wenn das Grafikbeschleunigungsmodul 2046 zugewiesen wird.
  • Im Betrieb holt eine WD-Abrufeinheit 2091 in dem Beschleuniger-Integrations-Slice 2090 den nächsten WD 2084 ab, der eine Angabe der Arbeit aufweist, die von einer oder mehreren Grafikverarbeitungs-Engines des Grafikbeschleunigungsmoduls 2046 zu erledigen ist. Die Daten aus dem WD 2084 können in Registern 2045 gespeichert und von der MMU 2039, der Unterbrechungsverwaltungsschaltung 2047 und/oder der Kontextverwaltungsschaltung 2048 verwendet werden, wie es dargestellt ist. Eine Ausführungsform der MMU 2039 weist beispielsweise eine Segment-/Seitenlaufschaltung für den Zugriff auf Segment-/Seitentabellen 2086 im virtuellen Adressraum 2085 des Betriebssystems auf. Die Unterbrechungsverwaltungsschaltung 2047 kann vom Grafikbeschleunigungsmodul 2046 empfangene Unterbrechungsereignisse 2092 verarbeiten. Bei der Durchführung von Grafikoperationen wird eine effektive Adresse 2093, die von einer Grafikverarbeitungs-Engine 2031-2032, N erzeugt wird, von der MMU 2039 in eine reale Adresse übersetzt.
  • In einer Ausführungsform wird für jede Grafikverarbeitungs-Engine 2031-2032, N und/oder jedes Grafikbeschleunigungsmodul 2046 ein und derselbe Satz von Registern 2045 dupliziert und kann von einem Hypervisor oder Betriebssystem initialisiert werden. Jedes dieser duplizierten Register kann in einem Beschleuniger-Integrations-Slice 2090 vorhanden sein. Beispielhafte Register, die von einem Hypervisor initialisiert werden können, sind in Tabelle 1 aufgeführt. Tabelle 1 - Vom Hypervisor initialisierte Register
    1 Slice-Steuerungsregister
    2 Reale Adresse (RA) Bereichszeiger geplanter Prozesse
    3 Autoritätsmasken-Überschreibungsregister
    4 Unterbrechungsvektor-Tabelleneintrags-Offset
    5 Unterbrechungsvektor-Tabelleneintragsgrenze
    6 Statusregister
    7 Logische Partitions-ID
    8 Reale Adresse (RA) Hypervisor-Beschleuniger-Nutzungsdatensatzzeiger
    9 Speicherbeschreibungsregister
  • Beispielhafte Register, die von einem Betriebssystem initialisiert werden können, sind in Tabelle 2 aufgeführt. Tabelle 2 - Initialisierte Register des Betriebssystems
    1 Prozess- und Thread-Identifikation
    2 Effektive Adresse (EA) Kontext-Speicher/Wiederherstellungs-Zeiger
    3 Virtuelle Adresse (VA) Beschleuniger-Nutzungsdatensatzzeiger
    4 Virtuelle Adresse (VA) Zeiger auf die Speichersegmenttabelle
    5 Autoritätsmaske
    6 Arbeitsdeskriptor
  • In einer Ausführungsform ist jeder WD 2084 spezifisch für ein bestimmtes Grafikbeschleunigungsmodul 2046 und/oder die Grafikverarbeitungs-Engines 2031-2032, N. Er enthält alle Informationen, die von einer Grafikverarbeitungs-Engine 2031-2032, N benötigt werden, um Arbeit zu verrichten, oder er kann ein Zeiger auf einen Speicherplatz sein, an dem eine Anwendung eine Befehlswarteschlange von zu verrichtender Arbeit eingerichtet hat.
  • 20E veranschaulicht zusätzliche Details für eine beispielhafte Ausführungsform eines gemeinsamen Modells. Diese Ausführungsform weist einen realen Hypervisor-Adressraum 2098 auf, in dem eine Prozesselementliste 2099 gespeichert ist. Auf den realen Hypervisor-Adressraum 2098 kann über einen Hypervisor 2096 zugegriffen werden, der Grafikbeschleunigungsmodul-Engines für das Betriebssystem 2095 virtualisiert.
  • In mindestens einer Ausführungsform erlauben gemeinsame Programmiermodelle allen oder einer Teilmenge von Prozessen aus allen oder einer Teilmenge von Partitionen in einem System, ein Grafikbeschleunigungsmodul 2046 zu verwenden. Es gibt zwei Programmiermodelle, bei denen das Grafikbeschleunigungsmodul 2046 von mehreren Prozessen und Partitionen gemeinsam genutzt wird: zeitlich geteilte und grafisch gerichtete gemeinsame Nutzung.
  • Bei diesem Modell ist der System-Hypervisor 2096 Besitzer des Grafikbeschleunigungsmoduls 2046 und stellt seine Funktion allen Betriebssystemen 2095 zur Verfügung. Damit ein Grafikbeschleunigungsmodul 2046 die Virtualisierung durch den System-Hypervisor 2096 unterstützen kann, kann das Grafikbeschleunigungsmodul 2046 folgende Bedingungen erfüllen: 1) Eine Auftragsanforderung einer Anwendung muss autonom sein (d. h. der Zustand muss zwischen den Aufträgen nicht aufrechterhalten werden), oder das Grafikbeschleunigungsmodul 2046 muss einen Mechanismus zur Kontextsicherung und -wiederherstellung bereitstellen. 2) Das Grafikbeschleunigungsmodul 2046 garantiert, dass die Auftragsanforderung einer Anwendung in einer bestimmten Zeitspanne abgeschlossen wird, einschließlich etwaiger Übersetzungsfehler, oder das Grafikbeschleunigungsmodul 2046 bietet die Möglichkeit, die Verarbeitung eines Auftrags zu unterbrechen. 3) Dem Grafikbeschleunigungsmodul 2046 muss Fairness zwischen den Prozessen garantiert werden, wenn es in einem gerichteten gemeinsam genutzten Programmiermodell arbeitet.
  • In mindestens einer Ausführungsform muss die Anwendung 2080 einen Systemaufruf des Betriebssystems 2095 mit einem Grafikbeschleunigungsmodul 2046-Typ, einem Arbeitsdeskriptor (WD), einem AMR-Wert (Authority Mask Register) und einem CSRP-Zeiger (Context Save/Restore Area Pointer) ausführen. In mindestens einer Ausführungsform beschreibt der Typ des Grafikbeschleunigungsmoduls 2046 eine gezielte Beschleunigungsfunktion für einen Systemaufruf. In mindestens einer Ausführungsform kann der Typ des Grafikbeschleunigungsmoduls 2046 ein systemspezifischer Wert sein. In mindestens einer Ausführungsform ist der WD speziell für das Grafikbeschleunigungsmodul 2046 formatiert und kann in Form eines Grafikbeschleunigungsmodul 2046-Befehls, eines effektiven Adresszeigers auf eine benutzerdefinierte Struktur, eines effektiven Adresszeigers auf eine Befehlswarteschlange oder einer anderen Datenstruktur vorliegen, die die vom Grafikbeschleunigungsmodul 2046 zu verrichtende Arbeit beschreibt. In einer Ausführungsform ist ein AMR-Wert ein AMR-Zustand, der für einen aktuellen Prozess zu verwenden ist. In mindestens einer Ausführungsform ähnelt ein an ein Betriebssystem übergebener Wert der Einstellung eines AMR durch eine Anwendung. Wenn die Implementierungen der Beschleuniger-Integrationsschaltung 2036 und des Grafikbeschleunigungsmoduls 2046 kein Benutzer-Autoritätsmasken-Überschreibungsregister (User Authority Mask Override Register (UAMOR)) unterstützen, kann ein Betriebssystem einen aktuellen UAMOR-Wert auf einen AMR-Wert anwenden, bevor ein AMR in einem Hypervisor-Aufruf übergeben wird. Der Hypervisor 2096 kann optional einen aktuellen AMOR-Wert (Authority Mask Override Register) anwenden, bevor ein AMR in einem Prozesselement 2083 angeordnet wird. In mindestens einer Ausführungsform ist CSRP eines der Register 2045, die eine effektive Adresse eines Bereichs im Adressraum 2082 einer Anwendung für das Grafikbeschleunigungsmodul 2046 zur Speicherung und Wiederherstellung des Kontextstatus enthalten. Dieser Zeiger ist optional, wenn kein Zustand zwischen Aufträgen gespeichert werden muss oder wenn ein Auftrag vorzeitig beendet wird. In mindestens einer Ausführungsform kann der Kontextspeicher-/Wiederherstellungsbereich im Systemspeicher verankert sein.
  • Beim Empfang eines Systemaufrufs kann das Betriebssystem 2095 überprüfen, ob die Anwendung 2080 registriert ist und die Berechtigung zur Verwendung des Grafikbeschleunigungsmoduls 2046 erhalten hat. Das Betriebssystem 2095 ruft dann den Hypervisor 2096 mit den in Tabelle 3 dargestellten Informationen auf. Tabelle 3 - Hypervisor-Aufrufparameter vom Betriebssystem
    1 Ein Arbeitsdeskriptor (WD)
    2 Ein Autoritätsmaskenregister- (AMR)-Wert (möglicherweise maskiert)
    3 Eine effektive Adresse (EA) Kontext-Sicherungs-/Wiederherstellungs-Bereichszeigers (CSRP)
    4 Eine Prozess-ID (PID) und optional eine Thread-ID (TID)
    5 Eine virtuelle Adresse (VA) Beschleuniger-Nutzungsdatensatzzeiger (AURP)
    6 Virtuelle Adresse eines Speichersegmenttabellenzeigers (SSTP)
    7 Eine logische Interrupt-Service-Nummer (LISN)
  • Beim Empfang eines Hypervisor-Aufrufs überprüft Hypervisor 2096, ob das Betriebssystem 2095 registriert ist und die Berechtigung zur Verwendung des Grafikbeschleunigungsmoduls 2046 erhalten hat. Der Hypervisor 2096 setzt dann das Prozesselement 2083 in eine verknüpfte Prozesselementliste für einen entsprechenden Grafikbeschleunigungsmodultyp 2046. Ein Prozesselement kann die in Tabelle 4 dargestellten Informationen aufweisen. Tabelle 4 -Prozesselementinformation
    1 Ein Arbeitsdeskriptor (WD)
    2 Ein Autoritätsmaskenregister- (AMR)-Wert (möglicherweise maskiert)
    3 Eine effektive Adresse (EA) Kontext-Sicherungs-/Wiederherstellungs-Bereichszeigers (CSRP)
    4 Eine Prozess-ID (PID) und optional eine Thread-ID (TID)
    5 Eine virtuelle Adresse (VA) Beschleuniger-Nutzungsdatensatzzeiger (AURP)
    6 Virtuelle Adresse eines Speichersegmenttabellenzeigers (SSTP)
    7 Eine logische Interrupt-Service-Nummer (LISN)
    8 Unterbrechungsvektortabelle, abgeleitet von Hypervisor-Aufrufparametern
    9 Ein Statusregister- (SR-) Wert
    10 Eine logische Partitions-ID (LPID)
    11 Reale Adresse (RA) Hypervisor-Beschleuniger-Nutzungsdatensatzzeiger
    12 Speicherbeschreibungsregister (SDR)
  • In mindestens einer Ausführungsform initialisiert der Hypervisor eine Vielzahl von Registern 2045 für Beschleuniger-Integrations-Slices 2090.
  • Wie es in 20F dargestellt ist, wird In mindestens einer Ausführungsform ein einheitlicher Speicher verwendet, der über einen gemeinsamen virtuellen Speicheradressraum adressierbar ist, der für den Zugriff auf physische Prozessorspeicher 2001-2002 und GPU-Speicher 2020-2023 verwendet wird. Bei dieser Implementierung verwenden die auf den GPUs 2010-2013 ausgeführten Operationen denselben virtuellen/effektiven Speicheradressraum für den Zugriff auf die Prozessorspeicher 2001-2002 und umgekehrt, was die Programmierbarkeit vereinfacht. In einer Ausführungsform wird ein erster Abschnitt eines virtuellen/effektiven Adressraums dem Prozessorspeicher 2001 zugewiesen, ein zweiter Abschnitt dem zweiten Prozessorspeicher 2002, ein dritter Abschnitt dem GPU-Speicher 2020 usw. In mindestens einer Ausführungsform wird dadurch ein gesamter virtueller/effektiver Speicherraum (manchmal auch als effektiver Adressraum bezeichnet) über jeden der Prozessorspeicher 2001-2002 und GPU-Speicher 2020-2023 verteilt, wodurch jeder Prozessor oder jede GPU auf jeden physischen Speicher mit einer diesem Speicher zugeordneten virtuellen Adresse zugreifen kann.
  • In einer Ausführungsform stellt die Bias/Kohärenz-Management-Schaltung 2094A-2094E innerhalb einer oder mehrerer MMUs 2039A-2039E die Cache-Kohärenz zwischen den Caches eines oder mehrerer Host-Prozessoren (z.B. 2005) und GPUs 2010-2013 sicher und implementiert Biasing-Verfahren, die angeben, in welchen physischen Speichern bestimmte Datentypen gespeichert werden sollen. Während mehrere Instanzen der Bias/Kohärenz-Management-Schaltung 2094A-2094E in 20F dargestellt sind, kann die Bias/Kohärenz-Schaltung innerhalb einer MMU eines oder mehrerer Host-Prozessoren 2005 und/oder innerhalb der Beschleuniger-Integrationsschaltung 2036 implementiert sein.
  • Eine Ausführungsform ermöglicht es, dass GPU-angeschlossener Speicher 2020-2023 als Teil des Systemspeichers abgebildet ist und dass auf ihn unter Verwendung der SVM-Technologie (Shared Virtual Memory) zugegriffen wird, ohne jedoch Leistungsnachteile zu erleiden, die mit einer vollständigen System-Cache-Kohärenz verbunden sind. In mindestens einer Ausführungsform bietet die Möglichkeit des Zugriffs auf GPU-angeschlossenen Speicher 2020-2023 als Systemspeicher ohne lästigen Cache-Kohärenz-Overhead eine vorteilhafte Betriebsumgebung für GPU-Offload. Diese Anordnung ermöglicht es der Software des Host-Prozessors 2005, Operanden einzustellen und auf Berechnungsergebnisse zuzugreifen, ohne den Overhead herkömmlicher E/A-DMA-Datenkopien. Solche herkömmlichen Kopien beinhalten Treiberaufrufe, Unterbrechungen und speicherabbildende E/A- (MMIO-) Zugriffe, die alle im Vergleich zu einfachen Speicherzugriffen ineffizient sind. In mindestens einer Ausführungsform kann die Fähigkeit, ohne Cache-Kohärenz-Overheads auf den GPU-verbundenen Speicher 2020-2023 zuzugreifen, für die Ausführungszeit einer ausgelagerten Berechnung entscheidend sein. In Fällen mit erheblichem Streaming-Schreibspeicherverkehr kann der Cache-Kohärenz-Overhead beispielsweise die effektive Schreibbandbreite einer GPU 2010-2013 erheblich reduzieren. In mindestens einer Ausführungsform können die Effizienz des Operanden-Setups, die Effizienz des Ergebniszugriffs und die Effizienz der GPU-Berechnung eine Rolle bei der Bestimmung der Effektivität eines GPU-Offloads spielen.
  • In mindestens einer Ausführungsform wird die Auswahl eines GPU-Bias und eines Host-Prozessor-Bias durch eine Bias-Tracker-Datenstruktur gesteuert. Es kann z.B. eine Bias-Tabelle verwendet werden, die eine seitengranulare Struktur sein kann (d.h. mit der Granularität einer Speicherseite gesteuert), die 1 oder 2 Bits pro GPU-angeschlossene Speicherseite aufweist. In mindestens einer Ausführungsform kann eine Bias-Tabelle in einem gestohlenen Speicherbereich eines oder mehrerer GPU-angeschlossener Speicher 2020-2023 implementiert sein, mit oder ohne Bias-Cache in GPU 2010-2013 (z.B. um häufig/kürzlich verwendete Einträge einer Bias-Tabelle zu cachen). Alternativ dazu kann eine gesamte Bias-Tabelle in einer GPU verwaltet werden.
  • In mindestens einer Ausführungsform wird vor dem tatsächlichen Zugriff auf einen GPU-Speicher auf einen Bias-Tabelleneintrag zugegriffen, der jedem Zugriff auf den GPU-angeschlossenen Speicher 2020-2023 zugeordnet ist, was die folgenden Operationen bewirkt. Zunächst werden lokale Anfragen von GPU 2010-2013, die ihre Seite im GPU-Bias finden, direkt an einen entsprechenden GPU-Speicher 2020-2023 weitergeleitet. Lokale Anfragen von einer GPU, die ihre Seite im Host-Bias finden, werden an den Prozessor 2005 weitergeleitet (z.B. über eine Hochgeschwindigkeitsverbindung, wie es oben beschrieben ist). In einer Ausführungsform werden Anfragen vom Prozessor 2005, die eine angeforderte Seite im Host-Prozessor-Bias finden, wie ein normaler Speicherlesezugriff abgeschlossen. Alternativ können Anforderungen, die an eine GPU-biased bzw. GPU-gebundene Seite gerichtet sind, an die GPU 2010-2013 weitergeleitet werden. In mindestens einer Ausführungsform kann eine GPU dann eine Seite in einen Host-Prozessor-Bias überführen, wenn sie die Seite gerade nicht verwendet. In mindestens einer Ausführungsform kann der Bias-Zustand einer Seite entweder durch einen softwarebasierten Mechanismus, einen hardwareunterstützten softwarebasierten Mechanismus oder, für eine begrenzte Anzahl von Fällen, einen rein hardwarebasierten Mechanismus geändert werden.
  • Ein Mechanismus zum Ändern des Bias-Zustands verwendet einen API-Aufruf (z.B. OpenCL), der wiederum den Einrichtungstreiber einer GPU aufruft, der wiederum eine Nachricht an eine GPU sendet (oder einen Befehlsdeskriptor in die Warteschlange stellt), um sie anzuweisen, einen Bias-Zustand zu ändern und für einige Übergänge einen Cache-Flushing-Vorgang in einem Host durchzuführen. In mindestens einer Ausführungsform wird die Cache-Flushing-Operation für einen Übergang von dem Bias des Host-Prozessors 2005 zum Bias der GPU verwendet, aber nicht für einen entgegengesetzten Übergang.
  • In einer Ausführungsform wird die Cache-Kohärenz aufrechterhalten, indem GPU-gebundene Seiten vorübergehend gerendert werden, die vom Host-Prozessor 2005 nicht gecacht werden können. Um auf diese Seiten zuzugreifen, kann der Prozessor 2005 den Zugriff von der GPU 2010 anfordern, die den Zugriff möglicherweise nicht sofort gewährt. Um die Kommunikation zwischen dem Prozessor 2005 und der GPU 2010 zu reduzieren, ist es daher vorteilhaft, sicherzustellen, dass GPU-gebundene Seiten diejenigen sind, die von einer GPU, aber nicht vom Host-Prozessor 2005 benötigt werden, und umgekehrt.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 20A-F gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein(e) GPU und/oder Mehrkern-Prozessor verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein(e) GPU und/oder Mehrkern-Prozessor, gezeigt oder beschrieben in Bezug auf 20A-F, verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird. In mindestens einer Ausführungsform führt ein Mehrkern-Prozessor, wie beispielsweise der Mehrkern-Prozessor 2005, eine Kernelstartfunktion durch, die Parameter an mindestens einen Kernel auf einem Grafikprozessor, wie beispielsweise der GPU 2010, übergibt, der die Ratenanpassung durchführt, die in Verbindung mit 1-13 beschrieben wurde.
  • 21 veranschaulicht beispielhafte integrierte Schaltungen und zugeordnete Grafikprozessoren, die unter Verwendung eines oder mehrerer IP-Kerne gemäß verschiedenen hierin beschriebenen Ausführungsformen hergestellt werden können. Zusätzlich zu den dargestellten Schaltungen können In mindestens einer Ausführungsform weitere Logik und Schaltkreise vorhanden sein, einschließlich zusätzlicher Grafikprozessoren/-kerne, Steuerungen für periphere Schnittstellen oder Allzweck-Prozessorkerne.
  • 21 ist ein Blockdiagramm, das eine beispielhafte integrierte Schaltung 2100 mit einem System auf einem Chip darstellt, die unter Verwendung eines oder mehrerer IP-Kerne gemäß mindestens einer Ausführungsform hergestellt werden kann. In mindestens einer Ausführungsform weist die integrierte Schaltung 2100 einen oder mehrere Anwendungsprozessor(en) 2105 (z.B. CPUs), mindestens einen Grafikprozessor 2110 auf und kann zusätzlich einen Bildprozessor 2115 und/oder einen Videoprozessor 2120 aufweisen, von denen jeder ein modularer IP-Kern sein kann. In mindestens einer Ausführungsform weist die integrierte Schaltung 2100 eine Peripherie- oder Buslogik auf, darunter eine USB-Steuerung 2125, eine UART-Steuerung 2130, eine SPI/SDIO-Steuerung 2135 und eine I.sup.2S/I.sup.2C-Steuerung 2140. In mindestens einer Ausführungsform kann die integrierte Schaltung 2100 eine Anzeigeeinrichtung 2145 aufweisen, die mit einer oder mehreren HDMI- (High-Definition Multimedia Interface-) Steuerungen 2150 und einer MIPI- (Mobile Industry Processor Interface-) Anzeigenschnittstelle 2155 verbunden ist. In mindestens einer Ausführungsform kann der Speicher durch ein Flash-Speicher-Subsystem 2160 bereitgestellt sein, das einen Flash-Speicher und eine Flash-Speicher-Steuerung aufweist. In mindestens einer Ausführungsform kann die Speicherschnittstelle über eine Speichersteuerung 2165 für den Zugriff auf SDRAM- oder SRAM-Speichereinrichtungen bereitgestellt sein. In mindestens einer Ausführungsform weisen einige integrierte Schaltungen zusätzlich eine eingebettete Sicherheits-Engine 2170 auf.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 21 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2110 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2110 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 22A-22B veranschaulichen beispielhafte integrierte Schaltungen und zugeordnete Grafikprozessoren, die unter Verwendung eines oder mehrerer IP-Kerne gemäß verschiedenen Ausführungsformen, wie sie hierin beschrieben sind, hergestellt werden können. Zusätzlich zu den dargestellten Schaltungen können In mindestens einer Ausführungsform weitere Logik und Schaltungen vorhanden sein, einschließlich zusätzlicher Grafikprozessoren/-kerne, Steuerungen für periphere Schnittstellen oder Allzweck-Prozessorkerne.
  • 22A-22B sind Blockdiagramme, die beispielhafte Grafikprozessoren zur Verwendung in einem SoC gemäß den hierin beschriebenen Ausführungsformen zeigen. 22A veranschaulicht einen beispielhaften Grafikprozessor 2210 einer auf einem System auf einem Chip integrierten Schaltung, die gemäß mindestens einer Ausführungsform unter Verwendung eines oder mehrerer IP-Kerne hergestellt sein kann. 22B veranschaulicht einen weiteren beispielhaften Grafikprozessor 2240 einer auf einem System auf einem Chip integrierten Schaltung, die gemäß mindestens einer Ausführungsform unter Verwendung eines oder mehrerer IP-Kerne hergestellt sein kann. In mindestens einer Ausführungsform ist der Grafikprozessor 2210 von 22A ein stromsparender Grafikprozessorkern. In mindestens einer Ausführungsform ist der Grafikprozessor 2240 von 22B ein Grafikprozessorkern mit höherer Leistung. In mindestens einer Ausführungsform kann jeder der Grafikprozessoren 2210, 2240 eine Variante des Grafikprozessors 2210 von 22 sein.
  • In mindestens einer Ausführungsform weist der Grafikprozessor 2210 einen Vertex-prozessor 2205 und einen oder mehrere Fragmentprozessor(en) 2215A-2215N auf (z.B. 2215A, 2215B, 2215C, 2215D bis 2215N-1 und 2215N). In mindestens einer Ausführungsform kann der Grafikprozessor 2210 verschiedene Shader-Programme über eine separate Logik ausführen, so dass der Vertex-Prozessor 2205 für die Ausführung von Operationen für Vertex-Shader-Programme optimiert ist, während ein oder mehrere Fragment-Prozessor(en) 2215A-2215N Fragment- (z.B. Pixel-) Shading-Operationen für Fragment- oder Pixel-Shader-Programme ausführen. In mindestens einer Ausführungsform führt der Vertex-Prozessor 2205 eine Vertex-Verarbeitungsstufe einer 3D-Grafikpipeline durch und erzeugt Primitives und Vertex-Daten. In mindestens einer Ausführungsform verwenden die Fragmentprozessoren 2215A-2215N die vom Vertex-Prozessor 2205 erzeugten Primitiv- und Vertex-Daten, um einen Bildpuffer zu erzeugen, der auf einer Anzeigeeinrichtung angezeigt wird. In mindestens einer Ausführungsform ist/sind der/die Fragmentprozessor(en) 2215A-2215N für die Ausführung von Fragment-Shader-Programmen optimiert, wie sie in einer OpenGL-API vorgesehen sind, die verwendet werden können, um ähnliche Operationen wie ein Pixel-Shader-Programm durchzuführen, wie sie in einer Direct 3D-API vorgesehen sind.
  • In mindestens einer Ausführungsform weist der Grafikprozessor 2210 zusätzlich eine oder mehrere Speicherverwaltungseinheiten (MMUs) 2220A-2220B, einen oder mehrere Cache(s) 2225A-2225B und eine oder mehrere Schaltungsverbindungen 2230A-2230B auf. In mindestens einer Ausführungsform sorgen eine oder mehrere MMU(s) 2220A-2220B für die Zuordnung von virtuellen zu physischen Adressen für den Grafikprozessor 2210, einschließlich für den Vertex-Prozessor 2205 und/oder den/die Fragmentprozessor(en) 2215A-2215N, der/die zusätzlich zu den in einem oder mehreren Cache(s) 2225A-2225B gespeicherten Vertex- oder Bild-/Texturdaten auf im Speicher gespeicherte Vertex- oder Bild-/Texturdaten verweisen kann/können. In mindestens einer Ausführungsform kann eine oder können mehrere MMU(s) 2220A-2220B mit anderen MMUs innerhalb des Systems synchronisiert werden, einschließlich einer oder mehrerer MMUs, die einem oder mehreren Anwendungsprozessoren 2205, Bildprozessoren 2215 und/oder Videoprozessoren 2220 von 22 zugeordnet sind, so dass sich jeder Prozessor 2205-2220 an einem gemeinsamen oder vereinheitlichten virtuellen Speichersystem beteiligen kann. In mindestens einer Ausführungsform ermöglichen eine oder mehrere Schaltungsverbindung(en) 2230A-2230B dem Grafikprozessor 2210 die Verbindung mit anderen IP-Kernen innerhalb des SoC, entweder über einen internen Bus des SoC oder über eine direkte Verbindung.
  • In mindestens einer Ausführungsform weist der Grafikprozessor 2240 eine oder mehrere MMU(s) 2220A-2220B, Caches 2225A-2225B und Schaltungsverbindungen 2230A-2230B des Grafikprozessors 2210 von 22A auf. In mindestens einer Ausführungsform weist der Grafikprozessor 2240 einen oder mehrere Shader-Kern(e) 2255A-2255N auf (z.B. 2255A, 2255B, 2255C, 2255D, 2255E, 2255F bis 2255N-1 und 2255N), was eine einheitliche Shader-Kern-Architektur ermöglicht, bei der ein einziger Kern oder Typ oder Kern alle Arten von programmierbarem Shader-Code ausführen kann, einschließlich Shader-Programmcode zur Implementierung von Vertex-Shadern, Fragment-Shadern und/oder Compute-Shadern. In mindestens einer Ausführungsform kann die Anzahl der Shader-Kerne variieren. In mindestens einer Ausführungsform weist der Grafikprozessor 2240 einen Inter-Core-Task-Manager 2245 auf, der als Thread-Dispatcher fungiert, um Ausführungs-Threads an einen oder mehrere Shader-Kerne 2255A-2255N und eine Tiling-Einheit 2258 zu verteilen, um Tiling-Operationen für kachelbasiertes Rendering zu beschleunigen, bei denen Rendering-Operationen für eine Szene im Bildraum unterteilt sind, um beispielsweise eine lokale räumliche Kohärenz innerhalb einer Szene auszunutzen oder die Nutzung interner Caches zu optimieren.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 22A und 22B gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2210 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2210 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 23A und 23B veranschaulichen eine zusätzliche beispielhafte Grafikprozessorlogik gemäß den hierin beschriebenen Ausführungsformen. 23A veranschaulicht einen Grafikkern 2300, der In mindestens einer Ausführungsform im Grafikprozessor 2110 von 21 vorhanden sein kann und In mindestens einer Ausführungsform ein einheitlicher Shader-Kern 2255A-2255N wie in 22B sein kann. 23B veranschaulicht eine hochparallele Mehrzweck-Grafikverarbeitungseinheit 2330, die In mindestens einer Ausführungsform für den Einsatz auf einem Multi-Chip-Modul geeignet ist.
  • In mindestens einer Ausführungsform weist der Grafikkern 2300 einen gemeinsam genutzten Befehlscache 2302, eine Textureinheit 2318 und einen Cache/gemeinsamen Speicher 2320 auf, die den Ausführungsressourcen innerhalb des Grafikkerns 2300 gemeinsam sind. In mindestens einer Ausführungsform kann der Grafikkern 2300 mehrere Slices 2301A-2301 N oder Partitionen für jeden Kern aufweisen, und ein Grafikprozessor kann mehrere Instanzen des Grafikkerns 2300 aufweisen. Die Slices 2301A-2301N können eine Unterstützungslogik aufweisen, die einen lokalen Befehlscache 2304A-2304N, einen Thread-Scheduler 2306A-2306N, einen Thread-Dispatcher 2308A-2308N und einen Satz von Registern 2310A-2310N umfasst. In mindestens einer Ausführungsform können die Slices 2301A-2301 N einen Satz zusätzlicher Funktionseinheiten (AFUs 2312A-2312N), Gleitkommaeinheiten (FPU 2314A-2314N), ganzzahlige arithmetische Logikeinheiten (ALUs 2316-2316N), Adressberechnungseinheiten (ACU 2313A-2313N), doppeltgenaue Gleitkommaeinheiten (DPFPU 2315A-2315N) und Matrixverarbeitungseinheiten (MPU 2317A-2317N) aufweisen.
  • In mindestens einer Ausführungsform können die FPUs 2314A-2314N Gleitkommaoperationen mit einfacher Genauigkeit (32 Bit) und halber Genauigkeit (16 Bit) durchführen, während die DPFPUs 2315A-2315N Gleitkommaoperationen mit doppelter Genauigkeit (64 Bit) durchführen. In mindestens einer Ausführungsform können die ALUs 2316A-2316N Integer-Operationen mit variabler Präzision bei 8-Bit-, 16-Bit- und 32-Bit-Präzision durchführen und für Operationen mit gemischter Präzision ausgestaltet sein. In mindestens einer Ausführungsform können die MPUs 2317A-2317N auch für Matrixoperationen mit gemischter Genauigkeit ausgestaltet sein, die Gleitkomma- und 16-Bit-Ganzzahloperationen mit halber Genauigkeit aufweisen. In mindestens einer Ausführungsform können die MPUs 2317-2317N eine Vielzahl von Matrixoperationen durchführen, um Anwendungsrahmen für maschinelles Lernen zu beschleunigen, einschließlich der Unterstützung für eine beschleunigte allgemeine Matrix-Matrix-Multiplikation (GEMM). In mindestens einer Ausführungsform können die AFUs 2312A-2312N zusätzliche logische Operationen durchführen, die von Gleitkomma- oder Ganzzahl-Einheiten nicht unterstützt werden, einschließlich trigonometrischer Operationen (z.B. Sinus, Cosinus usw.).
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 23A gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2300 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2300 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 23B veranschaulicht eine Universalverarbeitungseinheit (GPGPU) 2330, die In mindestens einer Ausführungsform so ausgestaltet sein kann, dass sie hochparallele Rechenoperationen durch ein Array von Grafikverarbeitungseinheiten ausführen kann. In mindestens einer Ausführungsform kann die GPGPU 2330 direkt mit anderen Instanzen der GPGPU 2330 verbunden sein, um einen Multi-GPU-Cluster zu bilden und die Trainingsgeschwindigkeit für tiefe neuronale Netzwerke zu verbessern. In mindestens einer Ausführungsform weist die GPGPU 2330 eine Host-Schnittstelle 2332 auf, um eine Verbindung mit einem Host-Prozessor zu ermöglichen. In mindestens einer Ausführungsform handelt es sich bei der Host-Schnittstelle 2332 um eine PCI-Express-Schnittstelle. In mindestens einer Ausführungsform kann es sich bei der Host-Schnittstelle 2332 um eine herstellerspezifische Kommunikationsschnittstelle oder Kommunikationsstruktur handeln. In mindestens einer Ausführungsform empfängt die GPGPU 2330 Befehle von einem Host-Prozessor und verwendet einen globalen Scheduler 2334, um die mit diesen Befehlen verbundenen Ausführungsthreads auf eine Reihe von Compute-Clustern 2336A-2336H zu verteilen. In mindestens einer Ausführungsform teilen sich die Compute-Cluster 2336A-2336H einen Cache-Speicher 2338. In mindestens einer Ausführungsform kann der Cache-Speicher 2338 als übergeordneter Cache für Cache-Speicher innerhalb von Compute-Clustern 2336A-2336H dienen.
  • In mindestens einer Ausführungsform weist die GPGPU 2330 einen Speicher 2344A-2344B auf, der über eine Reihe von Speichersteuerungen 2342A-2242B mit Compute-Clustern 2336A-2336H gekoppelt ist. In mindestens einer Ausführungsform kann der Speicher 2344A-2344B verschiedene Arten von Speichereinrichtungen aufweisen, einschließlich dynamischer Direktzugriffsspeicher (DRAM) oder Grafik-Direktzugriffsspeicher, wie synchroner Grafik-Direktzugriffsspeicher (SGRAM), einschließlich Grafik-Doppeldatenraten-Speicher (GDDR).
  • In mindestens einer Ausführungsform weisen die Compute-Cluster 2336A-2336H jeweils einen Satz von Grafikkernen auf, wie beispielsweise den Grafikkern 2300 von 23A, der mehrere Arten von Ganzzahl- und Gleitkomma-Logikeinheiten aufweisen kann, die Rechenoperationen mit einer Reihe von Genauigkeiten durchführen können, die auch für Berechnungen zum maschinellen Lernen geeignet sind. Zum Beispiel kann In mindestens einer Ausführungsform mindestens eine Teilmenge von Gleitkommaeinheiten in jedem der Compute-Cluster 2336A-2336H so ausgestaltet sein, dass sie 16-Bit- oder 32-Bit-Gleitkommaoperationen durchführen, während eine andere Teilmenge von Gleitkommaeinheiten so ausgestaltet sein kann, dass sie 64-Bit-Gleitkommaoperationen durchführen kann.
  • In mindestens einer Ausführungsform können mehrere Instanzen der GPGPU 2330 für den Betrieb als ein Compute-Cluster ausgestaltet sein. In mindestens einer Ausführungsform variiert die von den Compute-Clustern 2336A-2336H für die Synchronisation und den Datenaustausch verwendete Kommunikation zwischen den Ausführungsformen. In mindestens einer Ausführungsform kommunizieren mehrere Instanzen der GPGPU 2330 über die Host-Schnittstelle 2332. In mindestens einer Ausführungsform weist die GPGPU 2330 einen E/A-Hub 2339 auf, der die GPGPU 2330 mit einem GPU-Link 2340 koppelt, der eine direkte Verbindung zu anderen Instanzen der GPGPU 2330 ermöglicht. In mindestens einer Ausführungsform ist die GPU-Verbindung 2340 mit einer dedizierten GPU-zu-GPU-Brücke gekoppelt, die die Kommunikation und Synchronisation zwischen mehreren Instanzen der GPGPU 2330 ermöglicht. In mindestens einer Ausführungsform ist der GPU-Link 2340 mit einer Hochgeschwindigkeits-Verbindung gekoppelt, um Daten an andere GPGPUs oder Parallelprozessoren zu senden und zu empfangen. In mindestens einer Ausführungsform befinden sich mehrere Instanzen der GPGPU 2330 in getrennten Datenverarbeitungssystemen und kommunizieren über eine Netzwerkeinrichtung, die über die Host-Schnittstelle 2332 zugänglich ist. In mindestens einer Ausführungsform kann die GPU-Verbindung 2340 so ausgestaltet sein, dass sie zusätzlich oder alternativ zur Hostschnittstelle 2332 eine Verbindung zu einem Hostprozessor ermöglicht.
  • In mindestens einer Ausführungsform kann die GPGPU 2330 so ausgestaltet sein, dass sie neuronale Netzwerke trainiert. In mindestens einer Ausführungsform kann die GPGPU 2330 innerhalb einer Inferencing-Plattform verwendet werden. In mindestens einer Ausführungsform, bei der die GPGPU 2330 für Inferencing verwendet wird, kann die GPGPU weniger Compute-Cluster 2336A-2336H aufweisen, als wenn die GPGPU zum Training eines neuronalen Netzes verwendet wird. In mindestens einer Ausführungsform kann sich die mit dem Speicher 2344A-2344B verbundene Speichertechnologie zwischen Inferencing- und Trainingskonfigurationen unterscheiden, wobei den Trainingskonfigurationen Speichertechnologien mit höherer Bandbreite zugewiesen werden. In mindestens einer Ausführungsform kann die Inferencing-Konfiguration der GPGPU 2330 Inferencing-spezifische Anweisungen unterstützen. Zum Beispiel kann In mindestens einer Ausführungsform eine Inferencing-Konfiguration Unterstützung für eine oder mehrere 16-Bit-Ganzzahl-Punktprodukt-Anweisungen bieten, die während Inferencing-Operationen für eingesetzte neuronale Netzwerke verwendet werden können.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 23B gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine GPGPU 2330 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine GPGPU 2330 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 24 ist ein Blockdiagramm, das ein Rechensystem 2400 gemäß mindestens einer Ausführungsform zeigt. In mindestens einer Ausführungsform weist das Rechensystem 2400 ein Verarbeitungsteilsystem 2401 mit einem oder mehreren Prozessor(en) 2402 und einem Systemspeicher 2404 auf, die über einen Verbindungspfad kommunizieren, der einen Speicher-Hub 2405 aufweisen kann. In mindestens einer Ausführungsform kann der Speicher-Hub 2405 eine separate Komponente innerhalb einer Chipsatzkomponente sein oder in einen oder mehrere Prozessor(en) 2402 integriert sein. In mindestens einer Ausführungsform ist der Speicher-Hub 2405 über eine Kommunikationsverbindung 2406 mit einem E/A-Subsystem 2411 verbunden. In mindestens einer Ausführungsform weist das E/A-Subsystem 2411 einen E/A-Hub 2407 auf, der es dem Rechensystem 2400 ermöglicht, Eingaben von einer oder mehreren Eingabeeinrichtung(en) 2408 zu empfangen. In mindestens einer Ausführungsform kann der E/A-Hub 2407 eine Anzeigesteuerung, die in einem oder mehreren Prozessor(en) 2402 enthalten sein kann, in die Lage versetzen, Ausgaben an eine oder mehrere Anzeigeeinrichtung(en) 241 0A zu liefern. In mindestens einer Ausführungsform kann eine oder mehrere mit dem E/A-Hub 2407 gekoppelte Anzeigevorrichtung(en) 2410A eine lokale, interne oder eingebettete Anzeigevorrichtung aufweisen.
  • In mindestens einer Ausführungsform weist das Verarbeitungssubsystem 2401 einen oder mehrere parallele(n) Prozessor(en) 2412 auf, die über einen Bus oder eine andere Kommunikationsverbindung 2413 mit dem Speicher-Hub 2405 verbunden sind. In mindestens einer Ausführungsform kann es sich bei der Kommunikationsverbindung 2413 um eine beliebige Anzahl von standardbasierten Kommunikationsverbindungstechnologien oder -protokollen handeln, wie beispielsweise PCI Express, ist aber nicht darauf beschränkt, oder um eine herstellerspezifische Kommunikationsschnittstelle oder Kommunikationsstruktur. In mindestens einer Ausführungsform bilden ein oder mehrere parallele(r) Prozessor(en) 2412 ein rechnerisch fokussiertes Parallel- oder Vektorverarbeitungssystem, das eine große Anzahl von Verarbeitungskernen und/oder Verarbeitungsclustern aufweisen kann, wie beispielsweise einen MIC-Prozessor (Many Integrated Core). In mindestens einer Ausführungsform bilden ein oder mehrere parallele(r) Prozessor(en) 2412 ein Grafikverarbeitungs-Subsystem, das Pixel an eine oder mehrere über den E/A-Hub 2407 gekoppelte Anzeigeeinrichtung(en) 2410A ausgeben kann. In mindestens einer Ausführungsform kann ein oder können mehrere Parallelprozessor(en) 2412 auch eine Anzeigesteuerung und eine Anzeigeschnittstelle (nicht gezeigt) aufweisen, um eine direkte Verbindung mit einer oder mehreren Anzeigeeinrichtung(en) 2410B zu ermöglichen.
  • In mindestens einer Ausführungsform kann eine Systemspeichereinheit 2414 mit dem E/A-Hub 2407 verbunden sein, um einen Speichermechanismus für das Computersystem 2400 bereitzustellen. In mindestens einer Ausführungsform kann ein E/A-Switch 2416 verwendet werden, um einen Schnittstellenmechanismus bereitzustellen, um Verbindungen zwischen dem E/A-Hub 2407 und anderen Komponenten zu ermöglichen, wie beispielsweise einem Netzwerkadapter 2418 und/oder einem drahtlosen Netzwerkadapter 2419, der in die Plattform integriert sein kann, und verschiedenen anderen Einrichtungen, die über eine oder mehrere Add-in-Einrichtung(en) 2420 hinzugefügt werden können. In mindestens einer Ausführungsform kann der Netzwerkadapter 2418 ein Ethernet-Adapter oder ein anderer kabelgebundener Netzwerkadapter sein. In mindestens einer Ausführungsform kann der drahtlose Netzwerkadapter 2419 eine oder mehrere Wi-Fi-, Bluetooth-, Near Field Communication (NFC)- oder andere Netzwerkeinrichtungen aufweisen, die ein oder mehrere drahtlose Funkgeräte enthalten.
  • In mindestens einer Ausführungsform kann das Rechensystem 2400 andere, nicht explizit dargestellte Komponenten aufweisen, einschließlich USB- oder andere Anschlüsse, optische Speicherlaufwerke, Videoaufnahmegeräte und dergleichen, die ebenfalls mit dem E/A-Hub 2407 verbunden sein können. In mindestens einer Ausführungsform können Kommunikationspfade, die verschiedene Komponenten in 24 miteinander verbinden, unter Verwendung beliebiger geeigneter Protokolle implementiert sein, wie beispielsweise PCI (Peripheral Component Interconnect)-basierte Protokolle (z.B. PCI-Express) oder andere Bus- oder Punkt-zu-Punkt-Kommunikationsschnittstellen und/oder Protokolle, wie beispielsweise NV-Link High-Speed-Interconnect oder Interconnect-Protokolle.
  • In mindestens einer Ausführungsform weisen ein oder mehrere Parallelprozessor(en) 2412 eine für die Grafik- und Videoverarbeitung optimierte Schaltung auf, die beispielsweise eine Videoausgangsschaltung umfasst und eine Grafikverarbeitungseinheit (GPU) darstellt. In mindestens einer Ausführungsform enthalten ein oder mehrere Parallelprozessor(en) 2412 Schaltkreise, die für die allgemeine Verarbeitung optimiert sind. In mindestens einer Ausführungsform können Komponenten des Rechensystems 2400 mit einem oder mehreren anderen Systemelementen auf einem einzigen integrierten Schaltkreis integriert sein. Beispielsweise können In mindestens einer Ausführungsform ein oder mehrere parallele(r) Prozessor(en) 2412, ein Speicher-Hub 2405, ein Prozessor(en) 2402 und ein E/A-Hub 2407 in einer integrierten Schaltung mit einem System mit einem System auf einem Chip (SoC) integriert sein. In mindestens einer Ausführungsform können die Komponenten des Rechnersystems 2400 in einem einzigen Gehäuse integriert sein, um eine System-in-Package-Konfiguration (SIP) auszugestalten. In mindestens einer Ausführungsform kann mindestens ein Abschnitt der Komponenten des Rechensystems 2400 in ein Multi-Chip-Modul (MCM) integriert sein, das mit anderen Multi-Chip-Modulen zu einem modularen Rechensystem zusammengeschaltet sein kann.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 24 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eines eines Prozessors 2402 und eines Parallelprozessors 2412 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eines eines Prozessors 2402 und eines Parallelprozessors 2412 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird. In mindestens einer Ausführungsform führt der Prozessor 2402 eine Kernelstartfunktion durch, die Parameter an mindestens einen Kernel auf dem Parallelprozessor 2402 übergibt, der die Ratenanpassung durchführt, die in Verbindung mit 1-13 beschrieben wurde.
  • PROZESSOREN
  • 25A veranschaulicht einen Parallelprozessor 2500 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform können verschiedene Komponenten des Parallelprozessors 2500 unter Verwendung einer oder mehrerer integrierter Schaltungseinrichtungen, wie beispielsweise programmierbare Prozessoren, anwendungsspezifische integrierte Schaltungen (ASICs) oder feldprogrammierbare Gate-Arrays (FPGAs), implementiert werden. In mindestens einer Ausführungsform ist der dargestellte Parallelprozessor 2500 eine Variante eines oder mehrerer Parallelprozessoren 2412, die in 24 gemäß einer beispielhaften Ausführungsform dargestellt sind.
  • In mindestens einer Ausführungsform weist der Parallelprozessor 2500 eine Parallelverarbeitungseinheit 2502 auf. In mindestens einer Ausführungsform weist die Parallelverarbeitungseinheit 2502 eine E/A-Einheit 2504 auf, die die Kommunikation mit anderen Einrichtungen, einschließlich anderer Instanzen der Parallelverarbeitungseinheit 2502, ermöglicht. In mindestens einer Ausführungsform kann die E/A-Einheit 2504 direkt mit anderen Einrichtungen verbunden sein. In mindestens einer Ausführungsform ist die E/A-Einheit 2504 über eine Hub- oder Switch-Schnittstelle, wie beispielsweise den Speicher-Hub 2505, mit anderen Einrichtungen verbunden. In mindestens einer Ausführungsform bilden die Verbindungen zwischen Speicher-Hub 2505 und E/A-Einheit 2504 eine Kommunikationsverbindung 2413. In mindestens einer Ausführungsform ist die E/A-Einheit 2504 mit einer Host-Schnittstelle 2506 und einem Speicher-Koppelfeld 2516 verbunden, wobei die Host-Schnittstelle 2506 Befehle zur Durchführung von Verarbeitungsoperationen und das Speicher-Koppelfeld 2516 Befehle zur Durchführung von Speicheroperationen empfängt.
  • In mindestens einer Ausführungsform, wenn die Host-Schnittstelle 2506 einen Befehlspuffer über die E/A-Einheit 2504 empfängt, kann die Host-Schnittstelle 2506 Arbeitsoperationen zur Ausführung dieser Befehle an ein Frontend 2508 leiten. In mindestens einer Ausführungsform ist das vordere Ende 2508 mit einem Scheduler 2510 gekoppelt, der so ausgestaltet ist, dass er Befehle oder andere Arbeitselemente an eine Verarbeitungsclusteranordnung 2512 verteilt. In mindestens einer Ausführungsform stellt der Scheduler 2510 sicher, dass die Verarbeitungsclusteranordnung 2512 ordnungsgemäß ausgestaltet ist und sich in einem gültigen Zustand befindet, bevor Aufgaben an die Verarbeitungsclusteranordnung 2512 verteilt werden. In mindestens einer Ausführungsform ist der Scheduler 2510 über Firmware-Logik implementiert, die auf einem Mikrocontroller ausgeführt wird. In mindestens einer Ausführungsform ist der Mikrocontroller-implementierte Scheduler 2510 so ausgestaltet, dass er komplexe Ablaufsteuerungs- und Arbeitsverteilungsoperationen mit grober und feiner Granularität durchführen kann, was eine schnelle Unterbrechung und Kontextumschaltung von Threads ermöglicht, die auf der Verarbeitungsanordnung 2512 ausgeführt werden. In mindestens einer Ausführungsform kann die Host-Software Arbeitslasten für die Planung auf der Verarbeitungsanordnung 2512 über eine von mehreren Grafikverarbeitungs-Doorbells nachweisen. In mindestens einer Ausführungsform können die Arbeitslasten dann automatisch durch die Logik des Schedulers 2510 innerhalb eines Mikrocontrollers, der den Scheduler 2510 aufweist, auf der Verarbeitungsanordnung 2512 verteilt werden.
  • In mindestens einer Ausführungsform kann die Verarbeitungsclusteranordnung 2512 bis zu „N“ Verarbeitungscluster aufweisen (z.B. Cluster 2514A, Cluster 2514B, bis Cluster 2514N). In mindestens einer Ausführungsform kann jeder Cluster 2514A-2514N der Verarbeitungsclusteranordnung 2512 eine große Anzahl von gleichzeitigen Threads ausführen. In mindestens einer Ausführungsform kann der Scheduler 2510 den Clustern 2514A-2514N der Verarbeitungsclusteranordnung 2512 Arbeit zuweisen, indem er verschiedene Ablaufsteuerungs- und/oder Arbeitsverteilungsalgorithmen verwendet, die je nach der Arbeitslast variieren können, die für jede Art von Programm oder Berechnung entsteht. In mindestens einer Ausführungsform kann die Planung dynamisch durch den Scheduler 2510 erfolgen oder teilweise durch eine Compilerlogik während der Kompilierung der Programmlogik unterstützt werden, die für die Ausführung durch die Verarbeitungsclusteranordnung 2512 ausgestaltet ist. In mindestens einer Ausführungsform können verschiedene Cluster 2514A-2514N der Verarbeitungsclusteranordnung 2512 für die Verarbeitung verschiedener Arten von Programmen oder für die Durchführung verschiedener Arten von Berechnungen zugewiesen werden.
  • In mindestens einer Ausführungsform kann die Verarbeitungsclusteranordnung 2512 so ausgestaltet sein, dass sie verschiedene Arten von Parallelverarbeitungsoperationen durchführt. In mindestens einer Ausführungsform ist die Verarbeitungsclusteranordnung 2512 so ausgestaltet, dass sie parallele Allzweck-Rechenoperationen durchführt. Zum Beispiel kann In mindestens einer Ausführungsform die Verarbeitungsclusteranordnung 2512 eine Logik aufweisen, um Verarbeitungsaufgaben auszuführen, einschließlich der Filterung von Video- und/oder Audiodaten, der Durchführung von Modellierungsoperationen, einschließlich physikalischer Operationen, und der Durchführung von Datentransformationen.
  • In mindestens einer Ausführungsform ist die Verarbeitungsclusteranordnung 2512 so ausgestaltet, dass sie parallele Grafikverarbeitungsoperationen durchführt. In mindestens einer Ausführungsform kann die Verarbeitungsclusteranordnung 2512 eine zusätzliche Logik aufweisen, um die Ausführung solcher Grafikverarbeitungsoperationen zu unterstützen, einschließlich, aber nicht beschränkt auf Texturabtastlogik, um Texturoperationen durchzuführen, sowie Tesselationslogik und andere Vertexverarbeitungslogik. In mindestens einer Ausführungsform kann die Verarbeitungsclusteranordnung 2512 so ausgestaltet sein, dass sie grafikverarbeitungsbezogene Shader-Programme ausführt, wie beispielsweise Vertex-Shader, Tesselation-Shader, Geometrie-Shader und Pixel-Shader. In mindestens einer Ausführungsform kann die Parallelverarbeitungseinheit 2502 Daten aus dem Systemspeicher über die E/A-Einheit 2504 zur Verarbeitung übertragen. In mindestens einer Ausführungsform können die übertragenen Daten während der Verarbeitung im On-Chip-Speicher (z.B. im Parallelprozessorspeicher 2522) gespeichert und dann in den Systemspeicher zurückgeschrieben werden.
  • In mindestens einer Ausführungsform, wenn die Parallelverarbeitungseinheit 2502 zur Durchführung der Grafikverarbeitung verwendet wird, kann der Scheduler 2510 so ausgestaltet sein, dass er eine Verarbeitungslast in ungefähr gleich große Tasks aufteilt, um eine bessere Verteilung der Grafikverarbeitungsoperationen auf mehrere Cluster 2514A-2514N der Verarbeitungsclusteranordnung 2512 zu ermöglichen. In mindestens einer Ausführungsform können Abschnitte der Verarbeitungsclusteranordnung 2512 so ausgestaltet sein, dass sie verschiedene Arten der Verarbeitung durchführen. Zum Beispiel kann In mindestens einer Ausführungsform ein erster Abschnitt so ausgestaltet sein, dass er Vertex-Shading und Topologieerzeugung durchführt, ein zweiter Abschnitt kann so ausgestaltet sein, dass er Tesselations- und Geometrie-Shading durchführt, und ein dritter Abschnitt kann so ausgestaltet sein, dass er Pixel-Shading oder andere Screenspace-Operationen durchführt, um ein gerendertes Bild für die Anzeige zu erzeugen. In mindestens einer Ausführungsform können Zwischendaten, die von einem oder mehreren Clustern 2514A-2514N erzeugt werden, in Puffern gespeichert werden, damit Zwischendaten zwischen den Clustern 2514A-2514N zur weiteren Verarbeitung übertragen werden können.
  • In mindestens einer Ausführungsform kann die Verarbeitungsclusteranordnung 2512 über den Scheduler 2510, der Befehle zur Definition von Verarbeitungs-Tasks vom Frontend 2508 erhält, auszuführende Verarbeitungs-Tasks empfangen. In mindestens einer Ausführungsform können die Verarbeitungs-Tasks Indizes der zu verarbeitenden Daten aufweisen, z.B. Oberflächen- (Patch-) Daten, Primitivdaten, Vertexdaten und/oder Pixeldaten, sowie Zustandsparameter und Befehle, die definieren, wie die Daten zu verarbeiten sind (z.B. welches Programm ausgeführt werden soll). In mindestens einer Ausführungsform kann der Scheduler 2510 so ausgestaltet sein, dass er den Tasks entsprechende Indizes abruft oder Indizes vom Frontend 2508 empfängt. In mindestens einer Ausführungsform kann das Frontend 2508 so ausgestaltet sein, dass es sicherstellt, dass die Verarbeitungsclusteranordnung 2512 in einem gültigen Zustand konfiguriert ist, bevor eine durch eingehende Befehlspuffer (z.B. Batch-Puffer, Push-Puffer usw.) spezifizierte Arbeitslast eingeleitet wird.
  • In mindestens einer Ausführungsform kann jede von einer oder mehreren Instanzen der Parallelverarbeitungseinheit 2502 mit dem Parallelprozessorspeicher 2522 gekoppelt sein. In mindestens einer Ausführungsform kann auf den Parallelprozessorspeicher 2522 über das Speicherkoppelfeld 2516 zugegriffen werden, die Speicheranforderungen von der Verarbeitungsclusteranordnung 2512 sowie der E/A-Einheit 2504 empfangen kann. In mindestens einer Ausführungsform kann das Speicherkoppelfeld 2516 über eine Speicherschnittstelle 2518 auf den Parallelprozessorspeicher 2522 zugreifen. In mindestens einer Ausführungsform kann die Speicherschnittstelle 2518 mehrere Partitionseinheiten aufweisen (z.B. Partitionseinheit 2520A, Partitionseinheit 2520B bis Partitionseinheit 2520N), die jeweils mit einem Abschnitt (z.B. einer Speichereinheit) des Parallelprozessorspeichers 2522 gekoppelt sein können. In mindestens einer Ausführungsform ist eine Anzahl von Partitionseinheiten 2520A-2520N so ausgestaltet, dass sie gleich einer Anzahl von Speichereinheiten ist, so dass eine erste Partitionseinheit 2520A eine entsprechende erste Speichereinheit 2524A hat, eine zweite Partitionseinheit 2520B eine entsprechende Speichereinheit 2524B hat und eine N-te Partitionseinheit 2520N eine entsprechende N-te Speichereinheit 2524N hat. In mindestens einer Ausführungsform kann eine Anzahl von Partitionseinheiten 2520A-2520N nicht gleich einer Anzahl von Speichereinrichtungen sein.
  • In mindestens einer Ausführungsform können die Speichereinheiten 2524A-2524N verschiedene Arten von Speichereinrichtungen aufweisen, einschließlich dynamischer Direktzugriffsspeicher (DRAM) oder Grafik-Direktzugriffsspeicher, wie synchroner Grafik-Direktzugriffsspeicher (SGRAM), einschließlich Grafik-Doppeldatenraten-Speicher (GDDR). In mindestens einer Ausführungsform können die Speichereinheiten 2524A-2524N auch 3D-Stapelspeicher aufweisen, einschließlich, aber nicht beschränkt auf Speicher mit hoher Bandbreite (High Bandwidth Memory (HBM)). In mindestens einer Ausführungsform können Rendering-Ziele, wie beispielsweise Frame-Puffer oder Textur-Maps, über die Speichereinheiten 2524A-2524N hinweg gespeichert werden, so dass die Partitionseinheiten 2520A-2520N Abschnitte jedes Rendering-Ziels parallel schreiben können, um die verfügbare Bandbreite des Parallelprozessorspeichers 2522 effizient zu nutzen. In mindestens einer Ausführungsform kann eine lokale Instanz des Parallelprozessorspeichers 2522 zugunsten eines vereinheitlichten Speicherentwurfs ausgeschlossen werden, der den Systemspeicher in Verbindung mit dem lokalen Cache-Speicher nutzt.
  • In mindestens einer Ausführungsform kann jeder der Cluster 2514A-2514N der Verarbeitungsclusteranordnung 2512 Daten verarbeiten, die in jede der Speichereinheiten 2524A-2524N im Parallelprozessorspeicher 2522 geschrieben werden. In mindestens einer Ausführungsform kann das Speicherkoppelfeld 2516 so ausgestaltet sein, dass es eine Ausgabe jedes Clusters 2514A-2514N an eine beliebige Partitionseinheit 2520A-2520N oder an einen anderen Cluster 2514A-2514N überträgt, der zusätzliche Verarbeitungsoperationen an einer Ausgabe durchführen kann. In mindestens einer Ausführungsform kann jeder Cluster 2514A-2514N mit der Speicherschnittstelle 2518 über das Speicherkoppelfeld 2516 kommunizieren, um von verschiedenen externen Einrichtungen zu lesen oder in diese zu schreiben. In mindestens einer Ausführungsform hat das Speicherkoppelfeld 2516 eine Verbindung zur Speicherschnittstelle 2518, um mit der E/A-Einheit 2504 zu kommunizieren, sowie eine Verbindung zu einer lokalen Instanz des Parallelprozessorspeichers 2522, so dass die Verarbeitungseinheiten in den verschiedenen Verarbeitungsclustern 2514A-2514N mit dem Systemspeicher oder einem anderen Speicher kommunizieren können, der nicht lokal zur Parallelverarbeitungseinheit 2502 gehört. In mindestens einer Ausführungsform kann das Speicherkoppelfeld 2516 virtuelle Kanäle verwenden, um Verkehrsströme zwischen Clustern 2514A-2514N und Partitionseinheiten 2520A-2520N zu trennen.
  • In mindestens einer Ausführungsform können mehrere Instanzen der Parallelverarbeitungseinheit 2502 auf einer einzigen Add-in-Karte bereitgestellt sein, oder mehrere Add-in-Karten können miteinander verbunden sein. In mindestens einer Ausführungsform können verschiedene Instanzen der Parallelverarbeitungseinheit 2502 so ausgestaltet sein, dass sie auch dann zusammenarbeiten, wenn die verschiedenen Instanzen eine unterschiedliche Anzahl von Verarbeitungskernen, unterschiedliche Mengen an lokalem Parallelprozessorspeicher und/oder andere Konfigurationsunterschiede aufweisen. Zum Beispiel können In mindestens einer Ausführungsform einige Instanzen der Parallelverarbeitungseinheit 2502 im Vergleich zu anderen Ausführungen Gleitkommaeinheiten mit höherer Präzision aufweisen. In mindestens einer Ausführungsform können Systeme, die eine oder mehrere Instanzen der Parallelverarbeitungseinheit 2502 oder des Parallelprozessors 2500 enthalten, in einer Vielzahl von Ausführungsformen und Formfaktoren implementiert sein, einschließlich, aber nicht beschränkt auf Desktop-, Laptop- oder Handheld-Personalcomputer, Server, Workstations, Spielkonsolen und/oder eingebettete Systeme.
  • 25B ist ein Blockdiagramm einer Partitionseinheit 2520 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist die Partitionseinheit 2520 eine Instanz einer der Partitionseinheiten 2520A-2520N aus 25A. In mindestens einer Ausführungsform weist die Partitionseinheit 2520 einen L2-Cache 2521, eine Rahmenpufferschnittstelle 2525 und eine ROP 2526 (Rasteroperationseinheit) auf. Der L2-Cache 2521 ist ein Lese-/Schreib-Cache, der so ausgestaltet ist, dass er von dem Speicherkoppelfeld 2516 und der ROP 2526 empfangene Lade- und Speicheroperationen durchführt. In mindestens einer Ausführungsform werden Lesefehler und dringende Rückschreibanforderungen vom L2-Cache 2521 an die Rahmenpufferschnittstelle 2525 zur Verarbeitung ausgegeben. In mindestens einer Ausführungsform können Aktualisierungen auch über die Rahmenpufferschnittstelle 2525 zur Verarbeitung an einen Rahmenpuffer gesendet werden. In mindestens einer Ausführungsform ist die Rahmenpufferschnittstelle 2525 mit einer der Speichereinheiten im Parallelprozessorspeicher verbunden, wie den Speichereinheiten 2524A-2524N von 25 (z.B. innerhalb des Parallelprozessorspeichers 2522).
  • In mindestens einer Ausführungsform ist die ROP 2526 eine Verarbeitungseinheit, die Rasteroperationen wie Schablonieren, Z-Test, Überblendung und ähnliches durchführt. In mindestens einer Ausführungsform gibt die ROP 2526 dann verarbeitete Grafikdaten aus, die im Grafikspeicher abgelegt werden. In mindestens einer Ausführungsform weist die ROP 2526 eine Komprimierungslogik auf, um Tiefen- oder Farbdaten zu komprimieren, die in den Speicher geschrieben werden, und Tiefen- oder Farbdaten zu dekomprimieren, die aus dem Speicher gelesen werden. In mindestens einer Ausführungsform kann die Komprimierungslogik eine verlustfreie Komprimierungslogik sein, die einen oder mehrere von mehreren Komprimierungsalgorithmen verwendet. In mindestens einer Ausführungsform kann die Art der von der ROP 2526 durchgeführten Komprimierung auf der Grundlage statistischer Merkmale der zu komprimierenden Daten variieren. Zum Beispiel wird In mindestens einer Ausführungsform eine Delta-Farbkompression auf Tiefen- und Farbdaten auf einer Pro-Kachel-Basis durchgeführt.
  • In mindestens einer Ausführungsform ist die ROP 2526 in jedem Verarbeitungscluster (z.B. Cluster 2514A-2514N von 25) und nicht in der Partitionseinheit 2520 vorhanden. In mindestens einer Ausführungsform werden Lese- und Schreibanforderungen für Pixeldaten über das Speicherkoppelfeld 2516 anstelle von Pixelfragmentdaten übertragen. In mindestens einer Ausführungsform können verarbeitete Grafikdaten auf einer Anzeigeeinrichtung, wie einer von einer oder mehreren Anzeigeeinrichtung(en) 2510 von 25, zur weiteren Verarbeitung durch Prozessor(en) 2502 oder zur weiteren Verarbeitung durch eine der Verarbeitungseinheiten innerhalb des Parallelprozessors 2500 von 25A weitergeleitet werden.
  • 25C ist ein Blockdiagramm eines Verarbeitungsclusters 2514 innerhalb einer Parallelverarbeitungseinheit gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist ein Verarbeitungscluster eine Instanz von einem der Verarbeitungscluster 2514A-2514N von 25. In mindestens einer Ausführungsform kann der Verarbeitungscluster 2514 so ausgestaltet sein, dass er viele Threads parallel ausführt, wobei sich der Begriff „Thread“ auf eine Instanz eines bestimmten Programms bezieht, das auf einem bestimmten Satz von Eingabedaten ausgeführt wird. In mindestens einer Ausführungsform werden SIMD-Befehlsausgabetechniken (Single-Instruction, Multiple-Data) verwendet, um die parallele Ausführung einer großen Anzahl von Threads zu unterstützen, ohne mehrere unabhängige Befehlseinheiten bereitzustellen. In mindestens einer Ausführungsform werden Single-Instruction-Multiple-Thread (SIMT)-Techniken verwendet, um die parallele Ausführung einer großen Anzahl von im Allgemeinen synchronisierten Threads zu unterstützen, wobei eine gemeinsame Befehlseinheit ausgestaltet ist, um Befehle an einen Satz von Verarbeitungs-Engines innerhalb jedes der Verarbeitungscluster auszugeben.
  • In mindestens einer Ausführungsform kann der Betrieb des Verarbeitungsclusters 2514 über einen Pipeline-Manager 2532 gesteuert werden, der die Verarbeitungs-Tasks an parallele SIMT-Prozessoren verteilt. In mindestens einer Ausführungsform empfängt der Pipeline-Manager 2532 Anweisungen vom Scheduler 2510 der 25 und verwaltet die Ausführung dieser Anweisungen über einen Grafik-Multiprozessor 2534 und/oder eine Textureinheit 2536. In mindestens einer Ausführungsform ist der Grafikmultiprozessor 2534 eine beispielhafte Instanz eines SIMT-Parallelprozessors. In mindestens einer Ausführungsform können jedoch verschiedene Typen von SIMT-Parallelprozessoren mit unterschiedlichen Architekturen im Verarbeitungscluster 2514 vorhanden sein. In mindestens einer Ausführungsform können ein oder mehrere Instanzen des Grafik-Multiprozessors 2534 in einem Verarbeitungscluster 2514 vorhanden sein. In mindestens einer Ausführungsform kann der Grafikmultiprozessor 2534 Daten verarbeiten, und ein Datenkoppelfeld 2540 kann verwendet werden, um die verarbeiteten Daten an eines von mehreren möglichen Zielen zu verteilen, einschließlich anderer Shader-Einheiten. In mindestens einer Ausführungsform kann der Pipeline-Manager 2532 die Verteilung der verarbeiteten Daten erleichtern, indem er Ziele für die verarbeiteten Daten angibt, die über das Datenkoppelfeld 2540 verteilt werden sollen.
  • In mindestens einer Ausführungsform kann jeder Grafik-Multiprozessor 2534 innerhalb des Verarbeitungsclusters 2514 einen identischen Satz funktionaler Ausführungslogik aufweisen (z.B. arithmetische Logikeinheiten, Lastspeichereinheiten usw.). In mindestens einer Ausführungsform kann die funktionale Ausführungslogik in einer Pipeline ausgestaltet sein, so dass neue Befehle ausgegeben werden können, bevor vorherige Befehle abgeschlossen sind. In mindestens einer Ausführungsform unterstützt die funktionale Ausführungslogik eine Vielzahl von Operationen, darunter Ganzzahl- und Gleitkommaarithmetik, Vergleichsoperationen, boolesche Operationen, Bitverschiebung und die Berechnung verschiedener algebraischer Funktionen. In mindestens einer Ausführungsform kann dieselbe Hardware mit Funktionseinheiten genutzt werden, um verschiedene Operationen auszuführen, und es kann eine beliebige Kombination von Funktionseinheiten vorhanden sein.
  • In mindestens einer Ausführungsform bilden die an den Verarbeitungscluster 2514 übertragenen Anweisungen einen Thread. In mindestens einer Ausführungsform ist ein Satz von Threads, die über einen Satz von Parallelverarbeitungs-Engines ausgeführt werden, eine Thread-Gruppe. In mindestens einer Ausführungsform führt die Thread-Gruppe ein Programm mit unterschiedlichen Eingabedaten aus. In mindestens einer Ausführungsform kann jeder Thread innerhalb einer Thread-Gruppe einer anderen Verarbeitungs-Engine innerhalb eines Grafik-Multiprozessors 2534 zugewiesen sein. In mindestens einer Ausführungsform kann eine Thread-Gruppe weniger Threads aufweisen als die Anzahl der Verarbeitungseinheiten im Grafik-Multiprozessor 2534. In mindestens einer Ausführungsform kann, wenn eine Thread-Gruppe weniger Threads als eine Anzahl von Verarbeitungs-Engines aufweist, eine oder mehrere der Verarbeitungs-Engines während der Zyklen, in denen diese Thread-Gruppe verarbeitet wird, im Leerlauf sein. In mindestens einer Ausführungsform kann eine Thread-Gruppe auch mehr Threads aufweisen als eine Anzahl von Verarbeitungs-Engines im Grafik-Multiprozessor 2534. In mindestens einer Ausführungsform kann, wenn eine Thread-Gruppe mehr Threads aufweist als die Anzahl der Verarbeitungs-Engines im Grafik-Multiprozessor 2534, die Verarbeitung über aufeinander folgende Taktzyklen erfolgen. In mindestens einer Ausführungsform können mehrere Thread-Gruppen gleichzeitig auf einem Grafik-Multiprozessor 2534 ausgeführt werden.
  • In mindestens einer Ausführungsform weist der Grafik-Multiprozessor 2534 einen internen Cache-Speicher auf, um Lade- und Speicheroperationen durchzuführen. In mindestens einer Ausführungsform kann der Grafik-Multiprozessor 2534 auf einen internen Cache verzichten und einen Cache-Speicher (z.B. L1-Cache 2548) innerhalb des Verarbeitungsclusters 2514 verwenden. In mindestens einer Ausführungsform hat jeder Grafik-Multiprozessor 2534 auch Zugriff auf L2-Caches innerhalb von Partitionseinheiten (z.B. die Partitionseinheiten 2520A-2520N von 25), die von allen Verarbeitungsclustern 2514 gemeinsam genutzt werden und zur Datenübertragung zwischen Threads verwendet werden können. In mindestens einer Ausführungsform kann der Grafik-Multiprozessor 2534 auch auf den globalen Speicher außerhalb des Chips zugreifen, der einen oder mehrere lokale Parallelprozessorspeicher und/oder Systemspeicher aufweisen kann. In mindestens einer Ausführungsform kann jeder Speicher außerhalb der Parallelverarbeitungseinheit 2502 als globaler Speicher verwendet werden. In mindestens einer Ausführungsform weist der Verarbeitungscluster 2514 mehrere Instanzen des Grafik-Multiprozessors 2534 auf, die sich gemeinsame Anweisungen und Daten teilen können, die im L1-Cache 2548 gespeichert sein können.
  • In mindestens einer Ausführungsform kann jeder Verarbeitungscluster 2514 eine MMU 2545 (Memory Management Unit) aufweisen, die so ausgestaltet ist, dass sie virtuelle Adressen in physische Adressen umsetzt. In mindestens einer Ausführungsform können sich eine oder mehrere Instanzen der MMU 2545 innerhalb der Speicherschnittstelle 2518 von 25 befinden. In mindestens einer Ausführungsform weist die MMU 2545 einen Satz von Seitentabelleneinträgen (PTEs) auf, die dazu dienen, eine virtuelle Adresse auf eine physische Adresse einer Kachel abzubilden (weitere Informationen über Kacheln), sowie optional einen Cache-Zeilenindex. In mindestens einer Ausführungsform kann die MMU 2545 Adressübersetzungs-Lookaside-Puffer (TLB) oder Caches aufweisen, die sich im Grafik-Multiprozessor 2534 oder im L1-Cache oder im Verarbeitungscluster 2514 befinden können. In mindestens einer Ausführungsform wird die physikalische Adresse verarbeitet, um die Zugriffslokalität auf die Oberflächendaten zu verteilen, um eine effiziente Anforderungsverschachtelung zwischen den Partitionseinheiten zu ermöglichen. In mindestens einer Ausführungsform kann der Cache-Zeilen-Index verwendet werden, um zu bestimmen, ob eine Anforderung für eine Cache-Zeile ein Treffer (Hit) oder Fehlzugriff (Miss) ist.
  • In mindestens einer Ausführungsform kann ein Verarbeitungscluster 2514 so ausgestaltet sein, dass jeder Grafik-Multiprozessor 2534 mit einer Textureinheit 2536 gekoppelt ist, um Texturabbildungsoperationen durchzuführen, z.B. Bestimmen von Texturabtastpositionen, Lesen von Texturdaten und Filtern von Texturdaten. In mindestens einer Ausführungsform werden die Texturdaten aus einem internen Textur-L1-Cache (nicht gezeigt) oder aus einem L1-Cache innerhalb des Grafik-Multiprozessors 2534 gelesen und je nach Bedarf aus einem L2-Cache, einem lokalen Parallelprozessorspeicher oder dem Systemspeicher abgerufen. In mindestens einer Ausführungsform gibt jeder Grafikmultiprozessor 2534 verarbeitete Tasks an das Datenkoppelfeld 2540 aus, um die verarbeitete Task einem anderen Verarbeitungscluster 2514 zur weiteren Verarbeitung zur Verfügung zu stellen oder um die verarbeitete Task über das Speicherkoppelfeld 2516 in einem L2-Cache, im lokalen Parallelprozessorspeicher oder im Systemspeicher zu speichern. In mindestens einer Ausführungsform ist eine preROP 2542 (Pre-Raster Operations Unit) so ausgestaltet, dass sie Daten vom Grafik-Multiprozessor 2534 empfängt und Daten an ROP-Einheiten weiterleitet, die sich in den hierin beschriebenen Partitionseinheiten befinden können (z.B. die Partitionseinheiten 2520A-2520N von 25). In mindestens einer Ausführungsform kann die PreROP-Einheit 2542 Optimierungen für die Farbmischung durchführen, Pixelfarbdaten organisieren und Adressübersetzungen durchführen.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 25A-C gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Parallelprozessor 2500 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine(r) der gruppierten Rechenressourcen 1414 und der Knoten C.R. 1416(1-N) verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 25D veranschaulicht einen Grafik-Multiprozessor 2534 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist der Grafik-Multiprozessor 2534 mit dem Pipeline-Manager 2532 des Verarbeitungsclusters 2514 gekoppelt. In mindestens einer Ausführungsform weist der Grafikmultiprozessor 2534 eine Ausführungspipeline auf, die unter anderem einen Befehlscache 2552, eine Befehlseinheit 2554, eine Adresszuordnungseinheit 2556, eine Registerdatei 2558, einen oder mehrere GPGPU-Kerne 2562 und eine oder mehrere Lade-/Speichereinheiten 2566 aufweist. Die GPGPU-Kerne 2562 und die Lade-/Speichereinheiten 2566 sind über eine Speicher- und Cache-Verbindung 2568 mit dem Cache-Speicher 2572 und dem gemeinsamen Speicher 2570 verbunden.
  • In mindestens einer Ausführungsform empfängt der Befehlscache 2552 einen Strom von auszuführenden Befehlen vom Pipeline-Manager 2532. In mindestens einer Ausführungsform werden die Befehle im Befehlscache 2552 zwischengespeichert und von der Befehlseinheit 2554 zur Ausführung weitergeleitet. In mindestens einer Ausführungsform kann die Befehlseinheit 2554 die Befehle als Thread-Gruppen (z.B. Warps) versenden, wobei jeder Thread der Thread-Gruppe einer anderen Ausführungseinheit innerhalb des GPGPU-Kerns 2562 zugewiesen ist. In mindestens einer Ausführungsform kann ein Befehl auf einen lokalen, gemeinsam genutzten oder globalen Adressraum zugreifen, indem er eine Adresse innerhalb eines einheitlichen Adressraums angibt. In mindestens einer Ausführungsform kann die Adressabbildungseinheit 2556 verwendet werden, um Adressen in einem vereinheitlichten Adressraum in eine eindeutige Speicheradresse zu übersetzen, auf die die Lade-/Speichereinheiten 2566 zugreifen können.
  • In mindestens einer Ausführungsform stellt die Registerdatei 2558 einen Satz von Registern für Funktionseinheiten des Grafik-Multiprozessors 2534 bereit. In mindestens einer Ausführungsform stellt die Registerdatei 2558 einen temporären Speicher für Operanden bereit, die mit Datenpfaden von Funktionseinheiten (z.B. GPGPU-Kerne 2562, Lade-/Speichereinheiten 2566) des Grafik-Multiprozessors 2534 verbunden sind. In mindestens einer Ausführungsform ist die Registerdatei 2558 zwischen den einzelnen Funktionseinheiten aufgeteilt, so dass jeder Funktionseinheit ein eigener Abschnitt der Registerdatei 2558 zugewiesen ist. In mindestens einer Ausführungsform ist die Registerdatei 2558 auf verschiedene Warps aufgeteilt, die vom Grafikmultiprozessor 2534 ausgeführt werden.
  • In mindestens einer Ausführungsform können die GPGPU-Kerne 2562 jeweils Gleitkommaeinheiten (FPUs) und/oder ganzzahlige arithmetische Logikeinheiten (ALUs) aufweisen, die zur Ausführung von Anweisungen des Grafikmultiprozessors 2534 verwendet werden. Die GPGPU-Kerne 2562 können sich in ihrer Architektur ähneln oder unterscheiden. In mindestens einer Ausführungsform weist ein erster Abschnitt der GPGPU-Kerne 2562 eine FPU mit einfacher Genauigkeit und eine Ganzzahl-ALU auf, während ein zweiter Abschnitt der GPGPU-Kerne eine FPU mit doppelter Genauigkeit aufweist. In mindestens einer Ausführungsform können die FPUs den IEEE 754-2008-Standard für Gleitkommaarithmetik implementieren oder Gleitkommaarithmetik mit variabler Genauigkeit ermöglichen. In mindestens einer Ausführungsform kann der Grafikmultiprozessor 2534 zusätzlich eine oder mehrere Festfunktions- oder Sonderfunktionseinheiten aufweisen, um spezifische Funktionen wie das Kopieren von Rechtecken oder Pixel-Blending-Operationen durchzuführen. In mindestens einer Ausführungsform kann einer oder können mehrere der GPGPU-Kerne auch eine feste oder spezielle Funktionslogik aufweisen.
  • In mindestens einer Ausführungsform weisen die GPGPU-Kerne 2562 eine SIMD-Logik auf, die in der Lage ist, einen einzigen Befehl für mehrere Datensätze auszuführen. In mindestens einer Ausführungsform können GPGPU-Kerne 2562 physikalisch SIMD4-, SIMD8- und SIMD16-Befehle und logisch SIMD1-, SIMD2- und SIMD32-Befehle ausführen. In mindestens einer Ausführungsform können SIMD-Befehle für GPGPU-Kerne zur Kompilierzeit von einem Shader-Compiler oder automatisch bei der Ausführung von Programmen erzeugt werden, die für SPMD- oder SIMT-Architekturen (Single Program Multiple Data) geschrieben und kompiliert wurden. In mindestens einer Ausführungsform können mehrere Threads eines Programms, das für ein SIMT-Ausführungsmodell ausgestaltet ist, über einen einzigen SIMD-Befehl ausgeführt werden. Beispielsweise können In mindestens einer Ausführungsform acht SIMT-Threads, die gleiche oder ähnliche Operationen durchführen, über eine einzige SIMD8-Logikeinheit parallel ausgeführt werden.
  • In mindestens einer Ausführungsform ist die Speicher- und Cache-Verbindung 2568 ein Verbindungsnetzwerk, das jede Funktionseinheit des Grafik-Multiprozessors 2534 mit der Registerdatei 2558 und dem gemeinsamen Speicher 2570 verbindet. In mindestens einer Ausführungsform ist die Speicher- und Cache-Verbindung 2568 eine Koppelfeldverbindung, die es der Lade-/Speichereinheit 2566 ermöglicht, Lade- und Speicheroperationen zwischen dem gemeinsamen Speicher 2570 und der Registerdatei 2558 durchzuführen. In mindestens einer Ausführungsform kann die Registerdatei 2558 mit derselben Frequenz wie die GPGPU-Kerne 2562 arbeiten, so dass die Datenübertragung zwischen den GPGPU-Kernen 2562 und der Registerdatei 2558 eine sehr geringe Latenzzeit aufweist. In mindestens einer Ausführungsform kann der gemeinsam genutzte Speicher 2570 verwendet werden, um die Kommunikation zwischen Threads zu ermöglichen, die auf Funktionseinheiten innerhalb des Grafik-Multiprozessors 2534 ausgeführt werden. In mindestens einer Ausführungsform kann der Cache-Speicher 2572 beispielsweise als Daten-Cache verwendet werden, um Texturdaten, die zwischen Funktionseinheiten und der Textureinheit 2536 übertragen werden, zwischenzuspeichern. In mindestens einer Ausführungsform kann der gemeinsame Speicher 2570 auch als programmgesteuerter Cache verwendet werden. In mindestens einer Ausführungsform können Threads, die auf GPGPU-Kernen 2562 ausgeführt werden, zusätzlich zu den automatisch zwischengespeicherten Daten, die im Cache-Speicher 2572 gespeichert sind, programmatisch Daten im gemeinsamen Speicher speichern.
  • In mindestens einer Ausführungsform ist ein Parallelprozessor oder eine GPGPU, wie es hierin beschrieben ist, kommunikativ mit Host-/Prozessorkernen gekoppelt, um Grafikoperationen, Operationen des maschinellen Lernens, Musteranalyseoperationen und verschiedene allgemeine GPU (GPGPU)-Funktionen zu beschleunigen. In mindestens einer Ausführungsform kann die GPU über einen Bus oder eine andere Verbindung (z.B. eine Hochgeschwindigkeitsverbindung wie PCIe oder NVLink) mit dem Host-Prozessor (den Prozessorkernen) kommunikativ verbunden sein. In mindestens einer Ausführungsform kann die GPU in demselben Gehäuse oder Chip wie die Kerne integriert sein und über einen internen Prozessorbus bzw. eine interne Verbindung (d. h. innerhalb des Gehäuses oder Chips) mit den Kernen kommunizieren. In mindestens einer Ausführungsform können die Prozessorkerne unabhängig von der Art des Anschlusses der GPU der GPU Arbeit in Form von Befehlsfolgen/Befehlen zuweisen, die in einem Arbeitsdeskriptor enthalten sind. In mindestens einer Ausführungsform verwendet die GPU dann dedizierte Schaltkreise/Logiken zur effizienten Verarbeitung dieser Befehle/Anweisungen.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 25D gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafik-Multiprozessor 2534 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafik-Multiprozessor 2534 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 26 veranschaulicht ein Multi-GPU-Rechnersystem 2600 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform kann das Multi-GPU-Rechnersystem 2600 einen Prozessor 2602 aufweisen, der über einen Host-Schnittstellen-Switch 2604 mit mehreren Universal-Grafikverarbeitungseinheiten (GPGPUs) 2606A-D verbunden ist. In mindestens einer Ausführungsform ist der Host-Schnittstellen-Switch 2604 eine PCI-Express-Switch-Einrichtung, die den Prozessor 2602 mit einem PCI-Express-Bus verbindet, über den der Prozessor 2602 mit den GPGPUs 2606A-D kommunizieren kann. Die GPGPUs 2606A-D können über eine Reihe von Hochgeschwindigkeits-Punkt-zu-Punkt-GPU-zu-GPU-Verbindungen 2616 miteinander verbunden sein. In mindestens einer Ausführungsform sind die GPU-zu-GPU-Verbindungen 2616 mit jeder der GPGPUs 2606A-D über eine eigene GPU-Verbindung verbunden. In mindestens einer Ausführungsform ermöglichen die P2P-GPU-Verbindungen 2616 eine direkte Kommunikation zwischen den einzelnen GPGPUs 2606A-D, ohne dass eine Kommunikation über den Host-Schnittstellenbus 2604 erforderlich ist, an den der Prozessor 2602 angeschlossen ist. In mindestens einer Ausführungsform, bei der der GPU-zu-GPU-Verkehr auf P2P-GPU-Verbindungen 2616 geleitet wird, bleibt der Host-Schnittstellenbus 2604 für den Systemspeicherzugriff oder für die Kommunikation mit anderen Instanzen des Multi-GPU-Computersystems 2600 verfügbar, zum Beispiel über eine oder mehrere Netzwerkeinrichtungen. Während In mindestens einer Ausführungsform die GPGPUs 2606A-D mit dem Prozessor 2602 über den Host-Schnittstellen-Switch 2604 verbunden sind, weist der Prozessor 2602 In mindestens einer Ausführungsform eine direkte Unterstützung für P2P-GPU-Verbindungen 2616 auf und kann direkt mit den GPGPUs 2606A-D verbunden sein.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 26 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine GPGPU 2606 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine GPGPU 2606 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird. In mindestens einer Ausführungsform führt der Prozessor 2602 eine Kernelstartfunktion durch, die Parameter an mindestens einen Kernel auf mindestens einer GPGPU 2602 übergibt, der die Ratenanpassung durchführt, die in Verbindung mit 1-13 beschrieben wurde.
  • 27 ist ein Blockdiagramm eines Grafikprozessors 2700 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform weist der Grafikprozessor 2700 eine Ringverbindung 2702, ein Pipeline-Frontend 2704, eine Media-Engine 2737 und Grafikkerne 2780A-2780N auf. In mindestens einer Ausführungsform verbindet die Ringverbindung 2702 den Grafikprozessor 2700 mit anderen Verarbeitungseinheiten, einschließlich anderer Grafikprozessoren oder eines oder mehrerer Mehrzweckprozessorkerne. In mindestens einer Ausführungsform ist der Grafikprozessor 2700 einer von vielen Prozessoren, die in ein Mehrkern-Verarbeitungssystem integriert sind.
  • In mindestens einer Ausführungsform empfängt der Grafikprozessor 2700 Stapel von Befehlen über die Ringverbindung 2702. In mindestens einer Ausführungsform werden die eingehenden Befehle von einem Befehls-Streamer 2703 im Pipeline-Frontend 2704 interpretiert. In mindestens einer Ausführungsform weist der Grafikprozessor 2700 eine skalierbare Ausführungslogik auf, um die 3D-Geometrieverarbeitung und die Medienverarbeitung über den/die Grafikkern(e) 2780A-2780N durchzuführen. In mindestens einer Ausführungsform liefert der Befehls-Streamer 2703 für 3D-Geometrieverarbeitungsbefehle Befehle an die Geometrie-Pipeline 2736. In mindestens einer Ausführungsform liefert der Befehls-Streamer 2703 für mindestens einige Medienverarbeitungsbefehle Befehle an ein Video-Frontend 2734, das mit einer Medien-Engine 2737 gekoppelt ist. In mindestens einer Ausführungsform weist die Medien-Engine 2737 eine Video-Qualitäts-Engine (VQE) 2730 für die Video- und Bildnachbearbeitung und eine Multi-Format-Encoder/Decoder-Engine (MFX) 2733 auf, um eine hardwarebeschleunigte Codierung und Decodierung von Mediendaten zu ermöglichen. In mindestens einer Ausführungsform erzeugen die Geometrie-Pipeline 2736 und die Medien-Engine 2737 jeweils Ausführungs-Threads für Thread-Ausführungsressourcen, die von mindestens einem Grafikkern 2780A bereitgestellt werden.
  • In mindestens einer Ausführungsform weist der Grafikprozessor 2700 skalierbare Thread-Ausführungsressourcen auf, die modulare Kerne 2780A-2780N (manchmal als Kern-Slices bezeichnet) aufweisen, von denen jeder mehrere Sub-Kerne 2750A-550N, 2760A-2760N (manchmal als Kern-Sub-Slices bezeichnet) hat. In mindestens einer Ausführungsform kann der Grafikprozessor 2700 eine beliebige Anzahl von Grafikkernen 2780A bis 2780N haben. In mindestens einer Ausführungsform weist der Grafikprozessor 2700 einen Grafikkern 2780A mit mindestens einem ersten Sub-Kern 2750A und einem zweiten Sub-Kern 2760A auf. In mindestens einer Ausführungsform ist der Grafikprozessor 2700 ein Niedrigleistungsprozessor mit einem einzigen Sub-Kern (z.B. 2750A). In mindestens einer Ausführungsform weist der Grafikprozessor 2700 mehrere Grafikkerne 2780A-2780N auf, von denen jeder einen Satz von ersten Sub-Kernen 2750A-2750N und einen Satz von zweiten Sub-Kernen 2760A-2760N aufweist. In mindestens einer Ausführungsform weist jeder Sub-Kern in den ersten Sub-Kernen 2750A-2750N mindestens einen ersten Satz von Ausführungseinheiten 2752A-2752N und Medien-/Textur-Sampler 2754A-2754N auf. In mindestens einer Ausführungsform weist jeder Sub-Kern in den zweiten Sub-Kernen 2760A-2760N mindestens eine zweite Gruppe von Ausführungseinheiten 2762A-2762N und Samplern 2764A-2764N auf. In mindestens einer Ausführungsform teilt sich jeder Sub-Kern 2750A-2750N, 2760A-2760N einen Satz gemeinsam genutzter Ressourcen 2770A-2770N. In mindestens einer Ausführungsform weisen die gemeinsam genutzten Ressourcen einen gemeinsamen Cache-Speicher und eine Pixeloperationslogik auf.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 27 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2700 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2700 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 28 ist ein Blockdiagramm, das die Mikroarchitektur eines Prozessors 2800 veranschaulicht, der logische Schaltungen zur Ausführung von Befehlen gemäß mindestens einer Ausführungsform aufweisen kann. In mindestens einer Ausführungsform kann der Prozessor 2800 Befehle ausführen, die x86-Befehle, ARM-Befehle, spezielle Befehle für anwendungsspezifische integrierte Schaltungen (ASICs) usw. aufweisen. In mindestens einer Ausführungsform kann der Prozessor 2810 Register zum Speichern gepackter Daten aufweisen, wie beispielsweise 64 Bit breite MMXTM-Register in Mikroprozessoren, die mit der MMX-Technologie der Intel Corporation aus Santa Clara, Kalifornien, ausgestattet sind. In mindestens einer Ausführungsform können MMX-Register, die sowohl als Ganzzahl- als auch als Gleitkommaregister verfügbar sind, mit gepackten Datenelementen arbeiten, die mit SIMD- (Single Instruction, Multiple Data) und SSE- (Streaming SIMD Extensions) Anweisungen einhergehen. In mindestens einer Ausführungsform können 128 Bit breite XMM-Register, die sich auf SSE2-, SSE3-, SSE4-, AVX- oder darüber hinausgehende Technologien beziehen (allgemein als „SSEx“ bezeichnet), solche gepackten Datenoperanden enthalten. In mindestens einer Ausführungsform können die Prozessoren 2810 Anweisungen zur Beschleunigung von Algorithmen für maschinelles Lernen oder Deep Learning, Training oder Inferencing ausführen.
  • In mindestens einer Ausführungsform weist der Prozessor 2800 ein In-Order-Front-End („Front-End“) 2801 auf, um auszuführende Befehle abzurufen und Befehle vorzubereiten, die später in der Prozessor-Pipeline verwendet werden sollen. In mindestens einer Ausführungsform kann das Frontend 2801 mehrere Einheiten aufweisen. In mindestens einer Ausführungsform holt ein Befehls-Prefetcher 2826 Befehle aus dem Speicher und leitet sie an einen Befehlsdecodierer 2828 weiter, der wiederum Befehle decodiert oder interpretiert. In mindestens einer Ausführungsform decodiert der Befehlsdecodierer 2828 beispielsweise einen empfangenen Befehl in eine oder mehrere Operationen, die als „Mikrobefehle“ oder „Mikrooperationen“ (auch „Mikro-Ops“ oder „Uops“ genannt) bezeichnet werden und von der Maschine ausgeführt werden können. In mindestens einer Ausführungsform zerlegt der Befehlsdecodierer 2828 den Befehl in einen Op-Code und entsprechende Daten- und Steuerfelder, die von der Mikroarchitektur zur Durchführung von Operationen gemäß mindestens einer Ausführungsform verwendet werden können. In mindestens einer Ausführungsform kann ein Trace-Cache 2830 decodierte uops zu programmgeordneten Sequenzen oder Traces in einer uop-Warteschlange 2834 zur Ausführung zusammenstellen. In mindestens einer Ausführungsform, wenn der Trace-Cache 2830 auf eine komplexe Anweisung stößt, stellt ein Mikrocode-ROM 2832 die für den Abschluss der Operation erforderlichen uops bereit.
  • In mindestens einer Ausführungsform können einige Befehle in eine einzige Mikro-OP umgewandelt werden, während andere mehrere Mikro-OPs benötigen, um den Betrieb vollständig abzuschließen. In mindestens einer Ausführungsform kann der Befehlsdecodierer 2828 auf den Mikrocode-ROM 2832 zugreifen, um den Befehl auszuführen, wenn für die Ausführung eines Befehls mehr als vier Mikro-Ops erforderlich sind. In mindestens einer Ausführungsform kann ein Befehl in eine kleine Anzahl von Mikro-Ops zur Verarbeitung im Befehlsdecodierer 2828 decodiert werden. In mindestens einer Ausführungsform kann ein Befehl im Mikrocode-ROM 2832 gespeichert sein, falls eine Anzahl von Mikro-OPs zur Ausführung des Vorgangs erforderlich ist. In mindestens einer Ausführungsform bezieht sich der Trace-Cache 2830 auf ein programmierbare Logik-Anordnung („PLA“) als Einstiegspunkt, um einen korrekten Mikrobefehlszeiger für das Lesen von Mikrocode-Sequenzen zur Vervollständigung eines oder mehrerer Befehle aus dem Mikrocode-ROM 2832 zu bestimmen. In mindestens einer Ausführungsform kann das Frontend 2801 der Maschine, nachdem das Mikrocode-ROM 2832 die Sequenzierung von Mikrobefehlen für einen Befehl beendet hat, das Abrufen von Mikrobefehlen aus dem Trace-Cache 2830 wieder aufnehmen.
  • In mindestens einer Ausführungsform kann die Außerhalb-der-Reihenfolge- bzw. Out-of-Order-Ausführungs-Engine („Out-of-Order-Engine“) 2803 Befehle für die Ausführung vorbereiten. In mindestens einer Ausführungsform verfügt die Out-of-Order-Ausführungslogik über eine Reihe von Puffern, um den Fluss der Befehle zu glätten und neu zu ordnen, um die Leistung zu optimieren, während sie die Pipeline durchlaufen und zur Ausführung geplant werden. Die Out-of-Order-Ausführungs-Engine 2803 weist ohne Einschränkung einen Allokator/Register-Renamer 2840, eine Speicher-uop-Warteschlange 2842, eine Ganzzahl/Gleitkomma-uop-Warteschlange 2844, einen Speicher-Scheduler 2846, einen schnellen Scheduler 2802, einen langsamen/allgemeinen Gleitkomma-Scheduler („slow/general FP scheduler“) 2804 und einen einfachen Gleitkomma-Scheduler („simple FP scheduler“) 2806 auf. In mindestens einer Ausführungsform werden der schnelle Scheduler 2802, der langsame/allgemeine Gleitkomma-Scheduler 2804 und der einfache Gleitkomma-Scheduler 2806 hierin auch gemeinsam als „uop-Scheduler 2802, 2804, 2806“ bezeichnet. In mindestens einer Ausführungsform weist der Allokator/Register-Renamer 2840 Maschinenpuffer und Ressourcen zu, die jeder uop für seine Ausführung benötigt. In mindestens einer Ausführungsform benennt der Allokator/Register-Renamer 2840 logische Register auf Einträge in einer Registerdatei um. In mindestens einer Ausführungsform weist der Allokator/Register-Renamer 2840 außerdem jedem uop einen Eintrag in einer von zwei uop-Warteschlangen zu, der Speicher-uop-Warteschlange 2842 für Speicheroperationen und der Ganzzahl-/Gleitkomma-uop-Warteschlange 2844 für Nicht-Speicheroperationen, und zwar vor dem Speicher-Scheduler 2846 und den uop-Schedulern 2802, 2804, 2806. In mindestens einer Ausführungsform bestimmen die uop-Scheduler 2802, 2804, 2806 auf der Grundlage der Bereitschaft ihrer abhängigen Eingangsregister-Operandenquellen und der Verfügbarkeit der Ausführungsressourcen, die die uops für den Abschluss ihrer Operation benötigen, wann ein uop zur Ausführung bereit ist. In mindestens einer Ausführungsform kann der schnelle Scheduler 2802 bei jeder Hälfte des Haupttaktzyklus einplanen, während der langsame/allgemeine Gleitkomma-Scheduler 2804 und der einfache Gleitkomma-Scheduler 2806 einmal pro Hauptprozessortaktzyklus einplanen können. In mindestens einer Ausführungsform vermitteln die uop-Scheduler 2802, 2804, 2806 für Dispatch-Anschlüsse, um uops für die Ausführung zu planen.
  • In mindestens einer Ausführungsform weist der Ausführungsblock b11 ohne Einschränkung ein Ganzzahl-Registerdatei/Umgehungs-Netzwerk 2808, ein(e) Gleitkommaregisterdatei/Umgehungsnetzwerk („eine FP-Registerdatei/Umgehungs-Netzwerk“) 2810, Adresserzeugungseinheiten („AGUs“) 2812 und 2814, schnelle arithmetische Logikeinheiten (ALUs) („schnelle ALUs“) 2816 und 2818, eine langsame arithmetische Logikeinheit („langsame ALU“) 2820, eine Gleitkomma-ALU („FP“) 2822 und eine Gleitkomma-Bewegungseinheit („FP-Bewegung“) 2824 auf. In mindestens einer Ausführungsform werden ein Ganzzahl-Registerdatei/Umgehungs-Netzwerk 2808 und ein Gleitkomma-Registerdatei/Umgehungs-Netzwerk 2810 hierin auch als „Registerdateien 2808, 2810“ bezeichnet. In mindestens einer Ausführungsform werden die AGUSs 2812 und 2814, die schnellen ALUs 2816 und 2818, die langsame ALU 2820, die Gleitkomma-ALU 2822 und die Gleitkomma-Bewegungseinheit 2824 hierin auch als „Ausführungseinheiten 2812, 2814, 2816, 2818, 2820, 2822 und 2824“ bezeichnet. In mindestens einer Ausführungsform kann der Ausführungsblock b11 ohne Einschränkung eine beliebige Anzahl (einschließlich Null) und Art von Registerdateien, Umgehungsnetzwerken, Adresserzeugungseinheiten und Ausführungseinheiten in beliebiger Kombination aufweisen.
  • In mindestens einer Ausführungsform können die Registerdateien 2808, 2810 zwischen den uop-Schedulern 2802, 2804, 2806 und den Ausführungseinheiten 2812, 2814, 2816, 2818, 2820, 2822 und 2824 angeordnet sein. In mindestens einer Ausführungsform führt das Integer-Registerdatei/Umgehungs-Netzwerk 2808 Integer-Operationen durch. In mindestens einer Ausführungsform führt das Gleitkommaregisterdatei/Umgehungs-Netzwerk 2810 Gleitkommaoperationen durch. In mindestens einer Ausführungsform kann jede der Registerdateien 2808, 2810 ohne Einschränkung ein Umgehungsnetzwerk aufweisen, das gerade abgeschlossene Ergebnisse, die noch nicht in die Registerdatei geschrieben wurden, umleiten oder an neue abhängige Uops weiterleiten kann. In mindestens einer Ausführungsform können die Registerdateien 2808, 2810 Daten miteinander austauschen. In mindestens einer Ausführungsform kann das Integer-Registerdatei/Umgehungs-Netzwerk 2808 ohne Einschränkung zwei separate Registerdateien aufweisen, eine Registerdatei für zweiunddreißig Bits von Daten niedriger Ordnung und eine zweite Registerdatei für zweiunddreißig Bits von Daten hoher Ordnung. In mindestens einer Ausführungsform kann das Gleitkomma-Registerdatei/Umgehungs-Netzwerk 2810 ohne Einschränkung 128 Bit breite Einträge aufweisen, da Gleitkomma-Befehle typischerweise Operanden mit einer Breite von 64 bis 128 Bit aufweisen.
  • In mindestens einer Ausführungsform können die Ausführungseinheiten 2812, 2814, 2816, 2818, 2820, 2822, 2824 Befehle ausführen. In mindestens einer Ausführungsform speichern Registerdateien 2808, 2810 Ganzzahl- und Gleitkommadaten-Operandenwerte, die für die Ausführung von Mikrobefehlen erforderlich sind. In mindestens einer Ausführungsform kann der Prozessor 2800 ohne Einschränkung eine beliebige Anzahl und Kombination von Ausführungseinheiten 2812, 2814, 2816, 2818, 2820, 2822, 2824 aufweisen. In mindestens einer Ausführungsform können die Gleitkomma-ALU 2822 und die Gleitkomma-Bewegungseinheit 2824 Gleitkomma-, MMX-, SIMD-, AVX- und SSE- oder andere Operationen ausführen, einschließlich spezieller maschineller Lernbefehle. In mindestens einer Ausführungsform kann die Gleitkomma-ALU 2822 ohne Einschränkung einen 64-Bit-durch-64-Bit-Gleitkomma-Teiler aufweisen, um Divisions-, Quadratwurzel- und Restwert-Mikrooperationen auszuführen. In mindestens einer Ausführungsform können Befehle, die einen Gleitkommawert beinhalten, mit Gleitkomma-Hardware verarbeitet werden. In mindestens einer Ausführungsform können ALU-Operationen an schnelle ALUs 2816, 2818 weitergeleitet werden. In mindestens einer Ausführungsform können die schnellen ALUS 2816, 2818 schnelle Operationen mit einer effektiven Latenzzeit von einem halben Taktzyklus ausführen. In mindestens einer Ausführungsform gehen die meisten komplexen ganzzahligen Operationen an die langsame ALU 2820, da die langsame ALU 2820 ohne Einschränkung ganzzahlige Ausführungshardware für Operationen mit langer Latenzzeit aufweisen kann, wie beispielsweise einen Multiplizierer, Schiebeeinheiten, eine Flag-Logik und eine Verzweigungsverarbeitung. In mindestens einer Ausführungsform können Speicherlade-/Speicheroperationen von AGUS 2812, 2814 ausgeführt werden. In mindestens einer Ausführungsform können die schnelle ALU 2816, die schnelle ALU 2818 und die langsame ALU 2820 Ganzzahloperationen mit 64-Bit-Datenoperanden durchführen. In mindestens einer Ausführungsform können die schnelle ALU 2816, die schnelle ALU 2818 und die langsame ALU 2820 so implementiert sein, dass sie eine Vielzahl von Datenbitgrößen unterstützen, darunter sechzehn, zweiunddreißig, 128, 256, usw. In mindestens einer Ausführungsform können die Gleitkomma-ALU 2822 und die Gleitkomma-Bewegungseinheit 2824 so implementiert sein, dass sie einen Bereich von Operanden mit Bits unterschiedlicher Breite unterstützen. In mindestens einer Ausführungsform können die Gleitkomma-ALU 2822 und die Gleitkomma-Bewegungseinheit 2824 mit 128 Bit breiten gepackten Datenoperanden in Verbindung mit SIMD- und Multimedia-Anweisungen arbeiten.
  • In mindestens einer Ausführungsform leiten die uop-Scheduler 2802, 2804, 2806 abhängige Operationen ein, bevor die Ausführung der übergeordneten Last beendet ist. In mindestens einer Ausführungsform kann der Prozessor 2800, da uops spekulativ geplant und im Prozessor 2900 ausgeführt werden können, auch eine Logik zur Behandlung von Speicherfehlern aufweisen. In mindestens einer Ausführungsform kann es, wenn ein Datenladen in den Datencache fehlerhaft ist, abhängige Operationen in der Pipeline geben, die den Scheduler mit vorübergehend falschen Daten verlassen haben. In mindestens einer Ausführungsform verfolgt ein Wiederholungsmechanismus die Anweisungen, die falsche Daten verwenden, und führt sie erneut aus. In mindestens einer Ausführungsform kann es erforderlich sein, abhängige Operationen erneut auszuführen, während unabhängige Operationen zu Ende geführt werden können. In mindestens einer Ausführungsform können Scheduler und ein Wiederholungsmechanismus von mindestens einer Ausführungsform eines Prozessors auch so ausgelegt sein, dass sie Befehlssequenzen für Textstring-Vergleichsoperationen abfangen.
  • In mindestens einer Ausführungsform kann sich der Begriff „Register“ auf prozessorinterne Speicherplätze beziehen, die als Teil von Befehlen verwendet werden können, um Operanden zu identifizieren. In mindestens einer Ausführungsform kann es sich bei den Registern um solche handeln, die von außerhalb des Prozessors (aus der Sicht eines Programmierers) verwendet werden können. In mindestens einer Ausführungsform können die Register nicht auf einen bestimmten Schaltungstyp beschränkt sein. Vielmehr kann ein Register In mindestens einer Ausführungsform Daten speichern, Daten bereitstellen und hierin beschriebene Funktionen ausführen. In mindestens einer Ausführungsform können die hierin beschriebenen Register durch Schaltkreise innerhalb eines Prozessors unter Verwendung einer beliebigen Anzahl verschiedener Techniken implementiert sein, wie beispielsweise dedizierte physische Register, dynamisch zugewiesene physische Register unter Verwendung von Registerumbenennung, Kombinationen aus dedizierten und dynamisch zugewiesenen physischen Registern usw. In mindestens einer Ausführungsform werden in Ganzzahlregistern 32-Bit-Ganzzahldaten gespeichert. In mindestens einer Ausführungsform enthält eine Registerdatei auch acht Multimedia-SIMD-Register für gepackte Daten.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 28 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Prozessor 2800 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Prozessor 2800 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 29 ist ein Blockdiagramm eines Verarbeitungssystems gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform weist das System 2900 einen oder mehrere Prozessoren 2902 und einen oder mehrere Grafikprozessoren 2908 auf und kann ein Einzelprozessor-Desktop-System, ein Multiprozessor-Workstation-System oder ein Server-System mit einer großen Anzahl von Prozessoren 2902 oder Prozessorkernen 2907 sein. In mindestens einer Ausführungsform ist das System 2900 eine Verarbeitungsplattform, die in eine integrierte System-on-a-Chip (SoC)-Schaltung zur Verwendung in mobilen, tragbaren oder eingebetteten Einrichtungen integriert ist.
  • In mindestens einer Ausführungsform kann das System 2900 eine serverbasierte Spielplattform, eine Spielkonsole, einschließlich einer Spiel- und Medienkonsole, eine mobile Spielkonsole, eine Handheld-Spielkonsole oder eine Online-Spielkonsole aufweisen oder darin integriert sein. In mindestens einer Ausführungsform ist das System 2900 ein Mobiltelefon, ein Smartphone, eine Recheneinrichtung für Tablets oder eine mobile Interneteinrichtung. In mindestens einer Ausführungsform kann das Verarbeitungssystem 2900 auch eine tragbare Einrichtung aufweisen, mit dieser gekoppelt oder in diese integriert sein, wie beispielsweise eine tragbare Einrichtung für eine intelligente Uhr, eine intelligente Brille, eine Augmented-Reality-Einrichtung oder eine Virtual-Reality-Einrichtung. In mindestens einer Ausführungsform ist das Verarbeitungssystem 2900 eine Fernseh- oder Set-Top-Box-Einrichtung mit einem oder mehreren Prozessoren 2902 und einer grafischen Schnittstelle, die von einem oder mehreren Grafikprozessoren 2908 erzeugt ist.
  • In mindestens einer Ausführungsform weisen ein oder mehrere Prozessoren 2902 jeweils einen oder mehrere Prozessorkerne 2907 auf, um Befehle zu verarbeiten, die, wenn sie ausgeführt werden, Operationen für System- und Benutzersoftware durchführen. In mindestens einer Ausführungsform ist jeder von einem oder mehreren Prozessorkernen 2907 so ausgestaltet, dass er einen bestimmten Befehlssatz 2909 verarbeitet. In mindestens einer Ausführungsform kann der Befehlssatz 2909 das Complex Instruction Set Computing (CISC), das Reduced Instruction Set Computing (RISC) oder das Rechnen über ein Very Long Instruction Word (VLIW) ermöglichen. In mindestens einer Ausführungsform können die Prozessorkerne 2907 jeweils einen anderen Befehlssatz 2909 verarbeiten, der Befehle aufweisen kann, um die Emulation anderer Befehlssätze zu erleichtern. In mindestens einer Ausführungsform kann der Prozessorkern 2907 auch andere verarbeitende Einrichtungen aufweisen, wie etwa einen digitalen Signalprozessor (DSP).
  • In mindestens einer Ausführungsform weist der Prozessor 2902 einen Cache-Speicher 2904 auf. In mindestens einer Ausführungsform kann der Prozessor 2902 einen einzigen internen Cache oder mehrere Ebenen eines internen Caches aufweisen. In mindestens einer Ausführungsform wird der Cache-Speicher von verschiedenen Komponenten des Prozessors 2902 gemeinsam genutzt. In mindestens einer Ausführungsform verwendet der Prozessor 2902 auch einen externen Cache (z.B. einen Level-3 (L3) Cache oder Last Level Cache (LLC)) (nicht dargestellt), der unter Verwendung bekannter Cache-Kohärenztechniken von den Prozessorkernen 2907 gemeinsam genutzt werden kann. In mindestens einer Ausführungsform ist zusätzlich eine Registerdatei 2906 im Prozessor 2902 vorhanden, die verschiedene Arten von Registern zur Speicherung unterschiedlicher Datentypen aufweisen kann (z.B. Ganzzahlregister, Gleitkommaregister, Statusregister und ein Befehlszeigerregister). In mindestens einer Ausführungsform kann die Registerdatei 2906 Allzweckregister oder andere Register aufweisen.
  • In mindestens einer Ausführungsform ist (sind) ein oder mehrere Prozessor(en) 2902 mit einem oder mehreren Schnittstellenbus(en) 2910 gekoppelt, um Kommunikationssignale wie Adress-, Daten- oder Steuersignale zwischen dem Prozessor 2902 und anderen Komponenten im System 2900 zu übertragen. In mindestens einer Ausführungsform kann der Schnittstellenbus 2910 ein Prozessorbus sein, beispielsweise eine Version eines Direct Media Interface (DMI)-Busses. In mindestens einer Ausführungsform ist die Schnittstelle 2910 nicht auf einen DMI-Bus beschränkt und kann einen oder mehrere Peripheral Component Interconnect-Busse (z.B. PCI, PCI Express), Speicherbusse oder andere Arten von Schnittstellenbussen aufweisen. In mindestens einer Ausführungsform weisen Prozessor(en) 2902 eine integrierte Speichersteuerung 2916 und einen Plattformsteuerungs-Hub 2930 auf. In mindestens einer Ausführungsform erleichtert die Speichersteuerung 2916 die Kommunikation zwischen einer Speichereinrichtung und anderen Komponenten des Systems 2900, während der Plattform-Controller-Hub (PCH) 2930 Verbindungen zu E/A-Einrichtungen über einen lokalen E/A-Bus bereitstellt.
  • In mindestens einer Ausführungsform kann die Speichereinrichtung 2920 eine dynamische Direktzugriffsspeichereinrichtung (DRAM), eine statische Direktzugriffsspeichereinrichtung (SRAM), eine Flash-Speichereinrichtung, eine Phasenwechsel-Speichereinrichtung oder eine andere Speichereinrichtung mit geeigneter Leistung sein, um als Prozessspeicher zu dienen. In mindestens einer Ausführungsform kann die Speichereinrichtung 2920 als Systemspeicher für das System 2900 arbeiten, um Daten 2922 und Befehle 2921 zur Verwendung zu speichern, wenn ein oder mehrere Prozessoren 2902 eine Anwendung oder einen Prozess ausführen. In mindestens einer Ausführungsform ist die Speichersteuerung 2916 auch mit einem optionalen externen Grafikprozessor 2912 gekoppelt, der mit einem oder mehreren Grafikprozessoren 2908 in den Prozessoren 2902 kommunizieren kann, um Grafik- und Medienoperationen durchzuführen. In mindestens einer Ausführungsform kann eine Anzeigeeinrichtung 2911 an den (die) Prozessor(en) 2902 angeschlossen sein. In mindestens einer Ausführungsform kann die Anzeigeeinrichtung 2911 eine oder mehrere interne Anzeigeeinrichtungen, wie beispielsweise in einer mobilen elektronischen Einrichtung oder einem Laptop, oder eine externe Anzeigeeinrichtung, die über eine Anzeigeschnittstelle (z.B. DisplayPort usw.) angeschlossen ist, aufweisen. In mindestens einer Ausführungsform kann die Anzeigevorrichtung 2911 eine am Kopf montierte Anzeige (HMD) wie eine stereoskopische Anzeigevorrichtung zur Verwendung bei Virtual-Reality-Anwendungen (VR) oder Augmented-Reality-Anwendungen (AR) aufweisen.
  • In mindestens einer Ausführungsform ermöglicht der Plattformsteuerungs-Hub 2930 den Anschluss von Peripheriegeräten an die Speichereinrichtung 2920 und dem Prozessor 2902 über einen Hochgeschwindigkeits-E/A-Bus. In mindestens einer Ausführungsform weisen die E/A-Peripheriegeräte unter anderem eine Audio-Steuerung 2946, eine Netzwerk-Steuerung 2934, eine Firmware-Schnittstelle 2928, einen drahtlosen Transceiver 2926, Berührungssensoren 2925 und eine Einrichtung zur Datenspeicherung 2924 (z.B. Festplattenlaufwerk, Flash-Speicher usw.) auf. In mindestens einer Ausführungsform kann die Datenspeichereinrichtung 2924 über eine Speicherschnittstelle (z.B. SATA) oder über einen Peripheriebus, wie einen Peripheral Component Interconnect Bus (z.B. PCI, PCI Express), angeschlossen sein. In mindestens einer Ausführungsform können die Berührungssensoren 2925 Touchscreen-Senso-ren, Drucksensoren oder Fingerabdrucksensoren aufweisen. In mindestens einer Ausführungsform kann der drahtlose Transceiver 2926 ein Wi-Fi-Transceiver, ein Bluetooth-Transceiver oder ein Mobilfunk-Transceiver wie ein 3G-, 4G- oder Long Term Evolution (LTE)-Transceiver sein. In mindestens einer Ausführungsform ermöglicht die Firmware-Schnittstelle 2928 die Kommunikation mit der System-Firmware und kann z.B. eine einheitliche erweiterbare Firmware-Schnittstelle (UEFI) sein. In mindestens einer Ausführungsform kann die Netzwerksteuerung 2934 eine Netzwerkverbindung mit einem kabelgebundenen Netzwerk ermöglichen. In mindestens einer Ausführungsform ist eine Hochleistungs-Netzwerksteuerung (nicht dargestellt) mit dem Schnittstellenbus 2910 gekoppelt. In mindestens einer Ausführungsform handelt es sich bei der Audio-Steuerung 2946 um eine mehrkanalige High-Definition-Audio-Steuerung. In mindestens einer Ausführungsform weist das System 2900 eine optionale Legacy-E/A-Steuerung 2940 zur Kopplung von Legacy-Einrichtungen (z.B. Personal System 2 (PS/2)) mit dem System auf. In mindestens einer Ausführungsform kann der Plattformsteuerungs-Hub 2930 auch an eine oder mehrere Universal Serial Bus (USB)-Steuerungen 2942 angeschlossen sein, die Eingabeeinrichtungen wie Tastatur- und Mauskombinationen 2943, eine Kamera 2944 oder andere USB-Eingabeeinrichtungen anschließen.
  • In mindestens einer Ausführungsform kann eine Instanz der Speichersteuerung 2916 und des Plattformsteuerungs-Hubs 2930 in einen diskreten externen Grafikprozessor, wie den externen Grafikprozessor 2912, integriert sein. In mindestens einer Ausführungsform kann der Plattformsteuerungs-Hub 2930 und/oder die Speichersteuerung 2916 extern bezüglich eines oder mehrerer Prozessor(en) 2902 sein. Zum Beispiel kann das System 2900 In mindestens einer Ausführungsform eine externe Speichersteuerung 2916 und einen Plattformsteuerungs-Hub 2930 aufweisen, der als Speichersteuerungs-Hub und Peripherie-Steuerungs-Hub innerhalb eines System-Chipsatzes ausgestaltet sein kann, der mit dem (den) Prozessor(en) 2902 in Verbindung steht.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 29 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2908 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 2908 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird. In mindestens einer Ausführungsform führt der Prozessorkern 2907 eine Kernelstartfunktion durch, die Parameter an mindestens einen Kernel auf dem Grafikprozessor 2908 übergibt, der die Ratenanpassung durchführt, die in Verbindung mit 1-13 beschrieben wurde.
  • 30 ist ein Blockdiagramm eines Prozessors 3000 mit einem oder mehreren Prozessorkernen 3002A-3002N, einer integrierten Speichersteuerung 3014 und einem integrierten Grafikprozessor 3008, gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform kann der Prozessor 3000 zusätzliche Kerne aufweisen, bis hin zu und einschließlich des zusätzlichen Kerns 3002N, der durch gestrichelte Kästchen dargestellt ist. In mindestens einer Ausführungsform weist jeder der Prozessorkerne 3002A-3002N eine oder mehrere interne Cache-Einheiten 3004A-3004N auf. In mindestens einer Ausführungsform hat jeder Prozessorkern auch Zugriff auf eine oder mehrere gemeinsam genutzte Cache-Einheiten 3006.
  • In mindestens einer Ausführungsform stellen die internen Cache-Einheiten 3004A-3004N und die gemeinsam genutzten Cache-Einheiten 3006 eine Cache-Speicherhierarchie innerhalb des Prozessors 3000 dar. In mindestens einer Ausführungsform können die Cache-Speichereinheiten 3004A-3004N mindestens eine Ebene eines Befehls- und Daten-Caches innerhalb jedes Prozessorkerns und eine oder mehrere Ebenen eines gemeinsam genutzten Mid-Level-Caches, wie beispielsweise eine Ebene 2 (L2), Ebene 3 (L3), Ebene 4 (L4) oder andere Cache-Ebenen, aufweisen, wobei eine höchste Cache-Ebene vor einem externen Speicher als LLC klassifiziert ist. In mindestens einer Ausführungsform hält die Cache-Kohärenzlogik die Kohärenz zwischen verschiedenen Cache-Einheiten 3006 und 3004A-3004N aufrecht.
  • In mindestens einer Ausführungsform kann der Prozessor 3000 auch einen Satz von einer oder mehreren Bussteuerungseinheiten 3016 und einen Systemagentenkern 3010 aufweisen. In mindestens einer Ausführungsform verwalten eine oder mehrere Bussteuerungseinheiten 3016 einen Satz von Peripheriebussen, wie einen oder mehrere PCI- oder PCI-Express-Busse. In mindestens einer Ausführungsform bietet der Systemagenten-Kern 3010 Verwaltungsfunktionen für verschiedene Prozessorkomponenten. In mindestens einer Ausführungsform weist der Systemagenten-Kern 3010 eine oder mehrere integrierte Speichersteuerungen 3014 auf, um den Zugriff auf verschiedene externe Speichereinrichtungen (nicht dargestellt) zu verwalten.
  • In mindestens einer Ausführungsform weist einer oder weisen mehrere der Prozessorkerne 3002A-3002N Unterstützung für gleichzeitiges Multithreading auf. In mindestens einer Ausführungsform weist der Systemagentenkern 3010 Komponenten zur Koordinierung und zum Betrieb der Kerne 3002A-3002N während der Multithreading-Verarbeitung auf. In mindestens einer Ausführungsform kann der Systemagentenkern 3010 zusätzlich eine Leistungssteuerungseinheit (PCU) aufweisen, die Logik und Komponenten zur Regelung eines oder mehrerer Leistungszustände der Prozessorkerne 3002A-3002N und des Grafikprozessors 3008 aufweist.
  • In mindestens einer Ausführungsform weist der Prozessor 3000 zusätzlich einen Grafikprozessor 3008 zur Ausführung von Grafikverarbeitungsoperationen auf. In mindestens einer Ausführungsform ist der Grafikprozessor 3008 mit gemeinsamen Cache-Einheiten 3006 und dem Systemagenten-Kern 3010 gekoppelt, der eine oder mehrere integrierte Speichersteuerungen 3014 aufweist. In mindestens einer Ausführungsform weist der Systemagenten-Kern 3010 auch eine Anzeigesteuerung 3011 auf, um die Ausgabe des Grafikprozessors an eine oder mehrere gekoppelte Anzeigen zu steuern. In mindestens einer Ausführungsform kann die Anzeigesteuerung 3011 auch ein separates Modul sein, das über mindestens eine Zwischenverbindung mit dem Grafikprozessor 3008 verbunden ist, oder sie kann in den Grafikprozessor 3008 integriert sein.
  • In mindestens einer Ausführungsform wird eine ringbasierte Verbindungseinheit 3012 verwendet, um interne Komponenten des Prozessors 3000 zu verbinden. In mindestens einer Ausführungsform kann eine alternative Verbindungseinheit verwendet werden, wie beispielsweise eine Punkt-zu-Punkt-Verbindung, eine geschaltete Verbindung oder andere Techniken. In mindestens einer Ausführungsform ist der Grafikprozessor 3008 über eine E/A-Verbindung 3013 mit der Ringverbindung 3012 verbunden.
  • In mindestens einer Ausführungsform stellt die E/A-Verbindung 3013 mindestens eine von mehreren Arten von E/A-Verbindungen dar, die eine On-Package-E/A-Verbindung aufweisen, die die Kommunikation zwischen verschiedenen Prozessorkomponenten und einem eingebetteten Hochleistungsspeichermodul 3018, wie beispielsweise einem eDRAM-Modul, ermöglicht. In mindestens einer Ausführungsform verwenden jeder der Prozessorkerne 3002A-3002N und der Grafikprozessor 3008 eingebettete Speichermodule 3018 als gemeinsamen Last Level Cache.
  • In mindestens einer Ausführungsform sind die Prozessorkerne 3002A-3002N homogene Kerne, die eine gemeinsame Befehlssatzarchitektur ausführen. In mindestens einer Ausführungsform sind die Prozessorkerne 3002A-3002N in Bezug auf die Befehlssatzarchitektur (ISA) heterogen, wobei ein oder mehrere Prozessorkerne 3002A-3002N einen gemeinsamen Befehlssatz ausführen, während ein oder mehrere andere Kerne der Prozessorkerne 3002A-3002N eine Teilmenge eines gemeinsamen Befehlssatzes oder einen anderen Befehlssatz ausführen. In mindestens einer Ausführungsform sind die Prozessorkerne 3002A-3002N in Bezug auf die Mikroarchitektur heterogen, wobei ein oder mehrere Kerne mit einem relativ höheren Energieverbrauch mit einem oder mehreren Kernen mit einem niedrigeren Energieverbrauch gekoppelt sind. In mindestens einer Ausführungsform kann der Prozessor 3100 auf einem oder mehreren Chips oder als integrierte SoC-Schaltung implementiert sein.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 30 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 3008 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 3008 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird. In mindestens einer Ausführungsform führt mindestens ein Prozessorkern 3002 eine Kernelstartfunktion durch, die Parameter an mindestens einen Kernel auf dem Grafikprozessor 3008 übergibt, der die Ratenanpassung durchführt, die in Verbindung mit 1-13 beschrieben wurde.
  • 31 ist ein Blockdiagramm eines Grafikprozessors 3100, bei dem es sich um eine diskrete Grafikverarbeitungseinheit oder um einen mit einer Vielzahl von Prozessorkernen integrierten Grafikprozessor handeln kann. In mindestens einer Ausführungsform kommuniziert der Grafikprozessor 3100 über eine einem Speicher zugeordnete E/A-Schnittstelle mit Registern auf dem Grafikprozessor 3100 und mit Befehlen, die im Speicher abgelegt sind. In mindestens einer Ausführungsform weist der Grafikprozessor 3100 eine Speicherschnittstelle 3114 für den Zugriff auf den Speicher auf. In mindestens einer Ausführungsform ist die Speicherschnittstelle 3114 eine Schnittstelle zum lokalen Speicher, einem oder mehreren internen Caches, einem oder mehreren gemeinsam genutzten externen Caches und/oder zum Systemspeicher.
  • In mindestens einer Ausführungsform weist der Grafikprozessor 3100 auch eine Anzeigesteuerung 3102 auf, um Anzeigeausgangsdaten an eine Anzeigeeinrichtung 3120 zu steuern. In mindestens einer Ausführungsform weist die Anzeigesteuerung 3102 Hardware für eine oder mehrere Überlagerungsebenen für die Anzeigeeinrichtung 3120 und die Zusammensetzung mehrerer Schichten von Video- oder Benutzerschnittstellenelementen auf. In mindestens einer Ausführungsform kann die Anzeigeeinrichtung 3120 eine interne oder externe Anzeigeeinrichtung sein. In mindestens einer Ausführungsform handelt es sich bei der Anzeigeeinrichtung 3120 um eine am Kopf getragene Anzeigeeinrichtung, wie beispielsweise eine Virtual-Reality- (VR-) Anzeigeeinrichtung oder eine Augmented-Reality- (AR-) Anzeigeeinrichtung. In mindestens einer Ausführungsform weist der Grafikprozessor 3100 eine Videocodec-Engine 3106 auf, um Medien in, aus oder zwischen einem oder mehreren Mediencodierformaten zu codieren, zu decodieren oder zu transcodieren, einschließlich, aber nicht beschränkt auf Moving Picture Experts Group (MPEG)-Formate wie MPEG-2, Advanced Video Coding (AVC)-Formate wie H.264 /MPEG-4 AVC, sowie die Society of Motion Picture & Television Engineers (SMPTE) 421 M/VC-1 und Joint Photographic Experts Group (JPEG) Formate wie JPEG und Motion JPEG (MJPEG) Formate.
  • In mindestens einer Ausführungsform weist der Grafikprozessor 3100 eine BLIT-Engine (Block Image Transfer) 3104 auf, um zweidimensionale (2D) Rasterisierungsoperationen durchzuführen, einschließlich z.B. Bit-Boundary Block Transfers. In mindestens einer Ausführungsform werden 2D-Grafikoperationen jedoch mit einer oder mehreren Komponenten der Grafikverarbeitungs-Engine (GPE) 3110 durchgeführt. In mindestens einer Ausführungsform ist die GPE 3110 eine Rechen-Engine zur Durchführung von Grafikoperationen, die dreidimensionale (3D) Grafikoperationen und Medienoperationen einschließen.
  • In mindestens einer Ausführungsform weist die GPE 3110 eine 3D-Pipeline 3112 zur Durchführung von 3D-Operationen auf, wie beispielsweise das Rendern dreidimensionaler Bilder und Szenen unter Verwendung von Verarbeitungsfunktionen, die auf 3D-Primitivformen (z.B. Rechteck, Dreieck usw.) wirken. Die 3D-Pipeline 3112 weist programmierbare und feste Funktionselemente auf, die verschiedene Aufgaben ausführen und/oder Ausführungs-Threads zu einem 3D/Media-Subsystem 3115 erzeugen. Während die 3D-Pipeline 3112 zur Durchführung von Medienoperationen verwendet werden kann, weist die GPE 3110 In mindestens einer Ausführungsform auch eine Medien-Pipeline 3116 auf, die zur Durchführung von Medienoperationen, wie Videonachbearbeitung und Bildverbesserung, verwendet wird.
  • In mindestens einer Ausführungsform weist die Medienpipeline 3116 feste Funktions- oder programmierbare Logikeinheiten auf, um eine oder mehrere spezialisierte Medienoperationen wie Videodecodierbeschleunigung, Videoentflechtung und Videocodierbeschleunigung anstelle von oder im Auftrag der Videocodec-Engine 3106 durchzuführen. In mindestens einer Ausführungsform weist die Medien-Pipeline 3116 zusätzlich eine Thread-Spawning-Einheit auf, um Threads zur Ausführung im 3D/Media-Subsystem 3115 zu erzeugen. In mindestens einer Ausführungsform führen die erzeugten Threads Berechnungen für Medienoperationen auf einer oder mehreren Grafikausführungseinheiten durch, die im 3D/Media-Subsystem 3115 vorhanden sind.
  • In mindestens einer Ausführungsform weist das 3D/Media-Subsystem 3115 eine Logik zur Ausführung von Threads auf, die von der 3D-Pipeline 3112 und der Media-Pipeline 3116 erzeugt werden. In mindestens einer Ausführungsform senden die 3D-Pipeline 3112 und die Medien-Pipeline 3116 Thread-Ausführungsanforderungen an das 3D/Media-Subsystem 3115, das eine Thread-Verteilungslogik aufweist, um verschiedene Anforderungen an verfügbare Thread-Ausführungsressourcen zu vermitteln und zu verteilen. In mindestens einer Ausführungsform weisen die Ausführungsressourcen eine Anordnung von Grafikausführungseinheiten zur Verarbeitung von 3D- und Medien-Threads auf. In mindestens einer Ausführungsform weist das 3D/Media-Subsystem 3115 einen oder mehrere interne Caches für Thread-Anweisungen und -Daten auf. In mindestens einer Ausführungsform weist das Subsystem 3115 auch einen gemeinsamen Speicher auf, einschließlich Registern und adressierbarem Speicher, um Daten zwischen Threads zu teilen und Ausgabedaten zu speichern.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 31 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 3100 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessor 3100 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 32 ist ein Blockdiagramm einer Grafikverarbeitungs-Engine 3210 eines Grafikprozessors gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist die Grafikverarbeitungs-Engine (GPE) 3210 eine Version der in 32 gezeigten GPE 3210. In mindestens einer Ausführungsform ist die Medienpipeline 3216 optional und darf nicht ausdrücklich in der GPE 3210 vorhanden sein. In mindestens einer Ausführungsform ist ein separater Medien- und/oder Bildprozessor mit der GPE 3210 verbunden.
  • In mindestens einer Ausführungsform ist die GPE 3210 mit einem Befehlsstreamer 3203 gekoppelt oder weist diesen auf, der einen Befehlsstrom an die 3D-Pipeline 3212 und/oder die Medienpipelines 3216 liefert. In mindestens einer Ausführungsform ist der Befehlsstreamer 3203 mit einem Speicher gekoppelt, bei dem es sich um einen Systemspeicher oder um einen oder mehrere interne Cache-Speicher und gemeinsam genutzte Cache-Speicher handeln kann. In mindestens einer Ausführungsform empfängt der Befehlsstreamer 3203 Befehle vom Speicher und sendet Befehle an die 3D-Pipeline 3212 und/oder die Medien-Pipeline 3216. In mindestens einer Ausführungsform handelt es sich bei den Befehlen um Anweisungen, Primitive oder Mikrooperationen, die aus einem Ringpuffer abgerufen werden, der Befehle für die 3D-Pipeline 3212 und die Medien-Pipeline 3216 speichert. In mindestens einer Ausführungsform kann ein Ringpuffer zusätzlich Batch-Befehlspuffer aufweisen, die Stapel von mehreren Befehlen speichern. In mindestens einer Ausführungsform können die Befehle für die 3D-Pipeline 3212 auch Verweise auf im Speicher gespeicherte Daten aufweisen, wie beispielsweise Vertex- und Geometriedaten für die 3D-Pipeline 3212 und/oder Bilddaten und Speicherobjekte für die Medien-Pipeline 3216. In mindestens einer Ausführungsform verarbeiten die 3D-Pipeline 3212 und die Medien-Pipeline 3216 Befehle und Daten, indem sie Operationen durchführen oder einen oder mehrere Ausführungsthreads an eine Grafikkernanordnung 3214 weiterleiten. In mindestens einer Ausführungsform weist die Grafikkernanordnung 3214 einen oder mehrere Blöcke von Grafikkernen auf (z.B. Grafikkern(e) 3215A, Grafikkern(e) 3215B), wobei jeder Block einen oder mehrere Grafikkerne aufweist. In mindestens einer Ausführungsform weist jeder Grafikkern einen Satz von Grafikausführungsressourcen auf, was eine allgemeine und eine grafikspezifische Ausführungslogik zur Durchführung von Grafik- und Rechenoperationen sowie eine Texturverarbeitungslogik mit fester Funktion und/oder eine Beschleunigungslogik für maschinelles Lernen und künstliche Intelligenz einschließt.
  • In mindestens einer Ausführungsform weist die 3D-Pipeline 3212 eine feste Funktion und eine programmierbare Logik auf, um ein oder mehrere Shader-Programme wie Vertex-Shader, Geometrie-Shader, Pixel-Shader, Fragment-Shader, Rechen-Shader oder andere Shader-Programme zu verarbeiten, indem Befehle verarbeitet und Ausführungs-Threads an die Grafikkernanordnung 3214 gesendet werden. In mindestens einer Ausführungsform stellt die Grafikkernanordnung 3214 einen einheitlichen Block von Ausführungsressourcen für die Verarbeitung von Shader-Programmen bereit. In mindestens einer Ausführungsform weist die Mehrzweck-Ausführungslogik (z.B. Ausführungseinheiten) in den Grafikkernen 3215A-3215B der Grafikkernanordnung 3214 Unterstützung für verschiedene 3D-API-Shader-Sprachen auf und kann mehrere gleichzeitige Ausführungs-Threads ausführen, die mehreren Shadern zugeordnet sind.
  • In mindestens einer Ausführungsform weist die Grafikkernanordnung 3214 auch eine Ausführungslogik zur Durchführung von Medienfunktionen wie Video- und/oder Bildverarbeitung auf. In mindestens einer Ausführungsform weisen die Ausführungseinheiten zusätzlich eine Allzwecklogik auf, die so programmierbar ist, dass sie zusätzlich zu den Grafikverarbeitungsoperationen parallele Allzweckrechenoperationen durchführt.
  • In mindestens einer Ausführungsform können Ausgabedaten, die von Threads erzeugt werden, die auf der Grafikkernanordnung 3214 ausgeführt werden, an den Speicher in einem Unified Return Buffer (URB) 3218 ausgegeben werden. Der URB 3218 kann Daten für mehrere Threads speichern. In mindestens einer Ausführungsform kann der URB 3218 verwendet werden, um Daten zwischen verschiedenen Threads zu senden, die auf der Grafikkernanordnung 3214 ausgeführt werden. In mindestens einer Ausführungsform kann der URB 3218 zusätzlich zur Synchronisation zwischen Threads auf der Grafikkernanordnung 3214 und der festen Funktionslogik innerhalb der gemeinsam genutzten Funktionslogik 3220 verwendet werden.
  • In mindestens einer Ausführungsform ist die Grafikkernanordnung 3214 skalierbar, so dass die Grafikkernanordnung 3214 eine variable Anzahl von Grafikkernen aufweist, von denen jeder eine variable Anzahl von Ausführungseinheiten hat, die auf einem angestrebten Energie- und Leistungsniveau der GPE 3210 basieren. In mindestens einer Ausführungsform sind die Ausführungsressourcen dynamisch skalierbar, so dass die Ausführungsressourcen je nach Bedarf aktiviert oder deaktiviert werden können.
  • In mindestens einer Ausführungsform ist die Grafikkernanordnung 3214 mit der gemeinsamen Funktionslogik 3220 gekoppelt, die mehrere Ressourcen aufweist, die von den Grafikkernen im der Grafikkernanordnung 3214 gemeinsam genutzt werden. In mindestens einer Ausführungsform sind die gemeinsam genutzten Funktionen, die von der gemeinsam genutzten Funktionslogik 3220 ausgeführt werden, in Hardware-Logikeinheiten verkörpert, die der Grafikkernanordnung 3214 eine spezielle Zusatzfunktionalität bieten. In mindestens einer Ausführungsform weist die gemeinsam genutzte Funktionslogik 3220 unter anderem einen Sampler 3221, eine Mathematik 3222 und eine Inter-Thread-Kommunikations- (ITC-) 3223 Logik auf. In mindestens einer Ausführungsform sind ein oder mehrere Cache(s) 3225 in der gemeinsam genutzten Funktionslogik 3220 vorhanden oder mit ihr gekoppelt.
  • In mindestens einer Ausführungsform wird eine gemeinsam genutzte Funktion verwendet, wenn die Nachfrage nach einer speziellen Funktion nicht ausreicht, um sie in die Grafikkernanordnung 3214 aufzunehmen. In mindestens einer Ausführungsform wird eine einzelne Instanziierung einer spezialisierten Funktion in der gemeinsam genutzten Funktionslogik 3220 verwendet und von anderen Ausführungsressourcen innerhalb der Grafikkernanordnung 3214 gemeinsam genutzt. In mindestens einer Ausführungsform können bestimmte gemeinsam genutzte Funktionen innerhalb der gemeinsam genutzten Funktionslogik 3220, die vom der Grafikkernanordnung 3214 intensiv genutzt werden, in der gemeinsam genutzten Funktionslogik 3216 innerhalb der Grafikkernanordnung 3214 vorhanden sein. In mindestens einer Ausführungsform kann die gemeinsam genutzte Funktionslogik 3216 innerhalb der Grafikkernanordnung 3214 einige oder alle Logiken der gemeinsam genutzten Funktionslogik 3220 aufweisen. In mindestens einer Ausführungsform können alle Logikelemente innerhalb der gemeinsam genutzten Funktionslogik 3220 innerhalb der gemeinsam genutzten Funktionslogik 3216 der Grafikkernanordnung 3214 dupliziert sein. In mindestens einer Ausführungsform ist die gemeinsam genutzte Funktionslogik 3220 zugunsten der gemeinsam genutzten Funktionslogik 3216 innerhalb der Grafikkernanordnung 3214 ausgeschlossen.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 32 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Grafikverarbeitungs-Engine 3210 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Grafikverarbeitungs-Engine 3210 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 33 ist ein Blockdiagramm der Hardware-Logik eines Grafikprozessorkerns 3300, wie es hierin in mindestens einer Ausführungsform beschrieben ist. In mindestens einer Ausführungsform ist der Grafikprozessorkern 3300 in einer Grafikkernanordnung vorhanden. In mindestens einer Ausführungsform kann der Grafikprozessorkern 3300, der manchmal auch als Kern-Slice bezeichnet wird, ein oder mehrere Grafikkerne innerhalb eines modularen Grafikprozessors sein. In mindestens einer Ausführungsform ist der Grafikprozessorkern 3300 ein Beispiel für einen Grafikkern-Slice, und ein Grafikprozessor, wie er hierin beschrieben ist, kann mehrere Grafikkern-Slices aufweisen, die auf den angestrebten Energie- und Leistungshüllkurven basieren. In mindestens einer Ausführungsform kann jeder Grafikkern 3300 einen festen Funktionsblock 3330 aufweisen, der mit mehreren Unterkernen 3301A-3301 F gekoppelt ist, die auch als Unter- bzw. Sub-Slices bezeichnet werden und modulare Blöcke mit Allzweck- und fester Funktionslogik aufweisen.
  • In mindestens einer Ausführungsform weist der Festfunktionsblock 3330 eine Geometrie-/Festfunktionspipeline 3336 auf, die von allen Unterkernen im Grafikprozessor 3300 gemeinsam genutzt werden kann, z.B. bei Grafikprozessorimplementierungen mit geringerer Leistung und/oder geringerem Energieverbrauch. In mindestens einer Ausführungsform weist die Geometrie/Festfunktionspipeline 3336 eine 3D-Festfunktionspipeline, eine Video-Front-End-Einheit, einen Thread-Spawner und Thread-Dispatcher sowie einen Unified-Return-Puffer-Manager auf, der Unified-Return-Puffer verwaltet.
  • In mindestens einer Ausführungsform weist der feste Funktionsblock 3330 auch eine Grafik-SoC-Schnittstelle 3337, einen Grafik-Mikrocontroller 3338 und eine Medienpipeline 3339 auf. Die Grafik-SoC-Schnittstelle 3337 stellt eine Schnittstelle zwischen dem Grafikkern 3300 und anderen Prozessorkernen innerhalb einer integrierten System-on-Chip-Schaltung bereit. In mindestens einer Ausführungsform ist der Grafik-Mikrocontroller 3338 ein programmierbarer Unterprozessor, der so ausgestaltet werden kann, dass er verschiedene Funktionen des Grafikprozessors 3300 verwaltet, einschließlich Thread-Versand, Zeitplanung und Preemption. In mindestens einer Ausführungsform weist die Medienpipeline 3339 eine Logik zur Erleichterung der Decodierung, Codierung, Vorverarbeitung und/oder Nachverarbeitung von Multimediadaten, einschließlich Bild- und Videodaten, auf. In mindestens einer Ausführungsform implementiert die Medienpipeline 3339 Medienoperationen über Anforderungen an die Berechnungs- oder Abtastlogik innerhalb der Unterkerne 3301-3301 F.
  • In mindestens einer Ausführungsform ermöglicht die SoC-Schnittstelle 3337 dem Grafikkern 3300 die Kommunikation mit Mehrzweck-Anwendungsprozessorkernen (z.B. CPUs) und/oder anderen Komponenten innerhalb eines SoC, einschließlich Speicherhierarchieelementen wie einem gemeinsam genutzten Cache-Speicher der letzten Ebene, einem System-RAM und/oder einem eingebettetem On-Chip- oder On-Package-DRAM. In mindestens einer Ausführungsform kann die SoC-Schnittstelle 3337 auch die Kommunikation mit Einrichtungen mit fester Funktion innerhalb eines SoCs ermöglichen, wie beispielsweise Kamera-Bildgebungspipelines, und sie ermöglicht die Nutzung und/oder Implementierung globaler Speicher-Atome, die von Grafikkern 3300 und CPUs innerhalb eines SoCs gemeinsam genutzt werden können. In mindestens einer Ausführungsform kann die SoC-Schnittstelle 3337 auch Energieverwaltungssteuerungen für den Grafikkern 3300 implementieren und eine Schnittstelle zwischen einer Taktdomäne des Grafikkerns 3300 und anderen Taktdomänen innerhalb eines SoCs ermöglichen. In mindestens einer Ausführungsform ermöglicht die SoC-Schnittstelle 3337 den Empfang von Befehlspuffern von einem Befehlsstreamer und einem globalen Thread-Dispatcher, die so ausgestaltet sind, dass sie Befehle und Anweisungen für jeden von einem oder mehreren Grafikkernen innerhalb eines Grafikprozessors bereitstellen. In mindestens einer Ausführungsform können Befehle und Anweisungen an die Medienpipeline 3339 gesendet werden, wenn Medienoperationen durchgeführt werden sollen, oder an eine Geometrie- und Festfunktionspipeline (z.B. Geometrie- und Festfunktionspipeline 3336, Geometrie- und Festfunktionspipeline 3314) gesendet werden, wenn Grafikverarbeitungsoperationen durchgeführt werden sollen.
  • In mindestens einer Ausführungsform kann der Grafik-Mikrocontroller 3338 so ausgestaltet sein, dass er verschiedene Planungs- und Verwaltungsaufgaben für den Grafikkern 3300 ausführt. In mindestens einer Ausführungsform kann der Grafik-Mikrocontroller 3338 die Planung von Grafik- und/oder Rechenaufgaben auf verschiedenen parallelen Grafik-Engines innerhalb von Anordnungen 3302A-3302F, 3304A-3304F von Ausführungseinheiten (EU) innerhalb der Unterkerne 3301A-3301 F durchführen. In mindestens einer Ausführungsform kann eine Host-Software, die auf einem CPU-Kern eines SoC ausgeführt wird, der den Grafikkern 3300 aufweist, Arbeitslasten an eine von mehreren Grafikprozessor-Doorbells übermitteln, die einen Planungsvorgang auf einer geeigneten Grafik-Engine aufruft. In mindestens einer Ausführungsform weisen die Planungsoperationen die Bestimmung der als Nächstes auszuführenden Arbeitslast, die Übermittlung einer Arbeitslast an einen Befehlsstreamer, das Vorziehen bestehender Arbeitslasten, die auf einer Maschine ausgeführt werden, die Überwachung des Fortschritts einer Arbeitslast und die Benachrichtigung der Host-Software nach Abschluss einer Arbeitslast auf. In mindestens einer Ausführungsform kann der Grafik-Mikrocontroller 3338 auch stromsparende Zustände oder Leerlaufzustände für den Grafikkern 3300 erleichtern, indem er dem Grafikkern 3300 die Möglichkeit bietet, Register innerhalb des Grafikkerns 3300 über stromsparende Zustandsübergänge unabhängig von einem Betriebssystem und/oder einer Grafiktreibersoftware auf einem System zu speichern und wiederherzustellen.
  • In mindestens einer Ausführungsform kann der Grafikkern 3300 mehr oder weniger als die dargestellten Unterkerne 3301A-3301 F aufweisen, bis zu N modulare Unterkerne. In mindestens einer Ausführungsform kann der Grafikkern 3300 für jeden Satz von N Unterkernen auch eine gemeinsam genutzte Funktionslogik 3310, einen gemeinsam genutzten und/oder Cache-Speicher 3312, eine Geometrie-/Festfunktionspipeline 3314 sowie eine zusätzliche Festfunktionslogik 3316 aufweisen, um verschiedene Grafik- und Rechenverarbeitungsoperationen zu beschleunigen. In mindestens einer Ausführungsform kann die gemeinsam genutzte Funktionslogik 3310 logische Einheiten aufweisen (z.B. Sampler, Mathematik und/oder Inter-Thread-Kommunikationslogik), die von jedem der N Unterkerne innerhalb des Grafikkerns 3300 gemeinsam genutzt werden können. Gemeinsamer und/oder Cache-Speicher 3312 kann ein Cache der letzten Ebene für N Unterkerne 3301A-3301 F innerhalb des Grafikkerns 3300 sein und kann auch als gemeinsamer Speicher dienen, auf den mehrere Unterkerne zugreifen können. In mindestens einer Ausführungsform kann die Geometrie-/Festfunktionspipeline 3314 anstelle der Geometrie-/Festfunktionspipeline 3336 innerhalb des Festfunktionsblocks 3330 vorhanden sein und kann gleiche oder ähnliche Logikeinheiten aufweisen.
  • In mindestens einer Ausführungsform weist der Grafikkern 3300 eine zusätzliche Festfunktionslogik 3316 auf, die verschiedene Festfunktions-Beschleunigungslogiken zur Verwendung durch den Grafikkern 3300 aufweisen kann. In mindestens einer Ausführungsform weist die zusätzliche Festfunktionslogik 3316 eine zusätzliche Geometrie-Pipeline zur Verwendung beim positionsgebundenen Shading auf. Bei dem positionsgebundenen Shading gibt es mindestens zwei Geometrie-Pipelines, nämlich eine vollständige Geometrie-Pipeline innerhalb der Geometrie/Festfunktions-Pipeline 3316, 3336, und eine Cull-Pipeline, die eine zusätzliche Geometrie-Pipeline ist und in der eine zusätzliche Festfunktionslogik 3316 enthalten sein kann. In mindestens einer Ausführungsform ist die Cull-Pipeline eine abgespeckte Version einer vollständigen Geometrie-Pipeline. In mindestens einer Ausführungsform können eine vollständige Pipeline und eine Cull-Pipeline verschiedene Instanzen einer Anwendung ausführen, wobei jede Instanz einen eigenen Kontext hat. In mindestens einer Ausführungsform kann das positionsgebundene Shading lange Cull-Läufe von verworfenen Dreiecken verbergen, so dass das Shading bei einigen Ausführungsformen früher abgeschlossen werden kann. Zum Beispiel kann In mindestens einer Ausführungsform die Cull-Pipeline-Logik innerhalb der zusätzlichen Festfunktionslogik 3316 Positions-Shader parallel zu einer Hauptanwendung ausführen und generiert im Allgemeinen kritische Ergebnisse schneller als eine vollständige Pipeline, da die Cull-Pipeline die Positionsattribute von Vertices abruft und schattiert, ohne eine Rasterung und ein Rendering von Pixeln in einen Frame-Puffer durchzuführen. In mindestens einer Ausführungsform kann die Cull-Pipeline die generierten kritischen Ergebnisse verwenden, um die Sichtbarkeitsinformationen für alle Dreiecke zu berechnen, ohne Rücksicht darauf, ob diese Dreiecke aussortiert sind. In mindestens einer Ausführungsform kann die vollständige Pipeline (die in diesem Fall als Wiederholungspipeline bezeichnet werden kann) Sichtbarkeitsinformationen verwenden, um aussortierte Dreiecke zu überspringen, um nur sichtbare Dreiecke zu schattieren, die schließlich an eine Rasterisierungsphase übergeben werden.
  • In mindestens einer Ausführungsform kann die zusätzliche Festfunktionslogik 3316 auch eine Logik zur Beschleunigung des maschinellen Lernens aufweisen, wie beispielsweise eine Logik zur Matrixmultiplikation mit fester Funktion, für Implementierungen, die Optimierungen für das Training oder Inferencing des maschinellen Lernens umfassen.
  • In mindestens einer Ausführungsform weist jeder Grafik-Unterkern 3301A-3301 F einen Satz von Ausführungsressourcen auf, die verwendet werden können, um Grafik-, Medien- und Rechenoperationen als Reaktion auf Anforderungen von Grafikpipeline-, Medienpipeline- oder Shader-Programmen durchzuführen. In mindestens einer Ausführungsform weisen die Grafik-Unterkerne 3301A-3301F mehrere EU-Arrays 3302A-3302F, 3304A-3304F, eine Thread-Dispatch- und Inter-Thread-Kommunikationslogik (TD/IC) 3303A-3303F, einen 3D-Sampler (z.B. Textur) 3305A-3305F, einen Media-Sampler 3306A-3306F, einen Shader-Prozessor 3307A-3307F und einen gemeinsamen lokalen Speicher (SLM) 3308A-3308F auf. Die EU-Anordnungen 3302A-3302F, 3304A-3304F weisen jeweils mehrere Ausführungseinheiten auf, bei denen es sich um Allzweck-Grafikverarbeitungseinheiten handelt, die in der Lage sind, Gleitkomma- und Ganzzahl-/Festkomma-Logikoperationen bei einer Grafik-, Medien- oder Rechenoperation, einschließlich Grafik-, Medien- oder Rechenshader-Programmen, durchzuführen. In mindestens einer Ausführungsform führt die TD/IC-Logik 3303A-3303F lokale Thread-Dispatch- und Thread-Steuerungsoperationen für Ausführungseinheiten innerhalb eines Unterkerns durch und erleichtert die Kommunikation zwischen Threads, die auf Ausführungseinheiten eines Unterkerns ausgeführt werden. In mindestens einer Ausführungsform kann der 3D-Sampler 3305A-3305F Textur- oder andere 3D-Grafikdaten in den Speicher einlesen. In mindestens einer Ausführungsform kann der 3D-Sampler Texturdaten auf der Grundlage eines konfigurierten Abtaststatus und eines mit einer bestimmten Textur verbundenen Texturformats unterschiedlich lesen. In mindestens einer Ausführungsform kann der Mediensampler 3306A-3306F ähnliche Leseoperationen auf der Grundlage eines Typs und Formats durchführen, die mit den Mediendaten verbunden sind. In mindestens einer Ausführungsform kann jeder Grafik-Unterkern 3301A-3301 F abwechselnd einen vereinheitlichten 3D- und Medien-Sampler aufweisen. In mindestens einer Ausführungsform können Threads, die auf Ausführungseinheiten innerhalb jedes der Unterkerne 3301 A-3201 F ausgeführt werden, den gemeinsamen lokalen Speicher 3308A-3308F innerhalb jedes Unterkerns nutzen, um Threads, die innerhalb einer Thread-Gruppe ausgeführt werden, die Ausführung unter Verwendung eines gemeinsamen Pools von On-Chip-Speicher zu ermöglichen.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 33 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessorkern 3300 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein Grafikprozessorkern 3300 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 34A und 34B veranschaulichen die Thread-Ausführungslogik 3400, die eine Anordnung von Verarbeitungselementen eines Grafikprozessorkerns gemäß mindestens einer Ausführungsform aufweist. 34A veranschaulicht mindestens eine Ausführungsform, in der die Thread-Ausführungslogik 3400 verwendet wird. 34B veranschaulicht beispielhafte interne Details einer Ausführungseinheit gemäß mindestens einer Ausführungsform.
  • Wie es in 34A dargestellt ist, weist die Thread-Ausführungslogik 3400 In mindestens einer Ausführungsform einen Shader-Prozessor 3402, einen Thread-Dispatcher 3404, einen Befehls-Cache 3406, eine skalierbare Ausführungseinheitenanordnung mit einer Vielzahl von Ausführungseinheiten 3408A-3408N, einen Sampler 3410, einen Daten-Cache 3412 und einen Datenanschluss 3414 auf. In mindestens einer Ausführungsform kann eine skalierbare Ausführungseinheitenanordnung dynamisch skaliert werden, indem eine oder mehrere Ausführungseinheiten (z.B. eine der Ausführungseinheiten 3408A, 3408B, 3408C, 3408D bis 3408N-1 und 3408N) auf der Grundlage der Rechenanforderungen einer Arbeitslast aktiviert oder deaktiviert werden. In mindestens einer Ausführungsform sind die skalierbaren Ausführungseinheiten über eine Verbindungsstruktur miteinander verbunden, die eine Verbindung zu jeder Ausführungseinheit herstellt. In mindestens einer Ausführungsform weist die Thread-Ausführungslogik 3400 eine oder mehrere Verbindungen zum Speicher auf, z.B. zum Systemspeicher oder zum Cache-Speicher, und zwar über einen oder mehrere der folgenden Elemente: Befehlscache 3406, Datenanschluss 3414, Sampler 3410 und Ausführungseinheiten 3408A-3408N. In mindestens einer Ausführungsform ist jede Ausführungseinheit (z.B. 3408A) eine eigenständige programmierbare Mehrzweck-Recheneinheit, die in der Lage ist, mehrere gleichzeitige Hardware-Threads auszuführen und dabei mehrere Datenelemente parallel für jeden Thread zu verarbeiten. In mindestens einer Ausführungsform ist die Anordnung der Ausführungseinheiten 3408A-3408N so skalierbar, dass sie eine beliebige Anzahl einzelner Ausführungseinheiten aufweist.
  • In mindestens einer Ausführungsform werden die Ausführungseinheiten 3408A-3408N hauptsächlich zur Ausführung von Shader-Programmen verwendet. In mindestens einer Ausführungsform kann der Shader-Prozessor 3402 verschiedene Shader-Programme verarbeiten und die mit den Shader-Programmen verbundenen Ausführungs-Threads über einen Thread-Dispatcher 3404 verteilen. In mindestens einer Ausführungsform weist der Thread-Dispatcher 3404 eine Logik auf, um Thread-Initiierungsanforderungen von Grafik- und Medienpipelines zu vermitteln und angeforderte Threads auf einer oder mehreren Ausführungseinheiten in den Ausführungseinheiten 3408A-3408N zu instanziieren. In mindestens einer Ausführungsform kann eine Geometrie-Pipeline beispielsweise Vertex-, Tessellierungs- oder Geometrie-Shader an die Thread-Ausführungslogik zur Verarbeitung weiterleiten. In mindestens einer Ausführungsform kann der Thread-Dispatcher 3404 auch Laufzeit-Thread-Erzeugungs-Anforderungen von ausführenden Shader-Programmen verarbeiten.
  • In mindestens einer Ausführungsform unterstützen die Ausführungseinheiten 3408A-3308N einen Befehlssatz, der eine native Unterstützung für viele Standard-3D-Grafik-Shader-Befehle aufweist, so dass Shader-Programme aus Grafikbibliotheken (z.B. Direct 3D und OpenGL) mit einer minimalen Übersetzung ausgeführt werden. In mindestens einer Ausführungsform unterstützen die Ausführungseinheiten die Vertex- und Geometrieverarbeitung (z.B. Vertex-Programme, Geometrieprogramme, Vertex-Shader), die Pixelverarbeitung (z.B. Pixel-Shader, Fragment-Shader) und die allgemeine Verarbeitung (z.B. Rechen- und Media-Shader). In mindestens einer Ausführungsform ist jede der Ausführungseinheiten 3408A-3408N, die eine oder mehrere arithmetische Logikeinheiten (ALUs) aufweisen, zur SIMD-Ausführung (Single Instruction Multiple Data) fähig, und der Multi-Thread-Betrieb ermöglicht trotz höherer Latenzzeiten bei Speicherzugriffen eine effiziente Ausführungsumgebung. In mindestens einer Ausführungsform verfügt jeder Hardware-Thread innerhalb jeder Ausführungseinheit über eine eigene Registerdatei mit hoher Bandbreite und einen zugeordneten unabhängigen Thread-Status. In mindestens einer Ausführungsform erfolgt die Ausführung mit mehreren Threads pro Takt auf Pipelines, die Ganzzahl-, Gleitkomma- und Doppelpräzisionsoperationen, SIMD-Verzweigungsfähigkeit, logische Operationen, transzendentale Operationen und andere verschiedene Operationen ausführen können. In mindestens einer Ausführungsform bewirkt die Abhängigkeitslogik in den Ausführungseinheiten 3408A-3408N, dass ein wartender Thread in den Ruhezustand versetzt wird, bis die angeforderten Daten zurückgegeben wurden, während er auf Daten aus dem Speicher oder einer der gemeinsam genutzten Funktionen wartet. In mindestens einer Ausführungsform können, während ein wartender Thread schläft, Hardware-Ressourcen für die Verarbeitung anderer Threads verwendet werden. Zum Beispiel kann In mindestens einer Ausführungsform eine Ausführungseinheit während einer Verzögerung, die mit einer Vertex-Shader-Operation verbunden ist, Operationen für einen Pixel-Shader, Fragment-Shader oder eine andere Art von Shader-Programm durchführen, das einen anderen Vertex-Shader aufweist.
  • In mindestens einer Ausführungsform arbeitet jede Ausführungseinheit in den Ausführungseinheiten 3408A-3408N mit Anordnungen von Datenelementen. In mindestens einer Ausführungsform ist eine Anzahl von Datenelementen die „Ausführungsgröße“ oder die Anzahl von Kanälen für eine Anweisung. In mindestens einer Ausführungsform ist ein Ausführungskanal eine logische Ausführungseinheit für den Zugriff auf Datenelemente, die Maskierung und die Flusssteuerung innerhalb von Anweisungen. In mindestens einer Ausführungsform kann die Anzahl der Kanäle unabhängig von der Anzahl der physischen Arithmetic Logic Units (ALUs) oder Floating Point Units (FPUs) für einen bestimmten Grafikprozessor sein. In mindestens einer Ausführungsform unterstützen die Ausführungseinheiten 3408A-3408N Ganzzahl- und Gleitkomma-Datentypen.
  • In mindestens einer Ausführungsform weist der Befehlssatz einer Ausführungseinheit SIMD-Befehle auf. In mindestens einer Ausführungsform können verschiedene Datenelemente als gepackter Datentyp in einem Register gespeichert werden, und die Ausführungseinheit verarbeitet verschiedene Elemente basierend auf der Datengröße der Elemente. Zum Beispiel werden In mindestens einer Ausführungsform bei der Bearbeitung eines 256 Bit breiten Vektors 256 Bits eines Vektors in einem Register gespeichert, und eine Ausführungseinheit bearbeitet einen Vektor als vier separate gepackte 64-Bit-Datenelemente (Datenelemente der Größe Quad-Word (QW)), als acht separate gepackte 32-Bit-Datenelemente (Datenelemente der Größe Double Word (DW)), als sechzehn separate gepackte 16-Bit-Datenelemente (Datenelemente der Größe Word (W)) oder als zweiunddreißig separate 8-Bit-Datenelemente (Datenelemente der Größe Byte (B)). In mindestens einer Ausführungsform sind jedoch auch andere Vektorbreiten und Registergrößen möglich.
  • In mindestens einer Ausführungsform können eine oder mehrere Ausführungseinheiten zu einer fusionierten Ausführungseinheit 3409A-3409N mit einer Thread-Steuerungslogik (3407A-3407N) kombiniert werden, die den fusionierten EUs gemeinsam ist. In mindestens einer Ausführungsform können mehrere EUs zu einer EU-Gruppe verschmolzen werden. In mindestens einer Ausführungsform kann jede EU in einer fusionierten EU-Gruppe so ausgestaltet sein, dass sie einen separaten SIMD-Hardware-Thread ausführt. Die Anzahl der EUs in einer fusionierten EU-Gruppe kann je nach Ausführungsform variieren. In mindestens einer Ausführungsform können verschiedene SIMD-Breiten pro EU ausgeführt werden, die unter anderem SIMD8, SIMD16 und SIMD32 beinhalten. In mindestens einer Ausführungsform weist jede fusionierte Grafikausführungseinheit 3409A-3409N mindestens zwei Ausführungseinheiten auf. In mindestens einer Ausführungsform weist die fusionierte Ausführungseinheit 3409A beispielsweise eine erste EU 3408A, eine zweite EU 3408B und eine Thread-Steuerlogik 3407A auf, die der ersten EU 3408A und der zweiten EU 3408B gemeinsam ist. In mindestens einer Ausführungsform steuert die Thread-Steuerlogik 3407A Threads, die auf der fusionierten Grafikausführungseinheit 3409A ausgeführt werden, so dass jede EU innerhalb der fusionierten Ausführungseinheiten 3409A-3409N unter Verwendung eines gemeinsamen Befehlszeigerregisters ausgeführt werden kann.
  • In mindestens einer Ausführungsform weist die Thread-Ausführungslogik 3400 einen oder mehrere interne Befehls-Caches (z.B. 3406) auf, um Thread-Befehle für Ausführungseinheiten zu cachen. In mindestens einer Ausführungsform sind ein oder mehrere Daten-Caches (z.B. 3412) vorhanden, um Thread-Daten während der Thread-Ausführung zu cachen. In mindestens einer Ausführungsform ist ein Sampler 3410 vorhanden, um Textur-Sampling für 3D-Operationen und Medien-Sampling für Medien-Operationen bereitzustellen. In mindestens einer Ausführungsform weist der Sampler 3410 eine spezielle Textur- oder Mediensampling-Funktionalität auf, um Textur- oder Mediendaten während des Sampling-Prozesses zu verarbeiten, bevor er die gesampelten Daten an eine Ausführungseinheit weitergibt.
  • In mindestens einer Ausführungsform senden Grafik- und Medienpipelines während der Ausführung Thread-Initiierungsanforderungen an die Thread-Ausführungslogik 3400 über die Thread-Erzeugungs- und Versandlogik. In mindestens einer Ausführungsform wird, sobald eine Gruppe geometrischer Objekte verarbeitet und in Pixeldaten gerastert wurde, die Pixelprozessorlogik (z.B. Pixel-Shader-Logik, Fragment-Shader-Logik usw.) innerhalb des Shader-Prozessors 3402 aufgerufen, um darüber hinaus Ausgabeinformationen zu berechnen und zu veranlassen, dass die Ergebnisse in Ausgabeflächen (z.B. Farbpuffer, Tiefenpuffer, Schablonenpuffer usw.) geschrieben werden. In mindestens einer Ausführungsform berechnet ein Pixel-Shader oder Fragment-Shader die Werte verschiedener Vertex-Attribute, die über ein gerastertes Objekt interpoliert werden sollen. In mindestens einer Ausführungsform führt die Pixelprozessorlogik innerhalb des Shader-Prozessors 3402 dann ein über eine Anwendungsprogrammierschnittstelle (API) bereitgestelltes Pixel- oder Fragment-Shader-Programm aus. In mindestens einer Ausführungsform leitet der Shader-Prozessor 3402 zur Ausführung eines Shader-Programms Threads über den Thread-Dispatcher 3404 an eine Ausführungseinheit (z.B. 3408A) weiter. In mindestens einer Ausführungsform verwendet der Shader-Prozessor 3402 die Texturabtastlogik im Abtaster 3410, um auf Texturdaten in den im Speicher abgelegten Texturkarten zuzugreifen. In mindestens einer Ausführungsform werden durch arithmetische Operationen an Texturdaten und Eingabegeometriedaten Pixelfarbdaten für jedes geometrische Fragment berechnet oder ein oder mehrere Pixel von der weiteren Verarbeitung ausgeschlossen.
  • In mindestens einer Ausführungsform stellt der Datenanschluss 3414 einen Speicherzugriffsmechanismus für die Thread-Ausführungslogik 3400 bereit, um verarbeitete Daten zur weiteren Verarbeitung auf einer Grafikprozessor-Ausgabepipeline in den Speicher auszugeben. In mindestens einer Ausführungsform weist der Datenanschluss 3414 einen oder mehrere Cache-Speicher (z.B. den Daten-Cache 3412) auf oder ist mit diesen gekoppelt, um Daten für den Speicherzugriff über einen Datenanschluss zwischenzuspeichern.
  • Wie in 34B dargestellt ist, kann eine Grafikausführungseinheit 3408 In mindestens einer Ausführungsform eine Befehlsabrufeinheit 3437, eine allgemeine Registerdateianordnung (GRF) 3424, eine architektonische Registerdateianordnung (ARF) 3426, einen Thread-Zuteiler 3422, eine Sendeeinheit 3430, eine Verzweigungseinheit 3432, einen Satz SIMD-Gleitkommaeinheiten (FPUs) 3434 und In mindestens einer Ausführungsform einen Satz dedizierter ganzzahliger SIMD-ALUs 3435 aufweisen. In mindestens einer Ausführungsform weisen die GRF 3424 und die ARF 3426 einen Satz allgemeiner Registerdateien und Architekturregisterdateien auf, die jedem gleichzeitigen Hardware-Thread zugeordnet sind, der in der Grafikausführungseinheit 3408 aktiv sein kann. In mindestens einer Ausführungsform wird der architektonische Zustand pro Thread in der ARF 3426 verwaltet, während die während der Thread-Ausführung verwendeten Daten in der GRF 3424 gespeichert werden. In mindestens einer Ausführungsform kann der Ausführungszustand jedes Threads, der Befehlszeiger für jeden Thread aufweist, in Thread-spezifischen Registern in der ARF 3426 gehalten werden.
  • In mindestens einer Ausführungsform hat die Grafikausführungseinheit 3408 eine Architektur, die eine Kombination aus simultanem Multi-Threading (SMT) und feinkörnigem Interleaved Multi-Threading (IMT) ist. In mindestens einer Ausführungsform weist die Architektur eine modulare Konfiguration auf, die zur Entwurfszeit auf der Grundlage einer angestrebten Anzahl gleichzeitiger Threads und der Anzahl von Registern pro Ausführungseinheit fein abgestimmt werden kann, wobei die Ressourcen der Ausführungseinheit auf die Logik aufgeteilt werden, die zur Ausführung mehrerer gleichzeitiger Threads verwendet wird.
  • In mindestens einer Ausführungsform kann die Grafikausführungseinheit 3408 mehrere Befehle gemeinsam ausgeben, die jeweils unterschiedliche Befehle sein können. In mindestens einer Ausführungsform kann der Thread-Zuteiler 3422 des Threads der Grafikausführungseinheit 3408 Anweisungen an eine der Sendeeinheiten 3430, Verzweigungseinheiten 3442 oder SIMD-FPU(s) 3434 zur Ausführung weiterleiten. In mindestens einer Ausführungsform kann jeder Thread auf 128 Allzweckregister innerhalb der GRF 3424 zugreifen, wobei jedes Register 32 Byte speichern kann, die als SIMD-8-Element-Vektor von 32-Bit-Datenelementen zugänglich sind. In mindestens einer Ausführungsform hat jeder Thread der Ausführungseinheit Zugriff auf 4 KByte innerhalb der GRF 3424, obwohl die Ausführungsformen nicht so beschränkt sind und bei anderen Ausführungen mehr oder weniger Registerressourcen bereitgestellt werden können. In mindestens einer Ausführungsform können bis zu sieben Threads gleichzeitig ausgeführt werden, obwohl die Anzahl der Threads pro Ausführungseinheit je nach Ausführungsform auch variieren kann. In mindestens einer Ausführungsform, bei der sieben Threads auf 4 KByte zugreifen können, kann die GRF 3424 insgesamt 28 KByte speichern. In mindestens einer Ausführungsform können flexible Adressierungsmodi ermöglichen, dass Register gemeinsam adressiert werden, um effektiv breitere Register zu bilden oder um strided rechteckige Blockdatenstrukturen darzustellen.
  • In mindestens einer Ausführungsform werden Speicheroperationen, Abtastoperationen und andere Systemkommunikationen mit längerer Latenzzeit über „Sende“-Befehle abgewickelt, die von einer Nachrichten-Durchlass-Sendeeinheit 3430 ausgeführt werden. In mindestens einer Ausführungsform werden Verzweigungsbefehle an eine dedizierte Verzweigungseinheit 3432 weitergeleitet, um Divergenz und eventuelle Konvergenz bezüglich SIMD zu ermöglichen.
  • In mindestens einer Ausführungsform weist die Grafikausführungseinheit 3408 eine oder mehrere SIMD-Gleitkommaeinheiten (FPU(s)) 3434 auf, um Gleitkommaoperationen durchzuführen. In mindestens einer Ausführungsform unterstützen die FPU(s) 3434 auch Ganzzahlberechnungen. In mindestens einer Ausführungsform kann (können) die FPU(s) 3434 bis zu einer Anzahl M von 32-Bit-Gleitkomma- (oder Ganzzahl-) Operationen oder bis zu 2M 16-Bit-Ganzzahl- oder 16-Bit-Gleitkomma-Operationen bezüglich SIMD ausführen. In mindestens einer Ausführungsform bietet mindestens eine der FPU(s) erweiterte mathematische Fähigkeiten zur Unterstützung von transzendentalen mathematischen Funktionen mit hohem Durchsatz und 64-Bit-Gleitkommaoperationen mit doppelter Genauigkeit. In mindestens einer Ausführungsform ist auch ein Satz von 8-Bit-Integer-SIMD-ALUs 3435 vorhanden, die speziell für die Durchführung von Operationen im Zusammenhang mit Berechnungen zum maschinellen Lernen optimiert sein können.
  • In mindestens einer Ausführungsform können Anordnungen aus mehreren Instanzen der Grafikausführungseinheit 3408 in einer Grafik-Unterkern-Gruppierung (z.B. einem Unter-Slice) instanziiert sein. In mindestens einer Ausführungsform kann die Ausführungseinheit 3408 Anweisungen über eine Vielzahl von Ausführungskanälen ausführen. In mindestens einer Ausführungsform wird jeder Thread, der auf der Grafikausführungseinheit 3408 ausgeführt wird, auf einem anderen Kanal ausgeführt.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 34A und 34B gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Thread-Ausführungslogik 3400 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Thread-Ausführungslogik 3400 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 35 veranschaulicht eine Parallelverarbeitungseinheit („PPU“) 3500 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist die PPU 3500 mit maschinenlesbarem Code ausgestaltet, der, wenn er von der PPU 3500 ausgeführt wird, die PPU 3500 veranlasst, einige oder alle der in dieser Offenbarung beschriebenen Prozesse und Techniken durchzuführen. In mindestens einer Ausführungsform ist die PPU 3500 ein Multi-Thread-Prozessor, der auf einer oder mehreren integrierten Einrichtungen implementiert ist und der Multithreading als eine Technik zum Verbergen von Latenzzeiten verwendet, die dazu dient, computerlesbare Befehle (auch als maschinenlesbare Befehle oder einfach Befehle bezeichnet) auf mehreren Threads parallel zu verarbeiten. In mindestens einer Ausführungsform bezieht sich ein Thread auf einen Ausführungsstrang und ist eine Instanziierung eines Satzes von Anweisungen, die zur Ausführung durch die PPU 3500 konfiguriert sind. In mindestens einer Ausführungsform ist die PPU 3500 eine Grafikverarbeitungseinheit („GPU“), die so konfiguriert ist, dass sie eine Grafik-Rendering-Pipeline zur Verarbeitung dreidimensionaler („3D“) Grafikdaten implementiert, um zweidimensionale („2D“) Bilddaten für die Anzeige auf einer Einrichtung wie einer Flüssigkristallanzeige („LCD“) zu erzeugen. In mindestens einer Ausführungsform wird die PPU 3500 verwendet, um Berechnungen wie lineare Algebra-Operationen und Operationen des maschinellen Lernens durchzuführen. 35 veranschaulicht ein Beispiel für einen Parallelprozessor, der nur zur Veranschaulichung dient und als nicht begrenzendes Beispiel für Prozessorarchitekturen zu verstehen ist, die im Rahmen dieser Offenbarung in Betracht gezogen werden, wobei jeder geeignete Prozessor zur Ergänzung und/oder zum Ersatz desselben verwendet werden kann.
  • In mindestens einer Ausführungsform sind eine oder mehrere PPUs 3500 so ausgestaltet, dass sie Anwendungen für High Performance Computing („HPC“), Rechenzentren und maschinelles Lernen beschleunigen. In mindestens einer Ausführungsform ist die PPU 3500 so ausgestaltet, dass sie Deep-Learning-Systeme und -Anwendungen beschleunigt, die die folgenden nicht einschränkenden Beispiele einschließen: autonome Fahrzeugplattformen, Deep Learning, hochpräzise Sprach-, Bild- und Texterkennungssysteme, intelligente Videoanalyse, molekulare Simulationen, Arzneimittelentdeckung, Krankheitsdiagnose, Wettervorhersage, Big-Data-Analytik, Astronomie, Molekulardynamiksimulation, Finanzmodellierung, Robotik, Fabrikautomatisierung, Echtzeit-Sprachübersetzung, Online-Suchoptimierung und personalisierte Benutzerempfehlungen und mehr.
  • In mindestens einer Ausführungsform weist die PPU 3500 ohne Einschränkung eine Input/Output (E/A-)-Einheit 3506, eine Front-End-Einheit 3510, eine Scheduler-Einheit 3512, eine Arbeitsverteilungseinheit 3514, einen Hub 3516, ein Koppelfeld („Xbar“) 3520, einen oder mehrere allgemeine Verarbeitungscluster („GPCs“) 3518 und eine oder mehrere Partitionseinheiten („Speicherpartitionseinheiten“) 3522 auf. In mindestens einer Ausführungsform ist die PPU 3500 mit einem Host-Prozessor oder anderen PPUs 3500 über eine oder mehrere Hochgeschwindigkeits-GPU-Verbindungen („GPU-Interconnects“) 3508 verbunden. In mindestens einer Ausführungsform ist die PPU 3500 mit einem Host-Prozessor oder anderen peripheren Einrichtungen über eine Zwischenverbindung 3502 verbunden. In mindestens einer Ausführungsform ist die PPU 3500 mit einem lokalen Speicher verbunden, der eine oder mehrere Speichereinrichtungen („Speicher“) 3504 umfasst. In mindestens einer Ausführungsform weisen die Speichereinrichtungen 3504 ohne Einschränkung eine oder mehrere dynamische Direktzugriffsspeicher („DRAM“)-Einrichtungen auf. In mindestens einer Ausführungsform sind eine oder mehrere DRAM-Vorrichtungen als Subsysteme mit Speicher mit hoher Bandbreite („HBM“) ausgestaltet und/oder konfigurierbar, wobei in jeder Einrichtung mehrere DRAM-Dies gestapelt sind.
  • In mindestens einer Ausführungsform kann sich die Hochgeschwindigkeits-GPU-Verbindung 3508 auf eine drahtbasierte Mehrspur-Kommunikationsverbindung beziehen, die von Systemen verwendet wird, die skalierbar sind und eine oder mehrere PPUs 3500 aufweisen, die mit einer oder mehreren Zentraleinheiten („CPUs“) kombiniert sind, und die Cache-Kohärenz zwischen PPUs 3500 und CPUs sowie CPU-Mastering unterstützt. In mindestens einer Ausführungsform werden Daten und/oder Befehle durch die Hochgeschwindigkeits-GPU-Verbindung 3508 über den Hub 3516 zu/von anderen Einheiten der PPU 3500 übertragen, wie beispielsweise einer oder mehreren Kopier-Engines, Video-Encodern, Video-Decodern, Energieverwaltungseinheiten und anderen Komponenten, die in 35 möglicherweise nicht explizit dargestellt sind.
  • In mindestens einer Ausführungsform ist die E/A-Einheit 3506 so ausgestaltet, dass sie Kommunikationen (z.B. Befehle, Daten) von einem Host-Prozessor (in 35 nicht dargestellt) über den Systembus 3502 sendet und empfängt. In mindestens einer Ausführungsform kommuniziert die E/A-Einheit 3506 mit dem Host-Prozessor direkt über den Systembus 3502 oder über eine oder mehrere zwischengeschaltete Einrichtungen wie beispielsweise eine Speicherbrücke. In mindestens einer Ausführungsform kann die E/A-Einheit 3506 mit einem oder mehreren anderen Prozessoren, z.B. einer oder mehreren PPUs 3500, über den Systembus 3502 kommunizieren. In mindestens einer Ausführungsform implementiert die E/A-Einheit 3506 eine Peripheral Component Interconnect Express („PCIe“) Schnittstelle für die Kommunikation über einen PCIe-Bus. In mindestens einer Ausführungsform implementiert die E/A-Einheit 3506 Schnittstellen für die Kommunikation mit externen Einrichtungen.
  • In mindestens einer Ausführungsform decodiert die E/A-Einheit 3506 über den Systembus 3502 empfangene Pakete. In mindestens einer Ausführungsform stellen mindestens einige Pakete Befehle dar, die so ausgestaltet sind, dass sie die PPU 3500 veranlassen, verschiedene Operationen durchzuführen. In mindestens einer Ausführungsform überträgt die E/A-Einheit 3506 decodierte Befehle an verschiedene andere Einheiten der PPU 3500, wie es von den Befehlen angegeben ist. In mindestens einer Ausführungsform werden Befehle an die Front-End-Einheit 3510 und/oder an den Hub 3516 oder andere Einheiten der PPU 3500, wie eine oder mehrere Kopier-Engines, einen Video-Encoder, einen Video-Decoder, eine Energieverwaltungseinheit usw., übertragen, (in 35 nicht explizit dargestellt). In mindestens einer Ausführungsform ist die E/A-Einheit 3506 so ausgestaltet, dass sie die Kommunikation zwischen und unter verschiedenen logischen Einheiten der PPU 3500 leitet.
  • In mindestens einer Ausführungsform codiert ein vom Host-Prozessor ausgeführtes Programm einen Befehlsstrom in einem Puffer, der der PPU 3500 Arbeitslasten zur Verarbeitung bereitstellt. In mindestens einer Ausführungsform umfasst eine Arbeitslast Befehle und Daten, die von diesen Befehlen verarbeitet werden sollen. In mindestens einer Ausführungsform ist der Puffer ein Bereich in einem Speicher, auf den sowohl der Host-Prozessor als auch die PPU 3500 zugreifen können (z.B. Lese-/Schreibzugriff) - eine Host-Schnittstelleneinheit kann so ausgestaltet sein, dass sie auf den Puffer in einem mit dem Systembus 3502 verbundenen Systemspeicher über Speicheranforderungen zugreift, die von der E/A-Einheit 3506 über den Systembus 3502 übertragen werden. In mindestens einer Ausführungsform schreibt der Host-Prozessor einen Befehlsstrom in den Puffer und überträgt dann einen Zeiger auf den Beginn des Befehlsstroms an die PPU 3500, so dass die Front-End-Einheit 3510 Zeiger auf einen oder mehrere Befehlsströme empfängt und einen oder mehrere Befehlsströme verwaltet, Befehle aus den Befehlsströmen liest und Befehle an verschiedene Einheiten der PPU 3500 weiterleitet.
  • In mindestens einer Ausführungsform ist die Front-End-Einheit 3510 mit der Scheduler-Einheit 3512 gekoppelt, die verschiedene GPCs 3518 zur Verarbeitung von Tasks ausgestaltet, die durch einen oder mehrere Befehlsströme definiert sind. In mindestens einer Ausführungsform ist die Scheduler-Einheit 3512 so ausgestaltet, dass sie Zustandsinformationen in Bezug auf verschiedene, von der Scheduler-Einheit 3512 verwaltete Tasks verfolgt, wobei die Zustandsinformationen angeben können, welchem der GPCs 3518 eine Task zugewiesen ist, ob die Task aktiv oder inaktiv ist, welche Prioritätsstufe der Task zugeordnet ist und so weiter. In mindestens einer Ausführungsform verwaltet die Scheduler-Einheit 3512 die Ausführung einer Vielzahl von Tasks auf einem oder mehreren GPCs 3518.
  • In mindestens einer Ausführungsform ist die Scheduler-Einheit 3512 mit der Arbeitsverteilungseinheit 3514 gekoppelt, die so ausgestaltet ist, dass sie Tasks zur Ausführung auf den GPCs 3518 auswählt. In mindestens einer Ausführungsform verfolgt die Arbeitsverteilungseinheit 3514 eine Anzahl geplanter Tasks, die von der Planungseinheit 3512 empfangen wurden, und die Arbeitsverteilungseinheit 3514 verwaltet einen Pool ausstehender Tasks und einen Pool aktiver Tasks für jeden der GPCs 3518. In mindestens einer Ausführungsform umfasst der Pool ausstehender Tasks eine Anzahl von Slots (z.B. 32 Slots), die Tasks enthalten, die zur Verarbeitung durch einen bestimmten GPC 3518 zugewiesen sind; der Pool aktiver Tasks kann eine Anzahl von Slots (z.B. 4 Slots) für Tasks umfassen, die aktiv von den GPCs 3518 verarbeitet werden, so dass, wenn einer der GPCs 3518 die Ausführung einer Task abschließt, diese Task aus dem Pool aktiver Tasks für den GPC 3518 entfernt wird und eine der anderen Tasks aus dem Pool ausstehender Tasks ausgewählt und zur Ausführung auf dem GPC 3518 eingeplant wird. In mindestens einer Ausführungsform wird, wenn eine aktive Task auf dem GPC 3518 im Leerlauf ist, z.B. während des Wartens auf die Auflösung einer Datenabhängigkeit, die aktive Task aus dem GPC 3518 entfernt und in den Pool der anstehenden Tasks zurückgeführt werden, während eine andere Task im Pool der anstehenden Tasks ausgewählt und für die Ausführung auf dem GPC 3518 eingeplant wird.
  • In mindestens einer Ausführungsform kommuniziert die Arbeitsverteilungseinheit 3514 mit einem oder mehreren GPCs 3518 über die XBar 3520. In mindestens einer Ausführungsform ist die XBar 3520 ein Verbindungsnetzwerk, das viele Einheiten der PPU 3500 mit anderen Einheiten der PPU 3500 verbindet und so ausgestaltet werden kann, dass es die Arbeitsverteilungseinheit 3514 mit einem bestimmten GPC 3518 verbindet. In mindestens einer Ausführungsform können auch eine oder mehrere andere Einheiten der PPU 3500 über den Hub 3516 mit der XBar 3520 verbunden sein.
  • In mindestens einer Ausführungsform werden die Tasks von der Scheduler-Einheit 3512 verwaltet und von der Arbeitsverteilungseinheit 3514 an einen der GPCs 3518 weitergeleitet. Der GPC 3518 ist ausgestaltet, um Tasks zu verarbeiten und Ergebnisse zu erzeugen. In mindestens einer Ausführungsform können die Ergebnisse von anderen Tasks innerhalb des GPC 3518 aufgenommen, über die XBar 3520 an einen anderen GPC 3518 weitergeleitet oder im Speicher 3504 abgelegt werden. In mindestens einer Ausführungsform können die Ergebnisse in den Speicher 3504 über Partitionseinheiten 3522 geschrieben werden, die eine Speicherschnittstelle zum Lesen und Schreiben von Daten in/aus dem Speicher 3504 implementieren. In mindestens einer Ausführungsform können die Ergebnisse über eine Hochgeschwindigkeits-GPU-Verbindung 3508 an eine andere PPU 3504 oder CPU übertragen werden. In mindestens einer Ausführungsform weist die PPU 3500 ohne Einschränkung eine Anzahl U von Partitionseinheiten 3522 auf, die der Anzahl der mit der PPU 3500 verbundenen separaten und unterschiedlichen Speichereinrichtungen 3504 entspricht. In mindestens einer Ausführungsform wird die Partitionseinheit 3522 hierin in Verbindung mit 37 ausführlicher beschrieben.
  • In mindestens einer Ausführungsform führt ein Host-Prozessor einen Treiberkern aus, der eine Anwendungsprogrammierschnittstelle („API“) implementiert, die es einer oder mehreren auf dem Host-Prozessor ausgeführten Anwendungen ermöglicht, Operationen zur Ausführung auf der PPU 3500 zu planen. In mindestens einer Ausführungsform werden mehrere Rechenanwendungen gleichzeitig von der PPU 3500 ausgeführt, und die PPU 3500 bietet Isolierung, Dienstgüte („QoS“) und unabhängige Adressräume für mehrere Rechenanwendungen. In mindestens einer Ausführungsform generiert eine Anwendung Anweisungen (z.B. in Form von API-Aufrufen), die den Treiberkern veranlassen, eine oder mehrere Tasks zur Ausführung durch die PPU 3500 zu generieren, und der Treiberkern gibt Tasks an einen oder mehrere Streams aus, die von der PPU 3500 verarbeitet werden. In mindestens einer Ausführungsform umfasst jede Task eine oder mehrere Gruppen von zusammenhängenden Threads, die als Warp bezeichnet werden können. In mindestens einer Ausführungsform umfasst ein Warp eine Vielzahl zusammengehöriger Threads (z.B. 32 Threads), die parallel ausgeführt werden können. In mindestens einer Ausführungsform können sich kooperierende Threads auf eine Vielzahl von Threads beziehen, die Anweisungen zur Ausführung von Tasks aufweisen und Daten über einen gemeinsamen Speicher austauschen. In mindestens einer Ausführungsform werden Threads und kooperierende Threads gemäß mindestens einer Ausführungsform in Verbindung mit 36 ausführlicher beschrieben.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 35 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird eine PPU 3500 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird eine PPU 3500 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 36 veranschaulicht einen allgemeinen Verarbeitungscluster („GPC“) 3600 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform handelt es sich bei dem GPC 3600 um den GPC 3418 aus 34. In mindestens einer Ausführungsform weist jeder GPC 3600 ohne Einschränkung eine Anzahl von Hardware-Einheiten für die Verarbeitung von Tasks auf, und jeder GPC 3600 weist ohne Einschränkung einen Pipeline-Manager 3602, eine Pre-Raster-Operationseinheit („PROP“) 3604, eine Raster-Engine 3608, ein Arbeitsverteilungs-Koppelfeld („WDX“) 3616, eine Speicherverwaltungseinheit („MMU“) 3618, einen oder mehrere Datenverarbeitungscluster („DPCs“) 3606 und jede geeignete Kombination von Teilen auf.
  • In mindestens einer Ausführungsform wird der Betrieb des GPC 3600 durch den Pipeline-Manager 3602 gesteuert. In mindestens einer Ausführungsform verwaltet der Pipeline-Manager 3602 die Konfiguration eines oder mehrerer DPCs 3606 für die Verarbeitung von Tasks, die dem GPC 3600 zugewiesen sind. In mindestens einer Ausführungsform konfiguriert der Pipeline-Manager 3602 mindestens einen von einem oder mehreren DPCs 3606, um mindestens einen Abschnitt einer Grafik-Rendering-Pipeline zu implementieren. In mindestens einer Ausführungsform ist der DPC 3606 so ausgestaltet, dass er ein Vertex-Shader-Programm auf einem programmierbaren Streaming-Multiprozessor („SM“) 3614 ausführt. In mindestens einer Ausführungsform ist der Pipeline-Manager 3602 so ausgestaltet, dass er die von einer Arbeitsverteilungseinheit empfangenen Pakete an geeignete logische Einheiten innerhalb des GPC 3600 weiterleitet, wobei einige Pakete an Hardwareeinheiten mit fester Funktion im PROP 3604 und/oder in der Raster-Engine 3608 weitergeleitet werden können, während andere Pakete an DPCs 3606 zur Verarbeitung durch eine Primitiv-Engine 3612 oder SM 3614 weitergeleitet werden können. In mindestens einer Ausführungsform konfiguriert der Pipeline-Manager 3602 mindestens einen der DPCs 3606 zur Implementierung eines Modells eines neuronalen Netzes und/oder einer Rechenpipeline.
  • In mindestens einer Ausführungsform ist die PROP-Einheit 3604 so ausgestaltet, dass sie die von der Raster-Engine 3608 und den DPCs 3606 erzeugten Daten an eine Raster Operations („ROP“)-Einheit in der Partitionseinheit 3522 weiterleitet, die oben in Verbindung mit 35 ausführlicher beschrieben ist. In mindestens einer Ausführungsform ist die PROP-Einheit 3604 so ausgestaltet, dass sie Optimierungen für die Farbmischung durchführt, Pixeldaten organisiert, Adressübersetzungen vornimmt und vieles mehr. In mindestens einer Ausführungsform weist die Raster-Engine 3608 ohne Einschränkung eine Reihe von Hardware-Einheiten mit fester Funktion auf, die so konfiguriert sind, dass sie verschiedene Rasteroperationen durchführen, und die Raster-Engine 3608 weist ohne Einschränkung eine Setup-Engine, eine Grobraster-Engine, eine Culling-Engine, eine Clipping-Engine, eine Feinraster-Engine, eine Tile-Coalescing-Engine und eine beliebige geeignete Kombination davon auf. In mindestens einer Ausführungsform empfängt die Setup-Engine transformierte Vertices und erzeugt Ebenengleichungen, die mit einer durch Vertices definierten geometrischen Primitive verbunden sind; die Ebenengleichungen werden an die Grobraster-Engine übertragen, um Abdeckungsinformationen (z.B. eine x-, y-Abdeckungsmaske für eine Kachel) für die Primitive zu erzeugen; die Ausgabe der Grobraster-Engine wird an die Culling-Engine übertragen, wo Fragmente, die dem Primitive zugeordnet sind und einen z-Test nicht bestehen, aussortiert werden, und an eine Clipping-Engine übertragen, wo Fragmente, die außerhalb eines Sichtkegelvolumens liegen, abgeschnitten werden. In mindestens einer Ausführungsform werden die Fragmente, die das Clipping und Culling überstehen, an eine Feinraster-Engine weitergeleitet, um Attribute für Pixelfragmente auf der Grundlage der von der Setup-Engine erstellten Ebenengleichungen zu erzeugen. In mindestens einer Ausführungsform umfasst die Ausgabe der Raster-Engine 3608 Fragmente, die von einer beliebigen geeigneten Einheit, wie beispielsweise einem in DPC 3606 implementierten Fragment-Shader, verarbeitet werden.
  • In mindestens einer Ausführungsform weist jeder DPC 3606, der in der GPC 3600 enthalten ist, ohne Einschränkung eine M-Pipe-Steuerung („MPC“) 3610, eine Primitiv-Engine 3612, einen oder mehrere SMs 3614 und eine beliebige geeignete Kombination davon auf. In mindestens einer Ausführungsform steuert die MPC 3610 den Betrieb der DPC 3606 und leitet die vom Pipeline-Manager 3602 empfangenen Pakete an die entsprechenden Einheiten im DPC 3606 weiter. In mindestens einer Ausführungsform werden Pakete, die einem Vertex zugeordnet sind, an die Primitiv-Engine 3612 weitergeleitet, die so ausgestaltet ist, dass sie Vertex-Attribute, die dem Vertex zugeordnet sind, aus dem Speicher abruft; im Gegensatz dazu können Pakete, die einem Shader-Programm zugeordnet sind, an den SM 3614 übertragen werden.
  • In mindestens einer Ausführungsform umfasst der SM 3614 ohne Einschränkung einen programmierbaren Streaming-Prozessor, der so gestaltet ist, dass er Tasks verarbeitet, die durch eine Anzahl von Threads dargestellt werden. In mindestens einer Ausführungsform ist der SM 3614 multi-threaded und so ausgestaltet, dass er eine Vielzahl von Threads (z.B. 32 Threads) aus einer bestimmten Gruppe von Threads gleichzeitig ausführt und eine Single-Instruction, Multiple-Data („SIMD“)-Architektur implementiert, bei der jeder Thread in einer Gruppe von Threads (z.B. ein Warp) so ausgestaltet ist, dass er einen anderen Datensatz auf der Grundlage desselben Satzes von Anweisungen verarbeitet. In mindestens einer Ausführungsform führen alle Threads in einer Gruppe von Threads dieselben Befehle aus. In mindestens einer Ausführungsform implementiert der SM 3614 eine Single-Instruction, Multiple Thread („SIMT“)-Architektur, bei der jeder Thread in einer Gruppe von Threads so ausgestaltet ist, dass er einen anderen Datensatz auf der Grundlage desselben Befehlssatzes verarbeitet, wobei jedoch die einzelnen Threads in der Gruppe von Threads während der Ausführung divergieren dürfen. In mindestens einer Ausführungsform werden ein Programmzähler, ein Aufrufstack und ein Ausführungsstatus für jeden Warp gehalten, wodurch die Gleichzeitigkeit zwischen Warps und die serielle Ausführung innerhalb von Warps ermöglicht wird, wenn Threads innerhalb eines Warps divergieren. In einer anderen Ausführungsform werden ein Programmzähler, ein Aufrufstack und ein Ausführungsstatus für jeden einzelnen Thread gehalten, was eine gleiche Nebenläufigkeit zwischen allen Threads innerhalb und zwischen Warps ermöglicht. In mindestens einer Ausführungsform wird der Ausführungsstatus für jeden einzelnen Thread gehalten, und Threads, die dieselben Befehle ausführen, können zur Verbesserung der Effizienz zusammengeführt und parallel ausgeführt werden. Mindestens eine Ausführungsform des SM 3614 wird hierin ausführlicher beschrieben.
  • In mindestens einer Ausführungsform stellt die MMU 3618 eine Schnittstelle zwischen dem GPC 3600 und der Speicherpartitionseinheit (z.B. der Partitionseinheit 3522 in 35) bereit, und die MMU 3618 sorgt für die Übersetzung virtueller Adressen in physikalische Adressen, den Speicherschutz und die Konkurrenzbereinigung von Speicheranforderungen. In mindestens einer Ausführungsform stellt die MMU 3618 einen oder mehrere Übersetzungs-Lookaside-Puffer („TLBs“) zur Durchführung der Übersetzung virtueller Adressen in physische Adressen im Speicher bereit.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 36 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens ein GPC 3600 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens ein GPC 3600 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 37 veranschaulicht eine Speicherpartitionseinheit 3700 einer Parallelverarbeitungseinheit („PPU“) In mindestens einer Ausführungsform. In mindestens einer Ausführungsform weist die Speicherpartitionierungseinheit 3700 ohne Einschränkung eine Raster Operations („ROP“)-Einheit 3702, einen Level Two („L2“)-Cache 3704, eine Speicherschnittstelle 3706 und jede geeignete Kombination davon auf. In mindestens einer Ausführungsform ist die Speicherschnittstelle 3706 mit dem Speicher gekoppelt. In mindestens einer Ausführungsform kann die Speicherschnittstelle 3706 32-, 64-, 128-, 1024-Bit-Datenbusse oder ähnliches für die Hochgeschwindigkeitsdatenübertragung implementieren. In mindestens einer Ausführungsform umfasst die PPU U Speicherschnittstellen 3706, eine Speicherschnittstelle 3706 pro Paar von Partitionseinheiten 3700, wobei jedes Paar von Partitionseinheiten 3700 mit einer entsprechenden Speichereinrichtung verbunden ist. In mindestens einer Ausführungsform kann die PPU beispielsweise mit bis zu Y Speichereinrichtungen verbunden sein, wie beispielsweise mit Speicherstacks mit hoher Bandbreite oder mit einem synchronen dynamischen wahlfreien Grafikspeicher mit doppelter Datenrate, Version 5 („GDDR5 SDRAM“).
  • In mindestens einer Ausführungsform implementiert die Speicherschnittstelle 3706 eine Speicherschnittstelle der zweiten Generation mit hoher Bandbreite („HBM2“), und Y ist gleich der Hälfte von U. In mindestens einer Ausführungsform befinden sich die HBM2-Speicherstacks auf demselben physischen Gehäuse wie die PPU, was im Vergleich zu herkömmlichen GDDR5-SDRAM-Systemen erhebliche Energie- und Flächeneinsparungen ermöglicht. In mindestens einer Ausführungsform weist jeder HBM2-Stack, ohne Einschränkung, vier Speicherchips auf und Y ist gleich 4, wobei jeder HBM2-Stack zwei 128-Bit-Kanäle pro Chip für insgesamt 8 Kanäle und eine Datenbusbreite von 1024 Bit aufweist. In mindestens einer Ausführungsform unterstützt der Speicher den Single-Error Correcting Double-Error Detecting („SECDED“) Error Correction Code („ECC“) zum Schutz der Daten. ECC bietet eine höhere Zuverlässigkeit für Datenverarbeitungsanwendungen, die empfindlich auf Datenverfälschung reagieren.
  • In mindestens einer Ausführungsform implementiert die PPU eine mehrstufige Speicherhierarchie. In mindestens einer Ausführungsform unterstützt die Speicherpartitionierungseinheit 3700 einen einheitlichen Speicher, um einen einzigen einheitlichen virtuellen Adressraum für die Zentraleinheit („CPU“) und den PPU-Speicher bereitzustellen, was die gemeinsame Nutzung von Daten zwischen virtuellen Speichersystemen ermöglicht. In mindestens einer Ausführungsform wird die Häufigkeit der Zugriffe einer PPU auf Speicher auf anderen Prozessoren verfolgt, um sicherzustellen, dass Speicherseiten in den physischen Speicher der PPU verschoben werden, die häufiger Zugriffe auf Seiten vornimmt. In mindestens einer Ausführungsform unterstützt die Hochgeschwindigkeits-GPU-Verbindung 3708 Adressübersetzungsdienste, die es der PPU ermöglichen, direkt auf die Seitentabellen der CPU zuzugreifen und der PPU vollen Zugriff auf den CPU-Speicher zu ermöglichen.
  • In mindestens einer Ausführungsform übertragen Kopiermodule Daten zwischen mehreren PPUs oder zwischen PPUs und CPUs. In mindestens einer Ausführungsform können Kopiermodule Seitenfehler für Adressen erzeugen, die nicht in Seitentabellen abgebildet sind, und die Speicherpartitionierungseinheit 3700 bearbeitet dann die Seitenfehler, indem sie die Adressen in die Seitentabelle abbildet, woraufhin das Kopiermodul die Übertragung durchführt. In mindestens einer Ausführungsform wird der Speicher für mehrere Kopiermaschinen-Operationen zwischen mehreren Prozessoren gepinnt (d. h. ist nicht auslagerbar), wodurch der verfügbare Speicher erheblich reduziert wird. In mindestens einer Ausführungsform können mit Hardware für Seitenfehler Adressen an Kopier-Engines weitergegeben werden, ohne Rücksicht darauf, ob Speicherseiten resident sind, und der Kopiervorgang ist transparent.
  • Daten aus dem Speicher 3504 von 35 oder einem anderen Systemspeicher werden von der Speicherpartitionseinheit 3700 abgerufen und im L2-Cache 3704 gespeichert, der sich auf dem Chip befindet und In mindestens einer Ausführungsform von verschiedenen GPCs gemeinsam genutzt wird. Jede Speicherpartitionseinheit 3700 weist In mindestens einer Ausführungsform ohne Einschränkung mindestens einen Abschnitt des L2-Cache auf, der einer entsprechenden Einrichtung zugeordnet ist. In mindestens einer Ausführungsform sind Caches der unteren Ebene in verschiedenen Einheiten innerhalb von GPCs implementiert. In mindestens einer Ausführungsform kann jeder der SMs 3714 einen Cache der Ebene eins („L1“) implementieren, wobei der L1-Cache ein privater Speicher ist, der einem bestimmten SM 3714 zugeordnet ist, und Daten aus dem L2-Cache 3704 abgerufen und in jedem der L1-Caches zur Verarbeitung in Funktionseinheiten der SMs 3714 gespeichert werden. In mindestens einer Ausführungsform ist der L2-Cache 3704 mit der Speicherschnittstelle 3706 und der XBar 3520 verbunden.
  • Die ROP-Einheit 3702 führt In mindestens einer Ausführungsform Grafikrasteroperationen durch, die sich auf die Pixelfarbe beziehen, wie beispielsweise Farbkomprimierung, Pixelüberblendung und mehr. In mindestens einer Ausführungsform implementiert die ROP-Einheit 3702 eine Tiefenprüfung in Verbindung mit der Raster-Engine 3608, wobei sie eine Tiefe für eine Abtastposition, die mit einem Pixelfragment verbunden ist, von der Culling-Engine der Raster-Engine 3608 erhält. In mindestens einer Ausführungsform wird die Tiefe gegen eine entsprechende Tiefe in einem Tiefenpuffer für einen mit dem Fragment verbundenen Probenort getestet. In mindestens einer Ausführungsform aktualisiert die ROP-Einheit 3702 den Tiefenpuffer und überträgt das Ergebnis des Tiefentests an die Raster-Engine 3608, wenn das Fragment den Tiefentest für den Probenort besteht. Es wird deutlich, dass die Anzahl der Partitionseinheiten 3700 von der Anzahl der GPCs abweichen kann, und daher kann jede ROP-Einheit 3702 In mindestens einer Ausführungsform mit jedem der GPCs gekoppelt sein. In mindestens einer Ausführungsform verfolgt die ROP-Einheit 3702 die von verschiedenen GPCs empfangenen Pakete und bestimmt, an welche ein von der ROP-Einheit 3702 erzeugtes Ergebnis über die XBar 3520 weitergeleitet wird.
  • 38 veranschaulicht einen Streaming-Multiprozessor („SM“) 3800 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist der SM 3800 der SM von 36. In mindestens einer Ausführungsform weist der SM 3800 ohne Einschränkung einen Befehls-Cache 3802, eine oder mehrere Scheduler-Einheiten 3804, eine Registerdatei 3808, einen oder mehrere Verarbeitungskerne („Cores“) 3810, eine oder mehrere Spezialfunktionseinheiten („SFUs“) 3812, eine oder mehrere Lade-/Speichereinheiten („LSUs“) 3814, ein Verbindungsnetzwerk 3816, einen gemeinsamen Speicher/L1-Cache 3818 und eine beliebige geeignete Kombination davon auf. In mindestens einer Ausführungsform verteilt eine Arbeitsverteilungseinheit Tasks zur Ausführung auf allgemeinen Verarbeitungsclustern („GPCs“) von Parallelverarbeitungseinheiten („PPUs“), und jede Task wird einem bestimmten Datenverarbeitungscluster („DPC“) innerhalb eines GPCs zugewiesen, und wenn die Task mit einem Shader-Programm verbunden ist, wird die Task einem der SMs 3800 zugewiesen. In mindestens einer Ausführungsform empfängt die Scheduler-Einheit 3804 Tasks von der Arbeitsverteilungseinheit und verwaltet die Befehlsplanung für einen oder mehrere Thread-Blöcke, die dem SM 3800 zugewiesen sind. In mindestens einer Ausführungsform plant die Scheduler-Einheit 3804 Thread-Blöcke für die Ausführung als Warps von parallelen Threads, wobei jedem Thread-Block mindestens ein Warp zugewiesen wird. In mindestens einer Ausführungsform führt jeder Warp Threads aus. In mindestens einer Ausführungsform verwaltet die Scheduler-Einheit 3804 eine Vielzahl verschiedener Thread-Blöcke, indem sie den verschiedenen Thread-Blöcken Warps zuweist und dann während jedes Taktzyklus Anweisungen aus einer Vielzahl verschiedener kooperativer Gruppen an verschiedene Funktionseinheiten (z.B. Verarbeitungskerne 3810, SFUs 3812 und LSUs 3814) verteilt.
  • In mindestens einer Ausführungsform können sich kooperative Gruppen auf ein Programmiermodell zum Organisieren von Gruppen kommunizierender Threads beziehen, das es Entwicklern ermöglicht, die Granularität auszudrücken, mit der Threads kommunizieren, und um so reichhaltigere, effizientere parallele Dekompositionen zu ermöglichen. In mindestens einer Ausführungsform unterstützen kooperative Start-APIs die Synchronisierung zwischen Thread-Blöcken zur Ausführung paralleler Algorithmen. In mindestens einer Ausführungsform bieten Anwendungen herkömmlicher Programmiermodelle ein einziges, einfaches Konstrukt für die Synchronisierung kooperierender Threads: eine Barriere über alle Threads eines Thread-Blocks (z.B. die Funktion syncthreads( )). In mindestens einer Ausführungsform können Programmierer jedoch Gruppen von Threads mit einer kleineren Granularität als der des Thread-Blocks definieren und innerhalb der definierten Gruppen synchronisieren, um eine höhere Leistung, Designflexibilität und Software-Wiederverwendung in Form von gemeinsamen gruppenweiten Funktionsschnittstellen zu ermöglichen. In mindestens einer Ausführungsform ermöglichen kooperative Gruppen Programmierern, Gruppen von Threads explizit auf Subblock- (d. h. so klein wie ein einzelner Thread) und Multiblock-Granularität zu definieren und kollektive Operationen wie die Synchronisierung auf Threads in einer kooperativen Gruppe durchzuführen. In mindestens einer Ausführungsform unterstützt das Programmiermodell eine saubere Komposition über Softwaregrenzen hinweg, so dass Bibliotheken und Dienstprogramme innerhalb ihres lokalen Kontexts sicher synchronisieren können, ohne dass Annahmen über Konvergenz getroffen werden müssen. In mindestens einer Ausführungsform ermöglichen die Primitives für kooperative Gruppen neue Muster kooperativer Parallelität, die ohne Einschränkung Erzeuger-Verbraucher-Parallelität, opportunistische Parallelität und globale Synchronisierung über ein ganzes Raster von Thread-Blöcken einschließen.
  • In mindestens einer Ausführungsform ist eine Dispatcher-Einheit 3806 ausgestaltet, um Anweisungen an eine oder mehrere Funktionseinheiten zu übertragen, und die Scheduler-Einheit 3804 weist ohne Einschränkung zwei Dispatcher-Einheiten 3806 auf, die es ermöglichen, dass zwei verschiedene Anweisungen aus demselben Warp während jedes Taktzyklus versandt werden. In mindestens einer Ausführungsform weist jede Scheduler-Einheit 3804 eine einzelne Dispatcher-Einheit 3806 oder zusätzliche Dispatcher-Einheiten 3806 auf.
  • In mindestens einer Ausführungsform weist jeder SM 3800 ohne Einschränkung eine Registerdatei 3808 auf, die einen Satz von Registern für Funktionseinheiten des SM 3800 bereitstellt. In mindestens einer Ausführungsform ist die Registerdatei 3808 zwischen den einzelnen Funktionseinheiten aufgeteilt, so dass jeder Funktionseinheit ein eigener Abschnitt der Registerdatei 3808 zugewiesen ist. In mindestens einer Ausführungsform ist die Registerdatei 3808 zwischen verschiedenen Warps aufgeteilt, die von dem SM 3800 ausgeführt werden, und die Registerdatei 3808 stellt einen temporären Speicher für Operanden bereit, die mit Datenpfaden von Funktionseinheiten verbunden sind. In mindestens einer Ausführungsform umfasst jeder SM 3800 ohne Einschränkung eine Vielzahl von L-Verarbeitungskernen 3810. In mindestens einer Ausführungsform weist der SM 3800 ohne Einschränkung eine große Anzahl (z.B. 128 oder mehr) unterschiedlicher Verarbeitungskerne 3810 auf. In mindestens einer Ausführungsform weist jeder Verarbeitungskern 3810 In mindestens einer Ausführungsform ohne Einschränkung eine Vollpipeline-, Einzelpräzisions-, Doppelpräzisions- und/oder gemischte Präzisionsverarbeitungseinheit auf, die ohne Einschränkung eine arithmetische Gleitkomma-Logikeinheit und eine arithmetische Ganzzahl-Logikeinheit umfasst. In mindestens einer Ausführungsform implementieren die arithmetischen Gleitkomma-Logikeinheiten den Standard IEEE 754-2008 für Gleitkomma-Arithmetik. In mindestens einer Ausführungsform weisen die Verarbeitungskerne 3810 ohne Einschränkung 64 Gleitkomma-Kerne mit einfacher Genauigkeit (32 Bit), 64 Ganzzahl-Kerne, 32 Gleitkomma-Kerne mit doppelter Genauigkeit (64 Bit) und 8 Tensor-Kerne auf.
  • Tensorkerne sind gemäß mindestens einer Ausführungsform für die Durchführung von Matrixoperationen ausgestaltet. In mindestens einer Ausführungsform sind ein oder mehrere Tensorkerne in den Verarbeitungskernen 3810 vorhanden. In mindestens einer Ausführungsform sind Tensorkerne so ausgestaltet, dass sie Deep-Learning-Matrixarithmetik durchführen, wie beispielsweise Faltungsoperationen für das Training und Inferencing von neuronalen Netzen. In mindestens einer Ausführungsform arbeitet jeder Tensorkern mit einer 4x4-Matrix und führt eine Matrixmultiplikations- und Akkumulationsoperation D = A X B + C durch, wobei A, B, C und D 4x4-Matrizen sind.
  • In mindestens einer Ausführungsform sind die Matrixmultiplikationseingänge A und B 16-Bit-Gleitkommamatrizen und die Akkumulationsmatrizen C und D sind 16-Bit-Gleitkomma- oder 32-Bit-Gleitkommamatrizen. In mindestens einer Ausführungsform arbeiten die Tensorkerne mit 16-Bit-Gleitkomma-Eingangsdaten und 32-Bit-Gleitkomma-Akkumulation. In mindestens einer Ausführungsform werden für die 16-Bit-Gleitkommamultiplikation 64 Operationen verwendet, was zu einem Produkt mit voller Genauigkeit führt, das dann unter Verwendung einer 32-Bit-Gleitkomma-Addition mit anderen Zwischenprodukten zu einer 4x4x4-Matrixmultiplikation akkumuliert wird. In mindestens einer Ausführungsform werden Tensor-Kerne verwendet, um viel größere zweidimensionale oder höherdimensionale Matrixoperationen durchzuführen, die aus diesen kleineren Elementen aufgebaut sind. In mindestens einer Ausführungsform stellt eine API wie die CUDA 9 C++ API spezialisierte Operationen zum Laden, Multiplizieren und Akkumulieren von Matrizen sowie zum Speichern von Matrizen bereit, um Tensorkerne von einem CUDA C++-Programm aus effizient zu nutzen. In mindestens einer Ausführungsform auf CUDA-Ebene geht die Schnittstelle auf Warp-Ebene von Matrizen der Größe 16x16 aus, die sich über alle 32 Threads des Warp erstrecken.
  • In mindestens einer Ausführungsform umfasst jeder SM 3800 ohne Einschränkung M SFUs 3812, die spezielle Funktionen ausführen (z.B. Attributauswertung, reziproke Quadratwurzel und dergleichen). In mindestens einer Ausführungsform weisen die SFUs 3812 ohne Einschränkung eine Baum-Traversierungs-Einheit auf, die so ausgestaltet ist, dass sie eine hierarchische Baumdatenstruktur durchläuft. In mindestens einer Ausführungsform weisen die SFUs 3812 ohne Einschränkung eine Textureinheit auf, die so konfiguriert ist, dass sie Filteroperationen für die Texturabbildung durchführt. In mindestens einer Ausführungsform sind die Textureinheiten so ausgestaltet, dass sie Texturkarten (z.B. eine 2D-Anordnung von Texeln) aus dem Speicher laden und Texturkarten abtasten, um abgetastete Texturwerte zur Verwendung in von dem SM 3800 ausgeführten Shader-Programmen zu erzeugen. In mindestens einer Ausführungsform werden die Texturkarten im gemeinsamen Speicher/L1-Cache 3818 gespeichert. In mindestens einer Ausführungsform implementieren die Textureinheiten Texturoperationen wie Filteroperationen unter Verwendung von Mip-Maps (z.B. Texturkarten mit unterschiedlichen Detailstufen). In mindestens einer Ausführungsform weist jeder SM 3800, ohne Einschränkung, zwei Textureinheiten auf.
  • Jeder SM 3800 umfasst, ohne Einschränkung, N LSUs 3814, die In mindestens einer Ausführungsform Lade- und Speicheroperationen zwischen dem gemeinsamen Speicher/L1-Cache 3818 und der Registerdatei 3808 implementieren. Jeder SM 3800 weist ohne Einschränkung ein Verbindungsnetzwerk 3816 auf, das In mindestens einer Ausführungsform jede der Funktionseinheiten mit der Registerdatei 3808 und die LSU 3814 mit der Registerdatei 3808 und dem gemeinsamen Speicher/L1-Cache 3818 verbindet. In mindestens einer Ausführungsform ist das Verbindungsnetzwerk 3816 ein Koppelfeld, das so ausgestaltet sein kann, dass es jede der Funktionseinheiten mit jedem der Register in der Registerdatei 3808 verbindet und die LSUs 3814 mit der Registerdatei 3808 und den Speicherplätzen im gemeinsamen Speicher/L1-Cache 3818 verbindet.
  • In mindestens einer Ausführungsform ist der gemeinsam genutzte Speicher/L1-Cache 3818 eine Anordnung von On-Chip-Speicher, der In mindestens einer Ausführungsform die Datenspeicherung und die Kommunikation zwischen dem SM 3800 und der Primitiv-Engine und zwischen Threads im SM 3800 ermöglicht. In mindestens einer Ausführungsform umfasst der gemeinsam genutzte Speicher/L1-Cache 3818 ohne Einschränkung eine Speicherkapazität von 128 KB und befindet sich im Pfad vom SM 3800 zur Partitionseinheit. In mindestens einer Ausführungsform wird der gemeinsame Speicher/L1-Cache 3818 zum Zwischenspeichern von Lese- und Schreiboperationen verwendet. In mindestens einer Ausführungsform sind einer oder mehrere von gemeinsamem Speicher/L1-Cache 3818, L2-Cache und Arbeitsspeicher Zusatzspeicher (Backing-Stores).
  • Die Kombination von Daten-Cache und gemeinsam genutzter Speicherfunktionalität in einem einzigen Speicherblock bietet In mindestens einer Ausführungsform eine verbesserte Leistung für beide Arten von Speicherzugriffen. In mindestens einer Ausführungsform wird die Kapazität von Programmen, die den gemeinsam genutzten Speicher nicht verwenden, als Cache genutzt oder kann von diesen genutzt werden, z.B. wenn der gemeinsam genutzte Speicher so ausgestaltet ist, dass er die Hälfte der Kapazität nutzt, können Textur- und Lade-/Speicheroperationen die verbleibende Kapazität nutzen. Durch die Integration in den gemeinsam genutzten Speicher/L1-Cache 3818 kann der gemeinsam genutzte Speicher/L1-Cache 3818 gemäß mindestens einer Ausführungsform als durchsatzstarke Leitung für Streaming-Daten fungieren und gleichzeitig Zugriff auf häufig wiederverwendete Daten mit hoher Bandbreite und geringer Latenz bieten. In mindestens einer Ausführungsform kann, wenn sie für allgemeine parallele Berechnungen ausgestaltet ist, eine einfachere Konfiguration im Vergleich zur Grafikverarbeitung verwendet werden. In mindestens einer Ausführungsform werden Grafikverarbeitungseinheiten mit festen Funktionen umgangen, wodurch ein wesentlich einfacheres Programmiermodell entsteht. In mindestens einer Ausführungsform weist die Arbeitsverteilungseinheit in der Konfiguration für allgemeine parallele Berechnungen Blöcke von Threads direkt den DPCs zu und verteilt sie. In mindestens einer Ausführungsform führen Threads in einem Block dasselbe Programm aus, wobei eine eindeutige Thread-ID in der Berechnung verwendet wird, um sicherzustellen, dass jeder Thread eindeutige Ergebnisse erzeugt, wobei der SM 3800 zur Ausführung des Programms und zur Durchführung von Berechnungen, der gemeinsame Speicher/L1-Cache 3818 zur Kommunikation zwischen Threads und die LSU 3814 zum Lesen und Schreiben des globalen Speichers über den gemeinsamen Speicher/L1-Cache 3818 und die Speicherpartitionseinheit verwendet werden. In mindestens einer Ausführungsform schreibt der SM 3800, wenn er für allgemeine parallele Berechnungen ausgestaltet ist, Befehle, die die Scheduler-Einheit 3804 verwenden kann, um neue Arbeiten auf DPCs zu starten.
  • In mindestens einer Ausführungsform ist die PPU in einem Desktop-Computer, einem Laptop-Computer, einem Tablet-Computer, Servern, Supercomputern, einem Smartphone (z.B. einer drahtlosen Handheld-Einrichtung), einem persönlichen digitalen Assistenten („PDA“), einer Digitalkamera, einem Fahrzeug, einer am Kopf montierten Anzeige, einer elektronischen in der Hand gehaltenen Einrichtung usw. vorhanden oder damit verbunden. In mindestens einer Ausführungsform ist die PPU auf einem einzigen Halbleitersubstrat untergebracht. In mindestens einer Ausführungsform ist die PPU in einem System-on-a-Chip („SoC“) zusammen mit einer oder mehreren anderen Einrichtungen wie zusätzlichen PPUs, Speicher, einer CPU mit reduziertem Befehlssatz („RISC“), einer Speicherverwaltungseinheit („MMU“), einem Digital-Analog-Wandler („DAC“) und dergleichen vorhanden.
  • In mindestens einer Ausführungsform kann die PPU auf einer Grafikkarte vorhanden sein, die eine oder mehrere Speichereinrichtungen aufweist. In mindestens einer Ausführungsform kann die Grafikkarte so ausgestaltet sein, dass sie mit einem PCIe-Steckplatz auf einem Motherboard eines Desktop-Computers verbunden werden kann. In mindestens einer Ausführungsform kann die PPU eine integrierte Grafikverarbeitungseinheit („iGPU“) sein, die im Chipsatz der Hauptplatine vorhanden ist.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 38 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente von 38 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente von 38 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • In mindestens einer Ausführungsform kann sich eine einzelne Halbleiterplattform auf eine einzige einheitliche halbleiterbasierte integrierte Schaltung oder einen Chip beziehen. In mindestens einer Ausführungsform können Multi-Chip-Module mit erhöhter Konnektivität verwendet werden, die einen On-Chip-Betrieb simulieren und wesentliche Verbesserungen gegenüber der Verwendung einer herkömmlichen Zentraleinheit („CPU“) und einer Bus-Implementierung bieten. In mindestens einer Ausführungsform können verschiedene Module auch separat oder in verschiedenen Kombinationen von Halbleiterplattformen je nach Wunsch des Benutzers angeordnet sein.
  • In mindestens einer Ausführungsform sind Computerprogramme in Form von maschinenlesbarem, ausführbarem Code oder Computersteuerungslogik-Algorithmen im Hauptspeicher 1804 und/oder im Sekundärspeicher gespeichert. Computerprogramme, wenn sie von einem oder mehreren Prozessoren ausgeführt werden, ermöglichen es dem System 1800, verschiedene Funktionen gemäß mindestens einer Ausführungsform auszuführen. In mindestens einer Ausführungsform sind Speicher 1804, Speicher und/oder jeder andere Speicher mögliche Beispiele für computerlesbare Medien. In mindestens einer Ausführungsform kann sich der Sekundärspeicher auf jede geeignete Einrichtung oder jedes System beziehen, wie beispielsweise ein Festplattenlaufwerk und/oder ein Wechselspeicherlaufwerk, das ein Diskettenlaufwerk, ein Magnetbandlaufwerk, ein Compact-Disk-Laufwerk, ein DVD-Laufwerk, eine Aufnahmeeinrichtung, einen USB-Flash-Speicher usw. darstellt. In mindestens einer Ausführungsform ist die Architektur und/oder Funktionalität verschiedener vorhergehender Figuren im Zusammenhang mit der CPU 1802, dem Parallelverarbeitungssystem 1812, einem integrierten Schaltkreis, der mindestens einen Abschnitt der Fähigkeiten sowohl der CPU 1802 als auch des Parallelverarbeitungssystems 1812 besitzt, einem Chipsatz (z.B. eine Gruppe integrierter Schaltkreise, die als Einheit zur Ausführung verwandter Funktionen usw. entworfen und verkauft wird) und jeder geeigneten Kombination integrierter Schaltkreise implementiert.
  • In mindestens einer Ausführungsform ist die Architektur und/oder Funktionalität verschiedener vorhergehender Figuren im Zusammenhang mit einem allgemeinen Computersystem, einem Leiterplattensystem, einem Spielkonsolensystem für Unterhaltungszwecke, einem anwendungsspezifischen System und mehr implementiert. In mindestens einer Ausführungsform kann das Computersystem 1800 die Form eines Desktop-Computers, eines Laptops, eines Tablet-Computers, eines Servers, eines Supercomputers, eines Smartphones (z.B. einer drahtlosen, in der Hand gehaltenen Einrichtung), eines persönlichen digitalen Assistenten („PDA“), einer Digitalkamera, eines Fahrzeugs, einer auf dem Kopf montierten Anzeige, einer in der Hand gehaltenen elektronischen Einrichtung, einer Mobiltelefoneinrichtung, eines Fernsehers, einer Workstation, von Spielkonsolen, eines eingebetteten Systems und/oder jeder anderen Art von Logik annehmen.
  • In mindestens einer Ausführungsform weist das Parallelverarbeitungssystem 1812 ohne Einschränkung eine Vielzahl von Parallelverarbeitungseinheiten („PPUs“) 1814 und zugeordnete Speicher 1816 auf. In mindestens einer Ausführungsform sind die PPUs 1814 mit einem Host-Prozessor oder anderen peripheren Einrichtungen über eine Zwischenverbindung 1818 und einen Switch 1820 oder Multiplexer verbunden. In mindestens einer Ausführungsform verteilt das Parallelverarbeitungssystem 1812 Rechenaufgaben auf PPUs 1814, die parallelisierbar sein können - beispielsweise als Teil der Verteilung von Rechenaufgaben auf mehrere Thread-Blöcke der Grafikverarbeitungseinheit („GPU“). In mindestens einer Ausführungsform wird der Speicher gemeinsam genutzt und ist für einige oder alle PPUs 1814 zugänglich (z.B. für Lese- und/oder Schreibzugriffe), obwohl ein solcher gemeinsam genutzter Speicher zu Leistungseinbußen im Vergleich zur Nutzung von lokalem Speicher und Registern führen kann, die in einer PPU 1814 resident sind. In mindestens einer Ausführungsform wird der Betrieb der PPUs 1814 durch Verwendung eines Befehls wie _syncthreads() synchronisiert, wobei alle Threads in einem Block (z.B. über mehrere PPUs 1814 ausgeführt) einen bestimmten Punkt der Codeausführung erreichen müssen, bevor sie fortfahren.
  • NETZWERKE
  • 39 veranschaulicht ein Netzwerk 3900 für die Kommunikation von Daten innerhalb eines drahtlosen 5G-Kommunikationsnetzwerks gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform umfasst das Netzwerk 3900 eine Basisstation 3906 mit einem Abdeckungsbereich 3904, eine Vielzahl von mobilen Einrichtungen 3908 und ein Backhaul-Netzwerk 3902. In mindestens einer Ausführungsform, wie dargestellt, baut die Basisstation 3906 Uplink- und/oder Downlink-Verbindungen mit mobilen Einrichtungen 3908 auf, die dazu dienen, Daten von mobilen Einrichtungen 3908 zur Basisstation 3906 und umgekehrt zu übertragen. In mindestens einer Ausführungsform können die über Uplink-/Downlink-Verbindungen übertragenen Daten sowohl Daten aufweisen, die zwischen mobilen Einrichtungen 3908 kommuniziert werden, als auch Daten, die über das Backhaul-Netzwerk 3902 zu/von einer Gegenstelle (nicht dargestellt) übertragen werden. In mindestens einer Ausführungsform bezieht sich der Begriff „Basisstation“ auf eine beliebige Komponente (oder eine Sammlung von Komponenten), die so ausgestaltet ist, dass sie einen drahtlosen Zugang zu einem Netzwerk bereitstellt, wie beispielsweise eine erweiterte Basisstation (eNB), eine Makrozelle, eine Femtozelle, ein Wi-Fi-Zugangspunkt (AP) oder andere drahtlose Einrichtungen. In mindestens einer Ausführungsform können die Basisstationen einen drahtlosen Zugang gemäß einem oder mehreren drahtlosen Kommunikationsprotokollen bereitstellen, z.B. Long Term Evolution (LTE), LTE Advanced (LTE-A), High Speed Packet Access (HSPA), Wi-Fi 802.11 a/b/g/n/ac, usw. In mindestens einer Ausführungsform bezieht sich der Begriff „mobile Einrichtung“ auf eine beliebige Komponente (oder eine Sammlung von Komponenten), die in der Lage ist, eine drahtlose Verbindung mit einer Basisstation herzustellen, wie beispielsweise ein Benutzergerät (UE), eine Mobilstation (STA) und andere drahtlos arbeitende Einrichtungen. Bei einigen Ausführungsformen kann das Netzwerk 3900 verschiedene andere drahtlose Einrichtungen umfassen, wie beispielsweise ein Relais, einen Low-Power-Knoten usw.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 39 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Basisstation 3906 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Basisstation 3906 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 40 veranschaulicht eine Netzwerkarchitektur 4000 für ein drahtloses 5G-Netzwerk gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform, wie dargestellt, weist die Netzwerkarchitektur 4000 ein Funkzugangsnetzwerk (RAN) 4004, einen Evolved Packet Core (EPC) 4002, der als Kernnetzwerk bezeichnet werden kann, und ein Heimatnetzwerk 4016 eines UE 4008 auf, das versucht, auf das RAN 4004 zuzugreifen. In mindestens einer Ausführungsform bilden das RAN 4004 und der EPC 4002 ein drahtloses Dienstnetzwerk. In mindestens einer Ausführungsform weist das RAN 4004 eine Basisstation 4006 auf, und der EPC 4002 weist eine Mobilitätsverwaltungseinheit (MME) 4012, ein Serving Gateway (SGW) 4010 und ein Packet Data Network (PDN) Gateway (PGW) 4014 auf. In mindestens einer Ausführungsform weist das Heimnetzwerk 4016 einen Anwendungsserver 4018 und einen Home Subscriber Server (HSS) 4020 auf. In mindestens einer Ausführungsform kann der HSS 4020 Teil des Heimnetzes 4016, des EPC 4002 und/oder von Varianten davon sein.
  • In mindestens einer Ausführungsform ist die MME 4012 ein Anschlusspunkt in einem Netzwerk für Verschlüsselung/Integritätsschutz für NAS-Signalisierung und handhabt die Verwaltung von Sicherheitsschlüsseln. In mindestens einer Ausführungsform sollte beachtet werden, dass der Begriff „MME“ in 4G-LTE-Netzen verwendet wird und dass 5G-LTE-Netzwerke einen Security Anchor Node (SEAN) oder eine Security Access Function (SEAF) aufweisen können, die ähnliche Funktionen ausführen. In mindestens einer Ausführungsform können die Begriffe „MME“, „SEAN“ und „SEAF“ austauschbar verwendet werden. In mindestens einer Ausführungsform bietet die MME 4012 auch eine Steuerebenenfunktion für die Mobilität zwischen LTE- und 2G/3G-Zugangsnetzen sowie eine Schnittstelle zu den Heimatnetzen von Roaming-UEs. In mindestens einer Ausführungsform leitet die SGW 4010 Benutzerdatenpakete weiter und fungiert gleichzeitig als Mobilitätsanker für eine Benutzerebene bei Handover. In mindestens einer Ausführungsform stellt das PGW 4014 die Konnektivität von UEs zu externen Paketdatennetzwerken bereit, indem es als Ausgangs- und Eingangspunkt für den Verkehr von UEs dient. In mindestens einer Ausführungsform ist der HSS 4020 eine zentrale Datenbank, die benutzer- und abonnementbezogene Informationen enthält. In mindestens einer Ausführungsform ist der Anwendungsserver 4018 eine zentrale Datenbank, die benutzerbezogene Informationen über verschiedene Anwendungen enthält, die die Netzwerkarchitektur 4000 nutzen und darüber kommunizieren können.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 40 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Basisstation 4006 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Basisstation 4006 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 41 ist ein Diagramm, das einige grundlegende Funktionen eines mobilen Telekommunikationsnetzes/-systems veranschaulicht, das gemäß mindestens einer Ausführungsform nach den LTE- und 5G-Prinzipien arbeitet. In mindestens einer Ausführungsform weist ein mobiles Telekommunikationssystem eine Infrastruktureinrichtung auf, die Basisstationen 4114 umfasst, die mit einem Kernnetzwerk 4102 verbunden sind, das gemäß einer konventionellen Anordnung arbeitet, die für diejenigen, die mit Kommunikationstechnologie vertraut sind, verständlich ist. In mindestens einer Ausführungsform kann die Infrastruktureinrichtung 4114 auch als Basisstation, Netzwerkelement, Enhanced NodeB (eNodeB) oder als koordinierende Instanz bezeichnet werden und stellt eine drahtlose Zugangsschnittstelle für eine oder mehrere Kommunikationseinrichtungen innerhalb eines Abdeckungsbereichs oder einer Zelle bereit, der/die durch eine gestrichelte Linie 4104 dargestellt ist, die als Funkzugangsnetzwerk bezeichnet werden kann. In mindestens einer Ausführungsform können eine oder mehrere mobile Kommunikationseinrichtungen 4106 Daten durch Senden und Empfangen von Signalen, die Daten darstellen, über eine drahtlose Zugangsschnittstelle kommunizieren. In mindestens einer Ausführungsform kann das Kernnetzwerk 4102 auch eine Funktionalität einschließlich Authentifizierung, Mobilitätsmanagement, Aufladen usw. für Kommunikationseinrichtungen, die von einer Netzwerkinstanz bedient werden, aufweisen.
  • In mindestens einer Ausführungsform können die mobilen Kommunikationseinrichtungen von 41 auch als Kommunikationsendgeräte, Benutzergeräte (UE), Endgeräte usw. bezeichnet werden und sind so ausgestaltet, dass sie mit einer oder mehreren anderen Kommunikationseinrichtungen kommunizieren, die von einem gleichen oder einem anderen Versorgungsgebiet über eine Netzwerkinstanz versorgt werden. In mindestens einer Ausführungsform können diese Kommunikationen durch Senden und Empfangen von Signalen, die Daten darstellen, unter Verwendung einer drahtlosen Zugangsschnittstelle über Zweiwege-Kommunikationsverbindungen durchgeführt werden.
  • In mindestens einer Ausführungsform, wie sie in 41 gezeigt ist, weist einer der eNodeBs 4114a einen Sender 4112 zum Senden von Signalen über eine drahtlose Zugangsschnittstelle zu einer oder mehreren Kommunikationseinrichtungen oder UEs 4106 und einen Empfänger 4110 zum Empfangen von Signalen von einer oder mehreren UEs innerhalb des Versorgungsbereichs 4104 auf. In mindestens einer Ausführungsform steuert die Steuerung 4108 den Sender 4112 und den Empfänger 4110zum Senden und Empfangen von Signalen über eine drahtlose Zugangsschnittstelle. In mindestens einer Ausführungsform kann die Steuerung 4108 eine Funktion zur Steuerung der Zuweisung von Kommunikationsressourcenelementen einer drahtlosen Zugangsschnittstelle ausführen und kann bei einigen Ausführungsformen einen Planer zur Planung von Übertragungen über eine drahtlose Zugangsschnittstelle sowohl für eine Uplink- als auch für eine Downlink-Strecke aufweisen.
  • In mindestens einer Ausführungsform ist ein beispielhaftes UE 4106a detaillierter dargestellt, das einen Sender 4120 zum Übertragen von Signalen auf einer Uplink-Strecke einer drahtlosen Zugangsschnittstelle zu eNodeB 4114 und einen Empfänger 4118 zum Empfangen von Signalen aufweist, die von eNodeB 4114 auf einer Downlink-Strecke über eine drahtlose Zugangsschnittstelle übertragen werden. In mindestens einer Ausführungsform werden der Sender 4120 und der Empfänger 4118 von einer Steuerung 4116 gesteuert.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 41 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Basisstation 4114 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Basisstation 4114 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 42 veranschaulicht ein Funkzugangsnetzwerk 4200, das gemäß mindestens einer Ausführungsform Teil einer 5G-Netzwerkarchitektur sein kann. In mindestens einer Ausführungsform deckt das Funkzugangsnetzwerk 4200 eine geografische Region ab, die in eine Anzahl von zellularen Regionen (Zellen) unterteilt ist, die von einem Benutzergerät (UE) eindeutig identifiziert werden können, basierend auf einer Identifikation, die über ein geografisches Gebiet von einem Zugangspunkt oder einer Basisstation gesendet wird. In mindestens einer Ausführungsform können die Makrozellen 4240, 4228 und 4216 sowie eine Kleinzelle 4230 einen oder mehrere Sektoren aufweisen. In mindestens einer Ausführungsform ist ein Sektor ein Teilbereich einer Zelle, und alle Sektoren innerhalb einer Zelle werden von derselben Basisstation versorgt. In mindestens einer Ausführungsform kann eine einzelne logische Kennung, die zu diesem Sektor gehört, eine Funkverbindung innerhalb eines Sektors identifizieren. In mindestens einer Ausführungsform können mehrere Sektoren innerhalb einer Zelle durch Gruppen von Antennen gebildet werden, wobei jede Antenne für die Kommunikation mit UEs in einem Abschnitt einer Zelle zuständig ist.
  • In mindestens einer Ausführungsform wird jede Zelle von einer Basisstation (BS) bedient. In mindestens einer Ausführungsform ist eine Basisstation ein Netzelement in einem Funkzugangsnetzwerk, das für die Funkübertragung und den Funkempfang in einer oder mehreren Zellen zu oder von einem UE zuständig ist. In mindestens einer Ausführungsform kann eine Basisstation auch als Basis-Transceiver-Station (BTS), Funk-Basisstation, Funk-Transceiver, Transceiver-Funktion, Basic Service Set (BSS), Extended Service Set (ESS), Access Point (AP), Node B (NB), eNode B (eNB), gNode B (gNB) oder mit einer anderen geeigneten Terminologie bezeichnet werden. In mindestens einer Ausführungsform können die Basisstationen eine Backhaul-Schnittstelle zur Kommunikation mit einem Backhaul-Abschnitt eines Netzwerkes aufweisen. In mindestens einer Ausführungsform verfügt eine Basisstation über eine integrierte Antenne oder ist über Zuführungskabel mit einer Antenne oder einem Remote Radio Head (RRH) verbunden.
  • In mindestens einer Ausführungsform kann ein Backhaul eine Verbindung zwischen einer Basisstation und einem Kernnetzwerk bereitstellen, und bei einigen Ausführungsformen kann ein Backhaul eine Verbindung zwischen den jeweiligen Basisstationen herstellen. In mindestens einer Ausführungsform ist ein Kernnetzwerk ein Teil eines drahtlosen Kommunikationssystems, der im Allgemeinen unabhängig von der in einem Funkzugangsnetzwerk verwendeten Funkzugangstechnologie ist. In mindestens einer Ausführungsform können verschiedene Arten von Backhaul-Schnittstellen verwendet werden, z.B. eine direkte physische Verbindung, ein virtuelles Netzwerk oder ähnliches unter Verwendung eines geeigneten Transportnetzwerkes. In mindestens einer Ausführungsform können einige Basisstationen als integrierte Zugangs- und Backhaul-Knoten (IAB) ausgestaltet sein, bei denen ein drahtloses Spektrum sowohl für Zugangsverbindungen (d. h. drahtlose Verbindungen mit UEs) als auch für Backhaul-Verbindungen genutzt werden kann, was manchmal als drahtloses Self-Backhauling bezeichnet wird. In mindestens einer Ausführungsform kann durch drahtloses Self-Backhauling ein drahtloses Spektrum, das für die Kommunikation zwischen einer Basisstation und einem UE verwendet wird, für die Backhaul-Kommunikation genutzt werden, wodurch eine schnelle und einfache Einrichtung von hochdichten Kleinzellennetzwerken ermöglicht wird, im Gegensatz zu der Notwendigkeit, jede neue Basisstation mit einer eigenen festverdrahteten Backhaul-Verbindung auszustatten.
  • In mindestens einer Ausführungsform sind die Hochleistungs-Basisstationen 4236 und 4220 in den Zellen 4240 und 4228 dargestellt, und eine Hochleistungs-Basisstation 4210 ist gezeigt, die einen Remote Radio Head (RRH) 4212 in der Zelle 4216 steuert. In mindestens einer Ausführungsform können die Zellen 4240, 4228 und 4216 als Großraumzellen oder Makrozellen bezeichnet werden. In mindestens einer Ausführungsform ist in der kleinen Zelle 4230 (z.B. Mikrozelle, Picozelle, Femtozelle, Heimatbasisstation, Heimatknoten B, Heimat-eNode B usw.), die sich mit einer oder mehreren Makrozellen überschneiden kann, eine Basisstation 4234 mit geringer Leistung dargestellt, die als kleine Zelle oder Small Size Cell bezeichnet werden kann. In mindestens einer Ausführungsform kann die Dimensionierung der Zellen entsprechend dem Systemdesign und den Komponentenbeschränkungen erfolgen. In mindestens einer Ausführungsform kann ein Relaisknoten eingesetzt werden, um die Größe oder den Versorgungsbereich einer bestimmten Zelle zu vergrößern. In mindestens einer Ausführungsform kann das Funkzugangsnetzwerk 4200 eine beliebige Anzahl von drahtlosen Basisstationen und Zellen aufweisen. In mindestens einer Ausführungsform stellen die Basisstationen 4236, 4220, 4210, 4234 drahtlose Zugangspunkte zu einem Kernnetzwerk für eine beliebige Anzahl von mobilen Geräten bereit.
  • In mindestens einer Ausführungsform kann ein Quadcopter oder eine Drohne 4242 ausgestaltet sein, um als Basisstation zu fungieren. In mindestens einer Ausführungsform muss eine Zelle nicht unbedingt stationär sein, und ein geografisches Gebiet einer Zelle kann sich entsprechend dem Standort einer mobilen Basisstation wie dem Quadcopter 4242 bewegen.
  • In mindestens einer Ausführungsform unterstützt das Funkzugangsnetzwerk 4200 die drahtlose Kommunikation für mehrere mobile Geräte. In mindestens einer Ausführungsform wird ein mobiles Gerät üblicherweise als Benutzergerät (UE) bezeichnet, kann aber auch als Mobilstation (MS), Teilnehmerstation, mobile Einheit, Teilnehmereinheit, drahtlose Einheit, entfernte Einheit, mobile Einrichtung, drahtlose Einrichtung, drahtlose Kommunikationseinrichtung, entfernte Einrichtung, mobile Teilnehmerstation, Zugangsterminal (AT), mobiles Endgerät, drahtloses Endgerät, entferntes Endgerät, Handgerät, Terminal, Benutzeragent, mobiler Client, Client oder eine andere geeignete Terminologie bezeichnet werden. In mindestens einer Ausführungsform kann ein UE ein Gerät sein, das einem Benutzer den Zugang zu Netzwerkdiensten ermöglicht.
  • In mindestens einer Ausführungsform muss ein „mobiles“ Gerät nicht notwendigerweise die Fähigkeit haben, sich zu bewegen, und kann stationär sein. In mindestens einer Ausführungsform bezieht sich der Begriff „mobiles Gerät“ oder „mobile Einrichtung“ im weitesten Sinne auf eine Vielzahl von Einrichtungen und Technologien. In mindestens einer Ausführungsform kann ein mobiles Gerät ein Handy, ein Mobiltelefon, ein Smartphone, ein SIP-Telefon (Session Initiation Protocol), ein Laptop, ein Personal Computer (PC), ein Notebook, ein Netbook, ein Smartbook, ein Tablet, ein persönlicher digitaler Assistent (PDA), eine breite Palette eingebetteter Systeme, z. B, die einem „Internet der Dinge“ (IoT) entsprechen, ein Automobil oder ein anderes Transportfahrzeug, ein ferngesteuerter Sensor oder Aktuator, ein Roboter oder eine Robotikeinrichtung, ein Satellitenradio, eine GPS-Einrichtung (Global Positioning System), eine Objektverfolgungseinrichtung, eine Drohne, ein Multicopter, ein Quadcopter, eine Fernsteuerungseinrichtung, eine Verbraucher- und/oder tragbare Einrichtung, wie eine Brille, eine tragbare Kamera, eine Virtual-Reality-Einrichtung, eine intelligente Uhr, ein Gesundheits- oder Fitness-Tracker, ein digitaler Audio-Player (z.B., MP3-Player), eine Kamera, eine Spielkonsole, eine Digital Home- oder Smart Home-Einrichtung wie eine Audio-, Video- und/oder Multimedia-Einrichtung, ein Gerät, ein Verkaufsautomat, eine intelligente Beleuchtung, ein Haussicherheitssystem, ein intelligenter Zähler, eine Sicherheitseinrichtung, ein Solarpanel oder eine Solaranlage, eine kommunale Infrastruktureinrichtung, die Strom (z.B. ein intelligentes Stromnetz), Beleuchtung, Wasser usw. steuert, eine industrielle Automatisierungs- und Unternehmenseinrichtung, eine Logistiksteuerung, landwirtschaftliche Geräte, militärische Verteidigungseinrichtungen, Fahrzeuge, Flugzeuge, Schiffe und Waffen usw. sein. In mindestens einer Ausführungsform kann ein mobiles Gerät für eine vernetzte Medizin oder telemedizinische Unterstützung sorgen, d. h. für eine Gesundheitsversorgung aus der Ferne. In mindestens einer Ausführungsform können telemedizinische Einrichtungen Telemedizin-Überwachungseinrichtungen und Telemedizin-Verwaltungseinrichtungen aufweisen, deren Kommunikation gegenüber anderen Arten von Informationen bevorzugt behandelt oder priorisiert werden kann, z. B. in Form eines priorisierten Zugriffs für den Transport kritischer Dienstdaten und/oder einer relevanten QoS für den Transport kritischer Dienstdaten.
  • In mindestens einer Ausführungsform können die Zellen des Funkzugangsnetzwerkes 4200 UEs aufweisen, die mit einem oder mehreren Sektoren jeder Zelle in Kommunikation stehen können. In mindestens einer Ausführungsform können UEs 4214 und 4208 über RRH 4212 mit der Basisstation 4210 kommunizieren; UEs 4222 und 4226 können mit der Basisstation 4220 kommunizieren; UE 4232 kann mit der Low-Power-Basisstation 4234 kommunizieren; UEs 4238 und 4218 können mit der Basisstation 4236 kommunizieren; und UE 4244 kann mit der mobilen Basisstation 4242 kommunizieren. In mindestens einer Ausführungsform kann jede Basisstation 4210, 4220, 4234, 4236 und 4242 so ausgestaltet sein, dass sie einen Zugangspunkt zu einem Kernnetzwerk (nicht gezeigt) für alle UEs in den jeweiligen Zellen und Übertragungen von einer Basisstation (z.B. Basisstation 4236) zu einem oder mehreren UEs (z.B. UEs 4238 und 4218) können als Downlink-Übertragungen (DL) bezeichnet werden, während die Übertragungen von einem UE (z.B. UE 4238) zu einer Basisstation als Uplink-Übertragungen (UL) bezeichnet werden können. In mindestens einer Ausführungsform kann sich die Downlink-Strecke auf eine Punkt-zu-Mehrpunkt-Übertragung beziehen, die als Broadcast Channel Multiplexing bezeichnet werden kann. In mindestens einer Ausführungsform kann sich die Uplink-Strecke auf eine Punkt-zu-Punkt-Übertragung beziehen.
  • In mindestens einer Ausführungsform kann der Quadcopter 4242, der als mobiler Netzwerkknoten bezeichnet werden kann, so ausgestaltet sein, dass er innerhalb der Zelle 4240 als ein UE fungiert, indem er mit der Basisstation 4236 kommuniziert. In mindestens einer Ausführungsform können mehrere UEs (z.B. UEs 4222 und 4226) miteinander kommunizieren, indem sie Peer-to-Peer- (P2P) oder Sidelink-Signale 4224 verwenden, die eine Basisstation wie die Basisstation 4220 umgehen können.
  • In mindestens einer Ausführungsform wird die Fähigkeit eines UE, während der Bewegung unabhängig von seinem Standort zu kommunizieren, als Mobilität bezeichnet. In mindestens einer Ausführungsform baut eine Mobilitätsmanagementeinheit (MME) verschiedene physikalische Kanäle zwischen einem UE und einem Funkzugangsnetzwerk auf, unterhält sie und gibt sie wieder frei. In mindestens einer Ausführungsform kann eine DL-basierte Mobilität oder UL-basierte Mobilität von einem Funkzugangsnetzwerk 4200 genutzt werden, um Mobilität und Handover zu ermöglichen (d. h. die Übertragung der Verbindung eines UE von einem Funkkanal zu einem anderen). In mindestens einer Ausführungsform kann ein UE in einem Netzwerk, das für DL-basierte Mobilität ausgestaltet ist, verschiedene Parameter eines Signals von seiner versorgenden Zelle sowie verschiedene Parameter von Nachbarzellen überwachen, und je nach Qualität dieser Parameter kann ein UE die Kommunikation mit einer oder mehreren Nachbarzellen aufrechterhalten. In mindestens einer Ausführungsform kann ein Endgerät, wenn die Signalqualität einer benachbarten Zelle die der bedienenden Zelle für eine bestimmte Zeitspanne übersteigt oder wenn sich ein Endgerät von einer Zelle zu einer anderen bewegt, einen Handoff oder Handover von einer bedienenden Zelle zu einer benachbarten (Ziel-)Zelle durchführen. In mindestens einer Ausführungsform kann sich das UE 4218 (dargestellt als Fahrzeug, obwohl jede geeignete Form von UE verwendet werden kann) von einem geografischen Gebiet, das einer Zelle entspricht, wie beispielsweise der versorgenden Zelle 4240, zu einem geografischen Gebiet bewegen, das einer Nachbarzelle entspricht, wie beispielsweise der Nachbarzelle 4216. In mindestens einer Ausführungsform kann das UE 4218 eine Berichtsnachricht an seine bedienende Basisstation 4236 senden, die seinen Zustand anzeigt, wenn die Signalstärke oder -qualität von einer Nachbarzelle 4216 die seiner bedienenden Zelle 4240 für eine bestimmte Zeitspanne übersteigt. In mindestens einer Ausführungsform kann das UE 4218 einen Handover-Befehl empfangen und einen Handover zur Zelle 4216 durchführen.
  • In mindestens einer Ausführungsform können UL-Referenzsignale von jedem UE durch ein für UL-basierte Mobilität ausgestaltetes Netzwerk verwendet werden, um eine bedienende Zelle (Serving Cell) für jedes UE auszuwählen. In mindestens einer Ausführungsform können die Basisstationen 4236, 4220 und 4210/4212 vereinheitlichte Synchronisationssignale (z.B. vereinheitlichte Primärsynchronisationssignale (PSS), vereinheitlichte Sekundärsynchronisationssignale (SSS) und vereinheitlichte Physical Broadcast Channels (PBCH) senden. In mindestens einer Ausführungsform können die UEs 4238, 4218, 4222, 4226, 4214 und 4208 einheitliche Synchronisationssignale empfangen, eine Trägerfrequenz und ein Slot-Timing aus den Synchronisationssignalen ableiten und als Reaktion auf das abgeleitete Timing ein Uplink-Pilot- oder Referenzsignal senden. In mindestens einer Ausführungsform können zwei oder mehr Zellen (z.B. die Basisstationen 4236 und 4210/4212) innerhalb des Funkzugangsnetzwerkes 4200 gleichzeitig ein von einem UE (z.B. UE 4218) gesendetes Uplink-Pilotsignal empfangen. In mindestens einer Ausführungsform können die Zellen die Stärke eines Pilotsignals messen, und ein Funkzugangsnetzwerk (z.B. eine oder mehrere der Basisstationen 4236 und 4210/4212 und/oder ein zentraler Knoten innerhalb eines Kernnetzwerkes) kann eine bedienende Zelle für das UE 4218 bestimmen. In mindestens einer Ausführungsform kann ein Netzwerk weiterhin ein von dem UE 4218 gesendetes Uplink-Pilotsignal überwachen, während sich das UE 4218 durch das Funkzugangsnetzwerk 4200 bewegt. In mindestens einer Ausführungsform kann ein Netzwerk 4200 das UE 4218 von einer bedienenden Zelle an eine benachbarte Zelle übergeben, mit oder ohne das UE 4218 zu informieren, wenn eine Signalstärke oder -qualität eines von einer benachbarten Zelle gemessenen Pilotsignals die einer von einer bedienenden Zelle gemessenen Signalstärke oder -qualität übersteigt.
  • In mindestens einer Ausführungsform können die von den Basisstationen 4236, 4220 und 4210/4212 gesendeten Synchronisationssignale vereinheitlicht sein, aber möglicherweise keine bestimmte Zelle identifizieren, sondern eine Zone mehrerer Zellen, die auf derselben Frequenz und/oder mit demselben Timing arbeiten. In mindestens einer Ausführungsform ermöglichen Zonen in 5G-Netzwerken oder anderen Kommunikationsnetzwerken der nächsten Generation einen Uplink-basierten Mobilitätsrahmen und verbessern die Effizienz sowohl eines UE als auch eines Netzwerkes, da die Mengen an Mobilitätsnachrichten, die zwischen einem UE und einem Netzwerk ausgetauscht werden müssen, reduziert werden können.
  • In mindestens einer Ausführungsform kann die Luftschnittstelle in einem Funkzugangsnetzwerk 4200 ein unlizenziertes Spektrum, ein lizenziertes Spektrum oder ein gemeinsam genutztes Spektrum nutzen. In mindestens einer Ausführungsform ermöglicht das unlizenzierte Spektrum die gemeinsame Nutzung eines Abschnitts eines Spektrums, ohne dass eine staatlich erteilte Lizenz erforderlich ist. Während jedoch die Einhaltung einiger technischer Regeln im Allgemeinen immer noch erforderlich ist, um auf ein unlizenziertes Spektrum zuzugreifen, kann im Allgemeinen jeder Betreiber oder jede Einrichtung Zugang erhalten. In mindestens einer Ausführungsform sieht das lizenzierte Spektrum die ausschließliche Nutzung eines Abschnitts des Spektrums vor, im Allgemeinen durch den Erwerb einer Lizenz durch einen Mobilfunknetzbetreiber von einer staatlichen Regulierungsbehörde. In mindestens einer Ausführungsform können gemeinsam genutzte Frequenzen zwischen lizenzierten und unlizenzierten Frequenzen liegen, wobei für den Zugang zu einem Spektrum technische Regeln oder Beschränkungen erforderlich sein können, ein Spektrum aber dennoch von mehreren Betreibern und/oder mehreren RATs gemeinsam genutzt werden kann. In mindestens einer Ausführungsform kann z.B. ein Inhaber einer Lizenz für einen Abschnitt eines lizenzierten Spektrums einen lizenzierten gemeinsamen Zugang (LSA) bereitstellen, um dieses Spektrum mit anderen Parteien zu teilen, z.B. mit geeigneten, von der Lizenz festgelegten Bedingungen, um Zugang zu erhalten.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 42 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Basisstation eines Funkzugangsnetzwerks 4200, wie beispielsweise ein gNB, verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden.
  • In mindestens einer Ausführungsform wird mindestens eine Basisstation eines Funkzugangsnetzwerks 4200, wie beispielsweise ein gNB, verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 43 veranschaulicht ein Beispiel für ein 5G-Mobilkommunikationssystem, in dem gemäß mindestens einer Ausführungsform eine Vielzahl verschiedener Arten von Einrichtungen verwendet werden. In mindestens einer Ausführungsform, wie es in 43 gezeigt ist, kann eine erste Basisstation 4318 für eine große Zelle oder Makrozelle bereitgestellt sein, in der die Übertragung von Signalen über mehrere Kilometer erfolgt. In mindestens einer Ausführungsform kann das System jedoch auch die Übertragung über eine sehr kleine Zelle unterstützen, wie sie von einer zweiten Infrastruktureinrichtung 4316 übertragen wird, die Signale über eine Entfernung von Hunderten von Metern sendet und empfängt und damit eine so genannte „Pico“-Zelle bildet. In mindestens einer Ausführungsform kann ein dritter Typ von Infrastruktureinrichtungen 4312 Signale über eine Entfernung von einigen zehn Metern senden und empfangen und somit zur Bildung einer so genannten „Femto“-Zelle verwendet werden.
  • In mindestens einer Ausführungsform, die auch in 43 dargestellt ist, können verschiedene Arten von Kommunikationseinrichtungen verwendet werden, um Signale über verschiedene Arten von Infrastruktureinrichtungen 4312, 4316, 4318 zu senden und zu empfangen, und die Datenkommunikation kann gemäß den verschiedenen Arten von Infrastruktureinrichtungen unter Verwendung verschiedener Kommunikationsparameter angepasst werden. In mindestens einer Ausführungsform kann konventionell eine mobile Kommunikationseinrichtung ausgestaltet sein, um Daten zu und von einem mobilen Kommunikationsnetzwerk über verfügbare Kommunikationsressourcen des Netzwerkes zu übertragen. In mindestens einer Ausführungsform ist ein drahtloses Zugangssystem so ausgestaltet, dass es Einrichtungen wie beispielsweise Smartphones 4306 höchste Datenraten zur Verfügung stellt. In mindestens einer Ausführungsform kann ein „Internet der Dinge“ bereitgestellt werden, bei dem maschinenartige Kommunikationseinrichtungen mit sehr geringem Stromverbrauch und geringer Bandbreite Daten senden und empfangen und eine geringe Komplexität aufweisen können. In mindestens einer Ausführungsform kann ein Beispiel für eine solche maschinenartige Kommunikationseinrichtung 4314 über eine Pico-Zelle 4316 kommunizieren. In mindestens einer Ausführungsform können eine sehr hohe Datenrate und eine geringe Mobilität charakteristisch für die Kommunikation mit z.B. einem Fernsehgerät 4304 sein, das über eine Pico-Zelle kommunizieren kann. In mindestens einer Ausführungsform können eine sehr hohe Datenrate und eine geringe Latenzzeit für ein Virtual-Reality-Headset 4308 erforderlich sein. In mindestens einer Ausführungsform kann eine Relaiseinrichtung 4310 eingesetzt werden, um die Größe oder den Versorgungsbereich einer bestimmten Zelle oder eines bestimmten Netzwerks zu vergrößern.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 43 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Basisstation, wie beispielsweise eine Basisstation 4318, verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Basisstation, wie beispielsweise eine Basisstation 4318, verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 44 veranschaulicht ein beispielhaftes System 4400 auf hoher Ebene, in dem mindestens eine Ausführungsform verwendet werden kann. In mindestens einer Ausführungsform weist das High-Level-System 4400 Anwendungen 4402, Systemsoftware + Bibliotheken 4404, Rahmensoftware 4406 und eine Rechenzentrumsinfrastruktur + einen Ressourcen-Orchestrator 4408 auf. In mindestens einer Ausführungsform kann das High-Level-System 4400 als Cloud-Dienst, physischer Dienst, virtueller Dienst, Netzwerkdienst und/oder Variationen davon implementiert sein.
  • In mindestens einer Ausführungsform, wie es in 44 gezeigt ist, kann die Rechenzentrumsinfrastruktur + der Ressourcen-Orchestrator 4408 einen 5G-Radio-Ressourcen-Orchestrator 4410, GPU-Paketverarbeitung & E/A 4412 und Knoten-Rechenressourcen („Knoten-C.R.s“) 4416(1)-4416(N) aufweisen, wobei „N“ eine beliebige ganze, positive Zahl darstellt. In mindestens einer Ausführungsform können die Knoten-C.R.s 4416(1)-4416(N) eine beliebige Anzahl von Zentraleinheiten („CPUs“) oder anderen Prozessoren (einschließlich Beschleunigern, feldprogrammierbaren Gate-Arrays (FPGAs), Grafikprozessoren („GPUs“) usw.), Speichereinrichtungen (z.B., dynamischer Festwertspeicher), Speichereinrichtungen (z.B. Festkörper- oder Festplattenlaufwerke), Netzwerk-Eingabe-/Ausgabeeinrichtungen („NW E/A“), Netzwerk-Switches, virtuelle Maschinen („VMs“), Stromversorgungsmodule und Kühlmodule, usw. aufweisen, sind aber nicht darauf beschränkt. In mindestens einer Ausführungsform kann es sich bei einer oder mehreren Knoten-C.R.s unter den Knoten-C.R.s 4416(1)-4416(N) um einen Server handeln, der eine oder mehrere der oben genannten Rechenressourcen besitzt.
  • In mindestens einer Ausführungsform kann der 5G-Funkressourcen-Orchestrator 4410 eine oder mehrere Knoten-C.R.s 4416(1)-4416(N) und/oder andere verschiedene Komponenten und Ressourcen, die eine 5G-Netzwerkarchitektur umfassen können, konfigurieren oder anderweitig steuern. In mindestens einer Ausführungsform kann der 5G-Funkressourcen-Orchestrator 4410 eine Software-Design-Infrastruktur („SDI“)-Verwaltungseinheit für das High-Level-System 4400 aufweisen. In mindestens einer Ausführungsform kann der 5G-Funkressourcen-Orchestrator 4410 Hardware, Software oder eine Kombination davon aufweisen. In mindestens einer Ausführungsform kann der 5G-Funkressourcen-Orchestrator 4410 verwendet werden, um verschiedene Medium-Access-Control-Sublayer, Funkzugangsnetze, physikalische Schichten oder Sublayer und/oder Variationen davon, die Teil einer 5G-Netzwerkarchitektur sein können, zu konfigurieren oder anderweitig zu steuern. In mindestens einer Ausführungsform kann der 5G-Funkressourcen-Orchestrator 4410 gruppierte Rechen-, Netzwerk-, Speicher- oder Speicherressourcen konfigurieren oder zuweisen, um eine oder mehrere Arbeitslasten zu unterstützen, die als Teil einer 5G-Netzwerkarchitektur ausgeführt werden können.
  • In mindestens einer Ausführungsform kann die GPU Packet Processing & E/A 4412 verschiedene Eingänge und Ausgänge sowie Pakete wie Datenpakete konfigurieren oder anderweitig verarbeiten, die als Teil einer 5G-Netzwerkarchitektur gesendet/empfangen werden können, die vom High-Level-System 4400 implementiert werden kann. In mindestens einer Ausführungsform kann es sich bei einem Paket um Daten handeln, die so formatiert sind, dass sie von einem Netzwerk bereitgestellt werden, und die typischerweise in Steuerinformationen und Nutzdaten (d. h. Benutzerdaten) unterteilt werden können. In mindestens einer Ausführungsform können die Pakettypen Internet Protocol Version 4 (IPv4) Pakete, Internet Protocol Version 6 (IPv6) Pakete und Ethernet II Rahmenpakete aufweisen. In mindestens einer Ausführungsform können die Steuerdaten eines Datenpakets in Datenintegritätsfelder und semantische Felder unterteilt werden. In mindestens einer Ausführungsform weisen die Netzwerkverbindungen, über die ein Datenpaket empfangen werden kann, ein lokales Netzwerk, ein Weitverkehrsnetzwerk, ein virtuelles privates Netzwerk, das Internet, ein Intranet, ein Extranet, ein öffentliches Telefonnetz, ein Infrarotnetzwerk, ein drahtloses Netzwerk, ein Satellitennetzwerk und eine beliebige Kombination davon auf.
  • In mindestens einer Ausführungsform weist die Framework-Software 4406 eine KI-Modellarchitektur + Training + Use Cases 4422 auf. In mindestens einer Ausführungsform kann AI Model Architecture + Training + Use Cases 4422 Werkzeuge, Dienste, Software oder andere Ressourcen aufweisen, um ein oder mehrere Modelle zum maschinellen Lernen zu trainieren oder Informationen unter Verwendung eines oder mehrerer Modelle zum maschinellen Lernen gemäß einer oder mehrerer Ausführungsformen vorherzusagen oder abzuleiten. In mindestens einer Ausführungsform kann beispielsweise ein Modell zum maschinellen Lernen trainiert werden, indem Gewichtsparameter gemäß einer Architektur eines neuronalen Netzes unter Verwendung von Software und Rechenressourcen berechnet werden, die oben in Bezug auf das High-Level-System 4400 beschrieben wurden. In mindestens einer Ausführungsform können trainierte Modelle zum maschinellen Lernen, die einem oder mehreren neuronalen Netzen entsprechen, verwendet werden, um Informationen abzuleiten oder vorherzusagen, wobei die oben beschriebenen Ressourcen in Bezug auf das übergeordnete System 4400 verwendet werden, indem Gewichtungsparameter verwendet werden, die durch eine oder mehrere Trainingstechniken berechnet werden. In mindestens einer Ausführungsform kann die Rahmensoftware 4406 einen Rahmen zur Unterstützung von Systemsoftware + Bibliotheken 4404 und Anwendungen 4402 aufweisen.
  • In mindestens einer Ausführungsform können Systemsoftware + Bibliotheken 4404 oder Anwendungen 4402 jeweils webbasierte Service-Software oder Anwendungen aufweisen, wie sie von Amazon Web Services, Google Cloud und Microsoft Azure bereitgestellt werden. In mindestens einer Ausführungsform kann die Rahmensoftware 4406 eine Art von freiem und quelloffenem Software-Webanwendungsrahmen wie Apache SparkTM (im Folgenden „Spark“) aufweisen, ist aber nicht darauf beschränkt. In mindestens einer Ausführungsform kann die Systemsoftware + Bibliotheken 4404 Software aufweisen, die von mindestens Abschnitten der Knoten C.R.s 4416(1)-4416(N) verwendet wird. In mindestens einer Ausführungsform kann eine oder mehrere Arten von Software aufweisen, sind aber nicht beschränkt auf Internet-Webseiten-Such-Software, E-Mail-Virenscan-Software, Datenbank-Software und Streaming-Video-Content-Software.
  • In mindestens einer Ausführungsform ist PHY 4418 ein Satz von Systemsoftware und Bibliotheken, der so ausgestaltet ist, dass er eine Schnittstelle mit einer physikalischen Schicht einer drahtlosen Technologie bereitstellt, bei der es sich um eine physikalische Schicht wie eine physikalische Schicht von 5G New Radio (NR) handeln kann. In mindestens einer Ausführungsform nutzt eine physikalische Schicht von NR ein flexibles und skalierbares Design und kann verschiedene Komponenten und Technologien umfassen, wie beispielsweise Modulationsschemata, Wellenformstrukturen, Rahmenstrukturen, Referenzsignale, Mehrantennenübertragung und Kanalcodierung.
  • In mindestens einer Ausführungsform unterstützt eine physikalische Schicht von NR Quadratur-Phasenumtastung (QPSK), 16 Quadratur-Amplitudenmodulations (QAM-), 64 QAM- und 256 QAM-Modulationsformate. In mindestens einer Ausführungsform kann eine physikalische Schicht von NR auch verschiedene Modulationsschemata für verschiedene Kategorien von Benutzergeräten (UE) aufweisen. In mindestens einer Ausführungsform kann eine physikalische Schicht von NR das orthogonale Frequenzmultiplexverfahren mit zyklischem Präfix (CP-OFDM) mit einer skalierbaren Numerologie (Unterträgerabstand, zyklisches Präfix) sowohl Uplink (UL) als auch Downlink (DL) bis zu mindestens 52,6 GHz verwenden. In mindestens einer Ausführungsform kann eine physikalische Schicht von NR das diskrete Fourier-Transformations-Spreiz-Orthogonal-Frequenzmultiplexing (DFT-SOFDM) in UL für abdeckungsbegrenzte Szenarien mit Einzelstromübertragungen (d. h. ohne räumliches Multiplexing) unterstützen.
  • In mindestens einer Ausführungsform unterstützt ein NR-Rahmen Zeitduplex- (TDD) und Frequenzduplex- (FDD) Übertragungen und den Betrieb sowohl im lizenzierten als auch im unlizenzierten Spektrum, was eine sehr niedrige Latenz, schnelle HARQ-Bestätigungen (Hybrid Automatic Repeat Request), dynamisches TDD, Koexistenz mit LTE und Übertragungen mit variabler Länge (z.B. kurze Dauer für ultrazuverlässige Kommunikation mit niedriger Latenz (URLLC) und lange Dauer für Enhanced Mobile Broadband (eMBB)) ermöglicht. In mindestens einer Ausführungsform folgt die NR-Rahmenstruktur drei wichtigen Gestaltungsprinzipien, um die Vorwärtskompatibilität zu verbessern und Wechselwirkungen zwischen verschiedenen Funktionen zu verringern.
  • In mindestens einer Ausführungsform besteht ein erster Grundsatz darin, dass Übertragungen in sich geschlossen sind, was sich auf ein Schema beziehen kann, bei dem Daten in einem Slot und in einem Strahl für sich allein decodierbar sind, ohne von anderen Slots und Strahlen abhängig zu sein. In mindestens einer Ausführungsform bedeutet dies, dass die für die Demodulation der Daten erforderlichen Referenzsignale in einem bestimmten Zeit-Slot und einem bestimmten Strahl vorhanden sind. In mindestens einer Ausführungsform besteht ein zweiter Grundsatz darin, dass die Übertragungen zeitlich und frequenzmäßig gut eingegrenzt sind, was zu einem Schema führt, in dem neue Arten von Übertragungen parallel zu den alten Übertragungen eingeführt werden können. In mindestens einer Ausführungsform besteht ein dritter Grundsatz in der Vermeidung statischer und/oder strenger zeitlicher Beziehungen zwischen den Zeit-Slots und den verschiedenen Übertragungsrichtungen. In mindestens einer Ausführungsform kann die Anwendung eines dritten Prinzips die Verwendung einer asynchronen hybriden automatischen Wiederholungsanforderung (HARQ) anstelle einer vordefinierten Wiederübertragungszeit beinhalten.
  • In mindestens einer Ausführungsform ermöglicht die NR-Rahmenstruktur auch eine schnelle HARQ-Bestätigung, bei der die Decodierung während des Empfangs von DL-Daten durchgeführt und die HARQ-Bestätigung von einem UE während einer Schutzperiode vorbereitet wird, wenn es vom DL-Empfang zur UL-Übertragung wechselt. In mindestens einer Ausführungsform wird zur Erzielung einer niedrigen Latenz ein Slot (oder ein Satz von Slots im Falle der Slot-Aggregation) zu Beginn eines Slots (oder eines Satzes von Slots) mit Steuersignalen und Referenzsignalen vorbelastet.
  • In mindestens einer Ausführungsform hat NR ein ultraschlankes Design, das Alwayson-Übertragungen minimiert, um die Energieeffizienz des Netzwerks zu verbessern und die Vorwärtskompatibilität zu gewährleisten. In mindestens einer Ausführungsform werden Referenzsignale in NR nur bei Bedarf übertragen. In mindestens einer Ausführungsform sind die vier wichtigsten Referenzsignale das Demodulationsreferenzsignal (DMRS), das Phasenverfolgungsreferenzsignal (PTRS), das Sondierungsreferenzsignal (SRS) und das Kanalzustandsinformationsreferenzsignal (CSI-RS).
  • In mindestens einer Ausführungsform wird das DMRS zur Schätzung eines Funkkanals für die Demodulation verwendet. In mindestens einer Ausführungsform ist DMRS UE-spezifisch, kann beamformed sein, ist auf eine geplante Ressource beschränkt und wird nur bei Bedarf übertragen, sowohl in DL als auch in UL. In mindestens einer Ausführungsform können zur Unterstützung der MIMO-Übertragung (Multiple-Input, Multiple-Output) mehrere orthogonale DMRS-Anschlüsse eingeplant sein, einer für jede Schicht. In mindestens einer Ausführungsform wird ein grundlegendes DMRS-Muster vorangestellt, da bei einem DMRS-Entwurf eine frühzeitige Decodierung zur Unterstützung von Anwendungen mit geringer Latenzzeit berücksichtigt werden muss. In mindestens einer Ausführungsform verwendet DMRS für Szenarien mit niedriger Geschwindigkeit eine niedrige Dichte in einem Zeitbereich. In mindestens einer Ausführungsform wird jedoch für Hochgeschwindigkeitsszenarien die zeitliche Dichte von DMRS erhöht, um schnelle Änderungen in einem Funkkanal zu verfolgen.
  • In mindestens einer Ausführungsform wird ein PTRS in NR eingeführt, um eine Kompensation des Oszillatorphasenrauschens zu ermöglichen. In mindestens einer Ausführungsform nimmt das Phasenrauschen typischerweise in Abhängigkeit von der Oszillatorträgerfrequenz zu. In mindestens einer Ausführungsform kann das PTRS daher bei hohen Trägerfrequenzen (wie beispielsweise mmWave) eingesetzt werden, um das Phasenrauschen zu mindern. In mindestens einer Ausführungsform ist das PTRS UE-spezifisch, auf eine geplante Ressource beschränkt und kann beamformed sein. In mindestens einer Ausführungsform ist das PTRS in Abhängigkeit von der Qualität der Oszillatoren, der Trägerfrequenz, dem OFDM-Subträgerabstand und den für die Übertragung verwendeten Modulations- und Codierungsschemata konfigurierbar.
  • In mindestens einer Ausführungsform wird ein SRS in UL übertragen, um Kanalzustandsinformations- (CSI-) Messungen hauptsächlich für die Planung und Verbindungsanpassung durchzuführen. In mindestens einer Ausführungsform für NR wird das SRS auch für das reziprozitätsbasierte Precoder-Design für Massive MIMO und UL-Beam-Management verwendet. In mindestens einer Ausführungsform hat das SRS einen modularen und flexiblen Aufbau, um verschiedene Verfahren und UE-Fähigkeiten zu unterstützen. In mindestens einer Ausführungsform ist ein Ansatz für ein Kanalzustandsinformationsreferenzsignal (CSI-RS) ähnlich.
  • In mindestens einer Ausführungsform verwendet NR unterschiedliche Antennenlösungen und -techniken, je nachdem, welcher Teil eines Spektrums für den Betrieb verwendet wird. In mindestens einer Ausführungsform wird bei niedrigeren Frequenzen von einer geringen bis mittleren Anzahl aktiver Antennen (bis zu etwa 16 Senderketten) ausgegangen, und der FDD-Betrieb ist üblich. In mindestens einer Ausführungsform erfordert die Erfassung einer CSI die Übertragung des CSI-RS DL und von CSI-Berichten UL. In mindestens einer Ausführungsform erfordern die begrenzten Bandbreiten, die in diesem Frequenzbereich zur Verfügung stehen, eine hohe spektrale Effizienz, die durch Multi-User-MIMO (MU-MIMO) und räumliches Multiplexing höherer Ordnung ermöglicht wird, was durch eine höher aufgelöste CSI-Meldung im Vergleich zu LTE erreicht wird.
  • In mindestens einer Ausführungsform kann bei höheren Frequenzen eine größere Anzahl von Antennen in einer gegebenen Öffnung eingesetzt werden, was die Fähigkeit zu Beamforming und Multi-User (MU)-MIMO erhöht. In mindestens einer Ausführungsform werden die Frequenzen nach dem TDD-Verfahren zugewiesen, und es wird von einem reziproken Betrieb ausgegangen. In mindestens einer Ausführungsform wird eine hochauflösende CSI in Form von expliziten Kanalschätzungen durch UL-Kanalsondierung gewonnen. In mindestens einer Ausführungsform ermöglicht eine solche hochauflösende CSI den Einsatz von hochentwickelten Vorcodierungsalgorithmen in einer Basisstation (BS). In mindestens einer Ausführungsform ist für noch höhere Frequenzen (im mmWellenbereich) derzeit in der Regel eine analoge Beamforming-Implementierung erforderlich, die die Übertragung auf eine einzige Strahlrichtung pro Zeiteinheit und Funkkette beschränkt. In mindestens einer Ausführungsform ist eine große Anzahl von Antennenelementen erforderlich, um die Abdeckung aufrechtzuerhalten, da ein isotropes Antennenelement in diesem Frequenzbereich aufgrund der kurzen Trägerwellenlänge sehr klein ist. In mindestens einer Ausführungsform muss Beamforming sowohl auf der Sender- als auch auf der Empfängerseite angewendet werden, um den erhöhten Pfadverlusten entgegenzuwirken, selbst bei der Übertragung über den Kontrollkanal.
  • In mindestens einer Ausführungsform bietet NR zur Unterstützung dieser verschiedenen Anwendungsfälle einen hochflexiblen, aber einheitlichen CSI-Rahmen, bei dem die Kopplung zwischen CSI-Messung, CSI-Berichterstattung und tatsächlicher DL-Übertragung bei NR im Vergleich zu LTE reduziert ist. In mindestens einer Ausführungsform unterstützt NR auch fortschrittlichere Verfahren wie Mehrpunktübertragung und Koordinierung. In mindestens einer Ausführungsform folgen Steuerungs- und Datenübertragungen einem in sich geschlossenen Prinzip, bei dem alle für die Decodierung einer Übertragung erforderlichen Informationen (z.B. die begleitende DMRS) in der Übertragung selbst enthalten sind. In mindestens einer Ausführungsform kann ein Netzwerk daher nahtlos einen Übertragungspunkt oder -strahl ändern, wenn sich ein UE in einem Netzwerk bewegt.
  • In mindestens einer Ausführungsform ist MAC 4420 ein Satz von Systemsoftware und Bibliotheken, der so ausgestaltet ist, dass er eine Schnittstelle mit einer MAC-Schicht (Medium Access Control) bereitstellt, die Teil einer 5G-Netzwerkarchitektur sein kann. In mindestens einer Ausführungsform steuert eine MAC-Schicht Hardware, die für die Interaktion mit einem drahtgebundenen, optischen oder drahtlosen Übertragungsmedium verantwortlich ist. In mindestens einer Ausführungsform bietet MAC Flusskontrolle und Multiplexing für ein Übertragungsmedium.
  • In mindestens einer Ausführungsform stellt eine MAC-Teilschicht eine Abstraktion einer physikalischen Schicht dar, so dass die Komplexität einer physikalischen Verbindungssteuerung für eine logische Verbindungssteuerung (LLC) und höhere Schichten eines Netzwerkstacks unsichtbar ist. In mindestens einer Ausführungsform kann jede LLC-Unterschicht (und höhere Schichten) mit jeder MAC verwendet werden. In mindestens einer Ausführungsform kann jede MAC mit jeder physikalischen Schicht verwendet werden, unabhängig vom Übertragungsmedium. In mindestens einer Ausführungsform kapselt eine MAC-Teilschicht beim Senden von Daten an eine andere Einrichtung in einem Netzwerk Rahmen höherer Ebene in Rahmen ein, die für ein Übertragungsmedium geeignet sind, fügt eine Rahmenprüfsequenz hinzu, um Übertragungsfehler zu erkennen, und leitet dann Daten an eine physikalische Schicht weiter, sobald ein geeignetes Kanalzugriffsverfahren dies erlaubt. In mindestens einer Ausführungsform ist die MAC auch für die Kompensation von Kollisionen zuständig, wenn ein Stausignal erkannt wird, wobei die MAC eine erneute Übertragung einleiten kann.
  • In mindestens einer Ausführungsform können die Anwendungen 4402 eine oder mehrere Arten von Anwendungen aufweisen, die zumindest von Abschnitten der Knoten C.R.s 4416(1)-4416(N) und/oder der Rahmensoftware 4406 verwendet werden. In mindestens einer Ausführungsform können eine oder mehrere Arten von Anwendungen eine beliebige Anzahl von Genomanwendungen, kognitiven Berechnungen und Anwendungen für maschinelles Lernen aufweisen, einschließlich Trainings- oder Inferencing-Software, Framework-Software für maschinelles Lernen (z.B. PyTorch, TensorFlow, Caffe usw.) oder andere Anwendungen für maschinelles Lernen, die in Verbindung mit einer oder mehreren Ausführungsformen verwendet werden, sind aber nicht darauf beschränkt.
  • In mindestens einer Ausführungsform können RAN-APIs 4414 ein Satz von Unterprogrammdefinitionen, Kommunikationsprotokollen und/oder Software-Tools sein, die ein Verfahren zur Kommunikation mit Komponenten eines Funkzugangsnetzwerkes (RAN) bereitstellen, das Teil einer 5G-Netzwerkarchitektur sein kann. In mindestens einer Ausführungsform ist ein Funkzugangsnetzwerk Teil eines Netzwerkkommunikationssystems und kann eine Funkzugangstechnologie implementieren. In mindestens einer Ausführungsform wird die Funkzugangsnetzwerkfunktionalität typischerweise durch einen Siliziumchip bereitgestellt, der sich sowohl in einem Kernnetzwerk als auch in Benutzergeräten befindet. Darüber hinausgehende Informationen zu einem Funkzugangsnetzwerk sind in der Beschreibung von 42 zu finden.
  • In mindestens einer Ausführungsform kann das High-Level-System 4400 CPUs, anwendungsspezifische integrierte Schaltungen (ASICs), GPUs, FPGAs oder andere Hardware verwenden, um Training, Inferencing und/oder andere verschiedene Prozesse unter Verwendung der oben beschriebenen Ressourcen durchzuführen. In mindestens einer Ausführungsform können darüber hinaus eine oder mehrere der oben beschriebenen Software- und/oder Hardwareressourcen als Dienst konfiguriert sein, um Benutzern das Trainieren oder Durchführen von Inferencing von Informationen zu ermöglichen, wie beispielsweise Bilderkennung, Spracherkennung oder andere Dienste der künstlichen Intelligenz, sowie andere Dienste, wie beispielsweise Dienste, die es Benutzern ermöglichen, verschiedene Aspekte einer 5G-Netzwerkarchitektur zu konfigurieren und zu implementieren.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 44 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eines einer PHY 4418 und/oder mindestens eines Knoten-C.R. 4416 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eines einer PHY 4418 und/oder mindestens eines Knoten-C.R. 4416 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 45 veranschaulicht eine Architektur eines Systems 4500 eines Netzwerks gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist das System 4500 so dargestellt, dass es ein Benutzergerät (UE) 4502 und ein UE 4504 aufweist. In mindestens einer Ausführungsform sind die UEs 4502 und 4504 als Smartphones (z.B. tragbare mobile Recheneinrichtungen mit Touchscreen, die mit einem oder mehreren zellularen Netzwerken verbunden werden können) dargestellt, können aber auch jede mobile oder nicht-mobile Recheneinrichtung aufweisen, wie beispielsweise Personal Data Assistants (PDAs), Pager, Laptop-Computer, Desktop-Computer, drahtlose Handgeräte oder jede Recheneinrichtung, die eine drahtlose Kommunikationsschnittstelle aufweist.
  • In mindestens einer Ausführungsform kann jedes der UEs 4502 und 4504 ein Internet der Dinge (IoT) UE umfassen, das eine Netzwerkzugangsschicht umfassen kann, die für IoT-Anwendungen mit geringem Stromverbrauch entwickelt wurde, die kurzlebige UE-Verbindungen nutzen. In mindestens einer Ausführungsform kann ein IoT-UE Technologien wie Machine-to-Machine (M2M) oder Machine-type Communications (MTC) zum Austausch von Daten mit einem MTC-Server oder einer Einrichtung über ein öffentliches Mobilfunknetzwerk (PLMN), Proximity-Based Service (ProSe) oder Device-to-Device (D2D)-Kommunikation, Sensornetzwerke oder IoT-Netzwerke nutzen. In mindestens einer Ausführungsform kann es sich bei einem M2M- oder MTC-Datenaustausch um einen maschineninitiierten Datenaustausch handeln. In mindestens einer Ausführungsform beschreibt ein loT-Netzwerk die Zusammenschaltung von IoT-UEs, die eindeutig identifizierbare eingebettete Recheneinrichtungen (innerhalb der Internet-Infrastruktur) aufweisen können, mit kurzlebigen Verbindungen. In mindestens einer Ausführungsform können IoT-UEs Hintergrundanwendungen ausführen (z.B. Keepalive-Nachrichten, Statusaktualisierungen usw.), um Verbindungen eines IoT-Netzwerks zu erleichtern.
  • In mindestens einer Ausführungsform können die UEs 4502 und 4504 so ausgestaltet sein, dass sie sich mit einem Funkzugangsnetzwerk (RAN) 4516 verbinden, z.B. kommunikativ koppeln. In mindestens einer Ausführungsform kann das RAN 4516 beispielsweise ein Evolved Universal Mobile Telecommunications System (UMTS) Terrestrial Radio Access Network (E-UTRAN), ein NextGen RAN (NG RAN) oder eine andere Art von RAN sein. In mindestens einer Ausführungsform nutzen die UEs 4502 und 4504 die Verbindungen 4512 bzw. 4514, die jeweils eine physikalische Kommunikationsschnittstelle oder -schicht umfassen. In mindestens einer Ausführungsform sind die Verbindungen 4512 und 4514 als Luftschnittstelle dargestellt, um eine kommunikative Kopplung zu ermöglichen, und können mit zellularen Kommunikationsprotokollen übereinstimmen, wie beispielsweise einem GSM-Protokoll (Global System for Mobile Communications), einem CDMA-Netzwerkprotokoll (Code-Division Multiple Access), einem Push-to-Talk (PTT)-Protokoll, ein PTT over Cellular (POC)-Protokoll, einem Universal Mobile Telecommunications System (UMTS)-Protokoll, einem 3GPP Long Term Evolution (LTE)-Protokoll, einem Protokoll der fünften Generation (5G), einem New Radio (NR)-Protokoll und Varianten davon.
  • In mindestens einer Ausführungsform können die UEs 4502 und 4504 darüber hinaus direkt Kommunikationsdaten über eine ProSe-Schnittstelle 4506 austauschen. In mindestens einer Ausführungsform kann die ProSe-Schnittstelle 4506 alternativ als eine Sidelink-Schnittstelle bezeichnet werden, die einen oder mehrere logische Kanäle aufweist, einschließlich, aber nicht beschränkt auf einen Physical Sidelink Control Channel (PSCCH), einen Physical Sidelink Shared Channel (PSSCH), einen Physical Sidelink Discovery Channel (PSDCH) und einen Physical Sidelink Broadcast Channel (PSBCH).
  • In mindestens einer Ausführungsform ist das UE 4504 so ausgestaltet, dass es über die Verbindung 4508 auf einen Zugangspunkt (AP) 4510 zugreifen kann. In mindestens einer Ausführungsform kann die Verbindung 4508 eine lokale drahtlose Verbindung umfassen, wie beispielsweise eine Verbindung, die mit einem IEEE 802.11-Protokoll übereinstimmt, wobei der AP 4510 einen Wireless Fidelity (WiFi®)-Router umfassen würde. In mindestens einer Ausführungsform ist der AP 4510 so dargestellt, dass er mit dem Internet verbunden ist, ohne sich mit einem Kernnetzwerk eines drahtlosen Systems zu verbinden.
  • In mindestens einer Ausführungsform kann das RAN 4516 einen oder mehrere Zugangsknoten aufweisen, die die Verbindungen 4512 und 4514 ermöglichen. In mindestens einer Ausführungsform können diese Zugangsknoten (ANs) als Basisstationen (BSs), NodeBs, evolved NodeBs (eNBs), next Generation NodeBs (gNB), RAN-Knoten usw. bezeichnet werden und können Bodenstationen (z.B. terrestrische Zugangspunkte) oder Satellitenstationen umfassen, die eine Abdeckung innerhalb eines geografischen Gebiets (z.B. einer Zelle) bieten. In mindestens einer Ausführungsform kann das RAN 4516 einen oder mehrere RAN-Knoten für die Bereitstellung von Makrozellen, z.B. Makro-RAN-Knoten 4518, und einen oder mehrere RAN-Knoten für die Bereitstellung von Femto- oder Pikozellen (z.B. Zellen mit kleineren Abdeckungsbereichen, geringerer Nutzerkapazität oder höherer Bandbreite im Vergleich zu Makrozellen), z.B. Low Power (LP) RAN-Knoten 4520, aufweisen.
  • In mindestens einer Ausführungsform kann jeder der RAN-Knoten 4518 und 4520 ein Luftschnittstellenprotokoll abschließen und ein erster Kontaktpunkt für UEs 4502 und 4504 sein. In mindestens einer Ausführungsform kann jeder der RAN-Knoten 4518 und 4520 verschiedene logische Funktionen für RAN 4516 erfüllen, die unter anderem Funktionen der Funknetzsteuerung (RNC) aufweisen, wie beispielsweise die Verwaltung von Funkträgern, die dynamische Verwaltung von Uplink- und Downlink-Funkressourcen und die Planung von Datenpaketen sowie das Mobilitätsmanagement.
  • In mindestens einer Ausführungsform können die UEs 4502 und 4504 so ausgestaltet sein, dass sie unter Verwendung von Orthogonal Frequency-Division Multiplexing („OFDM“)-Kommunikationssignalen miteinander oder mit einem der RAN-Knoten 4518 und 4520 über einen Mehrträger-Kommunikationskanal gemäß verschiedenen Kommunikationstechniken kommunizieren, wie beispielsweise, aber nicht beschränkt auf, eine Orthogonal Frequency Division Multiple Access (OFDMA)-Kommunikationstechnik (z.B., (z.B. für Downlink-Kommunikationen) oder eine Single Carrier Frequency Division Multiple Access (SC-FDMA)-Kommunikationstechnik (z.B. für Uplink- und ProSe- oder Sidelink-Kommunikationen) und/oder Varianten davon. In mindestens einer Ausführungsform können OFDM-Signale eine Vielzahl von orthogonalen Unterträgern umfassen.
  • In mindestens einer Ausführungsform kann ein Downlink-Ressourcenraster für Downlink-Übertragungen von einem der RAN-Knoten 4518 und 4520 zu den UEs 4502 und 4504 verwendet werden, während für Uplink-Übertragungen ähnliche Techniken eingesetzt werden können. In mindestens einer Ausführungsform kann ein Raster ein Zeit-Frequenz-Raster sein, das als Ressourcenraster oder Zeit-Frequenz-Ressourcenraster bezeichnet wird und eine physikalische Ressource in einem Downlink in jedem Slot darstellt. In mindestens einer Ausführungsform ist eine solche Darstellung auf der Zeit-Frequenz-Ebene bei OFDM-Systemen üblich, was die Zuweisung von Funkressourcen intuitiv macht. In mindestens einer Ausführungsform entspricht jede Spalte und jede Zeile eines Ressourcenrasters einem OFDM-Symbol bzw. einem OFDM-Unterträger. In mindestens einer Ausführungsform entspricht die Dauer eines Ressourcenrasters in einem Zeitbereich einem Zeit-Slot in einem Funkrahmen. In mindestens einer Ausführungsform wird die kleinste Zeit-/Frequenzeinheit in einem Ressourcenraster als Ressourcenelement bezeichnet. In mindestens einer Ausführungsform umfasst jedes Ressourcenraster eine Anzahl von Ressourcenblöcken, die eine Abbildung bestimmter physikalischer Kanäle auf Ressourcenelemente beschreiben. In mindestens einer Ausführungsform umfasst jeder Ressourcenblock eine Sammlung von Ressourcenelementen. In mindestens einer Ausführungsform kann dies in einem Frequenzbereich eine kleinste Menge von Ressourcen darstellen, die derzeit zugewiesen werden können. In mindestens einer Ausführungsform gibt es mehrere verschiedene physikalische Downlink-Kanäle, die unter Verwendung solcher Ressourcenblöcke übertragen werden.
  • In mindestens einer Ausführungsform kann ein gemeinsam genutzter physikalischer Downlink-Kanal (PDSCH) Nutzdaten und Signalisierung auf höherer Ebene zu den UEs 4502 und 4504 übertragen. In mindestens einer Ausführungsform kann ein physischer Downlink-Kontrollkanal (PDCCH) unter anderem Informationen über ein Transportformat und Ressourcenzuweisungen in Bezug auf den PDSCH-Kanal übertragen. In mindestens einer Ausführungsform kann er auch die UEs 4502 und 4504 über ein Transportformat, eine Ressourcenzuweisung und HARQ-Informationen (Hybrid Automatic Repeat Request) in Bezug auf einen gemeinsam genutzten Kanal in der Aufwärtsrichtung informieren. In mindestens einer Ausführungsform kann typischerweise das Downlink-Scheduling (Zuweisung von Kontroll- und Shared-Channel-Ressourcenblöcken an UE 4502 innerhalb einer Zelle) an einem der RAN-Knoten 4518 und 4520 auf der Grundlage von Kanalqualitätsinformationen durchgeführt werden, die von einem der UEs 4502 und 4504 zurückgemeldet werden. In mindestens einer Ausführungsform können Informationen über die Zuweisung von Downlink-Ressourcen auf einem PDCCH gesendet werden, der für jedes der UEs 4502 und 4504 verwendet (z.B. zugewiesen) wird.
  • In mindestens einer Ausführungsform kann ein PDCCH Steuerkanalelemente (CCEs) verwenden, um Steuerinformationen zu übertragen. In mindestens einer Ausführungsform können die komplexwertigen PDCCH-Symbole vor ihrer Zuordnung zu Ressourcenelementen zunächst in Quadrupletts organisiert werden, die dann unter Verwendung eines Subblock-Interleavers zur Ratenanpassung permutiert werden können. In mindestens einer Ausführungsform kann jedes PDCCH unter Verwendung eines oder mehrerer dieser CCEs übertragen werden, wobei jedes CCE neun Sätzen von vier physikalischen Ressourcenelementen, den so genannten Ressourcenelementgruppen (REGs), entsprechen kann. In mindestens einer Ausführungsform können jeder REG vier Quadrature Phase Shift Keying (QPSK)-Symbole zugeordnet werden. In mindestens einer Ausführungsform kann PDCCH unter Verwendung einer oder mehrerer CCEs übertragen werden, abhängig von der Größe einer Downlink-Kontrollinformation (DCI) und einer Kanalbedingung. In mindestens einer Ausführungsform kann es vier oder mehr verschiedene PDCCH-Formate geben, die in LTE mit einer unterschiedlichen Anzahl von CCEs definiert sind (z.B. Aggregationsebene, L=1, 2, 4 oder 8).
  • In mindestens einer Ausführungsform kann ein erweiterter physikalischer Downlink-Kontrollkanal (EPDCCH), der PDSCH-Ressourcen nutzt, für die Übertragung von Kontrollinformationen verwendet werden. In mindestens einer Ausführungsform kann der EPDCCH unter Verwendung eines oder mehrerer erweiterter Steuerkanalelemente (ECCEs) übertragen werden. In mindestens einer Ausführungsform kann jedes ECCE neun Sätzen von vier physikalischen Ressourcenelementen entsprechen, die als Enhanced Resource Element Groups (EREGs) bezeichnet werden. In mindestens einer Ausführungsform kann eine ECCE bei anderen Ausführungen eine andere Anzahl von EREGs haben.
  • In mindestens einer Ausführungsform ist das RAN 4516 über eine S1-Schnittstelle 4522 kommunikativ mit einem Kernnetzwerk (CN) 4538 gekoppelt. In mindestens einer Ausführungsform kann das CN 4538 ein Evolved Packet Core (EPC)-Netzwerk, ein NextGen Packet Core (NPC)-Netzwerk oder eine andere Art von CN sein. In mindestens einer Ausführungsform ist die S1-Schnittstelle 4522 in zwei Teile aufgeteilt: S1-U-Schnittstelle 4526, die Verkehrsdaten zwischen RAN-Knoten 4518 und 4520 und Serving Gateway (S-GW) 4530 überträgt, und eine S1-Mobility Management Entity (MME)-Schnittstelle 4524, die eine Signalisierungsschnittstelle zwischen RAN-Knoten 4518 und 4520 und MMEs 4528 ist.
  • In mindestens einer Ausführungsform umfasst das CN 4538 MMEs 4528, ein S-GW 4530, Packet Data Network (PDN) Gateway (P-GW) 4534 und einen Home Subscriber Server (HSS) 4532. In mindestens einer Ausführungsform können die MMEs 4528 eine ähnliche Funktion haben wie die Steuerebene von älteren Serving General Packet Radio Service (GPRS) Support Nodes (SGSN). In mindestens einer Ausführungsform können die MMEs 4528 Mobilitätsaspekte beim Zugang verwalten, wie beispielsweise die Gateway-Auswahl und die Verwaltung der Tracking Area List. In mindestens einer Ausführungsform kann der HSS 4532 eine Datenbank für Netzwerknutzer aufweisen, die abonnementbezogene Informationen zur Unterstützung der Handhabung von Kommunikationssitzungen durch die Netzwerkeinheiten enthält. In mindestens einer Ausführungsform kann das CN 4538 einen oder mehrere HSS 4532 umfassen, abhängig von der Anzahl der Mobilfunkteilnehmer, der Kapazität eines Geräts, der Organisation eines Netzwerkes usw. In mindestens einer Ausführungsform kann der HSS 4532 Unterstützung für Routing/Roaming, Authentifizierung, Autorisierung, Namens-/Adressierungsauflösung, Standortabhängigkeiten usw. bieten.
  • In mindestens einer Ausführungsform kann der S-GW 4530 eine S1-Schnittstelle 4522 in Richtung RAN 4516 abschließen und leitet Datenpakete zwischen RAN 4516 und CN 4538 weiter. In mindestens einer Ausführungsform kann S-GW 4530 ein lokaler Mobilitätsankerpunkt für Inter-RAN-Knoten-Handover sein und kann auch einen Anker für Inter-3GPP-Mobilität bereitstellen. In mindestens einer Ausführungsform können andere Zuständigkeiten das rechtmäßige Abfangen, die Gebührenerhebung und die Durchsetzung bestimmter Richtlinien aufweisen.
  • In mindestens einer Ausführungsform kann der P-GW 4534 eine SGi-Schnittstelle zu einem PDN abschließen. In mindestens einer Ausführungsform kann das P-GW 4534 Datenpakete zwischen einem EPC-Netzwerk 4538 und externen Netzwerken wie einem Netzwerk, das einen Anwendungsserver 4540 (alternativ als Anwendungsfunktion (AF) bezeichnet) aufweist, über eine Internetprotokoll (IP)-Schnittstelle 4542 weiterleiten. In mindestens einer Ausführungsform kann der Anwendungsserver 4540 ein Element sein, das Anwendungen anbietet, die IP-Trägerressourcen mit einem Kernnetzwerk nutzen (z.B. UMTS-Paketdienste (PS)-Domäne, LTE-PS-Datendienste usw.). In mindestens einer Ausführungsform ist das P-GW 4534 über eine IP-Kommunikationsschnittstelle 4542 kommunikativ mit einem Anwendungsserver 4540 gekoppelt. In mindestens einer Ausführungsform kann der Anwendungsserver 4540 auch so ausgestaltet sein, dass er einen oder mehrere Kommunikationsdienste (z.B. Voiceover-Internet Protocol (VoIP)-Sitzungen, PTT-Sitzungen, Gruppenkommunikationssitzungen, Social-Networking-Dienste usw.) für UEs 4502 und 4504 über das CN 4538 unterstützt.
  • In mindestens einer Ausführungsform kann das P-GW 4534 darüber hinaus ein Knoten für die Durchsetzung von Richtlinien und die Erhebung von Gebührendaten sein. In mindestens einer Ausführungsform ist die Policy and Charging Enforcement Function (PCRF) 4536 ein Policy- und Gebührensteuerungselement des CN 4538. In mindestens einer Ausführungsform kann es in einem Nicht-Roaming-Szenario eine einzige PCRF in einem Home Public Land Mobile Network (HPLMN) geben, die mit einer Internet Protocol Connectivity Access Network (IP-CAN)-Sitzung eines UE verbunden ist. In mindestens einer Ausführungsform kann es in einem Roaming-Szenario mit lokaler Verkehrsaufteilung zwei PCRFs geben, die mit der IP-CAN-Sitzung eines UE verbunden sind: eine Home-PCRF (H-PCRF) innerhalb eines HPLMN und eine Visited-PCRF (V-PCRF) innerhalb eines Visited Public Land Mobile Network (VPLMN). In mindestens einer Ausführungsform kann die PCRF 4536 über das P-GW 4534 mit dem Anwendungsserver 4540 kommunikativ gekoppelt sein. In mindestens einer Ausführungsform kann der Anwendungsserver 4540 dem PCRF 4536 signalisieren, einen neuen Dienstfluss anzuzeigen und eine geeignete Dienstgüte (QoS) und Gebührenparameter auszuwählen. In mindestens einer Ausführungsform kann die PCRF 4536 diese Regel in einer Policy and Charging Enforcement Function (PCEF) (nicht gezeigt) mit einer geeigneten Verkehrsflussvorlage (TFT) und einer QoS-Klassenkennung (QCI) bereitstellen, die eine QoS und eine Gebührenberechnung gemäß den Angaben des Anwendungsservers 4540 einleitet.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 45 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente eines RAN 4516, wie beispielsweise ein RAN-Knoten 4518 oder 4520, verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente eines RAN 4516, wie beispielsweise ein RAN-Knoten 4518 oder 4520, verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 46 veranschaulicht beispielhafte Komponenten einer Einrichtung 4600 gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform kann die Einrichtung 4600 eine Anwendungsschaltung 4604, eine Basisbandschaltung 4608, eine Hochfrequenz (HF)-Schaltung 4610, eine Front-End-Modul (FEM)-Schaltung 4602, eine oder mehrere Antennen 4612 und eine Energieverwaltungsschaltung (PMC) 4606 aufweisen, die zumindest wie gezeigt miteinander gekoppelt sind. In mindestens einer Ausführungsform können die Komponenten der dargestellten Einrichtung 4600 in einem UE oder einem RAN-Knoten vorhanden sein. In mindestens einer Ausführungsform kann die Einrichtung 4600 weniger Elemente aufweisen (z.B. kann ein RAN-Knoten keine Anwendungsschaltung 4604 verwenden und stattdessen einen Prozessor/Controller zur Verarbeitung von IP-Daten aufweisen, die von einem EPC empfangen wurden). In mindestens einer Ausführungsform kann die Einrichtung 4600 zusätzliche Elemente aufweisen, wie beispielsweise einen Speicher, eine Anzeige, eine Kamera, einen Sensor oder eine Eingabe-/Ausgabeschnittstelle (E/A). In mindestens einer Ausführungsform können die unten beschriebenen Komponenten in mehr als einer Einrichtung vorhanden sein (z.B. können die Schaltungen separat in mehr als einer Einrichtung für Cloud-RAN (C-RAN)-Implementierungen vorhanden sein).
  • In mindestens einer Ausführungsform kann die Anwendungsschaltung 4604 einen oder mehrere Anwendungsprozessoren aufweisen. In mindestens einer Ausführungsform kann die Anwendungsschaltung 4604 eine Schaltung aufweisen, wie beispielsweise einen oder mehrere Einkern- oder Mehrkern-Prozessoren, ist aber nicht darauf beschränkt. In mindestens einer Ausführungsform kann (können) der (die) Prozessor(en) eine beliebige Kombination von Allzweckprozessoren und dedizierten Prozessoren (z.B. Grafikprozessoren, Anwendungsprozessoren usw.) aufweisen. In mindestens einer Ausführungsform können die Prozessoren mit einem Speicher gekoppelt sein oder einen solchen aufweisen und so ausgestaltet sein, dass sie im Speicher gespeicherte Befehle ausführen, damit verschiedene Anwendungen oder Betriebssysteme auf der Einrichtung 4600 laufen können. In mindestens einer Ausführungsform können die Prozessoren der Anwendungsschaltung 4604 von einem EPC empfangene IP-Datenpakete verarbeiten.
  • In mindestens einer Ausführungsform kann die Basisbandschaltung 4608 eine Schaltung aufweisen, wie beispielsweise einen oder mehrere Einkern- oder Mehrkern-Prozessoren, ohne darauf beschränkt zu sein. In mindestens einer Ausführungsform kann die Basisbandschaltung 4608 einen oder mehrere Basisbandprozessoren oder eine Steuerlogik aufweisen, um Basisbandsignale zu verarbeiten, die von einem Empfangssignalweg der HF-Schaltung 4610 empfangen werden, und um Basisbandsignale für einen Sendesignalweg der HF-Schaltung 4610 zu erzeugen. In mindestens einer Ausführungsform kann die Basisbandverarbeitungsschaltung 4608 eine Schnittstelle mit der Anwendungsschaltung 4604 zur Erzeugung und Verarbeitung von Basisbandsignalen und zur Steuerung des Betriebs der HF-Schaltung 4610 bilden. In mindestens einer Ausführungsform kann die Basisbandschaltung 4608 einen Basisbandprozessor 4608A der dritten Generation (3G), einen Basisbandprozessor 4608B der vierten Generation (4G), einen Basisbandprozessor 4608C der fünften Generation (5G) oder andere Basisbandprozessoren 4608D für andere bestehende, in der Entwicklung befindliche oder zu entwickelnde Generationen (z.B. zweite Generation (2G), sechste Generation (6G) usw.) aufweisen. In mindestens einer Ausführungsform können die Basisband-Schaltkreise 4608 (z.B. einer oder mehrere der Basisband-Prozessoren 4608A-D) verschiedene Funksteuerungsfunktionen übernehmen, die die Kommunikation mit einem oder mehreren Funknetzwerken über die HF-Schaltkreise 4610 ermöglichen. In mindestens einer Ausführungsform kann ein Teil oder die gesamte Funktionalität der Basisbandprozessoren 4608A-D in Modulen enthalten sein, die im Speicher 4608G gespeichert und über eine Zentraleinheit (CPU) 4608E ausgeführt werden. In mindestens einer Ausführungsform können die Funksteuerungsfunktionen eine Signalmodulation/Demodulation, eine Codierung/Decodierung, eine Funkfrequenzverschiebung usw. aufweisen, sind aber nicht darauf beschränkt. In mindestens einer Ausführungsform kann die Modulations-/Demodulationsschaltung der Basisbandschaltung 4608 eine Fast-Fourier-Transformation (FFT), eine Vorcodierung oder eine Konstellationsabbildungs-/Demodulationsfunktion aufweisen. In mindestens einer Ausführungsform kann die Codier-/Decodierschaltung der Basisbandschaltung 4608 eine Faltung, eine Tailbiting-Faltung, eine Turbo-, eine Viterbi- oder eine Low Density Parity Check (LDPC)-Codier-/Decodierfunktionalität aufweisen.
  • In mindestens einer Ausführungsform kann die Basisbandschaltung 4608 einen oder mehrere digitale Audiosignalprozessoren (DSP) 4608F aufweisen. In mindestens einer Ausführungsform kann (können) der (die) Audio-DSP(s) 4608F Elemente zur Komprimierung/Dekomprimierung und Echounterdrückung aufweisen und bei anderen Ausführungen andere geeignete Verarbeitungselemente enthalten. In mindestens einer Ausführungsform können die Komponenten des Basisband-Schaltkreises in einem einzigen Chip, einem einzigen Chipsatz oder bei einigen Ausführungsformen auf einer einzigen Leiterplatte kombiniert sein. In mindestens einer Ausführungsform können einige oder alle Komponenten des Basisband-Schaltkreises 4608 und des Anwendungsschaltkreises 4604 zusammen implementiert sein, wie beispielsweise auf einem System on a Chip (SOC).
  • In mindestens einer Ausführungsform kann die Basisbandschaltung 4608 eine Kommunikation ermöglichen, die mit einer oder mehreren Funktechnologien kompatibel ist. In mindestens einer Ausführungsform kann die Basisbandschaltung 4608 die Kommunikation mit einem entwickelten universellen terrestrischen Funkzugangsnetzwerk (EUTRAN) oder anderen drahtlosen Metropolitan Area Networks (WMAN), einem drahtlosen lokalen Netzwerk (WLAN), einem drahtlosen persönlichen Netzwerk (WPAN) unterstützen. In mindestens einer Ausführungsform ist die Basisbandschaltung 4608 so ausgestaltet, dass sie die Funkkommunikation von mehr als einem drahtlosen Protokoll unterstützt und kann als Multimode-Basisbandschaltung bezeichnet werden.
  • In mindestens einer Ausführungsform kann die HF-Schaltung 4610 die Kommunikation mit drahtlosen Netzwerken unter Verwendung modulierter elektromagnetischer Strahlung durch ein nichtfestes Medium ermöglichen. In mindestens einer Ausführungsform kann die HF-Schaltung 4610 Switche, Filter, Verstärker usw. aufweisen, um die Kommunikation mit einem drahtlosen Netzwerk zu erleichtern. In mindestens einer Ausführungsform kann die HF-Schaltung 4610 einen Empfangssignalpfad aufweisen, der eine Schaltung zur Abwärtskonvertierung der von der FEM-Schaltung 4602 empfangenen HF-Signale und zur Bereitstellung von Basisbandsignalen für die Basisbandschaltung 4608 aufweisen kann. In mindestens einer Ausführungsform kann die HF-Schaltung 4610 auch einen Sendesignalpfad aufweisen, der eine Schaltung aufweisen kann, um von der Basisbandschaltung 4608 gelieferte HF-Signale aufwärts zu wandeln und HF-Ausgangssignale an die FEM-Schaltung 4602 zur Übertragung bereitzustellen.
  • In mindestens einer Ausführungsform kann der Empfangssignalweg der HF-Schaltung 4610 eine Mischerschaltung 4610a, eine Verstärkerschaltung 4610b und eine Filterschaltung 461 0c aufweisen. In mindestens einer Ausführungsform kann ein Sendesignalpfad der HF-Schaltung 4610 eine Filterschaltung 4610c und eine Mischerschaltung 4610a aufweisen. In mindestens einer Ausführungsform kann die HF-Schaltung 4610 auch eine Syntheseschaltung 4610d zum Synthetisieren einer Frequenz zur Verwendung durch die Mischerschaltung 4610a eines Empfangssignalwegs und eines Sendesignalwegs aufweisen. In mindestens einer Ausführungsform kann die Mischerschaltung 4610a eines Empfangssignalpfades so ausgestaltet sein, dass sie von der FEM-Schaltung 4602 empfangene HF-Signale auf der Grundlage einer von der Synthesizerschaltung 4610d bereitgestellten synthetisierten Frequenz abwärts wandelt. In mindestens einer Ausführungsform kann die Verstärkerschaltung 4610b so ausgestaltet sein, dass sie die abwärtsgewandelten Signale verstärkt, und die Filterschaltung 4610c kann ein Tiefpassfilter (LPF) oder Bandpassfilter (BPF) sein, das so ausgestaltet ist, dass es unerwünschte Signale aus den abwärtsgewandelten Signalen entfernt, um Ausgangs-Basisbandsignale zu erzeugen. In mindestens einer Ausführungsform können die Ausgangs-Basisbandsignale der Basisbandschaltung 4608 zur weiteren Verarbeitung zugeführt werden. In mindestens einer Ausführungsform kann es sich bei den Ausgangs-Basisbandsignalen um Nullfrequenz-Basisbandsignale handeln, obwohl dies keine Voraussetzung ist. In mindestens einer Ausführungsform kann die Mischerschaltung 4610a eines Empfangssignalwegs passive Mischer umfassen.
  • In mindestens einer Ausführungsform kann die Mischerschaltung 4610a eines Sendesignalpfades so ausgestaltet sein, dass sie Eingangs-Basisbandsignale auf der Grundlage einer synthetisierten Frequenz, die von der Synthesizerschaltung 4610d bereitgestellt wird, hochkonvertiert, um HF-Ausgangssignale für die FEM-Schaltung 4602 zu erzeugen. In mindestens einer Ausführungsform können die Basisbandsignale von der Basisbandschaltung 4608 bereitgestellt und von der Filterschaltung 4610c gefiltert werden.
  • In mindestens einer Ausführungsform können die Mischerschaltung 4610a eines Empfangssignalpfades und die Mischerschaltung 4610a eines Sendesignalpfades zwei oder mehr Mischer aufweisen und für eine Quadraturabwärts- bzw. -aufwärtskonvertierung angeordnet sein. In mindestens einer Ausführungsform können die Mischerschaltung 4610a eines Empfangssignalpfades und die Mischerschaltung 4610a eines Sendesignalpfades zwei oder mehr Mischer aufweisen und zur Bildunterdrückung (z.B. Hartley-Bildunterdrückung) angeordnet sein. In mindestens einer Ausführungsform können die Mischerschaltung 4610a eines Empfangssignalpfades und die Mischerschaltung 4610a für eine direkte Abwärts- bzw. Aufwärtskonvertierung angeordnet sein. In mindestens einer Ausführungsform können die Mischerschaltung 4610a eines Empfangssignalpfades und die Mischerschaltung 4610a eines Sendesignalpfades für einen Superheterodynbetrieb ausgestaltet sein.
  • In mindestens einer Ausführungsform können die Ausgangs-Basisbandsignale und die Eingangs-Basisbandsignale analoge Basisbandsignale sein. In mindestens einer Ausführungsform können die Ausgangsbasisbandsignale und die Eingangs-Basisbandsignale digitale Basisbandsignale sein. In mindestens einer Ausführungsform kann die HF-Schaltung 4610 einen Analog-Digital-Wandler (ADC) und einen Digital-AnalogWandler (DAC) aufweisen, und die Basisband-Schaltung 4608 kann eine digitale Basisband-Schnittstelle aufweisen, um mit der HF-Schaltung 4610 zu kommunizieren.
  • In mindestens einer Ausführungsform kann ein separater Funk-IC-Schaltkreis für die Verarbeitung von Signalen für jedes Spektrum vorgesehen sein. In mindestens einer Ausführungsform kann der Synthesizer-Schaltkreis 4610d ein fraktionaler N-Synthesizer oder ein fraktionaler N/N+1-Synthesizer sein. In mindestens einer Ausführungsform kann die Synthesizerschaltung 4610d ein Delta-Sigma-Synthesizer, ein Frequenzvervielfacher oder ein Synthesizer sein, der einen Phasenregelkreis mit einem Frequenzteiler umfasst.
  • In mindestens einer Ausführungsform kann die Synthesizerschaltung 4610d so ausgestaltet sein, dass sie eine Ausgangsfrequenz zur Verwendung durch die Mischerschaltung 4610a der HF-Schaltung 4610 auf der Grundlage eines Frequenzeingangs und eines Teilersteuereingangs synthetisiert. In mindestens einer Ausführungsform kann die Synthesizerschaltung 4610d ein fraktionaler N/N+1-Synthesizer sein.
  • In mindestens einer Ausführungsform kann der Frequenzeingang von einem spannungsgesteuerten Oszillator (VCO) bereitgestellt werden. In mindestens einer Ausführungsform kann die Steuerung des Teilers je nach gewünschter Ausgangsfrequenz entweder von der Basisbandschaltung 4608 oder vom Anwendungsprozessor 4604 bereitgestellt werden. In mindestens einer Ausführungsform kann ein Teilersteuereingang (z.B. N) anhand einer Nachschlagetabelle auf der Grundlage eines vom Anwendungsprozessor 4604 angegebenen Kanals bestimmt werden.
  • In mindestens einer Ausführungsform kann der Synthesizer-Schaltkreis 4610d des HF-Schaltkreises 4610 einen Teiler, eine Delay-Locked-Loop (DLL), einen Multiplexer und einen Phasenakkumulator aufweisen. In mindestens einer Ausführungsform kann es sich bei dem Teiler um einen Dual-Modul-Teiler (DMD) und bei dem Phasenakkumulator um einen digitalen Phasenakkumulator (DPA) handeln. In mindestens einer Ausführungsform kann der DMD so ausgestaltet sein, dass er ein Eingangssignal entweder durch N oder N+1 teilt (z.B. auf der Grundlage eines Übertrags), um ein gebrochenes Teilungsverhältnis bereitzustellen. In mindestens einer Ausführungsform kann die DLL einen Satz von kaskadierten, abstimmbaren Verzögerungselementen, einen Phasendetektor, eine Ladungspumpe und ein D-Flip-Flop aufweisen. In mindestens einer Ausführungsform können die Verzögerungselemente so ausgestaltet sein, dass sie eine VCO-Periode in Nd gleiche Phasenpakete aufteilen, wobei Nd eine Anzahl von Verzögerungselementen in einer Verzögerungsleitung ist. In mindestens einer Ausführungsform bietet die DLL auf diese Weise eine negative Rückkopplung, um sicherzustellen, dass die Gesamtverzögerung durch eine Verzögerungsleitung einem VCO-Zyklus entspricht.
  • In mindestens einer Ausführungsform kann die Synthesizerschaltung 4610d so ausgestaltet sein, dass sie eine Trägerfrequenz als Ausgangsfrequenz erzeugt, während bei anderen Ausführungen die Ausgangsfrequenz ein Vielfaches einer Trägerfrequenz sein kann (z.B. das Zweifache einer Trägerfrequenz, das Vierfache einer Trägerfrequenz) und in Verbindung mit einer Quadraturgenerator- und -teilerschaltung verwendet wird, um mehrere Signale mit einer Trägerfrequenz mit mehreren unterschiedlichen Phasen in Bezug aufeinander zu erzeugen. In mindestens einer Ausführungsform kann die Ausgangsfrequenz eine LO-Frequenz (fLO) sein. In mindestens einer Ausführungsform kann die HF-Schaltung 4610 einen IQ/Pol-Wandler aufweisen.
  • In mindestens einer Ausführungsform kann die FEM-Schaltung 4602 einen Empfangssignalpfad aufweisen, der eine Schaltung aufweisen kann, die so ausgestaltet ist, dass sie mit den von einer oder mehreren Antennen 4612 empfangenen HF-Signalen arbeitet, die empfangenen Signale verstärkt und verstärkte Versionen der empfangenen Signale der HF-Schaltung 4610 zur weiteren Verarbeitung bereitstellt. In mindestens einer Ausführungsform kann die FEM-Schaltung 4602 auch einen Sendesignalpfad aufweisen, der eine Schaltung aufweisen kann, die so konfiguriert ist, dass sie Signale zur Übertragung verstärkt, die von der HF-Schaltung 4610 zur Übertragung durch eine oder mehrere von einer oder mehreren Antennen 4612 bereitgestellt werden. In mindestens einer Ausführungsform kann die Verstärkung durch einen Sende- oder Empfangssignalpfad ausschließlich in der HF-Schaltung 4610, ausschließlich in einem FEM 4602 oder sowohl in der HF-Schaltung 4610 als auch in einem FEM 4602 erfolgen.
  • In mindestens einer Ausführungsform kann die FEM-Schaltung 4602 einen TX/RX-Switch aufweisen, um zwischen Sende- und Empfangsbetrieb umzuschalten. In mindestens einer Ausführungsform kann die FEM-Schaltung einen Empfangssignalpfad und einen Sendesignalpfad aufweisen. In mindestens einer Ausführungsform kann ein Empfangssignalpfad der FEM-Schaltung einen LNA aufweisen, um empfangene HF-Signale zu verstärken und verstärkte empfangene HF-Signale als Ausgangssignal bereitzustellen (z.B. an die HF-Schaltung 4610). In mindestens einer Ausführungsform kann ein Sendesignalpfad der FEM-Schaltung 4602 einen Leistungsverstärker (PA), um HF-Eingangssignale zu verstärken (z.B. bereitgestellt von der HF-Schaltung 4610), und einen oder mehrere Filter, um HF-Signale für die anschließende Übertragung zu erzeugen (z.B. durch eine oder mehrere von einer oder mehreren Antennen 4612), aufweisen.
  • In mindestens einer Ausführungsform kann die PMC 4606 die der Basisbandschaltung 4608 bereitgestellte Leistung verwalten. In mindestens einer Ausführungsform kann die PMC 4606 die Auswahl der Stromquelle, die Spannungsskalierung, die Batterieladung oder die DC/DC-Wandlung steuern. In mindestens einer Ausführungsform kann die PMC 4606 häufig vorhanden sein, wenn die Einrichtung 4600 über eine Batterie mit Strom versorgt werden kann, z.B. wenn die Einrichtung in einem UE enthalten ist. In mindestens einer Ausführungsform kann die PMC 4606 die Leistungsumwandlungseffizienz erhöhen und gleichzeitig eine wünschenswerte Implementierungsgröße und Wärmeableitungseigenschaften bereitstellen.
  • In mindestens einer Ausführungsform kann die PMC 4606 zusätzlich oder alternativ mit anderen Komponenten gekoppelt sein und ähnliche Energieverwaltungsoperationen für andere Komponenten durchführen, wie beispielsweise, aber nicht beschränkt auf, Anwendungsschaltungen 4604, HF-Schaltungen 4610 oder ein FEM 4602.
  • In mindestens einer Ausführungsform kann die PMC 4606 verschiedene Stromsparmechanismen der Einrichtung 4600 steuern oder anderweitig Teil davon sein. In mindestens einer Ausführungsform kann die Einrichtung 4600, wenn sie sich in einem RRC-Verbindungszustand befindet, in dem sie noch mit einem RAN-Knoten verbunden ist, da sie erwartet, in Kürze Verkehr zu empfangen, nach einer Zeit der Inaktivität in einen Zustand eintreten, der als Discontinuous Reception Mode (DRX) bekannt ist. In mindestens einer Ausführungsform kann sich die Einrichtung 4600 während dieses Zustands für kurze Zeitabschnitte abschalten und so Energie sparen.
  • In mindestens einer Ausführungsform kann die Einrichtung 4600, wenn über einen längeren Zeitraum kein Datenverkehr stattfindet, in einen RRC-Idle-Zustand übergehen, in dem sie die Verbindung zu einem Netzwerk trennt und keine Operationen wie eine Kanalqualitätsrückmeldung, ein Handover usw. durchführt. In mindestens einer Ausführungsform geht die Einrichtung 4600 in einen Zustand mit sehr geringem Stromverbrauch über und führt einen Funkruf durch, bei dem sie wiederum periodisch aufwacht, um ein Netzwerk abzuhören, und sich dann wieder abschaltet. In mindestens einer Ausführungsform kann die Einrichtung 4600 in diesem Zustand keine Daten empfangen; um Daten zu empfangen, muss sie wieder in den Zustand RRC Connected übergehen.
  • In mindestens einer Ausführungsform kann ein zusätzlicher Energiesparmodus es einer Einrichtung ermöglichen, für Zeiträume, die länger sind als ein Paging-Intervall (im Bereich von Sekunden bis zu einigen Stunden), für ein Netzwerk nicht verfügbar zu sein. In mindestens einer Ausführungsform ist eine Einrichtung während dieser Zeit für ein Netzwerk völlig unerreichbar und kann sich vollständig abschalten. In mindestens einer Ausführungsform sind alle während dieser Zeit gesendeten Daten mit einer gro-ßen Verzögerung verbunden, und es wird angenommen, dass die Verzögerung akzeptabel ist.
  • In mindestens einer Ausführungsform können Prozessoren des Anwendungsschaltkreises 4604 und Prozessoren des Basisbandschaltkreises 4608 verwendet werden, um Elemente einer oder mehrerer Instanzen eines Protokollstacks auszuführen. In mindestens einer Ausführungsform können die Prozessoren der Basisbandschaltung 4608, allein oder in Kombination, zur Ausführung von Schicht-3-, Schicht-2- oder Schicht-1-Funktionalität verwendet werden, während die Prozessoren der Anwendungsschaltung 4608 von diesen Schichten empfangene Daten (z.B. Paketdaten) nutzen und darüber hinaus Schicht-4-Funktionalität ausführen können (z.B. die Schichten Transmission Communication Protocol (TCP) und User Datagram Protocol (UDP)). In mindestens einer Ausführungsform kann die Schicht 3 eine RRC-Schicht (Radio Resource Control) umfassen. In mindestens einer Ausführungsform kann die Schicht 2 eine Medium Access Control (MAC)-Schicht, eine Radio Link Control (RLC)-Schicht und eine Packet Data Convergence Protocol (PDCP)-Schicht umfassen. In mindestens einer Ausführungsform kann die Schicht 1 eine physikalische Schicht (PHY) eines UE/RAN-Knotens umfassen.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 46 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente einer Vorrichtung 4600, wie beispielsweise ein 5G-Basisbandschaltkreis 4608C, verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente einer Vorrichtung 4600, wie beispielsweise ein 5G-Basisbandschaltkreis 4608C, verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 47 veranschaulicht gemäß mindestens einer Ausführungsform beispielhafte Schnittstellen von Basisbandschaltungen. In mindestens einer Ausführungsform kann die Basisbandschaltung 4608 von 46, wie oben erörtert, die Prozessoren 4608A-4608E und einen von den Prozessoren genutzten Speicher 4608G umfassen. In mindestens einer Ausführungsform kann jeder der Prozessoren 4608A-4608E jeweils eine Speicherschnittstelle 4702A-4702E aufweisen, um Daten an/von Speicher 4608G zu senden/empfangen.
  • In mindestens einer Ausführungsform kann die Basisbandschaltung 4608 darüber hinaus eine oder mehrere Schnittstellen zur kommunikativen Kopplung mit anderen Schaltungen/Einrichtungen aufweisen, wie beispielsweise eine Speicherschnittstelle 4704 (z.B. eine Schnittstelle zum Senden/Empfangen von Daten zu/von einem Speicher außerhalb der Basisbandschaltung 4608), eine Anwendungsschaltungsschnittstelle 4706 (z.B. eine Schnittstelle zum Senden/Empfangen von Daten zu/von der Anwendungsschaltung 4604 von 46), eine HF-Schaltungsschnittstelle 4708 (z.B. eine Schnittstelle zum Senden/Empfangen von Daten an/von HF-Schaltkreisen 4610 von 46), eine Schnittstelle für drahtlose Hardwarekonnektivität 4710 (z.B. eine Schnittstelle zum Senden/Empfangen von Daten an/von Near Field Communication (NFC)-Komponenten, Bluetooth®-Komponenten (z.B. Bluetooth® Low Energy), Wi-Fi®-Komponenten und anderen Kommunikationskomponenten) und eine Schnittstelle für Energieverwaltung 4712 (z.B. eine Schnittstelle zum Senden/Empfangen von Energie- oder Steuersignalen an/von PMC 4606).
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 47 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente eines Basisbandschaltkreises 4708 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente eines Basisbandschaltkreises 4708 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 48 veranschaulicht ein Beispiel für einen Uplink-Kanal gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform veranschaulicht 48 das Senden und Empfangen von Daten innerhalb eines gemeinsam genutzten physikalischen Uplink-Kanals (PUSCH) in 5G NR, der Teil einer physikalischen Schicht eines Netzwerkes einer mobilen Einrichtung sein kann.
  • In mindestens einer Ausführungsform ist der Physical Uplink Shared Channel (PUSCH) in 5G NR dazu bestimmt, gemultiplexte Steuerinformationen und Benutzeranwendungsdaten zu übertragen. In mindestens einer Ausführungsform bietet 5G NR im Vergleich zu seinem Operationen, der bei einigen Beispielen als 4G LTE bezeichnet werden kann, wesentlich mehr Flexibilität und Zuverlässigkeit, einschließlich elastischerer Pilotanordnungen und Unterstützung sowohl für zyklische Präfix (CP)-OFDM- als auch für gespreizte diskrete Fourier-Transformation (DFT-s)-OFDM-Wellenformen. In mindestens einer Ausführungsform wird die standardmäßig eingeführte gefilterte OFDM-Technik (f-OFDM) verwendet, um zusätzliche Filterung zur Verringerung der Out-of-Band-Emission und zur Verbesserung der Leistung bei höheren Modulationsordnungen hinzuzufügen. In mindestens einer Ausführungsform wurden Änderungen an der Vorwärtsfehlerkorrektur (FEC) vorgenommen, um die in 4G LTE verwendeten Turbo-Codes durch Quasi-Cyclic Low Density Parity Check (QC-LDPC)-Codes zu ersetzen, die nachweislich bessere Übertragungsraten erzielen und Möglichkeiten für effizientere Hardware-Implementierungen bieten.
  • In mindestens einer Ausführungsform ist die Übertragung von 5G-NR-Daten Downlink und Uplink in Rahmen von 10 ms Dauer organisiert, die jeweils in 10 Unterrahmen von je 1 ms unterteilt sind. In mindestens einer Ausführungsform bestehen die Unterrahmen aus einer variablen Anzahl von Slots, die von einem ausgewählten Unterträgerabstand abhängen, der in 5G-NR parametrisiert ist. In mindestens einer Ausführungsform wird ein Slot aus 14 OFDMA-Symbolen aufgebaut, denen jeweils ein zyklisches Präfix vorangestellt ist. In mindestens einer Ausführungsform wird ein Unterträger, der sich innerhalb eines Durchlassbereichs befindet und für die Übertragung vorgesehen ist, als Ressourcenelement (RE) bezeichnet. In mindestens einer Ausführungsform bildet eine Gruppe von 12 benachbarten REs in einem gleichen Symbol einen physikalischen Ressourcenblock bzw. Physical Resource Block (PRB).
  • In mindestens einer Ausführungsform definiert der 5G-NR-Standard zwei Typen von Referenzsignalen, die mit der Übertragung innerhalb eines PUSCH-Kanals verbunden sind. In mindestens einer Ausführungsform ist das Demodulationsreferenzsignal (DMRS) ein benutzerspezifisches Referenzsignal mit hoher Frequenzdichte. In mindestens einer Ausführungsform wird ein DMRS nur innerhalb dedizierter OFDMA-Symbole (orthogonal frequency-division multiple access) übertragen und ist für eine frequenzselektive Kanalschätzung vorgesehen. In mindestens einer Ausführungsform kann die Anzahl der DMRS-Symbole innerhalb eines Slots je nach Ausgestaltung zwischen 1 und 4 variieren, wobei ein dichterer DMRS-Symbolabstand in der Zeit für schnelle zeitvariable Kanäle vorgesehen ist, um genauere Schätzungen innerhalb einer Kohärenzzeit eines Kanals zu erhalten. In mindestens einer Ausführungsform werden DMRS-PRBs in einer Frequenzdomäne innerhalb einer gesamten Übertragungszuweisung abgebildet. In mindestens einer Ausführungsform kann der Abstand zwischen einem DMRS-Ressourcenelement (RE), das demselben Antennenanschluss (AP) zugewiesen ist, zwischen 2 und 3 gewählt werden. In mindestens einer Ausführungsform erlaubt ein Standard im Falle von 2-2 Multiple-Input, Multiple-Output (MIMO) eine orthogonale Zuweisung von RE zwischen AP. In mindestens einer Ausführungsform kann ein Empfänger vor der MIMO-Entzerrung eine partielle Single-Input-Multiple-Output-(SIMO-) Kanalschätzung auf der Grundlage eines DMRS-RE durchführen, wobei die räumliche Korrelation vernachlässigt wird.
  • In mindestens einer Ausführungsform ist ein zweiter Typ von Referenzsignal ein Phasenverfolgungs-Referenzsignal bzw. Phase Tracking Reference Signal (PTRS). In mindestens einer Ausführungsform sind die PTRS-Unterträger in einer Kammstruktur angeordnet, die eine hohe Dichte in einem Zeitbereich aufweist. In mindestens einer Ausführungsform wird es hauptsächlich in mm-Wellen-Frequenzbändern verwendet, um das Phasenrauschen zu verfolgen und zu korrigieren, das eine erhebliche Quelle für Leistungsverluste ist. In mindestens einer Ausführungsform ist die Verwendung eines PTRS optional, da es die gesamte spektrale Effizienz einer Übertragung verringern kann, wenn die Auswirkungen von Phasenrauschen vernachlässigbar sind.
  • In mindestens einer Ausführungsform kann zur Übertragung von Daten ein Transportblock von einer MAC-Schicht erzeugt und an eine physikalische Schicht weitergegeben werden. In mindestens einer Ausführungsform kann es sich bei einem Transportblock um Daten handeln, die übertragen werden sollen. In mindestens einer Ausführungsform beginnt eine Übertragung in einer physikalischen Schicht mit gruppierten Ressourcendaten, die als Transportblöcke bezeichnet werden können. In mindestens einer Ausführungsform wird ein Transportblock durch eine zyklische Redundanzprüfung (CRC) 4802 empfangen. In mindestens einer Ausführungsform wird an jeden Transportblock eine zyklische Redundanzprüfung zur Fehlererkennung angehängt. In mindestens einer Ausführungsform wird eine zyklische Redundanzprüfung zur Fehlererkennung in Transportblöcken verwendet. In mindestens einer Ausführungsform wird ein ganzer Transportblock zur Berechnung von CRC-Paritätsbits verwendet und diese Paritätsbits werden dann an ein Ende eines Transportblocks angehängt. In mindestens einer Ausführungsform werden minimale und maximale Codeblockgrößen festgelegt, damit die Blockgrößen mit darüber hinausgehenden Prozessen kompatibel sind. In mindestens einer Ausführungsform wird ein Eingabeblock segmentiert, wenn ein Eingabeblock größer als eine maximale Codeblockgröße ist.
  • In mindestens einer Ausführungsform wird ein Transportblock empfangen und mit einer Paritätsüberprüfungscodierung geringer Dichte bzw. Low-Density Parity Check-(LDPC-) Codierung 4804 codiert. In mindestens einer Ausführungsform verwendet NR Low-Density-Parity-Check- (LDPC-) Codes für einen Datenkanal und Polar-Codes für einen Steuerkanal. In mindestens einer Ausführungsform werden LDPC-Codes durch ihre Paritätsprüfungsmatrizen definiert, wobei jede Spalte ein codiertes Bit und jede Zeile eine Paritätsprüfungsgleichung darstellt. In mindestens einer Ausführungsform werden LDPC-Codes durch den iterativen Austausch von Nachrichten zwischen Variablen und Paritätsprüfungen decodiert. In mindestens einer Ausführungsform verwenden die für NR vorgeschlagenen LDPC-Codes eine quasi-zyklische Struktur, bei der eine Paritätsprüfungsmatrix durch eine kleinere Basismatrix definiert ist. In mindestens einer Ausführungsform stellt jeder Eintrag der Basismatrix entweder eine ZxZ-Null-matrix oder eine verschobene ZxZ-Identitätsmatrix dar
  • In mindestens einer Ausführungsform wird ein codierter Transportblock durch eine Ratenanpassung 4806 empfangen. In mindestens einer Ausführungsform wird ein codierter Block verwendet, um einen Ausgangsbitstrom mit einer gewünschten Coderate zu erzeugen. In mindestens einer Ausführungsform wird die Ratenanpassung 4806 verwendet, um einen Ausgangsbitstrom zu erzeugen, der mit einer gewünschten Coderate übertragen wird. In mindestens einer Ausführungsform werden Bits aus einem Puffer ausgewählt und reduziert, um einen Ausgangsbitstrom mit einer gewünschten Coderate zu erzeugen. In mindestens einer Ausführungsform ist ein Hybrid Automatic Repeat Request (HARQ) Fehlerkorrekturschema integriert.
  • In mindestens einer Ausführungsform werden die Ausgangsbits beim Verschlüsseln 4808 verschlüsselt, was zur Wahrung der Privatsphäre beitragen kann. In mindestens einer Ausführungsform werden die Codewörter bitweise mit einer orthogonalen Sequenz und einer UE-spezifischen Verschlüsselungssequenz multipliziert. In mindestens einer Ausführungsform kann die Ausgabe beim Chiffrieren 4808 in eine Modulation/Abbildung/Vorcodierung und andere Prozesse 4810 eingegeben werden. In mindestens einer Ausführungsform werden verschiedene Modulations-, Abbildungs- und Vorcodierungsprozesse durchgeführt.
  • In mindestens einer Ausführungsform werden die von der Verschlüsselung 4808 ausgegebenen Bits mit einem Modulationsschema moduliert, was zu Blöcken von Modulationssymbolen führt. In mindestens einer Ausführungsform werden die verschlüsselten Codewörter mit einem der Modulationsschemata QPSK, 16 QAM, 64 QAM moduliert, was zu einem Block von Modulationssymbolen führt. In mindestens einer Ausführungsform kann ein Kanal-Verschachtelungs-Prozess verwendet werden, der eine erste zeitliche Zuordnung von Modulationssymbolen zu einer Übertragungswellenform vornimmt und gleichzeitig sicherstellt, dass HARQ-Informationen in beiden Slots vorhanden sind. In mindestens einer Ausführungsform werden die Modulationssymbole auf der Grundlage der Sendeantennen auf verschiedene Schichten abgebildet. In mindestens einer Ausführungsform können die Symbole vorcodiert werden, wobei sie in Gruppen unterteilt werden und eine inverse Fast-Fourier-Transformation durchgeführt werden kann. In mindestens einer Ausführungsform kann ein Transportdaten- und Steuerungsmultiplexing durchgeführt werden, so dass HARQ-Bestätigungs-Informationen (ACK) in beiden Zeit-Slots vorhanden sind und auf Ressourcen um Demodulationsreferenzsignale herum abgebildet werden. In mindestens einer Ausführungsform werden verschiedene Vorcodierungsverfahren durchgeführt.
  • In mindestens einer Ausführungsform werden Symbole auf zugewiesene physikalische Ressourcenelemente in der Ressourcenelementzuordnung 4812 abgebildet. In mindestens einer Ausführungsform können die Zuweisungsgrößen auf Werte beschränkt sein, deren Primfaktoren 2, 3 und 5 sind. In mindestens einer Ausführungsform werden die Symbole in aufsteigender Reihenfolge, beginnend mit den Unterträgern, abgebildet. In mindestens einer Ausführungsform werden die Daten der auf die Unterträger abgebildeten Modulationssymbole durch eine IFFT-Operation bei einer OFDMA-Modulation 4814 mittels Orthogonal Frequency-Division Multiple Access moduliert. In mindestens einer Ausführungsform werden die Zeitbereichsdarstellungen jedes Symbols verkettet und mit einem FIR-Sendefilter gefiltert, um unerwünschte Out-of-Band-Emissionen in benachbarten Frequenzbändern zu dämpfen, die durch Phasendiskontinuitäten und die Verwendung unterschiedlicher Numerologien verursacht werden. In mindestens einer Ausführungsform kann eine Ausgabe der OFDMA-Modulation 4814 übertragen werden, um von einem anderen System empfangen und verarbeitet zu werden.
  • In mindestens einer Ausführungsform kann eine Übertragung durch die OFDMA-Demodulation 4816 empfangen werden. In mindestens einer Ausführungsform kann eine Übertragung von mobilen Einrichtungen des Benutzers über ein zellulares Netzwerk ausgehen, obwohl auch andere Zusammenhänge vorliegen können. In mindestens einer Ausführungsform kann eine Übertragung durch eine IFFT-Verarbeitung demoduliert werden. In mindestens einer Ausführungsform kann nach erfolgter OFDMA-Demodulation durch eine IFFT-Verarbeitung eine Schätzung und Korrektur des verbleibenden Abtastzeitversatzes bzw. Sample Time Offset (STO) und des Trägerfrequenzversatzes bzw. Carrier Frequency Offset (CFO) durchgeführt werden. In mindestens einer Ausführungsform müssen sowohl CFO- als auch STO-Korrekturen im Frequenzbereich durchgeführt werden, da ein empfangenes Signal eine Überlagerung von Übertragungen sein kann, die von mehreren UEs stammen, die in der Frequenz gemultiplext sind und jeweils einen spezifischen Restsynchronisationsfehler aufweisen. In mindestens einer Ausführungsform wird der Rest-CFO als Phasendrehung zwischen Pilotunterträgern, die zu verschiedenen OFDM-Symbolen gehören, geschätzt und durch eine zirkuläre Faltungsoperation im Frequenzbereich korrigiert.
  • In mindestens einer Ausführungsform kann die Ausgabe der OFDMA-Demodulation 4816 von dem Ressourcenelement-Demapping 4818 empfangen werden. In mindestens einer Ausführungsform kann das Ressourcenelement-Demapping 4818 Symbole bestimmen und Symbole aus zugewiesenen physikalischen Ressourcenelementen demodulieren. In mindestens einer Ausführungsform wird eine Kanalschätzung und - entzerrung bei einer Kanalschätzung 4820 durchgeführt, um die Auswirkungen der Mehrwegeausbreitung zu kompensieren. In mindestens einer Ausführungsform kann die Kanalschätzung 4820 verwendet werden, um die Auswirkungen von Rauschen zu minimieren, das von verschiedenen Übertragungsschichten und Antennen ausgeht. In mindestens einer Ausführungsform kann die Kanalschätzung 4820 entzerrte Symbole aus einer Ausgabe des Ressourcenelement-Demappings 4818 erzeugen. In mindestens einer Ausführungsform kann eine Demodulation/Demapping 4822 entzerrte Symbole von der Kanalschätzung 4820 empfangen. In mindestens einer Ausführungsform werden die entzerrten Symbole entmappt bzw. rückgebildet und durch einen Layer-Demapping-Vorgang permutiert. In mindestens einer Ausführungsform kann ein Maximum A Posteriori Probability- (MAP-) Demodulationsansatz verwendet werden, um Werte zu erzeugen, die die Beliefs repräsentieren, dass ein empfangenes Bit 0 oder 1 ist, ausgedrückt in Form des Log-Likelihood-Verhältnisses (LLR).
  • In mindestens einer Ausführungsform werden soft-demodulierte Bits unter Verwendung verschiedener Operationen verarbeitet, die ein Entschlüsseln bzw. Descrambling, ein Entschachteln bzw. Deinterleaving und ein Rückgängigmachen der Ratenanpassung bzw. Rate-Unmatching mit LLR Soft-Combining unter Verwendung eines Zirkularpuffers vor der LDPC-Decodierung aufweisen. In mindestens einer Ausführungsform kann das Entschlüsseln 4824 Verfahren beinhalten, die einen oder mehrere Verfahren des Verschlüsselns 4808 umkehren. In mindestens einer Ausführungsform kann das Rate-Unmatching 4826 Verfahren beinhalten, die einen oder mehrere Verfahren von der Ratenanpassung 4806 umkehren. In mindestens einer Ausführungsform kann das Entschlüsseln 4824 die Ausgabe von der Demodulation/Demapping 4822 empfangen und die empfangenen Bits entschlüsseln. In mindestens einer Ausführungsform kann das Rate-Unmatching 4826 entschlüsselte Bits empfangen und LLR-Soft-Combining unter Verwendung eines Zirkularpuffers vor der LDPC-Decodierung 4828 verwenden.
  • In mindestens einer Ausführungsform erfolgt eine Decodierung von LDPC-Codes in praktischen Anwendungen auf der Grundlage iterativer Belief-Propagation-Algorithmen. In mindestens einer Ausführungsform kann ein LDPC-Code in Form eines bipartiten Graphen mit einer Paritätsprüfungsmatrix H der Größe M × N dargestellt werden, die eine Biadjazenz-Matrix ist, welche die Verbindungen zwischen den Graphknoten definiert. In mindestens einer Ausführungsform entsprechen die M Zeilen der Matrix H den Paritätsprüfungsknoten, wobei die N Spalten den variablen Knoten, d. h. den empfangenen Codewortbits, entsprechen. In mindestens einer Ausführungsform beruht ein Prinzip der Belief-Propagation-Algorithmen auf einem iterativen Nachrichtenaustausch, bei dem die A-Posteriori-Wahrscheinlichkeiten zwischen einem variablen und einem Prüfknoten aktualisiert werden, bis ein gültiges Codewort erhalten wird. In mindestens einer Ausführungsform kann der LDPC-Decodierer 4828 einen Transportblock ausgeben, der Daten umfasst.
  • In mindestens einer Ausführungsform kann die CRC-Prüfung 4830 Fehler feststellen und eine oder mehrere Aktionen auf der Grundlage von Paritätsbits durchführen, die an einen empfangenen Transportblock angehängt sind. In mindestens einer Ausführungsform kann die CRC-Prüfung 4830 Paritätsbits, die an einen empfangenen Transportblock angehängt sind, oder andere mit einem CRC verbundene Informationen analysieren und verarbeiten. In mindestens einer Ausführungsform kann die CRC-Prüfung 4830 einen verarbeiteten Transportblock zur weiteren Verarbeitung an eine MAC-Schicht weiterleiten.
  • Es wird angemerkt, dass bei anderen Ausführungen das Senden und Empfangen von Daten, bei denen es sich um einen Transportblock oder eine andere Variante davon handeln kann, verschiedene Verfahren aufweisen kann, die in 48 nicht dargestellt sind. In mindestens einer Ausführungsform sind die in 48 dargestellten Verfahren nicht als vollständig zu betrachten, und darüber hinaus können weitere Verfahren wie eine zusätzliche Modulation, eine zusätzliche Abbildung, ein zusätzliches Multiplexing, eine zusätzliche Vorcodierung, ein zusätzliches Konstellations-Mapping/Demapping, eine zusätzliche MIMO-Detektion, eine zusätzliche Detektion, eine zusätzliche Decodierung und Variationen davon beim Senden und Empfangen von Daten als Teil eines Netzwerks verwendet werden.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 48 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine mit Bezug zu 48 gezeigte oder beschriebene Komponente verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine mit Bezug zu 48 gezeigte oder beschriebene Komponente verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 49 veranschaulicht eine Architektur eines Systems 4900 eines Netzwerks gemäß einigen Ausführungsformen. In mindestens einer Ausführungsform ist das System 4900 so dargestellt, dass es ein UE 4902, einen 5G-Zugangsknoten oder RAN-Knoten (dargestellt als (R)AN-Knoten 4908), eine Benutzerebenenfunktion bzw. User Plane Function (dargestellt als UPF 4904), ein Datennetzwerk (DN 4906), bei dem es sich beispielsweise um Betreiberdienste, Internetzugang oder Dienste von Drittanbietern handeln kann, und ein 5G-Kernnetzwerk (5GC) (dargestellt als CN 4910) aufweist.
  • In mindestens einer Ausführungsform weist das CN 4910 eine Authentifizierungsserverfunktion (AUSF 4914), eine Kernzugangs- und Mobilitätsmanagementfunktion (AMF 4912), eine Sitzungsmanagementfunktion (SMF 4918), eine Netzwerkexpositionsfunktion (NEF 4916), eine Richtlinienkontrollfunktion (PCF 4922), eine Netzwerkfunktions-(NF)-Repository-Funktion (NRF 4920), eine einheitliche Datenverwaltung (UDM 4924) und eine Anwendungsfunktion (AF 4926) auf. In mindestens einer Ausführungsform kann das CN 4910 auch andere Elemente aufweisen, die nicht dargestellt sind, wie beispielsweise eine Netzwerkfunktion für strukturierte Datenspeicherung (SDSF), eine Netzwerkfunktion für unstrukturierte Datenspeicherung (UDSF) und Varianten davon.
  • In mindestens einer Ausführungsform kann die UPF 4904 als ein Ankerpunkt für eine Intra-RAT- und Inter-RAT-Mobilität, als externer PDU-Sitzungs-Verbindungspunkt zu dem DN 4906 und als Verzweigungspunkt zur Unterstützung von Multi-Homed-PDU-Sitzungen dienen. In mindestens einer Ausführungsform kann die UPF 4904 auch Paketrouting und -weiterleitung, Paketinspektion, Durchsetzung von Richtlinienregeln für die Benutzerebene, rechtmäßiges Abfangen von Paketen (UP-Sammlung), Verkehrsnutzungsberichte, QoS-Behandlung für die Benutzerebene (z.B. Paketfilterung, Gating, UL/DL-Ratenerzwingung), Uplink-Verkehrsüberprüfung (z.B. SDF zu QoS-Flow-Mapping), Paketmarkierung auf Transportebene in Uplink und Downlink sowie Downlink-Paketpufferung und Auslösung von Downlink-Datenbenachrichtigungen durchführen. In mindestens einer Ausführungsform kann die UPF 4904 einen Uplink-Klassifikator aufweisen, um die Weiterleitung von Verkehrsströmen an ein Datennetzwerk zu unterstützen. In mindestens einer Ausführungsform kann das DN 4906 verschiedene Netzbetreiberdienste, Internetzugang oder Dienste von Drittanbietern darstellen.
  • In mindestens einer Ausführungsform kann die AUSF 4914 Daten für die Authentifizierung eines UE 4902 speichern und authentifizierungsbezogene Funktionen verwalten. In mindestens einer Ausführungsform kann die AUSF 4914 einen gemeinsamen Authentifizierungsrahmen für verschiedene Zugangstypen ermöglichen.
  • In mindestens einer Ausführungsform kann die AMF 4912 für das Registrierungsmanagement (z.B. für die Registrierung eines UE 4902 usw.), das Verbindungsmanagement, das Erreichbarkeitsmanagement, das Mobilitätsmanagement und das rechtmä-ßige Abfangen von AMF-bezogenen Ereignissen sowie für die Zugangsauthentifizierung und -autorisierung zuständig sein. In mindestens einer Ausführungsform kann die AMF 4912 den Transport von SM-Nachrichten für die SMF 4918 bereitstellen und als transparenter Proxy für das Routing von SM-Nachrichten fungieren. In mindestens einer Ausführungsform kann die AMF 4912 auch den Transport von SMS-Nachrichten (Short Message Service) zwischen einem UE 4902 und einer SMS-Funktion (SMSF) bereitstellen (nicht in 49 dargestellt). In mindestens einer Ausführungsform kann die AMF 4912 als Sicherheitsankerfunktion (SEA) fungieren, die eine Interaktion mit der AUSF 4914 und einem UE 4902 sowie den Empfang eines Zwischenschlüssels aufweisen kann, der als ein Ergebnis des Authentifizierungsprozesses des UE 4902 erstellt wurde. In mindestens einer Ausführungsform, bei der eine USIM-basierte Authentifizierung verwendet wird, kann die AMF 4912 Sicherheitsmaterial von der AUSF 4914 abrufen. In mindestens einer Ausführungsform kann die AMF 4912 auch eine Sicherheits-Kontext-Management- (SCM-) Funktion aufweisen, die einen Schlüssel von der SEA erhält, den sie zur Ableitung von zugangsnetzspezifischen Schlüsseln verwendet. In mindestens einer Ausführungsform kann die AMF 4912 außerdem ein Abschlusspunkt der RAN-CP-Schnittstelle (N2-Referenzpunkt) und ein Abschlusspunkt der NAS-Signalisierung (NI) sein und eine NAS-Verschlüsselung und einen Integritätsschutz durchführen.
  • In mindestens einer Ausführungsform kann die AMF 4912 auch eine NAS-Signalisierung mit einem UE 4902 über eine N3-Interworking-Function- (IWF-) Schnittstelle unterstützen. In mindestens einer Ausführungsform kann N31WF verwendet werden, um den Zugang zu nicht vertrauenswürdigen Stellen zu ermöglichen. In mindestens einer Ausführungsform kann die N31WF ein Abschlusspunkt für N2- und N3-Schnittstellen für die Steuerebene bzw. die Benutzerebene sein und als solcher die N2-Signalisierung der SMF und AMF für PDU-Sitzungen und QoS verarbeiten, Pakete für IPSec- und N3-Tunneling einkapseln/entkapseln, N3-Pakete der Benutzerebene im Uplink markieren und die QoS entsprechend der N3-Paketmarkierung durchsetzen, wobei QoS-Anforderungen im Zusammenhang mit einer solchen über N2 empfangenen Markierung berücksichtigt werden. In mindestens einer Ausführungsform kann die N31WF auch die Uplink- und Downlink-Control-Plane-NAS (NI)-Signalisierung zwischen einem UE 4902 und der AMF 4912 weiterleiten und Uplink- und Downlink-User-Plane-Pakete zwischen dem UE 4902 und der UPF 4904 weiterleiten. In mindestens einer Ausführungsform bietet die N31WF auch Mechanismen für den IPsec-Tunnelaufbau mit dem UE 4902.
  • In mindestens einer Ausführungsform kann die SMF 4918 für das Sitzungsmanagement verantwortlich sein (z.B., Sitzungsaufbau, -änderung und -freigabe, einschließlich der Aufrechterhaltung des Tunnels zwischen der UPF und einem AN-Knoten); Zuweisung und Verwaltung von UE-IP-Adressen (einschließlich optionaler Autorisierung); Auswahl und Steuerung der UP-Funktion; Konfiguration der Verkehrslenkung an der UPF, um den Verkehr an das richtige Ziel zu leiten; Abschluss von Schnittstellen zu Richtlinienkontrollfunktionen; Steuerung des Teils der Richtliniendurchsetzung und der QoS; rechtmäßiges Abfangen (für SM-Ereignisse und die Schnittstelle zum LI-System); Abschluss von SM-Teilen von NAS-Nachrichten; Downlink-Datenbenachrichtigung; Initiator von AN-spezifischen SM-Informationen, die über die AMF über N2 an AN gesendet werden; Bestimmung des SSC-Modus einer Sitzung. In mindestens einer Ausführungsform kann die SMF 4918 folgende Roaming-Funktionalität aufweisen: Handhabung der lokalen Durchsetzung zur Anwendung von QoS SLAB (VPLMN); Gebührendatenerfassung und Gebührenschnittstelle (VPLMN); gesetzeskonformes Abfangen (in VPLMN für SM-Ereignisse und Schnittstelle zum LI-System); Unterstützung der Interaktion mit einem externen DN für den Transport von Signalen zur PDU-Sitzungsautorisierung/Authentifizierung durch ein externes DN.
  • In mindestens einer Ausführungsform kann die NEF 4916 Mittel zur sicheren Freigabe von Diensten und Fähigkeiten bereitstellen, die von 3GPP-Netzfunktionen für Dritte, interne Freigabe/Wiederfreigabe, Anwendungsfunktionen (z.B. AF 4926), Edge-Computing- oder Fog-Computing-Systeme usw. bereitgestellt werden. In mindestens einer Ausführungsform kann die NEF 4916 AFs authentifizieren, autorisieren und/oder drosseln. In mindestens einer Ausführungsform kann die NEF 4916 auch mit der AF 4926 ausgetauschte Informationen und mit internen Netzwerkfunktionen ausgetauschte Informationen übersetzen. In mindestens einer Ausführungsform kann die NEF 4916 zwischen einem AF-Service-Identifier und einer internen 5GC-Information übersetzen.
  • In mindestens einer Ausführungsform kann die NEF 4916 auch Informationen von anderen Netzfunktionen (NFs) empfangen, die auf den exponierten Fähigkeiten anderer Netzfunktionen basieren. In mindestens einer Ausführungsform können diese Informationen in der NEF 4916 als strukturierte Daten oder in einer Datenspeicher-NF unter Verwendung einer standardisierten Schnittstelle gespeichert werden. In mindestens einer Ausführungsform können die gespeicherten Informationen dann von der NEF 4916 an andere NFs und AFs weitergegeben und/oder für andere Zwecke, wie beispielsweise Analysen, verwendet werden.
  • In mindestens einer Ausführungsform kann die NRF 4920 Service Discovery Funktionen unterstützen, NF Discovery Requests von NF-Instanzen empfangen und Informationen über entdeckte NF-Instanzen an NF-Instanzen weitergeben. In mindestens einer Ausführungsform verwaltet die NRF 4920 auch Informationen über verfügbare NF-Instanzen und deren unterstützte Dienste.
  • In mindestens einer Ausführungsform kann die PCF 4922 Regeln für die Funktion(en) der Steuerungsebene bereitstellen, um diese durchzusetzen, und kann auch ein einheitliches Regelwerk unterstützen, um das Netzwerkverhalten zu steuern. In mindestens einer Ausführungsform kann die PCF 4922 auch ein Front-End (FE) implementieren, um auf Abonnementinformationen zuzugreifen, die für Policy-Entscheidungen in einem UDR der UDM 4924 relevant sind.
  • In mindestens einer Ausführungsform kann die UDM 4924 abonnementbezogene Informationen verarbeiten, um die Handhabung von Kommunikationssitzungen durch Netzwerkentitäten zu unterstützen, und kann Abonnementdaten des UE 4902 speichern. In mindestens einer Ausführungsform kann die UDM 4924 zwei Teile aufweisen, ein Anwendungs-FE und ein User Data Repository (UDR). In mindestens einer Ausführungsform kann die UDM ein UDM-FE aufweisen, das für die Verarbeitung von Berechtigungsnachweisen, die Standortverwaltung, die Abonnementverwaltung usw. zuständig ist. In mindestens einer Ausführungsform können mehrere verschiedene Front-Ends denselben Benutzer bei verschiedenen Transaktionen bedienen. In mindestens einer Ausführungsform greift das UDM-FE auf die in einem UDR gespeicherten Abonnementinformationen zu und führt die Verarbeitung von Authentifizierungsnachweisen, die Bearbeitung der Benutzeridentifikation, die Zugangsberechtigung, die Verwaltung der Registrierung/Mobilität und die Abonnementverwaltung durch. In mindestens einer Ausführungsform kann das UDR mit der PCF 4922 interagieren. In mindestens einer Ausführungsform kann die UDM 4924 auch die SMS-Verwaltung unterstützen, wobei ein SMS-FE eine ähnliche Anwendungslogik implementiert, wie es zuvor beschrieben ist.
  • In mindestens einer Ausführungsform kann die AF 4926 einen Anwendungseinfluss auf die Verkehrslenkung und den Zugang zu einem Network Capability Exposure (NCE) bieten und mit einem Policy Framework zur Steuerung von Richtlinien interagieren. In mindestens einer Ausführungsform kann das NCE ein Mechanismus sein, der es einem 5GC und der AF 4926 ermöglicht, einander über NEF 4916 Informationen zu liefern, was für Edge-Computing-Implementierungen genutzt werden kann. In mindestens einer Ausführungsform können Dienste des Netzbetreibers und Dritter in der Nähe des Anschlusspunkts des UE 4902 gehostet sein, um eine effiziente Dienstbereitstellung durch eine geringere End-to-End-Latenz und Belastung des Transportnetzes zu erreichen. In mindestens einer Ausführungsform kann das 5GC bei Edge-Computing-Implementierungen eine UPF 4904 in der Nähe des UE 4902 auswählen und eine Verkehrslenkung der UPF 4904 zu dem DN 4906 über die N6-Schnittstelle durchführen. In mindestens einer Ausführungsform kann dies auf UE-Abonnementdaten, dem UE-Standort und von der AF 4926 bereitgestellten Informationen beruhen. In mindestens einer Ausführungsform kann die AF 4926 die UPF-(Neu-)Auswahl und das Verkehrsrouting beeinflussen. In mindestens einer Ausführungsform kann ein Netzbetreiber, wenn die AF 4926 als vertrauenswürdige Instanz angesehen wird, der AF 4926 erlauben, direkt mit relevanten NFs zu interagieren.
  • In mindestens einer Ausführungsform kann das CN 4910 eine SMSF aufweisen, die für die Überprüfung und Verifizierung von SMS-Abonnements und die Weiterleitung von SM-Nachrichten an das/von dem UE 4902 an/von anderen Entitäten, wie beispielsweise einem SMS-GMSC/IWMSC/SMS-Router, verantwortlich sein kann. In mindestens einer Ausführungsform kann eine SMS auch mit der AMF 4912 und der UDM 4924 für die Benachrichtigungsprozedur interagieren, wobei das UE 4902 für die SMS-Übertragung verfügbar ist (z.B. Setzen eines UE-nicht-erreichbar-Flags und eine Benachrichtigung der UDM 4924, wenn das UE 4902 für SMS verfügbar ist).
  • In mindestens einer Ausführungsform kann das System 4900 die folgenden dienstbasierten Schnittstellen aufweisen: Namf: Dienstbasierte Schnittstelle, die von der AMF bereitgestellt wird; Nsmf: Service-basierte Schnittstelle, die von der SMF ausgestellt wird; Nnef: Dienstbasierte Schnittstelle, die von der NEF bereitgestellt wird; Npcf: Dienstbasierte Schnittstelle, die von der PCF bereitgestellt wird; Nudm: Dienstbasierte Schnittstelle, die von der UDM ausgestellt wird; Naf: Dienstbasierte Schnittstelle, die von der AF ausgestellt wird; Nnrf: Dienstbasierte Schnittstelle, die von der NRF ausgestellt wird; und Nausf: Service-basierte Schnittstelle, die durch die AUSF dargestellt wird.
  • In mindestens einer Ausführungsform kann das System 4900 die folgenden Bezugspunkte aufweisen: N1: Referenzpunkt zwischen dem UE und der AMF; N2: Referenzpunkt zwischen dem (R)AN und der AMF; N3: Referenzpunkt zwischen dem (R)AN und der UPF; N4: Referenzpunkt zwischen der SMF und der UPF; und N6: Referenzpunkt zwischen der UPF und einem Datennetzwerk. In mindestens einer Ausführungsform kann es viele weitere Referenzpunkte und/oder dienstbasierte Schnittstellen zwischen NF-Diensten in NFs geben; diese Schnittstellen und Referenzpunkte wurden jedoch aus Gründen der Übersichtlichkeit weggelassen. In mindestens einer Ausführungsform kann ein NS-Referenzpunkt zwischen einer PCF und einer AF liegen; ein N7-Referenzpunkt kann zwischen der PCF und der SMF liegen; ein N11-Referenzpunkt zwischen der AMF und der SMF; usw. In mindestens einer Ausführungsform kann das CN 4910 eine Nx-Schnittstelle aufweisen, die eine Inter-CN-Schnittstelle zwischen einer MME und der AMF 4912 ist, um das Interworking zwischen dem CN 4910 und dem CN 7248 zu ermöglichen.
  • In mindestens einer Ausführungsform kann das System 4900 mehrere RAN-Knoten (wie beispielsweise (R)AN-Knoten 4908) aufweisen, wobei eine Xn-Schnittstelle zwischen zwei oder mehr (R)AN-Knoten 4908 (z.B. gNBs), die mit dem 5GC 410 verbunden sind, zwischen einem (R)AN-Knoten 4908 (z.B. gNB), der mit dem CN 4910 verbunden ist, und einem eNB (z.B. einem Makro-RAN-Knoten) und/oder zwischen zwei eNBs, die mit dem CN 4910 verbunden sind, definiert ist.
  • In mindestens einer Ausführungsform kann die Xn-Schnittstelle eine Xn-Benutzerebenen- (Xn-U-) Schnittstelle und eine Xn-Steuerebenen- (Xn-C-) Schnittstelle aufweisen.
  • In mindestens einer Ausführungsform kann die Xn-U eine nicht-garantierte Zustellung von PDUs der Benutzerebene bereitstellen und Datenweiterleitungs- und Flusssteuerungsfunktionen unterstützen/bereitstellen. In mindestens einer Ausführungsform kann die Xn-C Management- und Fehlerbehandlungsfunktionen, Funktionen zur Verwaltung einer Xn-C-Schnittstelle, eine Mobilitätsunterstützung für ein UE 4902 in einem verbundenen Modus (z.B. CM-CONNECTED) einschließlich Funktionen zur Verwaltung der UE-Mobilität für den verbundenen Modus zwischen einem oder mehreren (R)AN-Knoten 4908 bereitstellen. In mindestens einer Ausführungsform kann die Mobilitätsunterstützung eine Kontextübertragung von einem alten (Quell-) dienenden (R)AN-Knoten 4908 zu einem neuen (Ziel-) dienenden (R)AN-Knoten 4908 aufweisen; und die Steuerung von Benutzerebenen-Tunneln zwischen dem alten (Quell-) dienenden (R)AN-Knoten 4908 und dem neuen (Ziel-) dienenden (R)AN-Knoten 4908.
  • In mindestens einer Ausführungsform kann ein Protokollstack einer Xn-U eine Transportnetzwerkschicht, die auf der Transportschicht des Internetprotokolls (IP) aufbaut, und eine GTP-U-Schicht auf einer UDP- und/oder IP-Schicht(en) aufweisen, um PDUs der Benutzerebene zu übertragen. In mindestens einer Ausführungsform kann der Xn-C-Protokollstack ein Signalisierungsprotokoll der Anwendungsschicht (als Xn Application Protocol (Xn-AP) bezeichnet) und eine Transportnetzwerkschicht, die auf einer SCTP-Schicht aufbaut, aufweisen. In mindestens einer Ausführungsform kann die SCTP-Schicht über einer IP-Schicht liegen. In mindestens einer Ausführungsform stellt die SCTP-Schicht eine garantierte Zustellung von Nachrichten der Anwendungsschicht bereit. In mindestens einer Ausführungsform wird in einer Transport-IP-Schicht eine Punkt-zu-Punkt-Übertragung zur Übermittlung von Signalisierungs-PDUs verwendet. In mindestens einer Ausführungsform kann ein Xn-U-Protokollstack und/oder ein Xn-C-Protokollstack gleich oder ähnlich sein wie der/die hierin gezeigte(n) und beschriebene(n) Protokollstack der Benutzerebene und/oder der Steuerebene.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 49 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente eines Systems 4900, wie beispielsweise ein RAN-Knoten 4908, verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente eines Systems 4900, wie beispielsweise ein RAN-Knoten 4908, verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 50 ist eine Darstellung eines Steuerungsebenen-Protokollstacks gemäß einigen Ausführungsformen. In mindestens einer Ausführungsform ist eine Steuerebene 5000 als ein Kommunikationsprotokollstack zwischen dem UE 4502 (oder alternativ dem UE 4504), dem RAN 4516 und der (den) MME(s) 4528 dargestellt.
  • In mindestens einer Ausführungsform kann die PHY-Schicht 5002 Informationen, die von der MAC-Schicht 5004 verwendet werden, über eine oder mehrere Luftschnittstellen senden oder empfangen. In mindestens einer Ausführungsform kann die PHY-Schicht 5002 darüber hinaus eine Verbindungsanpassung oder adaptive Modulation und Codierung (AMC), eine Leistungssteuerung, eine Zellensuche (z.B. für anfängliche Synchronisations- und Handover-Zwecke) und andere Messungen durchführen, die von höheren Schichten, wie einer RRC-Schicht 5010, verwendet werden. In mindestens einer Ausführungsform kann die PHY-Schicht 5002 darüber hinaus eine Fehlererkennung auf Transportkanälen, eine Codierung/Decodierung von Transportkanälen mit Vorwärtsfehlerkorrektur (FEC), eine Modulation/Demodulation von physikalischen Kanälen, eine Verschachtelung, eine Ratenanpassung, eine Abbildung auf physikalische Kanäle und eine Multiple Input Multiple Output (MIMO-) Antennenverarbeitung durchführen.
  • In mindestens einer Ausführungsform kann die MAC-Schicht 5004 eine Abbildung zwischen logischen Kanälen und Transportkanälen, ein Multiplexen von MAC-Dienstdateneinheiten (SDUs) von einem oder mehreren logischen Kanälen auf Transportblöcke (TBs), die über Transportkanäle an die PHY zugestellt werden sollen, ein Demultiplexen von MAC-SDUs auf einen oder mehrere logische Kanäle von Transportblöcken (TBs), die von der PHY über Transportkanäle zuzustellen sind, ein Multiplexen von MAC-SDUs auf TBs, ein Melden von Planungsinformationen, eine Fehlerkorrektur durch eine hybride automatische Wiederholungsanforderung (HARD) und eine Priorisierung logischer Kanäle durchführen.
  • In mindestens einer Ausführungsform kann die RLC-Schicht 5006 in einer Vielzahl von Betriebsmodi arbeiten, die Folgendes aufweisen: einen Transparent Mode (TM), einen Unacknowledged Mode (UM), und einen Acknowledged Mode (AM). In mindestens einer Ausführungsform kann die RLC-Schicht 5006 eine Übertragung von Protokolldateneinheiten (PDUs) der oberen Schicht, eine Fehlerkorrektur durch eine automatische Wiederholungsanforderung (ARQ) für AM-Datenübertragungen sowie eine Verkettung, Segmentierung und Wiederzusammensetzung von RLC-SDUs für UM- und AM-Datenübertragungen durchführen. In mindestens einer Ausführungsform kann die RLC-Schicht 5006 auch eine Neusegmentierung von RLC-Daten-PDUs für AM-Datenübertragungen durchführen, RLC-Daten-PDUs für UM- und AM-Datenübertragungen neu anordnen, doppelte Daten für UM- und AM-Datenübertragungen erkennen, RLC-SDUs für UM- und AM-Datenübertragungen verwerfen, Protokollfehler für AM-Datenübertragungen erkennen und einen RLC-Wiederaufbau durchführen.
  • In mindestens einer Ausführungsform kann die PDCP-Schicht 5008 durchführen eine Header-Komprimierung und -Dekomprimierung von IP-Daten, PDCP-Sequenznummern (SNs) beibehalten, eine sequenzgenaue Zustellung von PDUs der oberen Schicht bei einer Wiederherstellung der unteren Schichten durchführen, eine Beseitigung von Duplikaten von SDUs der unteren Schicht bei einer Wiederherstellung der unteren Schichten für Funkträger, die auf RLC AM abgebildet sind, eine Ver- und Entschlüsselung von Daten der Steuerebene, eine Ausführung eines Integritätsschutzes und einer Integritätsprüfung von Daten der Steuerebene, eine Steuerung des zeitgesteuerten Verwerfens von Daten und eine Ausführung von Sicherheitsoperationen (z. g., Verschlüsselung, Entschlüsselung, Integritätsschutz, Integritätsüberprüfung usw.).
  • In mindestens einer Ausführungsform können die Hauptdienste und -funktionen einer RRC-Schicht 5010 aufweisen eine Übertragung von Systeminformationen (z.B. enthalten in Master Information Blocks (MIBs) oder System Information Blocks (SIBs), die sich auf eine Nicht-Zugangsschicht (NAS) beziehen), eine Übertragung von Systeminformationen, die sich auf eine Zugangsschicht (AS) beziehen, ein Paging, einen Aufbau, eine Aufrechterhaltung und einen Abbau einer RRC-Verbindung zwischen einem UE und einem E-UTRAN (z.B., ein RRC-Verbindungs-Paging, ein RRC-Verbindungsaufbau, ein RRC-Verbindungsmodifikation und ein RRC-Verbindungsabbau), ein Aufbau, eine Konfiguration, eine Wartung und eine Freigabe von Punkt-zu-Punkt-Funkträgern, Sicherheitsfunktionen einschließlich Schlüsselmanagement, eine Mobilität zwischen Funkzugangstechnologien (RAT) und eine Messkonfiguration für UE-Messberichte. In mindestens einer Ausführungsform können die MIBs und SIBs ein oder mehrere Informationselemente (IEs) umfassen, die jeweils einzelne Datenfelder oder Datenstrukturen umfassen können.
  • In mindestens einer Ausführungsform können das UE 4502 und das RAN 4516 eine Uu-Schnittstelle (z.B. eine LTE-Uu-Schnittstelle) verwenden, um Daten der Steuerebene über einen Protokollstack auszutauschen, der die PHY-Schicht 5002, die MAC-Schicht 5004, die RLC-Schicht 5006, die PDCP-Schicht 5008 und die RRC-Schicht 5010 umfasst.
  • In mindestens einer Ausführungsform bilden Nicht-Zugriffsschicht- (NAS-) Protokolle (NAS-Protokolle 5012) eine höchste Schicht einer Steuerungsebene zwischen dem UE 4502 und der (den) MME(s) 4528. In mindestens einer Ausführungsform unterstützen die NAS-Protokolle 5012 die Mobilität des UE 4502 und Sitzungsmanagementverfahren zum Aufbau und zur Aufrechterhaltung der IP-Konnektivität zwischen dem UE 4502 und dem P-GW 4534.
  • In mindestens einer Ausführungsform kann die Si-Anwendungsprotokoll- (SIAP-) Schicht (S1-AP-Schicht 5022) Funktionen einer Si-Schnittstelle unterstützen und elementare Prozeduren (EPs) umfassen. In mindestens einer Ausführungsform ist eine EP eine Einheit einer Interaktion zwischen dem RAN 4516 und dem CN 4528. In mindestens einer Ausführungsform können die Dienste der S1-AP-Schicht zwei Gruppen umfassen: UE-assoziierte Dienste und nicht UE-assoziierte Dienste. In mindestens einer Ausführungsform weisen diese Dienste Funktionen auf, einschließlich, aber nicht beschränkt auf E-UTRAN Radio Access Bearer (E-RAB) Management, UE-Fähigkeitsanzeige, Mobilität, NAS-Signaltransport, RAN Information Management (RIM) und Konfigurationsübertragung.
  • In mindestens einer Ausführungsform kann die Stream Control Transmission Protocol (SCTP)-Schicht (alternativ als Stream Control Transmission Protocol/Internet Protocol (SCTP/IP)-Schicht bezeichnet) (SCTP-Schicht 5020) eine zuverlässige Zustellung von Signalisierungsnachrichten zwischen dem RAN 4516 und der MME(s) 4528 gewährleisten, die zum Teil auf einem IP-Protokoll basiert, das von einer IP-Schicht 5018 unterstützt wird. In mindestens einer Ausführungsform können sich die L2-Schicht 5016 und eine L1-Schicht 5014 auf Kommunikationsverbindungen (z.B. drahtgebunden oder drahtlos) beziehen, die von einem RAN-Knoten und einer MME zum Austausch von Informationen verwendet werden.
  • In mindestens einer Ausführungsform können das RAN 4516 und die MME(s) 4528 eine S1-MME-Schnittstelle verwenden, um Steuerebenendaten über einen Protokollstack auszutauschen, der eine L1-Schicht 5014, eine L2-Schicht 5016, eine IP-Schicht 5018, eine SCTP-Schicht 5020 und eine Si-AP-Schicht 5022 umfasst.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 50 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente eines RAN 5016, wie beispielsweise eine PHY 5002, verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente eines RAN 5016, wie beispielsweise eine PHY 5002, verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 51 ist eine Darstellung eines Protokollstacks der Benutzerebene gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform ist eine Benutzerebene 5100 als ein Kommunikationsprotokollstack zwischen einem UE 4502, einem RAN 4516, einem S-GW 4530 und einem P-GW4534 dargestellt. In mindestens einer Ausführungsform kann die Benutzerebene 5100 die gleichen Protokollschichten wie die Steuerebene 5100 verwenden. In mindestens einer Ausführungsform können beispielsweise das UE 4502 und das RAN 4516 eine Uu-Schnittstelle (z.B. eine LTE-Uu-Schnittstelle) verwenden, um Daten der Benutzerebene über einen Protokollstack auszutauschen, der die PHY-Schicht 5002, die MAC-Schicht 5004, die RLC-Schicht 5006 und die PDCP-Schicht 5008 umfasst.
  • In mindestens einer Ausführungsform kann das General Packet Radio Service (GPRS) Tunneling Protocol für eine Benutzerebenen- (GTP-U) Schicht (GTP-U-Schicht 5104) für die Übertragung von Benutzerdaten innerhalb eines GPRS-Kernnetzwerks und zwischen einem Funkzugangsnetzwerk und einem Kernnetzwerk verwendet werden. In mindestens einer Ausführungsform können die transportierten Nutzdaten beispielsweise als Pakete in einem der Formate IPv4, IPv6 oder PPP vorliegen. In mindestens einer Ausführungsform kann die UDP- und IP-Sicherheits- (UDP/IP-) Schicht (UDP/IP-Schicht 5102) Prüfsummen für die Datenintegrität, Anschlussnummern für die Adressierung verschiedener Funktionen an einer Quelle und einem Ziel sowie Verschlüsselung und Authentifizierung für ausgewählte Datenströme bereitstellen. In mindestens einer Ausführungsform können das RAN 4516 und das S-GW4530 eine S1-U-Schnittstelle verwenden, um Daten der Benutzerebene über einen Protokollstack auszutauschen, der die L1-Schicht 5014, die L2-Schicht 5016, die UDP/IP-Schicht 5102 und die GTP-U-Schicht 5104 umfasst. In mindestens einer Ausführungsform können das S-GW 4530 und das P-GW 4534 eine S5/S8a-Schnittstelle verwenden, um Daten der Benutzerebene über einen Protokollstack auszutauschen, der die L1-Schicht 5014, die L2-Schicht 5016, die UDP/IP-Schicht 5102 und die GTP-U-Schicht 5104 umfasst. In mindestens einer Ausführungsform, wie es oben in Bezug auf 50 erläutert ist, unterstützen NAS-Protokolle eine Mobilität des UE 4502 und Sitzungsmanagementverfahren zum Aufbau und zur Aufrechterhaltung der IP-Konnektivität zwischen dem UE 4502 und dem P-GW 4534.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 51 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente eines RAN 5116, wie beispielsweise eine PHY 5102, verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente eines RAN 5116, wie beispielsweise eine PHY 5102, verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 52 veranschaulicht die Komponenten 5200 eines Kernnetzwerkes gemäß mindestens einer Ausführungsform. In mindestens einer Ausführungsform können die Komponenten des CN 4538 in einem physischen Knoten oder in separaten physischen Knoten implementiert sein, die Komponenten zum Lesen und Ausführen von Anweisungen von einem maschinenlesbaren oder computerlesbaren Medium (z.B. einem nicht flüchtigen maschinenlesbaren Speichermedium) aufweisen. In mindestens einer Ausführungsform wird die Netzwerkfunktionsvirtualisierung (NFV) verwendet, um beliebige oder alle der oben beschriebenen Netzwerkknotenfunktionen über ausführbare Anweisungen zu virtualisieren, die in einem oder mehreren computerlesbaren Speichermedien gespeichert sind (was im Folgenden ausführlicher beschrieben ist). In mindestens einer Ausführungsform kann eine logische Instanziierung des CN 4538 als Netzwerk-Slice 5202 bezeichnet werden (z.B. ist das Netzwerk-Slice 5202 so dargestellt, dass es den HSS 4532, die MME(s) 4528 und das S-GW 4530 aufweist). In mindestens einer Ausführungsform kann eine logische Instanziierung eines Abschnitts des CN 4538 als Netzwerk-Sub-Slice 5204 bezeichnet werden (z.B. weist das dargestellte Netzwerk-Sub-Slice 5204 das P-GW 4534 und die PCRF 4536 auf).
  • In mindestens einer Ausführungsform können NFV-Architekturen und -Infrastrukturen verwendet werden, um eine oder mehrere Netzwerkfunktionen, die alternativ von proprietärer Hardware ausgeführt werden, auf physischen Ressourcen zu virtualisieren, die eine Kombination aus Industriestandard-Serverhardware, Speicherhardware oder Switches umfassen. In mindestens einer Ausführungsform können NFV-Systeme verwendet werden, um virtuelle oder rekonfigurierbare Implementierungen von einer oder mehreren EPC-Komponenten/Funktionen auszuführen.
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 52 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente von Komponenten 5200 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente von Komponenten 5200 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • 53 ist ein Blockdiagramm, das Komponenten gemäß mindestens einer Ausführungsform eines Systems 5300 zur Unterstützung der Netzwerkfunktionsvirtualisierung (NFV) zeigt. In mindestens einer Ausführungsform ist das System 5300 so dargestellt, dass es einen virtualisierten Infrastrukturmanager (dargestellt als VIM 5302), eine Netzwerkfunktionsvirtualisierungsinfrastruktur (dargestellt als NFVI 5304), einen VNF-Manager (dargestellt als VNFM 5306), virtualisierte Netzwerkfunktionen (dargestellt als VNF 5308), einen Elementmanager (dargestellt als EM 5310), einen NFV-Orchestrator (dargestellt als NFVO 5312) und einen Netzwerkmanager (dargestellt als NM 5314) aufweist.
  • In mindestens einer Ausführungsform verwaltet der VIM 5302 Ressourcen der NFVI 5304. In mindestens einer Ausführungsform kann die NFVI 5304 physische oder virtuelle Ressourcen und Anwendungen (einschließlich Hypervisoren) aufweisen, die zur Ausführung des Systems 5300 verwendet werden. In mindestens einer Ausführungsform kann der VIM 5302 einen Lebenszyklus virtueller Ressourcen mit der NFVI 5304 verwalten (z.B. eine Erstellung, eine Wartung und einen Abbau virtueller Maschinen (VMs), die einer oder mehreren physischen Ressourcen zugeordnet sind), VM-Instanzen verfolgen, eine Leistung, einen Fehler und eine Sicherheit von VM-Instanzen und zugeordneten physischen Ressourcen verfolgen und VM-Instanzen und zugeordnete physische Ressourcen anderen Managementsystemen zugänglich machen.
  • In mindestens einer Ausführungsform kann der VNFM 5306 die VNF 5308 verwalten. In mindestens einer Ausführungsform kann die VNF 5308 verwendet werden, um EPC-Komponenten/Funktionen auszuführen. In mindestens einer Ausführungsform kann der VNFM 5306 einen Lebenszyklus von VNF 5308 verwalten und Leistung, Fehler und Sicherheit der virtuellen Aspekte von VNF 5308 verfolgen. In mindestens einer Ausführungsform kann der EM 5310 die Leistung, Fehler und Sicherheit der funktionalen Aspekte von VNF 5308 verfolgen. In mindestens einer Ausführungsform können die Verfolgungsdaten des VNFM 5306 und des EM 5310 z.B. Leistungsmessungs-(PM-) Daten umfassen, die von dem VIM 5302 oder der NFVI 5304 verwendet werden. In mindestens einer Ausführungsform können sowohl der VNFM 5306 als auch der EM 5310 eine Menge von VNFs des Systems 5300 hoch- bzw. herunterskalieren.
  • In mindestens einer Ausführungsform kann der NFVO 5312 Ressourcen der NFVI 5304 koordinieren, autorisieren, freigeben und in Anspruch nehmen, um einen angeforderten Dienst bereitzustellen (z.B. um eine EPC-Funktion, -Komponente oder-Slice auszuführen). In mindestens einer Ausführungsform kann der NM 5314 ein Paket von Endbenutzerfunktionen mit Verantwortung für die Verwaltung eines Netzwerks bereitstellen, das Netzwerkelemente mit VNFs, nicht virtualisierte Netzwerkfunktionen oder beides aufweisen kann (die Verwaltung der VNFs kann über den EM 5310 erfolgen).
  • In mindestens einer Ausführungsform wird mindestens eine in Bezug auf 53 gezeigte oder beschriebene Komponente verwendet, um in Verbindung mit 1-13 beschriebene Techniken und/oder Funktionen zu implementieren. In mindestens einer Ausführungsform wird mindestens eine Komponente eines Systems 5300 verwendet, um eine Ratenanpassung durchzuführen. In mindestens einer Ausführungsform umfasst die Ratenanpassung ein Veranlassen, dass Signalinformationen von 5G New Radio unter Verwendung von Parametern, die zumindest teilweise auf einem 5G-Standard basieren, parallel ausgewählt werden. In mindestens einer Ausführungsform wird mindestens eine Komponente eines Systems 5300 verwendet, um mindestens einen Aspekt durchzuführen, der beschrieben wird in Bezug auf die Ratenanpassung 114, den Beispielprozess 300, den Datenfluss 400, den Beispielprozess 500, den Beispielprozess 600, den Beispielprozess 900, das Diagramm 1100, den Beispielprozess 1200, den Beispielprozess 1300, den Algorithmus eins, der mindestens in Verbindung mit Schritt 1314 des Beispielprozesses 1300 beschrieben wird, den Algorithmus zwei, der mindestens in Verbindung mit Schritt 1316 des Beispielprozesses 1300 beschrieben wird, und/oder den Algorithmus drei, der mindestens in Verbindung mit Schritt 1320 des Beispielprozesses 1300 beschrieben wird.
  • Mindestens eine Ausführungsform der Offenbarung kann im Hinblick auf die folgenden Bestimmungen beschrieben werden:
    • Bestimmung 1. Prozessor, umfassend: eine oder mehrere Schaltungen zum Veranlassen, dass Signalinformationen von New Radio, 5G, der fünften Generation parallel ausgewählt werden.
    • Bestimmung 2. Prozessor nach Bestimmung 1, wobei die Signalinformationen von 5G New Radio Datenwerte aus einer Sequenz umfassen, die verwendet werden, um eine Ratenanpassung für einen oder mehrere Paritätsprüfcodes niedriger Dichte durchzuführen.
    • Bestimmung 3. Prozessor nach Bestimmung 1 oder 2, wobei die Signalinformationen von 5G New Radio veranlasst sind, durch mehrere Threads ausgewählt zu werden, wobei jeder Thread der mehreren Threads eine entsprechende Teilmenge eines Satzes von Datenwerten aus einer Sequenz auswählt.
    • Bestimmung 4. Prozessor nach einer der Bestimmungen 1-3, wobei die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage von verfügbaren Datenübertragungsressourcen ausgewählt werden.
    • Bestimmung 5. Prozessor nach einer der Bestimmungen 1-4, wobei ein Spektrum für die Signalinformationen von 5G New Radio mit einem 4G-Funksignal der vierten Generation geteilt wird.
    • Bestimmung 6. Prozessor nach einer der Bestimmungen 1-5, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, zu veranlassen, dass die Signalinformationen von 5G New Radio unter Verwendung einer Vielzahl von parallelen Threads parallel ausgewählt werden.
    • Bestimmung 7. Prozessor nach einer der Bestimmungen 1-6, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, zu veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Vielzahl von Threads ausgewählt werden, wobei jeder Thread der Vielzahl von Threads ein jeweiliges Bit aus einer bei der Ratenanpassung verwendeten Sequenz auswählt.
    • Bestimmung 8. Prozessor nach einer der Bestimmungen 1-7, wobei der Prozessor eine Grafikverarbeitungseinheit ist.
    • Bestimmung 9. Prozessor nach einer der Bestimmungen 1-8, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, einen Algorithmus zum Auswählen der Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage einer Folge von Nullpositionen in einem Vektor auszuwählen.
    • Bestimmung 10. Prozessor nach einer der Bestimmungen 1-9, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, zu veranlassen, dass die Signalinformationen von 5G New Radio parallel ausgewählt werden durch Starten einer Vielzahl von Threads, wobei jeder Thread der Vielzahl von Threads dazu angeordnet ist, ein Bit aus einer Sequenz unabhängig von einem zuvor ausgewählten Bit in der Sequenz auszuwählen.
    • Bestimmung 11. Prozessor nach einer der Bestimmungen 1-10, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, einen Algorithmus zum Auswählen der Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage eines Niedrigdichte-Paritätsprüfungsparameters und eines inkrementellen Redundanzversionsindex auszuwählen.
    • Bestimmung 12. System, umfassend: einen oder mehrere Prozessoren zum Veranlassen, dass Signalinformationen von New Radio, 5G, der fünften Generation parallel ausgewählt werden.
    • Bestimmung 13. System nach Bestimmung 12, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio unter Verwendung eines Ratenanpassungsalgorithmus ausgewählt werden.
    • Bestimmung 14. System nach Bestimmung Anspruch 12 oder 13, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio unter Verwendung eines Anfangsindexes ausgewählt werden.
    • Bestimmung 15. System nach einer der Bestimmungen 12-14, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage eines Bestimmens ausgewählt werden, dass ein Anfangsindex eine Stelle innerhalb der Signalinformationen von 5G New Radio angibt, die vor einem zusammenhängenden Satz von Nullwerten in den Signalinformationen von 5G New Radio liegt.
    • Bestimmung 16. System nach einer der Bestimmungen 12-15, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage eines Bestimmens ausgewählt werden, dass ein Anfangsindex eine Stelle innerhalb der Signalinformationen von 5G New Radio angibt, der hinter einem zusammenhängenden Satz von Nullwerten in den Signalinformationen von 5G New Radio liegt.
    • Bestimmung 17. System nach einer der Bestimmungen 12-16, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage einer Bestimmung ausgewählt werden, dass ein Anfangsindex eine Stelle innerhalb der Signalinformationen von 5G New Radio angibt, die innerhalb eines zusammenhängenden Satzes von Nullwerten in den Signalinformationen von 5G New Radio liegt.
    • Bestimmung 18. System nach einer der Bestimmungen 12-17, wobei die Signalinformationen von 5G New Radio aus einem einzelnen Codeblock ausgewählt werden, der zumindest teilweise auf einer maximalen Codeblockgröße basiert, die den Signalinformationen von 5G New Radio zugeordnet ist.
    • Bestimmung 19. System nach einer der Bestimmungen 12-18, wobei die Signalinformationen von 5G New Radio aus einer Vielzahl von Codeblöcken ausgewählt werden, die zumindest teilweise auf einer maximalen Codeblockgröße basieren, die den Signalinformationen von 5G New Radio zugeordnet ist.
    • Bestimmung 20. System nach einer der Bestimmung 12-19, wobei die Informationen von 5G New Radio aus einem Ringpuffer ausgewählt werden.
    • Bestimmung 21. Maschinenlesbares Medium, auf dem ein Satz von Anweisungen gespeichert ist, die, wenn sie von einem oder mehreren Prozessoren ausgeführt werden, den einen oder die mehreren Prozessoren veranlassen zumindest zum: Veranlassen, dass Signalinformationen von New Radio, 5G, der fünften Generation parallel ausgewählt werden.
    • Bestimmung 22. Maschinenlesbares Medium nach Bestimmung 21, wobei die Signalinformationen von 5G New Radio Bits aus einer Sequenz umfassen, die verwendet wird, um eine Ratenanpassung für einen oder mehrere Niedrigdichte-Paritätsprüfcodes durchzuführen.
    • Bestimmung 23. Maschinenlesbares Medium nach Bestimmung 21 oder 22, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Veranlassen, dass die Signalinformationen von 5G New Radio unter Verwendung eines Ratenanpassungsalgorithmus ausgewählt werden.
    • Bestimmung 24. Maschinenlesbares Medium nach einer der Bestimmungen 21-23, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Auswählen eines Algorithmus zum Auswählen der Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage eines Niedrigdichte-Paritätsprüfparameters und eines inkrementellen Redundanzversionsindex.
    • Bestimmung 25. Maschinenlesbares Medium nach einer der Bestimmungen 21-24, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Vielzahl von Threads ausgewählt werden.
    • Bestimmung 26. Maschinenlesbares Medium nach einer der Bestimmungen 21-25, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Bestimmen einer Anzahl von Datenelementen in den Signalinformationen von 5G New Radio; und Veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Anzahl von Threads ausgewählt werden, die gleich der Anzahl von Datenelementen ist.
    • Bestimmung 27. Maschinenlesbares Medium nach einer der Bestimmung 21-26, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Bestimmen einer Anzahl von Datenelementen in den Signalinformationen von 5G New Radio; und Veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Anzahl von Threads ausgewählt werden, die kleiner ist als die Anzahl von Datenelementen.
    • Bestimmung 28. Maschinenlesbares Medium nach einer der Bestimmungen 21-27, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Bestimmen einer Anzahl von Datenelementen in den Signalinformationen von 5G New Radio; und Veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Anzahl von Threads ausgewählt werden, die größer ist als die Anzahl von Datenelementen.
    • Bestimmung 29. Verfahren, umfassend: Verwenden eines Parallelprozessors zum Veranlassen, dass Signalinformationen von 5G New Radio parallel ausgewählt werden.
    • Bestimmung 30. Verfahren nach Bestimmung 29, wobei die Signalinformationen von 5G New Radio Bits aus einer Sequenz umfassen, die verwendet wird, um eine Ratenanpassung für einen oder mehrere Niedrigdichte-Paritätsprüfcodes durchzuführen.
    • Bestimmung 31. Verfahren nach Bestimmung 29 oder 30, wobei die Signalinformationen von 5G New Radio veranlasst sind, durch mehrere Threads ausgewählt zu werden, wobei jeder Thread der mehreren Threads dazu angeordnet ist, eine jeweilige Teilmenge eines Satzes von Bits aus einer Sequenz auszuwählen.
    • Bestimmung 32. Verfahren nach einer der Bestimmungen 29-31, wobei die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage von verfügbaren Datenübertragungsressourcen ausgewählt werden.
    • Bestimmung 33. Verfahren nach einer der Bestimmungen 29-32, wobei ein Spektrum für die Signalinformationen von 5G New Radio mit einem Funksignal der vierten Generation (4G) geteilt wird.
  • Andere Variationen sind im Sinne der vorliegenden Offenbarung. Während die offenbarten Verfahren für verschiedene Modifikationen und alternative Konstruktionen anfällig sind, sind bestimmte dargestellte Ausführungsformen davon in den Zeichnungen gezeigt und oben im Detail beschrieben worden. Es ist jedoch klar, dass es nicht beabsichtigt ist, die Offenbarung auf eine bestimmte Form oder bestimmte Formen zu beschränken, sondern dass im Gegenteil beabsichtigt ist, alle Modifikationen, alternativen Konstruktionen und Äquivalente abzudecken, die in den Geist und den Umfang der Offenbarung fallen, wie es in den beigefügten Ansprüchen definiert ist.
  • Die Verwendung der Begriffe „ein“ und „eine“ sowie „der“, „die“ und „das“ und ähnlicher Bezeichnungen im Zusammenhang mit der Beschreibung offengelegter Ausführungsformen (insbesondere im Zusammenhang mit den folgenden Ansprüchen) ist so auszulegen, dass sie sowohl die Einzahl als auch die Mehrzahl umfasst, sofern es hierin nicht anders angegeben oder durch den Kontext eindeutig widerlegt ist, und nicht als Definition eines Begriffs. Die Begriffe „umfassend“, „mit“, „einschließlich“, „aufweisend“ und „enthaltend“ sind, sofern es nicht anders angegeben ist, als offene Begriffe zu verstehen (d.h. „einschließlich, aber nicht beschränkt auf“). Der Begriff „verbunden“ ist, wenn er unverändert bleibt und sich auf physikalische Verbindungen bezieht, als teilweise oder ganz in einem Teil enthalten, an ihm angebracht oder mit ihm verbunden zu verstehen, auch wenn etwas dazwischen liegt. Die Aufzählung von Wertebereichen soll lediglich als Kurzform dienen, um sich individuell auf jeden einzelnen Wert zu beziehen, der in den Bereich fällt, sofern hierin nichts anderes angegeben ist, und jeder einzelne Wert ist in die Beschreibung aufgenommen, als wäre er hierin einzeln aufgeführt. In mindestens einer Ausführungsform ist die Verwendung des Begriffs „Menge“ (z.B. „eine Menge von Gegenständen“) oder „Teilmenge“, sofern es nicht anders angegeben oder durch den Kontext widerlegt ist, als eine nicht leere Sammlung zu verstehen, die ein oder mehrere Elemente umfasst. Darüber hinaus bezeichnet der Begriff „Teilmenge“ einer entsprechenden Menge, sofern es nicht anders vermerkt oder durch den Kontext widerlegt ist, nicht notwendigerweise eine echte Teilmenge der entsprechenden Menge, sondern die Teilmenge und die entsprechende Menge können gleich sein.
  • Konjunktive Sprache, wie beispielsweise Sätze der Form „mindestens eines von A, B und C“ oder „mindestens eines von A, B und C“, werden, sofern es nicht ausdrücklich anders angegeben oder durch den Kontext eindeutig widerlegt ist, mit dem Kontext so verstanden, wie sie im Allgemeinen verwendet werden, um darzustellen, dass ein Element, ein Begriff usw., entweder A oder B oder C oder eine beliebige, nicht leere Teilmenge der Menge von A und B und C sein kann. In einem Beispiel für eine Menge mit drei Mitgliedern beziehen sich die konjunktiven Ausdrücke „mindestens eines von A, B, und C“ und „mindestens eines von A, B und C“ auf eine der folgenden Mengen: {A}, {B}, {C}, {A, B}, {A, C}, {B, C}, {A, B, C}. Derartige konjunktive Formulierungen sind also nicht generell so zu verstehen, dass bei bestimmten Ausführungsformen jeweils mindestens eines von A, mindestens eines von B und mindestens eines von C vorhanden sein muss. Sofern es nicht anders vermerkt oder durch den Kontext widerlegt ist, bezeichnet der Begriff „Mehrzahl“ einen Zustand der Pluralität (z.B. „eine Mehrzahl von Elementen“ bezeichnet mehrere Elemente). In mindestens einer Ausführungsform beträgt die Anzahl der Gegenstände in einer Mehrzahl mindestens zwei, kann aber auch mehr sein, wenn dies entweder ausdrücklich oder durch den Kontext angegeben ist. Darüber hinaus bedeutet „basierend auf“, sofern es nicht anders angegeben oder anderweitig aus dem Kontext klar ist, „zumindest teilweise basierend auf“ und nicht „ausschließlich basierend auf“.
  • Die Operationen der hierin beschriebenen Verfahren können in jeder geeigneten Reihenfolge durchgeführt werden, sofern dies hierin nicht anders angegeben ist oder sich aus dem Kontext eindeutig ergibt. In mindestens einer Ausführungsform wird ein Verfahren wie die hierin beschriebenen Verfahren (oder Variationen und/oder Kombinationen davon) unter der Steuerung eines oder mehrerer Computersysteme durchgeführt, die mit ausführbaren Anweisungen konfiguriert sind und als Code (z.B. ausführbare Anweisungen, ein oder mehrere Computerprogramme oder eine oder mehrere Anwendungen) implementiert sind, die gemeinsam auf einem oder mehreren Prozessoren, durch Hardware oder Kombinationen davon ausgeführt werden. In mindestens einer Ausführungsform ist der Code auf einem computerlesbaren Speichermedium gespeichert, z.B. in Form eines Computerprogramms, das eine Vielzahl von Anweisungen umfasst, die von einem oder mehreren Prozessoren ausgeführt werden können. In mindestens einer Ausführungsform handelt es sich bei einem computerlesbaren Speichermedium um ein nicht flüchtiges computerlesbares Speichermedium, was transitorische Signale (z.B. eine sich ausbreitende transiente elektrische oder elektromagnetische Übertragung) ausschließt, jedoch nicht flüchtige Datenspeicherschaltungen (z.B. Puffer, Cache und Warteschlangen) innerhalb von Transceivern für transitorische Signale einschließt. In mindestens einer Ausführungsform ist ein Code (z.B. ein ausführbarer Code oder Quellcode) auf einem Satz von einem oder mehreren nicht flüchtigen, computerlesbaren Speichermedien gespeichert, auf denen ausführbare Befehle gespeichert sind (oder ein anderer Speicher zum Speichern ausführbarer Befehle), die, wenn sie von einem oder mehreren Prozessoren eines Computersystems ausgeführt werden (d. h. als ein Ergebnis der Ausführung), das Computersystem veranlassen, hierin beschriebene Operationen durchzuführen. In mindestens einer Ausführungsform umfasst ein Satz nicht flüchtiger, computerlesbarer Speichermedien mehrere nicht flüchtige, computerlesbare Speichermedien, wobei auf einem oder mehreren der einzelnen nicht flüchtigen Speichermedien mehrerer nicht flüchtiger, computerlesbarer Speichermedien der gesamte Code fehlt, während auf mehreren nicht flüchtigen, computerlesbaren Speichermedien gemeinsam der gesamte Code gespeichert ist. In mindestens einer Ausführungsform werden ausführbare Befehle so ausgeführt, dass verschiedene Befehle von verschiedenen Prozessoren ausgeführt werden - zum Beispiel speichert ein nicht flüchtiges computerlesbares Speichermedium Befehle und eine Hauptzentraleinheit („CPU“) führt einige der Befehle aus, während eine Grafikverarbeitungseinheit („GPU“) andere Befehle ausführt. In mindestens einer Ausführungsform haben verschiedene Komponenten eines Computersystems getrennte Prozessoren, und verschiedene Prozessoren führen verschiedene Teilmengen von Befehlen aus.
  • Dementsprechend sind In mindestens einer Ausführungsform Computersysteme ausgestaltet, um einen oder mehrere Dienste zu implementieren, die einzeln oder gemeinsam Operationen der hierin beschriebenen Verfahren durchführen, und solche Computersysteme sind mit anwendbarer Hardware und/oder Software ausgestaltet, die die Durchführung der Operationen ermöglichen. Darüber hinaus ist ein Computersystem, das mindestens eine Ausführungsform der vorliegenden Offenbarung implementiert, eine einzelne Einrichtung und in einer anderen Ausführungsform ein verteiltes Computersystem, das mehrere Einrichtungen umfasst, die unterschiedlich arbeiten, so dass das verteilte Computersystem die hierin beschriebenen Operationen durchführt und dass eine einzelne Einrichtung nicht alle Operationen durchführt.
  • Die Verwendung von Beispielen oder beispielhaften Formulierungen (z.B. „wie beispielsweise“) dient lediglich der besseren Veranschaulichung von Ausführungsformen der Offenbarung und stellt keine Einschränkung des Umfangs der Offenbarung dar, sofern nicht etwas anderes beansprucht wird. Keine Formulierung in der Beschreibung sollte so ausgelegt werden, dass ein nicht beanspruchtes Element als wesentlich für die Durchführung der Offenbarung angesehen wird.
  • Alle Referenzen, einschließlich Veröffentlichungen, Patentanmeldungen und Patente, die hierin zitiert werden, werden hiermit durch Bezugnahme in demselben Ausmaß einbezogen, als ob jede Referenz einzeln und ausdrücklich als durch Bezugnahme einbezogen angegeben wäre und hierin in ihrer Gesamtheit wiedergegeben würde.
  • In der Beschreibung und den Ansprüchen können die Begriffe „gekoppelt“ und „verbunden“ sowie deren Derivate verwendet werden. Es sollte verstanden werden, dass diese Begriffe nicht als Synonyme füreinander zu verstehen sind. Vielmehr kann in bestimmten Beispielen „verbunden“ oder „gekoppelt“ verwendet werden, um anzuzeigen, dass zwei oder mehr Elemente in direktem oder indirektem physischem oder elektrischem Kontakt zueinander stehen. „Gekoppelt“ kann auch bedeuten, dass zwei oder mehr Elemente nicht in direktem Kontakt zueinander stehen, aber dennoch miteinander kooperieren oder interagieren.
  • Sofern nicht ausdrücklich etwas anderes angegeben ist, beziehen sich Begriffe wie „Verarbeiten“, „Rechnen“, „Berechnen“, „Bestimmen“ oder dergleichen in der gesamten Beschreibung auf Aktionen und/oder Verfahren bzw. Prozesse eines Computers oder eines Rechensystems oder einer ähnlichen elektronischen Recheneinrichtung, die Daten, die als physikalische, z.B. elektronische, Größen in den Registern und/oder Speichern des Rechensystems dargestellt sind, manipulieren und/oder in andere Daten umwandeln, die in ähnlicher Weise als physikalische Größen in den Speichern, Registern oder anderen derartigen Einrichtungen zur Speicherung, Übertragung oder Anzeige von Informationen des Rechensystems dargestellt werden.
  • In ähnlicher Weise kann sich der Begriff „Prozessor“ auf eine Einrichtung oder einen Abschnitt einer Einrichtung beziehen, die elektronische Daten aus Registern und/oder Speichern verarbeitet und diese elektronischen Daten in andere elektronische Daten umwandelt, die in Registern und/oder Speichern gespeichert werden können. Als nicht einschränkende Beispiele kann der „Prozessor“ eine CPU oder eine GPU sein. Eine „Datenverarbeitungsplattform“ kann einen oder mehrere Prozessoren umfassen. Der hierin verwendete Begriff „Software“-Prozesse kann z.B. Software- und/oder Hardware-Einheiten aufweisen, die im Laufe der Zeit Arbeit verrichten, wie beispielsweise Tasks, Threads und intelligente Agenten. Jeder Prozess bzw. jedes Verfahren kann sich auch auf mehrere Prozesse bzw. Verfahren beziehen, um Anweisungen nacheinander oder parallel, kontinuierlich oder intermittierend auszuführen. Die Begriffe „System“ und „Verfahren“ werden hierin austauschbar verwendet, insofern ein System eine oder mehrere Verfahren umfassen kann und Verfahren als System betrachtet werden können.
  • In mindestens einer Ausführungsform ist eine Arithmetik-Logik-Einheit ein Satz von kombinatorischen Logikschaltungen, die eine oder mehrere Eingaben verarbeiten, um ein Ergebnis zu erzeugen. In mindestens einer Ausführungsform wird eine Arithmetik-Logik-Einheit von einem Prozessor verwendet, um mathematische Operationen wie Addition, Subtraktion oder Multiplikation durchzuführen. In mindestens einer Ausführungsform wird eine Arithmetik-Logik-Einheit verwendet, um logische Operationen wie logisches UND/ODER oder XOR zu implementieren. In mindestens einer Ausführungsform ist eine Arithmetik-Logik-Einheit zustandslos und besteht aus physikalischen Schaltkomponenten wie Halbleitertransistoren, die zur Bildung logischer Gatter angeordnet sind. In mindestens einer Ausführungsform kann eine Arithmetik-Logik-Einheit intern als zustandsabhängige Logikschaltung mit einem zugeordneten Taktgeber arbeiten. In mindestens einer Ausführungsform kann eine Arithmetik-Logik-Einheit als asynchrone Logikschaltung aufgebaut sein, deren interner Zustand nicht in einem zugeordneten Registersatz gehalten wird. In mindestens einer Ausführungsform wird eine Arithmetik-Logik-Einheit von einem Prozessor verwendet, um in einem oder mehreren Registern des Prozessors gespeicherte Operanden zu kombinieren und eine Ausgabe zu erzeugen, die vom Prozessor in einem anderen Register oder einem Speicherplatz gespeichert werden kann.
  • In mindestens einer Ausführungsform gibt der Prozessor als Ergebnis der Verarbeitung eines vom Prozessor abgerufenen Befehls einen oder mehrere Eingänge oder Operanden an eine Arithmetik-Logik-Einheit weiter, wodurch die Arithmetik-Logik-Einheit veranlasst wird, ein Ergebnis zu erzeugen, das zumindest teilweise auf einem Befehlscode basiert, der den Eingängen der Arithmetik-Logik-Einheit bereitgestellt wird. In mindestens einer Ausführungsform basieren die vom Prozessor an die ALU gelieferten Befehlscodes zumindest teilweise auf dem vom Prozessor ausgeführten Befehl. In mindestens einer Ausführungsform verarbeitet die kombinatorische Logik in der ALU die Eingänge und erzeugt einen Ausgang, der auf einen Bus innerhalb des Prozessors gelegt wird. In mindestens einer Ausführungsform wählt der Prozessor ein Zielregister, einen Speicherplatz, ein Ausgabegerät oder einen Ausgabespeicherplatz auf dem Ausgangsbus aus, so dass das Takten des Prozessors bewirkt, dass die von der ALU erzeugten Ergebnisse an den gewünschten Ort gesendet werden.
  • Im Rahmen dieser Anmeldung wird der Begriff Arithmetik-Logik-Einheit oder ALU verwendet, um sich auf jede logische Rechenschaltung zu beziehen, die Operanden verarbeitet, um ein Ergebnis zu erzeugen. Im vorliegenden Dokument kann sich der Begriff ALU beispielsweise auf eine Gleitkommaeinheit, einen DSP, einen Tensorkern, einen Shader-Kern, einen Co-Prozessor oder eine CPU beziehen.
  • Im vorliegenden Dokument kann auf das Gewinnen, Erfassen, Empfangen oder Eingeben analoger oder digitaler Daten in ein Teilsystem, ein Computersystem oder eine computerimplementierte Maschine Bezug genommen werden. Ein Verfahren eines Erhaltens, Erfassens, Empfangens oder Eingebens analoger und digitaler Daten kann auf verschiedene Weise durchgeführt werden, z.B. durch Empfangen von Daten als Parameter eines Funktionsaufrufs oder eines Aufrufs an eine Anwendungsprogrammierschnittstelle. In einigen Implementierungen kann das Verfahren des Erhaltens, Erfassens, Empfangens oder Eingebens von analogen oder digitalen Daten durch die Übertragung von Daten über eine serielle oder parallele Schnittstelle durchgeführt werden. In einer anderen Implementierung kann das Verfahren des Erhaltens, Erfassens, Empfangens oder Eingebens analoger oder digitaler Daten durch die Übertragung von Daten über ein Computernetzwerk von der bereitstellenden Einheit zur erfassenden Einheit durchgeführt werden. Es kann auch auf ein Bereitstellen, Ausgeben, Übertragen, Senden oder Präsentieren analoger oder digitaler Daten Bezug genommen werden. In verschiedenen Beispielen kann das Verfahren eines Bereitstellens, Ausgebens, Übertragens, Sendens oder Darstellens analoger oder digitaler Daten durch die Übertragung von Daten als Eingabe- oder Ausgabeparameter eines Funktionsaufrufs, eines Parameters einer Anwendungsprogrammierschnittstelle oder eines Interprozess-Kommunikationsmechanismus durchgeführt werden.
  • Obwohl die obige Diskussion beispielhafte Implementierungen der beschriebenen Verfahren bzw. Techniken darlegt, können andere Architekturen verwendet werden, um die beschriebene Funktionalität zu implementieren, und diese sollen in den Anwendungsbereich dieser Offenbarung fallen. Darüber hinaus, obwohl spezifische Verteilungen von Verantwortlichkeiten oben zu Diskussionszwecken definiert sind, können verschiedene Funktionen und Verantwortlichkeiten auf unterschiedliche Weise verteilt und aufgeteilt werden, abhängig von den Umständen.
  • Obwohl der Gegenstand in einer Sprache beschrieben wurde, die sich auf strukturelle Merkmale und/oder methodische Handlungen bezieht, ist zu verstehen, dass der in den beigefügten Ansprüchen beanspruchte Gegenstand nicht notwendigerweise auf die beschriebenen spezifischen Merkmale oder Handlungen beschränkt ist. Vielmehr sind bestimmte Merkmale und Aktionen als beispielhafte Formen der Umsetzung der Ansprüche offengelegt.

Claims (33)

  1. Prozessor, umfassend: eine oder mehrere Schaltungen zum Veranlassen, dass Signalinformationen von New Radio, 5G, der fünften Generation parallel ausgewählt werden.
  2. Prozessor nach Anspruch 1, wobei die Signalinformationen von 5G New Radio Datenwerte aus einer Sequenz umfassen, die verwendet werden, um eine Ratenanpassung für einen oder mehrere Paritätsprüfcodes niedriger Dichte durchzuführen.
  3. Prozessor nach Anspruch 1 oder 2, wobei die Signalinformationen von 5G New Radio veranlasst sind, durch mehrere Threads ausgewählt zu werden, wobei jeder Thread der mehreren Threads eine entsprechende Teilmenge eines Satzes von Datenwerten aus einer Sequenz auswählt.
  4. Prozessor nach einem der vorhergehenden Ansprüche, wobei die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage von verfügbaren Datenübertragungsressourcen ausgewählt werden.
  5. Prozessor nach einem der vorhergehenden Ansprüche, wobei ein Spektrum für die Signalinformationen von 5G New Radio mit einem 4G-Funksignal der vierten Generation geteilt wird.
  6. Prozessor nach einem der vorhergehenden Ansprüche, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, zu veranlassen, dass die Signalinformationen von 5G New Radio unter Verwendung einer Vielzahl von parallelen Threads parallel ausgewählt werden.
  7. Prozessor nach einem der vorhergehenden Ansprüche, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, zu veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Vielzahl von Threads ausgewählt werden, wobei jeder Thread der Vielzahl von Threads ein jeweiliges Bit aus einer bei der Ratenanpassung verwendeten Sequenz auswählt.
  8. Prozessor nach einem der vorhergehenden Ansprüche, wobei der Prozessor eine Grafikverarbeitungseinheit ist.
  9. Prozessor nach einem der vorhergehenden Ansprüche, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, einen Algorithmus zum Auswählen der Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage einer Folge von Nullpositionen in einem Vektor auszuwählen.
  10. Prozessor nach einem der vorhergehenden Ansprüche, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, zu veranlassen, dass die Signalinformationen von 5G New Radio parallel ausgewählt werden durch Starten einer Vielzahl von Threads, wobei jeder Thread der Vielzahl von Threads dazu angeordnet ist, ein Bit aus einer Sequenz unabhängig von einem zuvor ausgewählten Bit in der Sequenz auszuwählen.
  11. Prozessor nach einem der vorhergehenden Ansprüche, wobei die eine oder die mehreren Schaltungen dazu angeordnet sind, einen Algorithmus zum Auswählen der Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage eines Niedrigdichte-Paritätsprüfungsparameters und eines inkrementellen Redundanzversionsindex auszuwählen.
  12. System, umfassend: einen oder mehrere Prozessoren zum Veranlassen, dass Signalinformationen von New Radio, 5G, der fünften Generation parallel ausgewählt werden.
  13. System nach Anspruch 12, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio unter Verwendung eines Ratenanpassungsalgorithmus ausgewählt werden.
  14. System nach Anspruch 12 oder 13, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio unter Verwendung eines Anfangsindexes ausgewählt werden.
  15. System nach einem der Ansprüche 12 bis 14, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage eines Bestimmens ausgewählt werden, dass ein Anfangsindex eine Stelle innerhalb der Signalinformationen von 5G New Radio angibt, die vor einem zusammenhängenden Satz von Nullwerten in den Signalinformationen von 5G New Radio liegt.
  16. System nach einem der Ansprüche 12 bis 15, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage eines Bestimmens ausgewählt werden, dass ein Anfangsindex eine Stelle innerhalb der Signalinformationen von 5G New Radio angibt, der hinter einem zusammenhängenden Satz von Nullwerten in den Signalinformationen von 5G New Radio liegt.
  17. System nach einem der Ansprüche 12 bis 16, wobei der eine oder die mehreren Prozessoren veranlassen, dass die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage einer Bestimmung ausgewählt werden, dass ein Anfangsindex eine Stelle innerhalb der Signalinformationen von 5G New Radio angibt, die innerhalb eines zusammenhängenden Satzes von Nullwerten in den Signalinformationen von 5G New Radio liegt.
  18. System nach einem der Ansprüche 12 bis 17, wobei die Signalinformationen von 5G New Radio aus einem einzelnen Codeblock ausgewählt werden, der zumindest teilweise auf einer maximalen Codeblockgröße basiert, die den Signalinformationen von 5G New Radio zugeordnet ist.
  19. System nach einem der Ansprüche 12 bis 18, wobei die Signalinformationen von 5G New Radio aus einer Vielzahl von Codeblöcken ausgewählt werden, die zumindest teilweise auf einer maximalen Codeblockgröße basieren, die den Signalinformationen von 5G New Radio zugeordnet ist.
  20. System nach einem der Ansprüche 12 bis 19, wobei die Informationen von 5G New Radio aus einem Ringpuffer ausgewählt werden.
  21. Maschinenlesbares Medium, auf dem ein Satz von Anweisungen gespeichert ist, die, wenn sie von einem oder mehreren Prozessoren ausgeführt werden, den einen oder die mehreren Prozessoren veranlassen zumindest zum: Veranlassen, dass Signalinformationen von New Radio, 5G, der fünften Generation parallel ausgewählt werden.
  22. Maschinenlesbares Medium nach Anspruch 21, wobei die Signalinformationen von 5G New Radio Bits aus einer Sequenz umfassen, die verwendet wird, um eine Ratenanpassung für einen oder mehrere Niedrigdichte-Paritätsprüfcodes durchzuführen.
  23. Maschinenlesbares Medium nach Anspruch 21 oder 22, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Veranlassen, dass die Signalinformationen von 5G New Radio unter Verwendung eines Ratenanpassungsalgorithmus ausgewählt werden.
  24. Maschinenlesbares Medium nach einem der Ansprüche 21 bis 23, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Auswählen eines Algorithmus zum Auswählen der Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage eines Niedrigdichte-Paritätsprüfparameters und eines inkrementellen Redundanzversionsindex.
  25. Maschinenlesbares Medium nach einem der Ansprüche 21 bis 24, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Vielzahl von Threads ausgewählt werden.
  26. Maschinenlesbares Medium nach einem der Ansprüche 21 bis 25, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Bestimmen einer Anzahl von Datenelementen in den Signalinformationen von 5G New Radio; und Veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Anzahl von Threads ausgewählt werden, die gleich der Anzahl von Datenelementen ist.
  27. Maschinenlesbares Medium nach einem der Ansprüche 21 bis 26, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Bestimmen einer Anzahl von Datenelementen in den Signalinformationen von 5G New Radio; und Veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Anzahl von Threads ausgewählt werden, die kleiner ist als die Anzahl von Datenelementen.
  28. Maschinenlesbares Medium nach einem der Ansprüche 21 bis 27, wobei der Satz von Anweisungen, wenn er ausgeführt wird, ferner den einen oder die mehreren Prozessoren veranlasst zumindest zum: Bestimmen einer Anzahl von Datenelementen in den Signalinformationen von 5G New Radio; und Veranlassen, dass die Signalinformationen von 5G New Radio parallel unter Verwendung einer Anzahl von Threads ausgewählt werden, die größer ist als die Anzahl von Datenelementen.
  29. Verfahren, umfassend: Verwenden eines Parallelprozessors zum Veranlassen, dass Signalinformationen von 5G New Radio parallel ausgewählt werden.
  30. Verfahren nach Anspruch 29, wobei die Signalinformationen von 5G New Radio Bits aus einer Sequenz umfassen, die verwendet wird, um eine Ratenanpassung für einen oder mehrere Niedrigdichte-Paritätsprüfcodes durchzuführen.
  31. Verfahren nach Anspruch 29 oder 30, wobei die Signalinformationen von 5G New Radio veranlasst sind, durch mehrere Threads ausgewählt zu werden, wobei jeder Thread der mehreren Threads dazu angeordnet ist, eine jeweilige Teilmenge eines Satzes von Bits aus einer Sequenz auszuwählen.
  32. Verfahren nach einem der Ansprüche 29 bis 31, wobei die Signalinformationen von 5G New Radio zumindest teilweise auf der Grundlage von verfügbaren Datenübertragungsressourcen ausgewählt werden.
  33. Verfahren nach einem der Ansprüche 29 bis 32, wobei ein Spektrum für die Signalinformationen von 5G New Radio mit einem Funksignal der vierten Generation (4G) geteilt wird.
DE102022124608.6A 2021-09-30 2022-09-26 Parallele auswahl von informationen von new radio der fünften generation (5g) Pending DE102022124608A1 (de)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
GR20210100648 2021-09-30
GR20210100648 2021-09-30
US17/511,117 US11838126B2 (en) 2021-09-30 2021-10-26 Parallel selection of fifth generation (5G) new radio information
US17/511,117 2021-10-26

Publications (1)

Publication Number Publication Date
DE102022124608A1 true DE102022124608A1 (de) 2023-03-30

Family

ID=85477497

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102022124608.6A Pending DE102022124608A1 (de) 2021-09-30 2022-09-26 Parallele auswahl von informationen von new radio der fünften generation (5g)

Country Status (2)

Country Link
CN (1) CN115913456A (de)
DE (1) DE102022124608A1 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116758782B (zh) * 2023-08-18 2023-11-03 浙江凡双科技股份有限公司 基于无线频谱分析的无人机识别方法和装置

Also Published As

Publication number Publication date
CN115913456A (zh) 2023-04-04

Similar Documents

Publication Publication Date Title
DE112021001731T5 (de) Beschleunigte betriebsabläufe von new radio der fünften generation (5g)
DE112020006125T5 (de) Beschleunigte parallele verarbeitung von 5g nr-signalinformationen
DE112020005347T5 (de) 5g-ressourcen-zuweisungstechnik
DE102021104387A1 (de) Verfahren zur durchführung bit-linearer transformationen
US11791938B2 (en) Parity check decoding
DE112020005097T5 (de) Parallele ratenanpassungsaufhebung und schicht-demapping für gemeinsamen physischen uplink-kanal
DE112020005237T5 (de) Ablaufsteuerungsverfahren für LDPC-Dekodierung
DE102021129866A1 (de) Steuerung der Bandbreitenzuweisung für Kommunikationen der fünften Generation (5G) new radio
DE102021132995A1 (de) Parallele vorcodierung für downlink- übertragung
US20220276914A1 (en) Interface for multiple processors
DE102022103365A1 (de) Verfahren zum durchführen einer demodulation von funkkommunikations-signaldaten
DE102023104846A1 (de) Anwendungsprogrammierschnittstelle zur angabe der fähigkeiten einer funkzelle bezüglich gleichzeitiger abarbeitung
DE102023104844A1 (de) Anwendungsprogrammierschnittstelle zur angabe eines verfahrens zur durchführung einer funkzelle
DE112021000792T5 (de) Kanalentzerrung für new radio der fünften generation (5g)
DE102023104845A1 (de) Anwendungsprogrammierschnittstelle zum zuweisen von funkzellen
DE102023104842A1 (de) Anwendungsprogrammierschnittstelle zur angabe einer anzahl von funkzellen
DE102023106289A1 (de) Anwendungsprogrammierschnittstelle zum erhalten von daten
DE102022124608A1 (de) Parallele auswahl von informationen von new radio der fünften generation (5g)
DE102022128028A1 (de) Angaben einer funksignalstärke
DE102022114650A1 (de) 5g-nr software-framework mit mehreren zellen
DE112022001318T5 (de) Schnittstelle für mehrere Prozessoren
DE112022000278T5 (de) Verfahren zur durchführung einer min-sum-decodierung von qc-ldpc-codewörtern von signaldaten zur drahtlosen kommunikation
DE112020007672T5 (de) Intra-schicht-adapter für die new radio-kommunikation der fünften generation (5g-nr)
US11838126B2 (en) Parallel selection of fifth generation (5G) new radio information
US20240121631A1 (en) Application programming interface to indicate a device in a core network to share information with a device in an access network

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: H04W0016140000

Ipc: H04W0072040000