DE102013109644B4 - Schaltungsanordnung und Verfahren zur Steuerung eines Niederleistungsmodus - Google Patents

Schaltungsanordnung und Verfahren zur Steuerung eines Niederleistungsmodus Download PDF

Info

Publication number
DE102013109644B4
DE102013109644B4 DE102013109644.1A DE102013109644A DE102013109644B4 DE 102013109644 B4 DE102013109644 B4 DE 102013109644B4 DE 102013109644 A DE102013109644 A DE 102013109644A DE 102013109644 B4 DE102013109644 B4 DE 102013109644B4
Authority
DE
Germany
Prior art keywords
circuit
request
power mode
low power
arrangement according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
DE102013109644.1A
Other languages
English (en)
Other versions
DE102013109644A1 (de
Inventor
Uwe Hildebrand
Matthias Esswein
Thomas Nothdurft
Stefan Macher
Uwe Kliemann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Apple Inc
Original Assignee
Intel Deutschland GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Deutschland GmbH filed Critical Intel Deutschland GmbH
Publication of DE102013109644A1 publication Critical patent/DE102013109644A1/de
Application granted granted Critical
Publication of DE102013109644B4 publication Critical patent/DE102013109644B4/de
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0251Power saving arrangements in terminal devices using monitoring of local events, e.g. events related to user activity
    • H04W52/0254Power saving arrangements in terminal devices using monitoring of local events, e.g. events related to user activity detecting a user operation or a tactile contact or a motion of the device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0212Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave
    • H04W52/0216Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave using a pre-established activity schedule, e.g. traffic indication frame
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0251Power saving arrangements in terminal devices using monitoring of local events, e.g. events related to user activity
    • H04W52/0258Power saving arrangements in terminal devices using monitoring of local events, e.g. events related to user activity controlling an operation mode according to history or models of usage information, e.g. activity schedule or time of day
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Sources (AREA)
  • Telephone Function (AREA)

Abstract

Schaltungsanordnung, welche aufweist:einen Taktgenerator, der dafür ausgelegt ist, ein Taktsignal zu erzeugen,eine Schaltung mit einem Niederleistungsmodus undeine Steuereinrichtung, die dafür ausgelegt ist, Folgendes auszuführen:Empfangen, wenn sich die Schaltung im Niederleistungsmodus befindet, einer Anforderung, welche spezifiziert, dass die Schaltung aus dem Niederleistungsmodus zurückkehren sollte,Prüfen beim Empfang der Anforderung, ob die Anforderung verzögerbar ist, undVeranlassen der Schaltung, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung einen Schwellenwert erreicht hat, falls festgestellt wurde, dass die Anforderung verzögerbar ist.

Description

  • Technisches Gebiet
  • Die vorliegende Offenbarung betrifft Schaltungsanordnungen und Verfahren zur Steuerung eines Niederleistungsmodus.
  • Hintergrund
  • Bei einem Mobiltelefon und anderen batteriebetriebenen eingebetteten Systemen ist der Stromverbrauch typischerweise ein wichtiges Thema. Daher kann ein Zustand mit einem niedrigen Leistungsverbrauch in der Art eines Schlafzustands so weit wie möglich angewendet werden, um den Stromverbrauch in einer solchen Vorrichtung zu verringern. Das Aufwecken aus einem solchen Schlafzustand ist ein wichtiger Parameter für den Stromverbrauch. Ein Aufweckereignis kann von verschiedenen Quellen in der Art einer Benutzereinwirkung, jedoch auch von geplanten Aktivitäten, ausgehen. Effiziente Ansätze für das Aufwecken aus einem Schlafmodus sind wünschenswert.
  • US 2006/0262739 A1 beschreibt ein Verfahren um die Lebensdauer einer Batterie in einem Kommunikationsgerät zu verlängern, welches eine Vielzahl von Empfängern aufweist. Das Kommunikationsgerät weist einen primären Empfänger zum Empfangen von Informationen auf, wobei der primäre Empfänger konfiguriert ist in einem ersten Netzwerk zu arbeiten und einen sekundären Empfänger zu steuern, welcher gemäß den vom primären Empfänger empfangenen Daten in einem zweiten Netzwerk arbeitet, welches unabhängig vom ersten Netzwerk ist.
  • Zusammenfassung
  • Beispielsweise ist eine Schaltungsanordnung vorgesehen, welche aufweist: einen Taktgenerator, der dafür ausgelegt ist, ein Taktsignal zu erzeugen, eine Schaltung mit einem Niederleistungsmodus und eine Steuereinrichtung, die dafür ausgelegt ist, Folgendes auszuführen: Empfangen, wenn sich die Schaltung im Niederleistungsmodus befindet, einer Anforderung, welche spezifiziert, dass die Schaltung aus dem Niederleistungsmodus zurückkehren sollte, Prüfen beim Empfang der Anforderung, ob die Anforderung verzögerbar ist, und Veranlassen der Schaltung, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung einen Schwellenwert erreicht hat, falls festgestellt wurde, dass die Anforderung verzögerbar ist.
  • Als ein anderes Beispiel ist ein Verfahren zur Steuerung des Niederleistungsmodus entsprechend der vorstehend beschriebenen Schaltungsanordnung vorgesehen.
  • Figurenliste
  • In der Zeichnung bezeichnen gleiche Bezugszeichen im Allgemeinen in den verschiedenen Ansichten gleiche Teile. Die Zeichnung ist nicht notwendigerweise maßstabsgerecht, sondern der Nachdruck wird vielmehr generell auf das Erläutern der Grundgedanken der Erfindung gelegt. In der folgenden Beschreibung werden verschiedene Aspekte mit Bezug auf die folgende Zeichnung beschrieben. Es zeigen:
    • 1 eine Kommunikationsvorrichtung,
    • 2 eine Schaltungsanordnung,
    • 3 ein Flussdiagramm,
    • 4 eine Schaltungsanordnung, die in einer Kommunikationsvorrichtung angeordnet ist,
    • 5 eine Aufwecklogik und
    • 6 ein Flussdiagramm.
  • Beschreibung
  • Die folgende detaillierte Beschreibung bezieht sich auf die anliegende Zeichnung, in der zur Veranschaulichung spezifische Einzelheiten und Aspekte dieser Offenbarung dargestellt sind, in denen die Erfindung verwirklicht werden kann. Diese Aspekte dieser Offenbarung werden in ausreichenden Einzelheiten beschrieben, um es Fachleuten zu ermöglichen, die Erfindung zu verwirklichen. Andere Aspekte dieser Offenbarung können verwendet werden, und es können strukturelle, logische und elektrische Änderungen vorgenommen werden, ohne vom Schutzumfang der Erfindung abzuweichen. Die verschiedenen Aspekte dieser Offenbarung schließen einander nicht notwendigerweise aus, wie auch einige Aspekte dieser Offenbarung mit einem oder mehreren anderen Aspekten dieser Offenbarung kombiniert werden können, um neue Aspekte zu bilden.
  • 1 zeigt eine Kommunikationsvorrichtung 100.
  • Die Kommunikationsvorrichtung 100 kann einen Prozessor 102, wie beispielsweise einen Mikroprozessor (beispielsweise eine Zentralverarbeitungseinheit (CPU)) oder einen anderen Typ einer programmierbaren Logikvorrichtung (die beispielsweise als eine Steuereinrichtung wirken kann) aufweisen. Ferner kann die Kommunikationsvorrichtung 100 einen ersten Speicher 104, beispielsweise einen Nur-Lesespeicher (ROM) 104, und/oder einen zweiten Speicher 106, beispielsweise einen Direktzugriffsspeicher (RAM) 106, aufweisen. Überdies kann die Kommunikationsvorrichtung 100 eine Anzeige 108, beispielsweise in der Art einer berührungsempfindlichen Anzeige, beispielsweise eine Flüssigkristallanzeige (LCD) oder eine Leuchtdioden-(LED)-Anzeige oder eine organische Leuchtdioden-(OLED)-Anzeige, aufweisen. Es kann jedoch auch jeder beliebige andere Typ einer Anzeige für die Anzeige 108 vorgesehen werden. Die Kommunikationsvorrichtung 100 kann zusätzlich eine andere geeignete Ausgabevorrichtung (nicht dargestellt), beispielsweise in der Art eines Lautsprechers oder eines Vibrationselements, aufweisen. Die Kommunikationsvorrichtung 100 kann eine oder mehrere Eingabevorrichtungen in der Art einer Tastatur 110 mit mehreren Tasten aufweisen. Die Kommunikationsvorrichtung 100 kann zusätzlich eine beliebige andere geeignete Eingabevorrichtung (nicht dargestellt), beispielsweise in der Art eines Mikrofons, beispielsweise zur Sprachsteuerung der Kommunikationsvorrichtung 100, aufweisen. Falls die Anzeige 108 als eine berührungsempfindliche Anzeige 108 implementiert ist, kann die Tastatur 110 durch die berührungsempfindliche Anzeige 108 implementiert sein. Überdies kann die Kommunikationsvorrichtung 100 optional weitere Verarbeitungskomponenten 112 in der Art einer oder mehrerer Steuereinrichtungen (beispielsweise Anzeige- oder Speichersteuereinrichtungen) oder eines Coprozessors aufweisen, um Verarbeitungslast vom Prozessor 102 fortzunehmen. Ferner kann die Kommunikationsvorrichtung 100 mehrere Transceiver 114, 118 aufweisen, die Teil einer Kommunikationsschaltung sein können und es der Kommunikationsvorrichtung 100 ermöglichen können, verschiedene Funkzugriffstechnologien für die Kommunikation zu verwenden. Die vorstehend beschriebenen Komponenten können über eine oder mehrere Leitungen, die beispielsweise als ein Bus 116 implementiert sind, miteinander verbunden sein. Der erste Speicher 104 und/oder der zweite Speicher 106 können ein flüchtiger Speicher, beispielsweise ein DRAM (dynamischer Direktzugriffsspeicher („Dynamic Random Access Memory“)) oder ein nicht flüchtiger Speicher, beispielsweise ein PROM (programmierbarer Nur-Lesespeicher („Programmable Read Only Memory“)), ein EPROM (löschbarer PROM („Erasable PROM“)), ein EEPROM (elektrisch löschbarer PROM („Electrically Erasable PROM“)) oder ein Flash-Speicher, beispielsweise ein Floating-Gate-Speicher, ein Ladungs-Trapping-Speicher, ein MRAM (magnetoresistiver Direktzugriffsspeicher („Magnetoresistive Random Access Memory“)) oder ein PCRAM (Phasenänderungs-Direktzugriffsspeicher („Phase Change Random Access Memory“)) oder ein CBRAM (leitender überbrückender Direktzugriffspeicher („Conductive Bridging Random Access Memory“)), sein. Der Programmcode, der ausgeführt und dabei verwendet wird, den Prozessor 102 (und wahlweise die weiteren Verarbeitungskomponenten 112) zu steuern, kann im ersten Speicher 104 gespeichert sein. Daten (beispielsweise die über den ersten Transceiver 114 empfangenen oder zu sendenden Nachrichten), die durch den Prozessor 102 (und wahlweise die weiteren Verarbeitungskomponenten 112) zu verarbeiten sind, können im zweiten Speicher 106 gespeichert sein.
  • Einer oder mehrere der Transceiver 114, 118 können beispielsweise so ausgelegt sein, dass sie eine Uu-Schnittstelle nach LTE oder eine Luftschnittstelle nach einer anderen Funkkommunikationstechnologie implementieren.
  • Jeder Transceiver 114, 118 ist mit einer oder mehreren jeweiligen Antennen 122, 124 verbunden, die von den Transceivern 114, 118 verwendet werden, um Funksignale zu senden und zu empfangen. Die Kommunikationsvorrichtung 100 und einer oder mehrere der Transceiver 114, 118 können auch dafür ausgelegt sein, eine MIMO-Funkübertragung bereitzustellen.
  • Beispielsweise unterstützt einer der Transceiver 114, 118 eine zelluläre Weitbereichs-Funkzugriffstechnologie, während der andere Transceiver 114, 118 eine andere Funkkommunikationstechnologie, beispielsweise eine Drahtloses-Lokales-Netz-(WLAN)-Technologie, beispielsweise eine Personal-Area-Network-(PAN)-Technologie oder eine andere gewünschte Drahtloskommunikationstechnologie, unterstützt. Demgemäß kann die Kommunikationsvorrichtung 100 die Verwendung mehrerer verschiedener Funkzugriffstechnologien gleichzeitig unterstützen.
  • Überdies kann die Kommunikationsvorrichtung 100 eine Photo- und/oder Videokamera 120 aufweisen, die dafür ausgelegt ist, über die Kommunikationsvorrichtung 100 eine Videokonferenz bereitzustellen.
  • Ferner kann die Kommunikationsvorrichtung 100 ein Teilnehmeridentitätsmodul (SIM), beispielsweise ein UMTS-Teilnehmeridentitätsmodul (USIM), aufweisen, das einen Benutzer und Teilnehmer der Kommunikationsvorrichtung 100, beispielsweise für eine Verwendung eines zellulären Weitbereichskommunikationsnetzes, identifiziert.
  • Der Prozessor 102 kann Audioverarbeitungsschaltungen, wie beispielsweise eine Audiodecodierschaltung und/oder eine Audiocodierschaltung, aufweisen, die dafür ausgelegt sind, Audiosignale nach einer oder mehreren der folgenden Audio-Codier/Decodier-Technologien zu decodieren und/oder zu codieren: ITU G.711, Adaptive Multi-Rate Narrowband (AMR-NB), Adaptive Multi-Rate Wideband (AMR-WB), Advanced Multi-Band Excitation (AMBE) usw.
  • Die Kommunikationsvorrichtung 100 ist beispielsweise ein Mobilkommunikationsendgerät in der Art eines Mobiltelefons. Bei einem Mobiltelefon und anderen batteriebetriebenen eingebetteten Systemen ist der Stromverbrauch typischerweise ein wichtiges Thema. Daher kann ein Zustand mit einem niedrigen Leistungsverbrauch in der Art eines Schlafzustands so weit wie möglich angewendet werden, um den Stromverbrauch in einer solchen Vorrichtung zu verringern. Auch ist das Aufwecken aus einem solchen Schlafzustand ein wichtiger Parameter für den Stromverbrauch. Ein Aufweckereignis kann von verschiedenen Quellen in der Art einer Benutzereinwirkung, jedoch auch von geplanten Aktivitäten, ausgehen. Abhängig von der Aufweckquelle und der entsprechenden geforderten Funktionalität, kann eine Verzögerung des eigentlichen Aufweckens akzeptierbar sein oder nicht.
  • Aufweckereignisse können synchronisiert werden, um Systemaufweckvorgänge zu minimieren und folglich den Stromverbrauch zu verringern.
  • Die Konsolidierung von Aufweckereignissen kann in Software erfolgen, die auf einer zweckgebundenen Systemsteuereinrichtungs-CPU, beispielsweise der CPU 102, ausgeführt werden kann. Hierfür muss das Systemsteuereinrichtungs-Untersystem, möglicherweise einschließlich der CPU, jedoch wach sein (hochgefahren sein), um diese Aufgabe auszuführen, d.h. es kann selbst nicht in den Schlafmodus übergeben. Dies trägt dementsprechend zum Stromverbrauch des Systems bei.
  • Aufweckereignisse können konsolidiert werden (beispielsweise synchronisiert werden), so dass nicht jedes Aufweckereignis sofort zu einem Aufwecken des Systems aus dem Niederleistungsmodus führt. Dies ermöglicht das Verringern des Auftretens von Aufweckvorgängen auf der Systemebene. Ferner kann vermieden werden, dass die Haupt-CPU (in der Art der CPU 102) von Beginn an in die Aufweckverarbeitung einbezogen wird. Demgemäß kann der Stromverbrauch verringert werden.
  • Ein Beispiel einer Schaltungsanordnung (beispielsweise einer Kommunikationsvorrichtung oder einer Schaltungsanordnung, die in eine Kommunikationsvorrichtung in der Art eines Mobiltelefons aufgenommen ist), die bereitgestellt werden kann, wird nachfolgend mit Bezug auf 2 beschrieben.
  • 2 zeigt eine Schaltungsanordnung 200.
  • Die Schaltungsanordnung 200 umfasst einen Taktgenerator 201, der dafür ausgelegt ist, ein Taktsignal zu erzeugen, und eine Schaltung 202 mit einem Niederleistungsmodus.
  • Die Schaltungsanordnung 200 umfasst ferner eine Steuereinrichtung 203, die dafür ausgelegt ist, wenn sich die Schaltung im Niederleistungsmodus befindet, eine Anforderung zu empfangen, welche spezifiziert, dass die Schaltung aus dem Niederleistungsmodus zurückkehren sollte, und die Schaltung zu veranlassen, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung einen Schwellenwert erreicht hat.
  • Mit andreren Worten wird eine Schaltung (beispielsweise ein System oder ein Untersystem) nicht sofort aus dem Niederleistungsmodus zurückgeführt, sondern es wird (in Bezug auf Taktzyklen) eine Verzögerung eingeführt, die es beispielsweise ermöglicht, dass eine oder mehrere weitere Anforderungen zum Zurückkehren aus dem Niederleistungsmodus (beispielsweise weitere Aufweckereignisse) zusätzlich zu der Anforderung ankommen, die empfangen worden ist, so dass die Schaltung effektiv aus dem Niederleistungsmodus zurückgeführt wird, wenn mehrere Anforderungen, aus dem Niederleistungsmodus zurückzukehren, empfangen worden sind, so dass die Anforderungen synchronisiert (oder konsolidiert) werden.
  • Eine Anforderung kann beispielsweise nur verzögert werden, falls sie einem verzögerbaren Aufweckereignis entspricht. Beispielsweise werden weiche Aufweckereignisse definiert, die eine bestimmte Verzögerung tolerieren können und demgemäß eine Synchronisation mehrerer Aufweckereignisse ermöglichen. Durch eine solche Synchronisation von Aufweckereignissen kann die Gesamtzahl der System-Aufweckereignisse (d.h. von Aufweckereignissen der Schaltung 202) verringert werden.
  • Eine „Schaltung“ (die auch verwendet werden kann, um die Komponenten der Schaltungsanordnung in der Art der Steuereinrichtung zu implementieren) kann als eine beliebige Art einer Logik implementierenden Einheit verstanden werden, die eine Schaltungsanordnung für einen speziellen Zweck oder ein Prozessor sein kann, der in einem Speicher, Firmware oder einer Kombination davon gespeicherte Software ausführt. Demgemäß kann eine „Schaltung“ eine festverdrahtete Logikschaltung oder eine programmierbare Logikschaltung in der Art eines programmierbaren Prozessors, beispielsweise ein Mikroprozessor, sein (beispielsweise ein Computerprozessor mit einem komplexen Befehlssatz (CISC-Prozessor) oder ein Computerprozessor mit einem reduzierten Befehlssatz (RISC-Prozessor)). Eine „Schaltung“ kann auch ein Prozessor sein, der Software ausführt, beispielsweise irgendeine Art eines Computerprogramms, beispielsweise ein Computerprogramm, das einen virtuellen Maschinencode, wie beispielsweise Java, verwendet. Jede andere Art einer Implementation der jeweiligen Funktionen, die nachstehend in weiteren Einzelheiten beschrieben werden, kann auch als eine „Schaltung“ verstanden werden.
  • Die Steuereinrichtung ist ferner dafür ausgelegt, nach dem Empfang der Anforderung zu prüfen, ob die Anforderung verzögerbar ist, und dafür ausgelegt, die Schaltung zu veranlassen, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung den Schwellenwert erreicht hat, falls festgestellt worden ist, dass die Anforderung verzögerbar ist.
  • Die Steuereinrichtung kann dafür ausgelegt sein, die Schaltung zu veranlassen, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung den Schwellenwert erreicht hat oder wenn die Steuereinrichtung eine weitere Anforderung empfängt, die spezifiziert, dass die Schaltung aus dem Niederleistungsmodus zurückkehren sollte, der nicht verzögerbar ist.
  • Die Steuereinrichtung kann dafür ausgelegt sein, nach dem Empfang der weiteren Anforderung zu prüfen, ob die weitere Anforderung nicht verzögerbar ist.
  • Bei einem Beispiel hat die Schaltung einen Hochleistungsmodus und einen Niederleistungsmodus und spezifiziert die Anforderung, dass die Schaltung in den Hochleistungsmodus schalten sollte.
  • Der Niederleistungsmodus ist beispielsweise ein Schlafmodus, und die Anforderung ist beispielsweise eine Aufweckanforderung.
  • Die Schaltung ist beispielsweise ein Prozessor.
  • Die Schaltungsanordnung kann ferner beispielsweise, zusätzlich zu der Schaltung, eine die Steuereinrichtung implementierende Hardwarekomponente aufweisen.
  • Die Steuereinrichtung ist beispielsweise dafür ausgelegt, sich in einem Hochleistungsmodus zu befinden, wenn sich die Schaltung im Niederleistungsmodus befindet. Weil die Steuereinrichtung Teil der Standby-Logik sein kann und dauerhaft in Betrieb sein kann (solange die Vorrichtung, welche die Schaltungsanordnung aufweist, eingeschaltet ist), kann der Hochleistungsmodus der Steuereinrichtung der Normalbetriebsmodus der Steuereinrichtung sein und kann die Steuereinrichtung keinen Niederleistungsmodus haben.
  • Beispielsweise ist der Niederleistungsmodus ein Schlafmodus und ist die Steuereinrichtung dafür ausgelegt, wach zu sein, wenn sich die Schaltung im Schlafmodus befindet.
  • Die Schaltungsanordnung kann ferner mehrere weitere Schaltungen mit einem Niederleistungsmodus aufweisen, wobei die Schaltung dafür ausgelegt ist, zu bestimmen, welche weiteren Schaltungen von den mehreren weiteren Schaltungen veranlasst werden sollten, ansprechend auf die Anforderung aus dem Niederleistungsmodus zurückzukehren.
  • Die Anforderung steht beispielsweise in Zusammenhang mit einer Funktion, die durch die Schaltungsanordnung bereitzustellen ist, und die Schaltung ist beispielsweise dafür ausgelegt, zu bestimmen, welche weiteren Schaltungen von den mehreren weiteren Schaltungen veranlasst werden sollten, ansprechend auf die Anforderung aus dem Niederleistungsmodus zurückzukehren.
  • Beispielsweise ist die Schaltungsanordnung eine Kommunikationsvorrichtung (oder Teil einer Kommunikationsvorrichtung). Die Schaltungsanordnung kann auch Teil eines eingebetteten Systems sein.
  • Die Schaltungsanordnung ist beispielsweise ein mobiles Endgerät (oder Teil eines mobilen Endgeräts).
  • Der Schwellenwert hängt beispielsweise von einem Typ der Anforderung ab (beispielsweise ob sie verzögerbar oder nicht verzögerbar ist).
  • Die Steuereinrichtung kann ferner dafür ausgelegt sein, den Schwellenwert für die Anforderung auf der Grundlage von Informationen über die Anforderung zu bestimmen.
  • Die Anforderung steht beispielsweise in Zusammenhang mit einer Funktion, die durch die Schaltungsanordnung bereitzustellen ist, wobei der Schwellenwert von der Funktion abhängt.
  • Die Anforderung steht beispielsweise in Zusammenhang mit einer Funktion, die durch die Schaltungsanordnung bereitzustellen ist, und die Steuereinrichtung ist dafür ausgelegt, den Schwellenwert für die Anforderung, abhängig von der Funktion, zu bestimmen.
  • Die Steuereinrichtung weist beispielsweise ein Verzögerungselement auf, das dafür ausgelegt ist, die Anforderung, abhängig vom Schwellenwert, um eine Anzahl von Taktzyklen zu verzögern.
  • Die Steuereinrichtung kann ein Verzögerungselement aufweisen, das dafür ausgelegt ist, die Anforderung um eine Anzahl von Taktzyklen, die gleich dem Schwellenwert ist, zu verzögern. Es sei bemerkt, dass es eine weitere Verzögerung geben kann, bis die Schaltung aufwacht, beispielsweise infolge einer Verarbeitung für das Auslösen des Aufweckens der Schaltung. Beispielsweise wird, nachdem der Schwellenwert erreicht worden ist, die Rückkehr der Schaltung aus dem Niederleistungsmodus ausgelöst, das Auslösen (welches das Erzeugen eines Signals oder einer Nachricht, wodurch die Schaltung aufgefordert wird, aus dem Niederleistungsmodus zurückzukehren, und das Signalisieren oder Senden der Nachricht einschließen kann) kann jedoch zusätzliche Taktzyklen erfordern.
  • Beispielsweise ist die Steuereinrichtung ferner dafür ausgelegt, einen Zeitgeber ansprechend auf den Empfang der Anforderung auszulösen, wobei der Zeitgeber durch das Taktsignal getaktet wird, und die Schaltung zu veranlassen, aus dem Niederleistungsmodus zurückzukehren, wenn der Zeitgeber den Schwellenwert erreicht hat.
  • Die Steuereinrichtung kann ferner eine Signalisierungsschaltung aufweisen und dafür ausgelegt sein, die Schaltung zu veranlassen, aus dem Niederleistungsmodus zurückzukehren, indem die Signalisierungsschaltung gesteuert wird, um der Schaltung ein Aufwecksignal zuzuführen.
  • Die Schaltungsanordnung 200 führt beispielsweise ein in 3 dargestelltes Verfahren aus.
  • 3 zeigt ein Flussdiagramm 300.
  • Das Flussdiagramm 300 zeigt ein Verfahren für eine Steuerung des Niederleistungsmodus, beispielsweise eine Steuerung des Aufweckens aus einem Schlafmodus.
  • Bei 301 wird ein Taktsignal durch einen Taktgenerator, beispielsweise durch eine Schaltungsanordnung, wie sie in einer elektronischen Vorrichtung enthalten ist, erzeugt.
  • Bei 302 empfängt ein Empfänger, beispielsweise von der Schaltungsanordnung, wenn sich eine Schaltung (beispielsweise von der Schaltungsanordnung) im Niederleistungsmodus befindet, eine Anforderung, die spezifiziert, dass die Schaltung aus dem Niederleistungsmodus zurückkehren sollte.
  • Bei 303 wird die Schaltung, beispielsweise durch eine Steuereinrichtung der Schaltungsanordnung, veranlasst, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung einen Schwellenwert erreicht hat.
  • Es sei bemerkt, dass in Zusammenhang mit der Schaltungsanordnung 200 beschriebene Aspekte analog auch für das in 3 dargestellte Verfahren gelten und umgekehrt.
  • Ein Beispiel einer Schaltungsanordnung wird nachfolgend mit weiteren Einzelheiten in 4 beschrieben.
  • 4 zeigt eine in einer Kommunikationsvorrichtung angeordnete Schaltungsanordnung 400.
  • Die Schaltungsanordnung 400 ist Teil eines Datenverarbeitungssystems, in diesem Beispiel einer Kommunikationsvorrichtung in der Art der Kommunikationsvorrichtung 100.
  • Die Schaltungsanordnung 400 weist eine Aufwecklogik 401, eine Systemsteuereinrichtung 403, ein Modemuntersystem 404 und ein Anwendungsuntersystem 405 auf. Beispielsweise sind die Aufwecklogik 401 und die Systemsteuereinrichtung 403 Teil der Verarbeitungskomponenten 112, entspricht das Modemuntersystem 404 den Transceivern 114, 118 und entspricht das Anwendungsuntersystem der CPU 102 (und möglicherweise weiteren Komponenten in der Art einer oder mehrerer von dem ROM 104, dem RAM 106, der Anzeige 108 und der Tastatur 110).
  • In diesem Beispiel entspricht die Aufwecklogik 401 der Steuereinrichtung 203 und entspricht die Systemsteuereinrichtung 403 der Schaltung 202.
  • Die Systemsteuereinrichtung 403, das Modemuntersystem 404 und das Anwendungsuntersystem 405 sind in diesem Beispiel Teil eines Leistungsbereichs, beispielsweise der Kommunikationsvorrichtung 100. Dies bedeutet, dass diese Komponenten in einen Niederleistungsmodus eintreten können (beispielsweise in den Schlafmodus eintreten können oder inaktiv werden können), falls die Kommunikationsvorrichtung 100 beispielsweise in einen Niederleistungsmodus eintritt.
  • Dagegen ist die Aufwecklogik 401 in diesem Beispiel Teil eines Standbybereichs beispielsweise der Kommunikationsvorrichtung 100. Dies bedeutet, dass die Aufwecklogik selbst dann wach bleibt (beispielsweise aktiv bleibt), wenn die Kommunikationsvorrichtung 100 in den Niederleistungsmodus eintritt.
  • Die Aufwecklogik 401 empfängt ein Taktsignal 406 (beispielsweise von einem Taktgenerator der Kommunikationsvorrichtung 100). Das Taktsignal 406 ist beispielsweise ein Standby-Taktsignal 406, d.h. ein Taktsignal der Kommunikationsvorrichtung 100, wenn sie sich im Niederleistungsmodus (beispielsweise im Standby-Modus oder im Schlafmodus) befindet. Die Aufwecklogik 401 umfasst mehrere erste Eingänge 407 zum Empfangen von weichen Aufweckanforderungen 408 (als SWUPE für „weiches Aufweckereignis“ bezeichnet) und mehrere zweite Eingänge 409 zum Empfangen harter Aufweckanforderungen 410 (als HWUPE für „hartes Aufweckereignis“ bezeichnet). Die weichen Aufweckanforderungen 408 sind verzögerbar, während die harten Aufweckanforderungen 410 nicht verzögerbar sind.
  • Die Aufwecklogik 401 kann ein Aufwecksignal 402 an die Systemsteuereinrichtung 403 ausgeben, um ein Aufwecken (oder generell ein Rückkehren aus dem Niederleistungsmodus) der Systemsteuereinrichtung 403 auszulösen. Ferner hat die Aufwecklogik 401 eine Registerschnittstelle 412 zur Systemsteuereinrichtung 403.
  • Die Systemsteuereinrichtung 403 kann ein Modemaufwecksignal 413 an das Modemuntersystem 404 und ein Anwendungsuntersystemaufwecksignal 414 an das Anwendungsuntersystem 405 ausgeben. Die Systemsteuereinrichtung 403 ist ferner durch eine Modemschnittstelle 415 (beispielsweise zur Interprozessorkommunikation (IPC)) mit dem Modemuntersystem 404 verbunden und ferner durch eine Anwendungssystemschnittstelle 416 (beispielsweise zur Interprozessorkommunikation (IPC)) mit dem Anwendungsuntersystem 405 verbunden. Es sei bemerkt, dass das Modemaufwecksignal 413 und das Anwendungsuntersystemaufwecksignal 414 alternativ direkt durch die erweiterte Aufwecklogik 401 erzeugt werden können, die auch als ein Hardwareteil der Systemsteuereinrichtung 403 implementiert sein kann.
  • Die Aufwecklogik 401 wird nachfolgend detailliert mit Bezug auf 5 beschrieben.
  • 5 zeigt eine Aufwecklogik 500.
  • Entsprechend der Aufwecklogik 401, hat die Aufwecklogik 500 mehrere erste Eingänge 501 zum Empfangen weicher Aufweckanforderungen, die weichen Aufweckereignissen (SWUPEs) entsprechen, und mehrere zweite Eingänge 502 zum Empfangen harter Aufweckanforderungen, die harten Aufweckereignissen (HWUPEs) entsprechen.
  • Eine Unterscheidung zwischen weichen Aufweckereignissen und harten Aufweckereignissen erfolgt beispielsweise folgendermaßen:
    • • Ein SWUPE kann eine bestimmte Verzögerung für das eigentliche Aufwecken von einem oder mehreren Untersystemen 404, 405 (oder des gesamten Systems) tolerieren,
    • • Ein HWUPE erfordert immer ein sofortiges Aufwecken eines oder mehrerer Untersysteme 404, 405 (oder des gesamten Systems), so dass keine Verzögerung (beispielsweise in Bezug auf Taktzyklen) herbeigeführt werden kann.
  • Die erweiterte Aufwecklogik 500 unterstützt sowohl Aufweckanforderungen, die SWUPEs entsprechen (über die ersten Eingänge 501), als auch Aufweckanforderungen, die HWUPEs entsprechen (über die zweiten Eingänge 502). Die erweiterte Aufwecklogik 500 umfasst für jeden ersten Eingang 501 eine konfigurierbare Verzögerungslogik 503 (in der Art eines Schieberegisters mit einer konfigurierbaren Anzahl von Stufen), so dass ein maximaler Aufweckverzögerungswert (beispielsweise in Bezug auf Taktzyklen) für jede weiche Aufweckanforderung konfiguriert werden kann. Eine weiche Aufweckanforderung wird mit ihrem definierten maximalen Verzögerungswert behandelt, so dass der für die weiche Aufweckanforderung definierte maximale Verzögerungswert im schlimmsten Fall die Zeit zwischen dem Empfang der weichen Aufweckanforderung durch die Aufwecklogik 500 und dem eigentlichen Aufwecken der Systemsteuereinrichtung 403 ist. Eine harte Aufweckanforderung führt stets zu einem sofortigen Aufwecken der Systemsteuereinrichtung 403 durch ein Aufwecksignal 506 (entsprechend dem Aufwecksignal 402).
  • Die Aufwecklogik 500 weist eine Kombinations- und Maskierungseinheit (beispielsweise Schaltung) 504 auf, die das Aufwecksignal 506 durch Kombinieren der weichen Aufweckanforderungen und der verzögerten weichen Aufweckanforderungen erzeugt, d.h. das Aufwecksignal 506 ausgibt, falls sie eine harte Aufweckanforderung (über die zweiten Eingänge 502) oder eine verzögerte weiche Aufweckanforderung von den Verzögerungselementen 503, d.h. eine weiche Aufweckanforderung, deren maximaler Verzögerungswert erreicht worden ist, empfängt.
  • Mit anderen Worten stellt die Aufwecklogik 500 (auch als EWL für erweiterte Aufwecklogik („Enhanced Wake-Up Logic“) bezeichnet) Verzögerungsfunktionen für weniger latenzkritische Aufweckereignisse (nämlich die SWUPEs) bereit. Die Aufwecklogik 500 ist beispielsweise die zentrale Aufwecklogik im System (beispielsweise der Kommunikationsvorrichtung 100), welche alle Arten eingegebener Aufweckereignisse behandelt.
  • Ein tatsächliches Aufwecken des Systems (einschließlich zumindest eines Aufweckens der Systemsteuereinrichtung 403) wird durch die Aufwecklogik ausgelöst und geschieht demgemäß nur dann, wenn eine harte Aufweckanforderung durch die Aufwecklogik empfangen worden ist oder wenn die maximal tolerierbare Verzögerung einer empfangenen weichen Aufweckanforderung erreicht wurde.
  • Folglich können sich bereits mehrere weiche Aufweckanforderungen im anhängigen Zustand befinden (d.h. gegenwärtig durch die Verzögerungselemente 503 verzögert werden), wenn ein Aufwecken des Systems ausgelöst wird. Auf diese Weise können SWUPEs zumindest innerhalb bestimmter Grenzen mit HWUPEs synchronisiert werden.
  • Mit der Aufwecklogik 500 kann der Stromverbrauch des Systems verringert werden. Mit einem zunehmenden Lecken bei kleineren integrierten Schaltungstechnologien wird es sogar noch wichtiger, den Umfang der Hardware-Schaltungsanordnung, die an der anfänglichen Aufweckbehandlungsstufe beteiligt ist, niedrig zu halten. Ferner kann die Gesamtzahl von Aufweckereignissen durch Synchronisieren (Kombinieren) von Aufweckereignissen verringert werden.
  • Die Aufwecklogik 500 kann in Hardware implementiert werden, um eine Beteiligung auf einer CPU (beispielsweise der CPU 102) laufender Software für Aufgaben in Bezug auf das Verzögern und Synchronisieren von Aufweckanforderungen zu vermeiden. Daher kann das (Hardware-) Aufwecksignal 406 rein durch eine Hardwarefunktion gesteuert werden, die mit einer ziemlich kleinen Hardwareschaltung implementiert wird, und dadurch eine leistungseffiziente Verwaltung von Aufweckereignissen ermöglichen.
  • Die Verzögerungslogikelemente 503 können durch Zähler verwirklicht werden, die mit einem (Niederleistungs-) Standby-Taktgeber des Systems, beispielsweise einem Taktgeber der Kommunikationsvorrichtung 100, getaktet werden. Dies ermöglicht eine Konfiguration individueller maximaler Verzögerungswerte für SWUPEs auf einer Granularität von Standby-Taktzyklen.
  • Die Aufweckanforderungen können so ausgelegt werden, dass sie maskiert (d.h. deaktiviert) werden. Die Kombinations- und Maskierungseinheit 504 ignoriert die maskierten Aufweckanforderungen, d.h. sie gibt das Aufwecksignal 506 infolge eines Empfangs einer maskierten Aufweckanforderung nicht aus. Die Kombinations- und Maskierungseinheit 504 kombiniert die harten Aufweckanforderungen und die verzögerten weichen Aufweckanforderungen (von den Verzögerungselementen 503 ausgegeben) logisch, so dass das Aufwecksignal 506 ausgegeben wird (beispielsweise auf einen aktiven Pegel gesetzt wird), falls mindestens eine unmaskierte Aufweckanforderung der Kombinations- und Maskierungseinheit 504 zugeführt wird. Dieses Aufwecksignal 506 steuert das tatsächliche Aufwecken der Systemsteuereinrichtung 503, welche die weitere Aufweckverarbeitung ausführt. Die Systemsteuereinrichtung 503 kann Software aufweisen. Sie kann beispielsweise durch Software implementiert werden, die auf der CPU 102 läuft, so dass das Aufwecken der Systemsteuereinrichtung 503 ein Aufwecken der CPU 102 ist.
  • Die Aufwecklogik 500 weist Konfigurations- und Statusregister 505 auf, die über eine Registerschnittstelle 507 (entsprechend der Registerschnittstelle 412) mit der Systemsteuereinrichtung 403 verbunden sind. Über die Registerschnittstelle 507 kann die Systemsteuereinrichtung 403 Konfigurationseinstellungen anwenden, sie in den Registern 505 speichern und in den Registern 505 gespeicherte Statusinformationen abrufen. Die Registerschnittstelle 507 kann beispielsweise von einer Systemsteuersoftware verwendet werden, die auf einer Systemsteuereinrichtungs-CPU läuft, d.h. einer CPU, welche die Systemsteuereinrichtung 403 implementiert, wobei es sich um die Haupt-CPU 102 oder auch einen Coprozessor der Kommunikationsvorrichtung 100 handeln kann.
  • In dem Beispiel wird ein Beispiel für einen Verarbeitungsablauf für das Behandeln von Aufweckanforderungen mit Bezug auf 6 beschrieben.
  • 6 zeigt ein Flussdiagramm 600.
  • Bei 601, beispielsweise während des Hochfahrens des Systems, kann es eine Konfigurationsphase für das Konfigurieren der Behandlung von Aufweckanforderungen geben. In dieser Phase kann die Systemsteuereinrichtung 403 die maximalen Verzögerungswerte für alle verwendeten SWUPEs über die Registerschnittstelle 507 durch Speichern entsprechender Konfigurationsparameter in den Registern 505 konfigurieren. Der anwendbare maximale Verzögerungswert für ein SWUPE kann von der Funktion in Zusammenhang mit dem Aufweckereignis abhängen, wobei beispielsweise ein Tastendruck oder eine Touchscreeen-Aktion eines Benutzers ein verzögertes Aufwecken des Systems in der Größenordnung von 100 ms ohne einen negativen Einfluss auf die Benutzererfahrung tolerieren kann.
  • Es wird angenommen, dass bei 602 ein Aufweckereignis auftritt.
  • Falls das Aufweckereignis ein SWUPE ist und dementsprechend eine weiche Aufweckanforderung von der Aufwecklogik 500 empfangen wird (beispielsweise die entsprechende Anforderungsleitung auf einen aktiven Pegel gesetzt wird), wird der Beginn der Verzögerungslogik 503, die dieser bestimmten Aufweckanforderung zugewiesen ist (d.h. mit dem ersten Eingang 501 verbunden ist, über den die Anforderung empfangen wird), ausgelöst, und die Anforderung wird als anhängig angesehen. Demgemäß wird das an die Systemsteuereinrichtung 403 gerichtete Aufwecksignal 506 nicht sofort beim Auftreten eines SWUPE ausgegeben, sondern es wird ausgegeben, wenn der Verzögerungslogikzähler seinen vorkonfigurierten Wert erreicht hat. Falls das Aufweckereignis dagegen ein HWUPE ist und dementsprechend eine harte Aufweckanforderung von der Aufwecklogik 500 empfangen wird, löst die Aufwecklogik sofort ein Aufwecken der Systemsteuereinrichtung aus.
  • Daher wird bei 603 das an die Systemsteuereinrichtung gerichtete Aufwecksignal 506 von der Aufwecklogik ausgegeben, entweder wenn ein HWUPE aufgetreten ist oder die maximale Verzögerungszeit eines anhängigen SWUPE erreicht worden ist.
  • Bei 604 wacht die Systemsteuereinrichtung 403 ansprechend auf das Aufwecksignal 506 auf. Beispielsweise werden an einer ersten Stufe Hardwarefunktionen verwendet, um den Schlafzustand der Systemsteuereinrichtung (tief) zu beenden. In einer späteren Stufe steuert beispielsweise Systemsteuersoftware, die auf der Systemsteuereinrichtungs-CPU läuft, die weiteren Aufweckereignisse weiter. Durch die Registerschnittstelle 412 ruft die Systemsteuereinrichtung 403 Informationen über aktive oder anhängige Aufweckereignisse von der Aufwecklogik 401 ab. In diesem Zusammenhang ist ein Aufweckereignis aktiv, falls eine dem Aufweckereignis entsprechende Aufweckanforderung durch die Aufwecklogik 403 empfangen wurde (mit anderen Worten, wenn eine dem Aufweckereignis entsprechende Aufweckanforderung ausgegeben worden ist) und das Aufweckereignis nicht anhängig ist (d.h. die dem Aufweckereignis entsprechende Aufweckanforderung gegenwärtig nicht verzögert wird). Dementsprechend ist jedes Aufweckereignis, für das eine Aufweckanforderung von der Aufwecklogik empfangen worden ist, entweder anhängig, aktiv, weil seine maximale Verzögerung erreicht worden ist, oder aktiv, weil es ein HWUPE ist.
  • Es kann im Allgemeinen mehrere aktive oder anhängige Aufweckereignisse geben. Die Systemsteuereinrichtung 403 kann alle von ihnen prüfen, um herauszufinden, ob und welche anderen Untersysteme 404, 405 des Systems aufgeweckt werden müssen.
  • Die Systemsteuereinrichtung 403 hat beispielsweise A-priori-Kenntnisse für jedes Aufweckereignis darüber, ob andere Untersysteme 404, 405 aufgeweckt werden müssen, um die Funktion in Zusammenhang mit dem Aufweckereignis zu behandeln. Es kann auch Aufweckereignisse geben, die vollständig durch die Systemsteuereinrichtung 403 selbst abgedeckt werden können und für die folglich keine anderen Untersysteme 404, 405 aufgeweckt werden müssen.
  • Bei 605 wird, falls die Systemsteuereinrichtung 403 festgestellt hat, dass ein oder mehrere andere Untersysteme 404, 405 aufgeweckt werden müssen, um irgendeines der aktiven oder anhängigen Aufweckereignisse zu behandeln, ein erforderliches Untersystem 404, 405 durch die Systemsteuereinrichtung 403 aufgeweckt, beispielsweise durch das Modemaufwecksignal 413 oder das Anwendungsaufwecksignal 414. Eine erste Stufe hiervon wird beispielsweise durch Hardwarefunktionen zum Beenden des (Tief-) Schlafzustands des betroffenen Untersystems 404, 405 implementiert. Dann wird das Untersystem 404, 405 über den betreffenden Aufweckgrund informiert, beispielsweise durch Hardwaresignalübermittlung oder Software-Interprozessorkommunikation (IPC) über die Modemschnittstelle 415 oder die Anwendungsuntersystemschnittstelle 416. Das Untersystem, das aufgeweckt wurde, führt dann seine (lokalen) Aufgaben aus, die erforderlich sind, um das Aufweckereignis (die Aufweckereignisse) zu behandeln, infolge derer es aufgeweckt worden ist, d.h. infolge seines (lokalen) Aufweckgrunds oder seiner (lokalen) Aufweckgründe.
  • Wenngleich spezifische Aspekte beschrieben worden sind, sollten Fachleute verstehen, dass verschiedene Änderungen an der Form und den Einzelheiten darin vorgenommen werden können, ohne vom Gedanken und vom Schutzumfang der Aspekte dieser Offenbarung, wie durch die anliegenden Ansprüche definiert ist, abzuweichen. Der Schutzumfang wird demgemäß durch die anliegenden Ansprüche angegeben, und alle Änderungen, die innerhalb der Bedeutung und des Äquivalenzbereichs der Ansprüche liegen, sollen daher darin eingeschlossen sein.

Claims (22)

  1. Schaltungsanordnung, welche aufweist: einen Taktgenerator, der dafür ausgelegt ist, ein Taktsignal zu erzeugen, eine Schaltung mit einem Niederleistungsmodus und eine Steuereinrichtung, die dafür ausgelegt ist, Folgendes auszuführen: Empfangen, wenn sich die Schaltung im Niederleistungsmodus befindet, einer Anforderung, welche spezifiziert, dass die Schaltung aus dem Niederleistungsmodus zurückkehren sollte, Prüfen beim Empfang der Anforderung, ob die Anforderung verzögerbar ist, und Veranlassen der Schaltung, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung einen Schwellenwert erreicht hat, falls festgestellt wurde, dass die Anforderung verzögerbar ist.
  2. Schaltungsanordnung nach Anspruch 1, wobei die Steuereinrichtung dafür ausgelegt ist, die Schaltung zu veranlassen, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung den Schwellenwert erreicht hat oder wenn die Steuereinrichtung eine weitere Anforderung die nicht verzögerbar ist, empfängt, die spezifiziert, dass die Schaltung aus dem Niederleistungsmodus, zurückkehren sollte.
  3. Schaltungsanordnung nach Anspruch 2, wobei die Steuereinrichtung dafür ausgelegt ist, beim Empfang der weiteren Anforderung zu prüfen, ob die weitere Anforderung nicht verzögerbar ist.
  4. Schaltungsanordnung nach Anspruch 1, wobei die Schaltung einen Hochleistungsmodus und einen Niederleistungsmodus hat und die Anforderung spezifiziert, dass die Schaltung in den Hochleistungsmodus wechseln sollte.
  5. Schaltungsanordnung nach Anspruch 1, wobei der Niederleistungsmodus ein Schlafmodus ist und die Anforderung eine Aufweckanforderung ist.
  6. Schaltungsanordnung nach Anspruch 1, wobei die Schaltung ein Prozessor ist.
  7. Schaltungsanordnung nach Anspruch 1, welche ferner zusätzlich zur Schaltung eine die Steuereinrichtung implementierende Hardwarekomponente aufweist.
  8. Schaltungsanordnung nach Anspruch 1, wobei die Steuereinrichtung dafür ausgelegt ist, sich in einem Hochleistungsmodus zu befinden, wenn sich die Schaltung im Niederleistungsmodus befindet.
  9. Schaltungsanordnung nach Anspruch 1, wobei der Niederleistungsmodus ein Schlafmodus ist und die Steuereinrichtung dafür ausgelegt ist, wach zu sein, wenn sich die Schaltung im Schlafmodus befindet.
  10. Schaltungsanordnung nach Anspruch 1, welche mehrere weitere Schaltungen mit einem Niederleistungsmodus aufweist, wobei die Schaltung eine Schaltung ist, die dafür ausgelegt ist, zu bestimmen, welche weiteren Schaltungen von den mehreren weiteren Schaltungen veranlasst werden sollten, ansprechend auf die Anforderung aus dem Niederleistungsmodus zurückzukehren.
  11. Schaltungsanordnung nach Anspruch 10, wobei die Anforderung in Zusammenhang mit einer Funktion steht, die durch die Schaltungsanordnung bereitzustellen ist, und die Schaltung dafür ausgelegt ist, zu bestimmen, welche weiteren Schaltungen von den mehreren weiteren Schaltungen veranlasst werden sollten, ansprechend auf die Anforderung aus dem Niederleistungsmodus zurückzukehren.
  12. Schaltungsanordnung nach Anspruch 1, welche eine Kommunikationsvorrichtung ist.
  13. Schaltungsanordnung nach Anspruch 1, welche ein mobiles Endgerät ist.
  14. Schaltungsanordnung nach Anspruch 1, wobei der Schwellenwert von einem Typ der Anforderung abhängt.
  15. Schaltungsanordnung nach Anspruch 1, wobei die Steuereinrichtung ferner dafür ausgelegt ist, den Schwellenwert für die Anforderung auf der Grundlage von Informationen über die Anforderung zu bestimmen.
  16. Schaltungsanordnung nach Anspruch 1, wobei die Anforderung in Zusammenhang mit einer Funktion steht, die durch die Schaltungsanordnung bereitzustellen ist, und wobei der Schwellenwert von der Funktion abhängt.
  17. Schaltungsanordnung nach Anspruch 16, wobei die Anforderung in Zusammenhang mit einer Funktion steht, die durch die Schaltungsanordnung bereitzustellen ist, und wobei die Steuereinrichtung dafür ausgelegt ist, den Schwellenwert für die Anforderung abhängig von der Funktion zu bestimmen.
  18. Schaltungsanordnung nach Anspruch 1, wobei die Steuereinrichtung ein Verzögerungselement aufweist, das dafür ausgelegt ist, die Anforderung, abhängig vom Schwellenwert, um eine Anzahl von Taktzyklen zu verzögern.
  19. Schaltungsanordnung nach Anspruch 1, wobei die Steuereinrichtung ein Verzögerungselement aufweist, das dafür ausgelegt ist, die Anforderung um eine Anzahl von Taktzyklen, die gleich dem Schwellenwert ist, zu verzögern.
  20. Schaltungsanordnung nach Anspruch 1, wobei die Steuereinrichtung ferner dafür ausgelegt ist, einen Zeitgeber ansprechend auf den Empfang der Anforderung auszulösen, wobei der Zeitgeber durch das Taktsignal getaktet wird, und die Schaltung zu veranlassen, aus dem Niederleistungsmodus zurückzukehren, wenn der Zeitgeber den Schwellenwert erreicht hat.
  21. Schaltungsanordnung nach Anspruch 1, wobei die Steuereinrichtung ferner eine Signalisierungsschaltung aufweist und dafür ausgelegt ist, die Schaltung durch Steuern der Signalisierungsschaltung, damit sie der Schaltung ein Aufwecksignal zuführt, zu veranlassen, aus dem Niederleistungsmodus zurückzukehren.
  22. Verfahren zur Steuerung eines Niederleistungsmodus, welches folgende Schritte aufweist: Erzeugen eines Taktsignals, Empfangen, wenn sich eine Schaltung im Niederleistungsmodus befindet, einer Anforderung, welche spezifiziert, dass die Schaltung aus dem Niederleistungsmodus zurückkehren sollte, Prüfen, beim Empfang der Anforderung, ob die Anforderung verzögerbar ist, und Veranlassen der Schaltung, aus dem Niederleistungsmodus zurückzukehren, wenn die Anzahl der Taktzyklen des Taktsignals seit dem Empfang der Anforderung einen Schwellenwert erreicht hat, falls festgestellt wurde, dass die Anforderung verzögerbar ist.
DE102013109644.1A 2012-09-04 2013-09-04 Schaltungsanordnung und Verfahren zur Steuerung eines Niederleistungsmodus Active DE102013109644B4 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/602,394 2012-09-04
US13/602,394 US9021287B2 (en) 2012-09-04 2012-09-04 Circuit arrangement and method for low power mode management with delayable request

Publications (2)

Publication Number Publication Date
DE102013109644A1 DE102013109644A1 (de) 2014-03-06
DE102013109644B4 true DE102013109644B4 (de) 2018-05-09

Family

ID=50098593

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102013109644.1A Active DE102013109644B4 (de) 2012-09-04 2013-09-04 Schaltungsanordnung und Verfahren zur Steuerung eines Niederleistungsmodus

Country Status (3)

Country Link
US (1) US9021287B2 (de)
CN (1) CN103684495B (de)
DE (1) DE102013109644B4 (de)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2495058B (en) 2010-07-26 2014-03-05 Seven Networks Inc Context aware traffic management for resource conservation in a wireless network
WO2012018430A1 (en) 2010-07-26 2012-02-09 Seven Networks, Inc. Mobile network traffic coordination across multiple applications
US8799697B2 (en) * 2011-09-26 2014-08-05 Qualcomm Incorporated Operating system synchronization in loosely coupled multiprocessor system and chips
TWI556092B (zh) 2011-09-30 2016-11-01 英特爾公司 用以減少電力消耗之基於優先順序的應用程式事件控制技術
ES2739024T3 (es) 2012-08-31 2020-01-28 Huawei Device Co Ltd Procedimiento y aparato para el control de activación de terminal inteligente
CN103857019B (zh) 2012-11-30 2018-01-02 辉达公司 一种在移动终端中用于省电的方法
US10007323B2 (en) 2012-12-26 2018-06-26 Intel Corporation Platform power consumption reduction via power state switching
KR102071550B1 (ko) 2013-03-06 2020-01-31 삼성전자주식회사 전력 절감을 위한 이동용 전자 장치 및 그 방법
US9516127B2 (en) 2013-03-25 2016-12-06 Seven Networks, Llc Intelligent alarm manipulator and resource tracker
US9904575B2 (en) 2013-05-15 2018-02-27 Apple Inc. System and method for selective timer rate limiting
WO2015184161A1 (en) * 2014-05-30 2015-12-03 Cooper Technologies Company Method and system for wireless communication in a lighting application
CN107710633B (zh) * 2015-06-01 2020-12-22 转移附加有限责任合伙公司 用于具有可调节数据速率的频谱高效和能量高效的超宽带脉冲无线电的系统和方法
US9958933B2 (en) * 2015-06-04 2018-05-01 Apple Inc. Opportunistic waking of an application processor
US11294446B2 (en) * 2017-04-20 2022-04-05 Hewlett-Packard Development Company, L.P. Non-wakeable system states
CN107484145B (zh) * 2017-07-14 2022-07-29 曾仲林 一种cisc设备及cisc设备的通信方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060262739A1 (en) 2005-05-20 2006-11-23 Freescale Semiconductor, Inc. Extending battery life in communication devices having a plurality of receivers

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5713029A (en) * 1995-09-29 1998-01-27 International Business Machines Corporation Information handling system including doze mode control
US6892315B1 (en) * 2000-05-24 2005-05-10 Cypress Semiconductor Corp. Adjustable microcontroller wake-up scheme that calibrates a programmable delay value based on a measured delay
US6326825B1 (en) * 2001-01-18 2001-12-04 Agilent Technologies, Inc. Accurate time delay system and method utilizing an inaccurate oscillator
US7072697B2 (en) * 2002-10-22 2006-07-04 Nokia Corporation Method and device for transponder aided wake-up of a low power radio device by a wake-up event
US8448002B2 (en) * 2008-04-10 2013-05-21 Nvidia Corporation Clock-gated series-coupled data processing modules
US8019316B2 (en) * 2008-05-05 2011-09-13 Sony Corporation Lower power wake-up device
CN101482734B (zh) * 2009-01-22 2011-11-30 深圳市博孚机电有限公司 一种低功耗控制电路及低功耗控制电路的工作方法
US8255011B2 (en) * 2009-05-01 2012-08-28 L3 Communications Integrated Systems, L.P. Mobile communication device and communication method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060262739A1 (en) 2005-05-20 2006-11-23 Freescale Semiconductor, Inc. Extending battery life in communication devices having a plurality of receivers

Also Published As

Publication number Publication date
CN103684495A (zh) 2014-03-26
US9021287B2 (en) 2015-04-28
US20140068303A1 (en) 2014-03-06
DE102013109644A1 (de) 2014-03-06
CN103684495B (zh) 2016-09-14

Similar Documents

Publication Publication Date Title
DE102013109644B4 (de) Schaltungsanordnung und Verfahren zur Steuerung eines Niederleistungsmodus
DE102012213635B4 (de) Ereignistriggerungsverfahren während Ruhemodus und verwandte Mobilgeräte
DE69231904T2 (de) Schaltungsanordnung für mobiles Telefon
DE102017105865B4 (de) Verfahren zum selektiven Aktivieren eines Nahbereichskommunikationsmoduls eines Fahrzeugs
DE102008005852A1 (de) Leistungssteuervorrichtung, tragbares Endgerät und Verfahren zum Steuern einer Leistungssteuervorrichtung
DE102014101392B4 (de) Konfigurieren eines Geräts ausgehend von der Nähe zu anderen Geräten
DE60209922T2 (de) Dual mode bluetooth/wireless gerät mit optimierten aufwach-zeiten für energie-einsparung
DE102013224616B4 (de) Speichern von Energie in einem mobilen Terminal
DE102004012487B4 (de) Strom sparende Steuerschaltung einer elektronischen Vorrichtung und Betriebsverfahren davon
DE112012001357B4 (de) Verwalten einer Portalanwendung
DE102006057223B4 (de) Station-Steuerverfahren und dieses verwendende Station
DE102014219905A1 (de) Konfiguration von Leistungsdomänen eines Mikrocontroller-Systems
DE112020001655T5 (de) Eingangsspannungsschutz
EP3663927B1 (de) Verfahren zum energiesparenden betreiben eines sicherheitselements einer ein-chip-system-vorrichtung, und ein-chip-system-vorrichtung
DE112005003191T5 (de) Verfahren, Vorrichtung und System zum Generieren einer Unterbrechung durch Überwachen einer externen Schnittstelle
DE102010037249A1 (de) Verfahren zum Vorbereiten eines Energiesparzustandes, Vorrichtung für universellen seriellen Bus und Hauptrechner für universellen seriellen Bus
DE112011105672T5 (de) Verwaltung der Datennutzung einer Recheneinrichtung
DE102019127444A1 (de) System, Einrichtung und Verfahren zur Verkehrsformung von Datenkommunikation über ein Interconnect
DE102011015250B4 (de) Verfahren zur Reduzierung der Systemleerlaufleistung durch Anpassung des Systemspannungsreglerausgangs während S0ix-Zuständen
DE102008039795B3 (de) Computersystem und Verfahren zum Energie sparenden Betrieb eines Computersystems
CN105824660A (zh) 一种应用程序的更新方法及终端
DE60215445T2 (de) Halbleiterbauteil, tragbares Endgerät und Intermittierendes Empfangsverfahren
DE102013223009A1 (de) Verfahren, Vorrichtung und Computerprogramme zur Steuerung eines Betriebs einer drahtlosen Vorrichtung
CN109901697A (zh) 一种降低系统功耗的方法、装置、设备及介质
DE102010040785A1 (de) Datenübertragungsverfahren und Vorrichtung

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R081 Change of applicant/patentee

Owner name: INTEL DEUTSCHLAND GMBH, DE

Free format text: FORMER OWNER: INTEL MOBILE COMMUNICATIONS GMBH, 85579 NEUBIBERG, DE

R082 Change of representative

Representative=s name: VIERING, JENTSCHURA & PARTNER MBB PATENT- UND , DE

R016 Response to examination communication
R016 Response to examination communication
R018 Grant decision by examination section/examining division
R130 Divisional application to

Ref document number: 102013022522

Country of ref document: DE

R020 Patent grant now final
R082 Change of representative

Representative=s name: BARDEHLE PAGENBERG PARTNERSCHAFT MBB PATENTANW, DE

R081 Change of applicant/patentee

Owner name: APPLE INC., CUPERTINO, US

Free format text: FORMER OWNER: INTEL DEUTSCHLAND GMBH, 85579 NEUBIBERG, DE

R082 Change of representative

Representative=s name: BARDEHLE PAGENBERG PARTNERSCHAFT MBB PATENTANW, DE