CS275754B6 - Arbiter dvojportového pamatového zariadenia - Google Patents

Arbiter dvojportového pamatového zariadenia Download PDF

Info

Publication number
CS275754B6
CS275754B6 CS526288A CS526288A CS275754B6 CS 275754 B6 CS275754 B6 CS 275754B6 CS 526288 A CS526288 A CS 526288A CS 526288 A CS526288 A CS 526288A CS 275754 B6 CS275754 B6 CS 275754B6
Authority
CS
Czechoslovakia
Prior art keywords
input
circuit
port
output
request
Prior art date
Application number
CS526288A
Other languages
English (en)
Slovak (sk)
Other versions
CS8805262A1 (en
Inventor
Jozef Ing Kirner
Dagmar Ing Hoghova
Original Assignee
Vyskumny Ustav Vypoctovej Tech
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vyskumny Ustav Vypoctovej Tech filed Critical Vyskumny Ustav Vypoctovej Tech
Priority to CS526288A priority Critical patent/CS275754B6/cs
Publication of CS8805262A1 publication Critical patent/CS8805262A1/cs
Publication of CS275754B6 publication Critical patent/CS275754B6/cs

Links

Landscapes

  • Static Random-Access Memory (AREA)

Description

1 C3 275 754 B6
Vynález sa týká arbitra dvojportového pamatováno zariadenia. V doteraz známých pamatových zariadeniach s dynamickými pamatovými integrovanými ob-vodmi je zapojenie arbitra dvojportového pamatového zariadenia realizované integrovanýmiobvodmi VLSI TTL, alebo može byt realizované dvadsiatimi integrovanými obvodmi SSI TTL.Nevýhodou zapojenia s integrovanými obvodmi VLSI TTL je to, že nie sú vyrábané v ř.tátochfiVHP, z čoho vyplývajú vyššie finančně náklady při jeho použití. Nevýhodou zapojenias vyššie uvedeným počtom integrovaných obvodov SSI TTL sú jeho horšie dynamické a sta-tické parametre a nižšia spolahlivost.
Uvedené nedostatky odstraňuje arbiter dvojportového pamatového zariadenia pódia vy-nálezu, ktorého podstatou je to, že vstup požiadavky o obnovenie je připojený na prvývstup registra požiadavky o obnovenie, vstup požiadavky prvého portu o čítanie je připoje-ný na prvý vstup registra požiadaviek prvého portu, vstup požiadavky prvého portu o zápisje připojený na druhý vstup registra požiadaviek prvého portu, vstup adresného výběru pr-vého portu je připojený na třetí vstup registra požiadaviek prvého portu, vstup volbysynchronizácie prvého portu je připojený na třetí vstup prvého multiplexera, vstup indiká-cie inicializacného zápisu je připojený na štvrtý vstup rozhodovacieho obvodu, vstup vol-by priority portov je připojený na piaty vstup rozhodovacieho obvodu a na šiesty vstupkombinačného obvodu, vstup požiadavky druhého portu o čítanie je připojený na prvý vstupregistra požiadaviek druhého portu, vstup požiadavky druhého portu o zápis je připojený nadruhý vstup registra požiadaviek druhého portu, vstup adresného výběru druhého portu jepřipojený na třetí vstup registra požiadaviek druhého portu, vstup volby synchronizáciedruhého portu je připojený na třetí vstup druhého multiplexera, hodinový vstup je připoje-ný na druhý vstup prvého synchronizačního registra, na druhý vstup druhého synchronizačné-ho registra, na štvrtý vstup prvého výbavovacieho obvodu, na třetí vstup druhého vybavova-cieho obvodu a na štvrtý vstup posúvacieho registra, vstup ukončenia cyklu je připojenýna druhý vstup registra požiadavky o obnovenie, na piaty vstup prvého výbavovacieho obvodu,na štvrtý vstup druhého výbavovacieho obvodu a na piaty vstup druhého preklápacieho obvodu,vstup blokovania z prvého portu je připojený na prvý vstup prvého-preklápacieho obvodu,vstup blokovania z druhého portu je připojený na druhý vstup prvého preklápacieho obvodu,vstup nulovania je připojený na třetí vstup registra požiadavky o obnovenie, na piaty vstupregistra požiadaviek prvého portu, na piaty vstup registra požiadaviek druhého portu, natřetí vstup prvého synchronizačněho registra, na třetí vstup druhého synchronizačného re-gistra, na třetí vstup prvého blokovacieho obvodu a na štvrtý vstup druhého blokovaciehoobvodu, vstup ukončenia vnútorného obsadenia je připojený na štvrtý vstup prvého blokova-cieho obvodu a na piaty vstup druhého blokovacieho obvodu, výstup registra požiadavky o ob-novenie je připojený na prvý vstup rozhodovacieho obvodu, na prvý vstup prvého výbavovacie-ho obvodu a na prvý vstup kombinačného obvodu, prvý výstup registra požiadaviek prvéhoportu je připojený na prvý vstup prvého synchronizačného registra, na prvý vstup prvéhomultiplexera a na výstup hradlovania adresy prvého portu, druhý výstup registra požiada-viek prvého portu je připojený na druhý vstup druhého preklápacieho obvodu, prvý výstup re-gistra požiadaviek druhého portu je připojený na prvý vstup druhého synchronizačného re-gistra, na prvý vstup druhého multiplexera a na výstup hradlovania adresy druhého portu.,druhý výstup registra požiadaviek druhého portu je připojený na štvrtý vstup druhého pre-klápacieho obvodu, výstup prvého synchronizačného registra je připojený na druhý vstup pr-vého multiplexera, výstup druhého synchronizačného registra je připojený na druhý vstupdruhého multiplexera, výstup prvého multiplexera je připojený na druhý vstup rozhodovaciehoobvodu, výstup'druhého multiplexera je připojený na třetí vstup rozhodovacieho obvodu, prvývýstup prvého preklápacieho obvodu je připojený na siesty vstup rozhodovacieho obvodu, dru-hý výstup prvého preklápacieho obvodu je připojený na siedmy vstup rozhodovacieho obvodu,prvý výstup rozhodovacieho obvodu je připojený na druhý vstup prvého výbavovacieho obvodu,druhý výstup rozhodovacieho obvodu je připojený na třetí vstup prvého výbavovacieho obvodu,prvý výstup prvého výbavovacieho obvodu je připojený na výstup indikácie cyklu obnoveniaa na prvý vstup druhého blokovacieho obvodu, druhý výstup prvého výbavovacieho obvodu je CS 275 754 B6 připojený na štvrtý vstup prvého preklápacieho obvodu, na prvý vstup druhého vybavovaciehoobvodu, na prvý vstup druhého preklápacieho obvodu, na druhý vstup druhého blokovaciehoobvodu, na druhý vstup posúvacieho registra a na druhý vstup konbinačného obvodu, třetívýstup prvého vybavovacieho obvodu je připojený na třetí vstup prvého preklápacieho obvo-du, na druhý vstup druhého vybavovacieho obvodu, na třetí vstup druhého preklápacieho ob-vodu, na třetí vstup druhého blokovacieho obvodu, na třetí vstup-posúvacieho registra a natřetí vstup kombinačného obvodu, prvý výstup druhého vybavovacieho obvodu je připojený naprvý vstup prvého blokovacieho obvodu a na štvrtý vstup kombinačného obvodu, druhý výstupdruhého vybavovacieho obvodu je připojený na druhý vstup prvého blokovacieho obvodu a napiaty vstup kombinačného obvodu, výstup druhého preklápacieho obvodu je připojený na vý-stup indikácie režimu zápisu, výstup prvého blokovacieho obvodu je připojeny1 na piatyvstup druhého vybavovacieho obvodu, výstup druhého blokovacieho obvodu je připojený naSiesty vstup prvého vybavovacieho obvodu a na výstup vnútorného obsadenia, prvý výstup po-súvacieho registra je připojený na štvrtý vstup registra požiadaviek prvého portu, druhývýstup posúvacieho registra je připojený na štvrtý vstup registra požiadaviek druhého por-tu, prvý výstup kombinačného obvodu je připojený na výstup indikácie obnovenia, druhý vý-stup kombinačného obvodu je připojený na prvý vstup posúvacieho registra a na výstup povo-lenia vyberu portu, třetí výstup kombinačného obvodu je připojený na výstup výběru portu,štvrtý výstup kombinačného obvodu je připojený na výstup indikácie cyklu.
Hlavnou výhodou arbitra dvojportového pamatového zariadenia podlá vynálezu je to, žeako monolitický integrovaný obvod na báze hradlového póla HP200 představuje samostatnýkonštrukčný prvok, ktorý rozhoduje o sposobe vybavenia požiadaviek o vykonanie cyklu v pa-mátovom zariadení v požadovanom režime a ktorý generuje výstupné signály, ktoré určujú vy-konávaný režim obnovenia, režim čítania alebo režim zápisu a ktorý určuje port dvojporto-vého pamatového zariadenia, pre ktorý bude vykonaný cyklus v pamatovom zariadení. Výhodouarbitra dvojportového pamatového zariadenia je tiež to, že požiadavka o cyklus v režimeobnovenia má vždy vyššiu prioritu ako požiadavky prvého portu a druhého, ktorých vzájomnápriorita je volitelná, člalej to, že požiadavky prvého portu a druhého portu taožu byt syn-chronně alebo asynchronně ku vstupnému riadiacemu hodinovému signálu, ktorého frekvenciamože byt i 6,053Hz a to, že z prvého portu može byt vykonané zablokovanie vybavenia požia-davky druhého portu na íubovolne dlhý časový interval a to, že z druhého portu može bytvykonané zablokovanie vybavenia požiadavky prvého portu na Íubovolne dlhý časový interval.
Obvody arbitra dvojportového pamatového zariadenia sú realizované tak, že register £0požiadavky o obnovenie je realizovaný R-S preklápacím obvodom, podstatná část registra 20vstupných požiadaviek prvého portu je realizovaná dvoma D-preklápacími obvodmi, podstatnáčást registra 30 vstupných požiadaviek druhého portu je realizovaná dvoma D-preklápacímiobvodmi, podstatná část prvého synchronizačného registra 40 je realizovaná D-preklápacímobvodom, podstatná část druhého synchronizačného registra 50 je realizovaná D-preklápacímobvodom, prvý multiplexer 60 a druhý multiplexer 70 sú realizované dvojkanálovými jednobi-tovými multiplexermi, podstatná část prvého preklápacieho obvodu 80 je realizovaná dvomaR-S preklápacími obvodmi, rozhodovací obvod 90 je realizovaný kombinačnými obvodmi, pod-statná část prvého vybavovacieho registra £00 je realizovaná troma D-preklápacími obvodmi,podstatná část druhého vybavovacieho registra je realizovaná dvoma D-preklápacími ob-vodmi, podstatná časí druhého preklápacieho obvodu £20 je realizovaná R-S preklápacím obvo-dom, prvý blokovací obvod £30 a druhý blokovací obvod '40 sú realizované R-S preklápacímiobvodmi, podstatná část posúvacieho registra £50 je realizovaná čtyřmi D-preklápacími ob-vodmi. Vyššie uvedené obvody, ktoré sú realizované D-preklápacími obvodmi obsahujú tiežkombinačně obvody.
Arbiter dvojportového pamatového zariadenia sa nastaví do základného stabilného stavuhodnotou 1 signálu na vstupe RST nulovania a hodnotou 1 signálu na vstupe STOP ukončeniacyklu. Hodnota 1 signálu na vstupe RST nulovania, ktorý je připojený na třetí vstup £3 re-gistra 10 požiadavky o obnovenie, na piaty vstup 25 registra 20 požiadaviek prvého portu,na piaty vstup 35 registra 30 požiadaviek druhého portu, na třetí vstup 43 prvého synchro- 7 CS 275 754 Βδ nizačného registra 40, na třetí vstup 53 druhého synchronizačného registra 5θ> na třetívstup '33 prvého blokovacieho obvodu 1.30 a na štvrtý vstup £44 druhého blokovacieho obvo-du 1.40, sposobí nastavenie hodnoty 1 signálov na výstupe £4 registra 10 požiadavky o ob-novenie, na prvom výstupe 26 registra 20 požiadaviek prvého portu, na výstupe AhEA hradlo-vania adresy prvého portu, na druhom výstupe 27 registra 20 požiadaviek prvého portu, naprvom výstupe 36 registra 30 požiadaviek druhého portu, na výstupe BIEA hradlovania adre-sy druhého portu, na druhom výstupe 37 registra 30 požiadaviek druhého portu, na výstupe44 prvého synchronizaSného registra 40, na výstupe 54 druhého synchronizačného registra50, na výstupe 135 prvého blokovacieho obvodu 130, na výstupe £46 druhého blokovacieho ob-vodu 140 a na výstupe BUSY vnútorného obsadenia. Hodnota 1 signálu na vstupe STOP ukonče-ni a cyklu, ktorý je připojený na druhý vstup ±2 registra £0 požiadavky o obnovenie, napiaty vstup 105 prvého vybavovacieho obvodu .£ 00, na štvrtý vstup J.2.4 druhého vybavovaciehoobvodu J.1.0 a na piaty vstup 25 registra 20 požiadaviek prvého portu, sposobí nastaveniehodnoty 1 signálov na prvom výstupe £07 prvého vybavovacieho obvodu £00, na výstupe BPCYindikácie cyklu obnovenia, na druhom výstupe £08 prvého vybavovacieho obvodu 1.00, na tre-tom výstupe £09 prvého vybavovacieho obvodu £00, na prvom výstupe ££6 druhého vybavovaciehoobvodu 110, na druhom výstupe ££7 druhého vybavovacieho obvodu 1.1.0, na výstupe £26 druhéhopreklápacieho obvodu 1.20 a na výstupe WT indikácie režimu zápisu. Hodnoty vyššie uvedenýchsignálov sposobia nastavenie hodnoty 0 signálu na výstupe indikácie obnovenia, hodnoty 1signálov na výstupe PSEN povolenia výběru portu a na výstupe STCY indikácie cyklu, nastave-nie hodnoty 0 signálu na výstupe PSEL výběru portu, ak má hodnotu 0 signál na vstupe Pvolby priority portov, alebo nastavenie hodnoty 1 signálu na výstupe PSEL výběru portu, akmá hodnotu 1 signál na vstupe P volby priority portov. Ak je na vstupe BFBg požiadavkyo obnovenie signál s hodnotou 0, na vstupe AAD adresného výběru prvého portu signál s hodno-tou 1, na vstupe BAp adresného výběru druhého portu signál s hodnotou 0, potom po zmenez hodnoty 1 na hodnotu 0 signálu na vstupe BST ňulovania a signálu na vstupe STOP ukonče-nia cyklu budu hodnoty signálov na vgetkých vyššie uvedených výstupech rovnaké ako předtouto změnou.
Arbiter dvojportového pamatového zariadenia vybaví požiadavku o obnovenie po ukončenínulovania zo vstupu EST nulovania a zo vstupu STOP ukončenia cyklu tak, že hodnota 1 signá-lu, ktorý je prenášaný cez vstup BFRg požiadavky o obnovenie na prvý vstup ££ registra £0požiadavky o obnovenie, sposobí nastavenie hodnoty 0 signálu na výstupe £4 registra .1.0požiadavky o obnovenie, ktorý je připojený na prvý vstup 9£ rozhodovacieho obvodu 90, naprvý vstup 10’ prvého vybavovacieho obvodu 100 a na prvý vstup 161 kombinačného obvodu 160.Hodnota 0 signálu na prvom vstupe 9£ rozhodovacieho obvodu 90 sposobí nastavenie hodnoty 1signálov na prvom výstupe 98 rozhodovacieho obvodu 90 a na druhom výstupe 99 rozhodovacie-ho obvodu 90. Změnou s hodnoty 0 na hodnotu 1 hodinového signálu, ktorý je připojený cezhodinový vstup CLK na štvrtý vstup J.C4 prvého vybavovacieho obvodu ±00, sa nastaví signál,ktorý je připojený z prvého výstupu £07 prvého vybavovacieho obvodu J.00 na výstup 3FCY in-dikácie cyklu obnovenia a na prvý vstup £4£ druhého blokovacieho obvodu £40, na hodnotu 0.Hodnota 0 signálu na prvom vstupe £4£ druhého blokovacieho obvodu £40 sposobí nastaveniesignálu na výstupe £46 druhého blokovacieho obvodu £40, na výstupe BUSY vnútorného obsade-nia a na šiestom vstupe £06 prvého vybavovacieho obvodu £00 na hodnotu 0 a tým sposobízáblokovanie Salšieho účinku hodinového signálu na štvrtom vstupe £04 prvého vybavovaciehoobvodu £00. Hodnota 0 signálu na prvom vstupe £6£ kombinačného obvodu £60 sposobí nastave-nie hodnoty 1 signálu na prvom výstupe £67 kombinačného obvodu £60 a na výstupe BEF indi-kácie obnovenia. Změna z hodnoty 1 na hodnotu 0 signálu na vstupe BFB^ požiadavky o obnove-nie nesposobí změnu hodnoty signálu na výstupe £4 registra £0 požiadavky o obnovenie. Přesprávnu činnost arbitra dvojportového pamatového zariadenia musí byt vykonaná změna z hod-noty 1 na hodnotu 0 signálu na vstupe BFBg požiadavky o obnovenie před vykonáním změnyz hodnoty 0 na hodnotu 1 signálu na vstupe STO? ukončenia cyklu. Ukončenie vybavenia požia-davky o obnovenie a tým ukončenie generovania výstupných signálov pře cyklus pamatovéhozariadenia v režime obnovenia sa vykoná nastavením signálu na vstupe STOP ukončenia cyklua signálu na vstupe BB ukončenia vnútorného obsadenia na hodnotu 1. Hodnota 1 signálu, CS 275 754 B6 4 ktorý je připojený cez vstup STOP ukončenia cyklu na druhý vstup 22 registra 22 požia-davky o obnovenie a na piaty vstup 22? prvého vybavovacieho obvodu ·00, sposobí nastave-nie signálu na výstupe 14 registra j_0 požiadavky o obnovenie na hodnotu i a tým nastave-nie signálu na výstupe BEF indikácie obnovenia na hodnotu 0 a sposobí nulovanie prvéhovybavovacieho registra ICO a tým nastavenie na hodnotu 1 signálov na prvom výstupe 207prvého vybavovacieho obvodu ί00, na výstupe RFCY indikácie cyklu obnovenia a na prvomvstupe 242 druhého blokovacieho obvodu 240. Hodnota 1 signálu, ktorý je připojený cezvstup BB ukončenia vnútorného obsadenia na piaty vstup 245 druhého blokovacieho obvodu'40 sposobí nastavenie hodnoty 1 signálu na výstupe 246 druhého blokovacieho obvodu 240a na výstupe 3USY vnútorného obsadenia a týmto sa uvolní štvrtý vstup 222 prvého vybavo-vacieho obvodu 200, na ktorý je připojený hodinový signál. Obvody, ktoré nie sú uvedenévo vyššie uvedenom vybavení požiadavky o cyklus obnovenia, nemajú vplyv na generovanievýstupných signálov arbitra dvojportového památového zariadenia, ak v čase tohoto vybave-nia neboli zaregistrované požiadavky prvého portu alebo druhého portu. Po zmene hodnoty 1na hodnotu 0 signálov na vstupe BST ukončenia cyklu a na vstupe B3 ukončenia vnútornéhoobsadenia budúmat výstupné signály rovnaké hodnoty ako před touto změnou.
Hodnota 0 signálu, ktorý je připojený cez vstup WZ indikácie inicializačného zápisuna štvrtý vstup 94 rozhodovacieho obvodu 90, sposobí nastavenie hodnoty 1 signálov na pr-vom výstupe 98 rozhodovacieho obvodu 90 a na druhom výstupe 99 rozhodovacieho obvodu 90a týmto zablokovanie vybavenia požiadaviek prvého portu a druhého portu. Hodnota 1 signáluna vstupe WZ indikácie inicializačného zápisu nemá vplyv na funkciu arbitra dvojportovéhopamátového zariadenia. Časový interval od změny z hodnoty 0 na hodnotu 1 signálu na vstupe STOP ukončeniacyklu do změny z hodnoty 0 na hodnotu 1 signálu na vstupe EB ukončenia vnútorného blokova-nia je definovaný časovým parametrom tRP signálu BAS dynamických psmátí použitých v pama-íovom zariadení. .Arbiter dvojportového památového zariadenia vybaví synchrónnu požiadavku o zápis pr-vého portu s vyššou prioritou ako majú požiadavky druhého portu po ukončení nulováni?, zovstupu BST nulovania tak, že ak má hodnotu 0 signál, ktorý je připojený cez vstup AADadresného výběru prvého portu na třetí vstup 23 registra 20 požiadaviek prvého portu, po-tom změna z hodnoty i na hodnotu 0 signálu, ktorý je připojený cez vstup AWT požiadavkyprvého portu o zápis na druhý vstup 22 registra 20 požiadaviek prvého portu sposobí nasta-venie hodnoty 0 signálu připojeného z prvého výstupu 26 registra 20 požiadaviek prvéhoportu na prvý vstup 41 prvého synchronizačného registra 40, na prvý vstup 62 prvého multi-plexera 60 a na výstup ALEA hradlovania adresy prvého portu a Sálej sposobí nastaveniehodnoty 0 signálu připojeného z druhého výstupu 27 registra 20 požiadaviek prvého portuna druhý vstup 2?2 druhého preklápacieho obvodu 222· Vyááie uvedená činnost sa vykoná tiežzmehou z hodnoty 1 na hodnotu 0 signálu na vstupe AAD adresného výběru prvého portu, ak máhodnotu 0 signál na vstupe AWT požiadavky prvého portu o zápis. Pre synchrónnu požiadavkuprvého portu musí mat hodnotu 0 signál, ktorý je propojený cez vstup AS volby synchronizá-cie prvého portu na třetí vstup 63 prvého multiplexera 60. Hodnota 0 signálu na prvom vstu-pe 61 prvého multiplexera 60 sa prenesie cez výstup 64 prvého multiplexera 60 na druhývstup 92 rozhodovacieho obvodu 90 a sposobí nastavenie hodnoty 0 signálu len na prvom vý-stupe 98 rozhodovacieho obvodu 90, ktorý je připojený na druhý vstup 222 prvého výbavova-cieho registra 100. Změnou z hodnoty 0 na hodnotu 1 hodinového signálu, ktorý je připojenýcez hodinový vstup CLK na štvrtý vstup 104 prvého vybavovacieho registra 222 ss nastaví nahodnotu 0 signál, ktorý je připojený z druhého výstupu 108 prvého vybavovacieho registra100 na druhý vstup 142 druhého blokovacieho obvodu 240, na prvý vstup 222 druhého preklá-pacieho obvodu 120, na druhý vstup 152 posúvacieho registra 150 a na druhý vstup 1.6? kom-binačného obvodu 160. Hodnota 0 signálov na prvom vstupe 222 druhého preklápacieho obvodu120 a na druhom vstupe 122 druhého preklápacieho obvodu 120 spěsobí nastavenie hodnoty 0signálu, ktorý je připojený z výstupu 126 druhého preklápacieho obvodu 222 na výstup WT in-dikácie režimu zápisu. Hodnota 0 signálu na druhom vstupe 142 druhého blokovacieho obvodu CS 275 754 E6 14O sposobí nastavenie hodnoty 0 signálu, ktorý je připojený z výstupu 146 druhého bloko-vacích© obvodu HO na siesty vstup 106 prvého vybavovacieho obvodu £00 a na výstup BUSYvnútorného obsadenia a tým sa vykoná zablokovanie aalšieho účinku hodinového signálu naštvrtom vstupe 104 prvého vybavovacieho registra 100. Hodnota 0 signálu na druhom vstupe'6? kombinačného obvodu 160 sposobí nastavenie hodnoty 0 signálu, ktorý je připojenýz druhého výstupu 168 kombinačného obvodu 160 na prvý výstup £5£ posúvacieho registra 150a na výstup PSEW povolenia výběru portu, sposobí nastavenie hodnoty 0 signálu; ktorý jepřipojený zo čtvrtého výstupu 170 kombinačného obvodu £60 na výstup STCY indikácie cyklu.
Po vykonaní tretej změny z hodnoty 0 na hodnotu 1 hodinového signálu na štvrtom vstupe154 posúvacieho registra 150 od nastavenia hodnoty 0 na prvom vstupe 151 posúvacieho re-gistra 150 sa nastaví hodnota 0 signálu, ktorý je připojený z prvého výstupu £55 na čtvr-tý vstup 24 registra 20 požiadaviek prvého portu, ktorý sa týmto vynuluje a signály naprvom výstupe 26 registra 20 požiadaviek prvého portu a na druhom výstupe 27 registra 20požiadaviek prvého portu sa nastavia na hodnotu 1. Po nastavení hodnoty 0 na prvom výstu-pe 155 posúvacieho registra £50 sa posúvací register £50 samočinné vynuluje a signál naštvrtom vstupe 24 registra 20 požiadaviek prvého portu sa nastaví na hodnotu 1. Ukončenievybavenia požiadavky prvého portu o zápis a tým ukončenie generovania výstupných signálovpře cyklus pamatového zariadenia v režime zápisu sa vykoná nastavením signálu na vstupeSTO? ukončenie cyklu a signálu na vstupe RB ukončenia vnútorného obsadenia na hodnotu 1.Hodnota 1 signálu, ktorý je připojený cez vstup STO? ukončenia cyklu na piaty vstup £05prvého vybavovacieho registra 100 a na piaty vstup £25 druhého preklápacieho obvodu £20,sposobí ich nulovanie a tým nastavenie hodnoty 1 signálu na druhom výstupe £08 prvého vy-bavovacieho registra £00 a nastavenie hodnoty 1 signálu na výstupe WT indikácie režimu zá-pisu. Hodnota 1 signálu, ktorý je připojený cez vstup RB ukončenia vnútorného obsadeniana piaty vstup £45 druhého blokovacieho obvodu £40 sposobí nastavenie hodnoty 1 signáluna výstupe 146 druhého blokovacieho obvodu £40 a na výstupe BUSY vnútorného obsadeniaa týmto sa uvolní čtvrtý vstup 104 prvého vybavovacieho registra £00, na ktorý je připoje-ný hodinový signál. Obvody, ktoré nie sú uvedené vo vyššie uvedenom vybavení požiadavkyprvého portu o cyklus zápisu, nemajú vplyv na generovanie výstupných signálov arbitra dvoj-portového pamatového zariadenia, ak v čase tohoto vybavenia neboli zaregistrované požia-davky druhého portu a požiadavka o obnbvenie. Po zraene z hodnoty 0 na hodnotu 1 signálovna vstupe RST ukončenia cyklu a na vstupe EB ukončenia vnútorného obsadenia budú matvýstupné signály rovnaké hodnoty ako před touto změnou.
Arbiter dvojportového památového zariadenia v čase vybavovania asynchrónnej požia-davky prvého portu o zápis s vyššou prioritou ako majú požiadavky druhého portu vykonávásvoju činnost tak, ako v čase vyššie uvedeného vybavovania synchronněj požiadavky prvéhoportu o zápis s vyššou prioritou ako majú požiadavky druhého portu s tým rozdielom, žehodnota 0 signálu připojeného z prvého výstupu 26 registra 20 požiadaviek prvého portu naprvý vstup 41 prvého synchronizačného registra 40 sposobí po zmene z hodnoty 0 na hodnotui hodinového signálu na druhom vstupe 42 prvého synchronizačního registra 40 nastaveniehodnoty 0 na výstupe 44 pivého synchronizačného registra 40. Pre asynchrónnu poziadavkuprvého portu musí mat hodnotu 1 signál, ktorý je připojený cez vstup AS volby synchronizá-cie prvého portu na třetí vstup 63 prvého multiplexera 60. Potom sa hodnota 0 signálu nadruhom vstupe 62 prvého multiplexera 60 prenesie cez výstup 64 prvého multiplexera 60 nadruhý vstup 92 rozhodovacieho obvodu 90 a signál, ktorý je připojený z prvého výstupu 98rozhodovacieho obvodu 90 na druhý vstup £02 prvého vybavovacieho obvodu £00 aa nastaví nahodnotu 0. Hodnota 0 tohoto signálu sa zapíše do prvého vybavovacieho registra £00 nasle-dujúcou změnou z hodnoty 0 na hodnotu 1 hodinového signálu na štvrtom vstupe £04 prvéhovybavovacieho obvodu 100 po vyššie uvedenej zmene hodnoty hodinového signálu na druhomvstupe 42 prvého synchronizačného registra 40. Týmto sa vykoná synchronizácia asynchrónnejpožiadavky prvého portu o zápis a vylúči sa nesprávná činnost arbitra dvojportového pamá-tového zariadenia při vzniku nestabilného stavu, ktorý može vzniknút na výstupe 44 prvéhosynchronizačného registra 40 pri nedodržení předstihu a přesahu hodnoty 0 signálu na prvom cs 275 754 36 6 vstupe 4’ prvého synchronizačného registra 40 ku zmene z hodnoty 0 na hodnotu 1 hodinové-ho signálu na druhom vstupe 42 prvého synchronizačného registra 40.
Arbiter dvojportového památového zariadenia v čase výbavovania synchrónnej a asyn-chronně.j požiadavky prvého portu o čítanie s vyššou prioritou nko majú požiadavky druhéhoportu vykonává svoju činnost tak, ako v čase vybavovania vyššie uvedenoj synchronněja asynchronněj požiadavky prvého portu s tým rozdielom, že ak má hodnotu 0 signál, ktorýje připojený cez vstup AAD adresného výběru prvého portu na třetí vstup 23 registra 20požiadavek prvého portu, potom změna z hodnoty 1 na hodnotu 0 signálu, ktorý je připojenýcez vstup ARD požiadavky prvého portu o čítanie na prvý vstup 2£ registra 20 požiadaviekprvého portu, sposobí nastavenie hodnoty 0 signálu na prvom výstupe 26 registra 20 požia-daviek prvého portu. Hodnota 1 signálu na druhom výstupe 27 registra 20 požiadaviek prvéhoportu sa nezmení a signál, ktorý je připojený z výstupu 126 druhého preklápacieho obvodu120 na výstup WT indikácie režimu zápisu bude mat v čase vybavovania požiadavky prvéhoportu o čítanie hodnotu 1. .Arbiter dvojportového památového zariadenia v čase vybavovania synchrónnych a asyn-chrónnych požiadaviek o zápis a čítanie druhého portu s vyššou prioritou ako majú požia-davky prvého portu vykonává svou činnost tak, ako v Čase vybavovania vyššie uvedenýchsynchrónnych a asynchrónnych požiadaviek prvého portu o zápis a čítanie s vyššou prioritouako majú požiadavky druhého portu s tým rozdielom, že hodnotu 0 má signál na vstupe BASadresného výběru druhého portu, signál na vstupe BWT požiadavky druhého portu o zápis privybavovaní požiadavky o zápis a signál na vstupe BRD požiadavky druhého portu o čítaniepri vybavovaní požiadavky o čítanie. Signály na vstupe AAD adresného výběru prvého portuna vstupe AWT požiadavky prvého portu o zápis a na vstupe ARD požiadavky prvého portu o čí-tanie majú hodnotu 1. Vykonávanie funkcie zabezpečuje register 30 požiadaviek druhého por-tu, druhý synchronizačný register 50, druhý multiplexer 70 a funkčný význam týchto obvodovje zhodný s funkčným významom registra 20 požiadaviek prvého portu, prvého synchronizačné-ho registra 40 a prvého multiplexera 60. Signály na druhom výstupe 9g rozhodovacieho obvo-du 90, na tretom výstupe 1.09 prvého vybavovacieho obvodu J_00 a na druhom výstupe 1.56 po-súvacieho registra j.50 majú zhodný funkčný význam ako signály ha prvom výstupe 98 rozhodo-vacieho obvodu 90, na druhom výstupe J.08 prvého vybavovacieho obvodu j.00 a na prvom výstu-pe 2J55 posúvacieho registra j.í>0. Signál připojený cez vstup BS volby synchronizácie dru-hého portu na třetí vstup 72 druhého multiplexera 70 má zhodný funkčný význam ako signálna vstupe AS volby synchronizácie prvého portu. Při vybavovaní požiadaviek druhého portusa nastaví hodnota 0 signálu na výstupe BLEA hradlovania adresy druhého portu a signál navýstupe ALBA hradlovania adresy prvého portu bude mat hodnotu 1.
Arbiter dvojportového památového zariadenia rozhoduje o vybavení požiadavky o cykluspamátového zariadenia v určitom režime vtedy, keS požiadavka o obnovenie, požiadavka prvéhoportu a požiadavka druhého portu vzniknú súčasne, alebo vtedy, keď je vybavovaná jednaz vyššie uvedených požiadaviek a v čase jej vybavovania vznikne jedna alebo dve iné požia-davky.
Arbiter dvojportového památového zariadenia vybaví súčasne zaregistrované požiadavkyo cyklus památového zariadenia v určitom režime tak, že hodnota 1 signálu na vstupe RPRQpožiadavky o obnovenie sposobí nastavenie hodnoty 0 signálu na výstupe 1.4 registra 1.0 po-žiadavky o obnovenie, Sálej tak, že ak signál na vstupe AAD adresného výběru prvého portumá hodnotu 0, potom změna z hodnoty 1 na hodnotu 0 signálu na vstupe ARD požiadavky prvé-ho portu o čítanie sposobí nastavenie hodnoty C signálu na prvom výstupe 26 registra 20požiadaviek prvého portu a Sálej tak, že ak signál na vstupe BAD adresného výběru druhéhoportu má hodnotu 0, potom změna z hodnoty 1 na hodnotu 0 signálu na vstupe BWT požiadavkydruhého portu o zápis sposobí nastavenie hodnoty 0 signálu na prvom výstupe 36 registra30 požiadaviek druhého portu a na druhom vstupe 37 registra 30 požiadaviek druhého portu.
Po vyššie uvedenom zaregistrovaní uvedených požiadaviek má signál na prvom vstupe 9J. roz-hodovacieho obvodu 90 hodnotu 0 a ak sú uvedené požiadavky prvého portu a druhého portu 7 C3 275 754 B6 synchronně, potom majú signály hodnotu 0 na druhom vstupe 92 rozhodovacieho obvodu 90a na treíom vstupe 93 rozhodovaoieho obvodu 90« Preto, že požiadavka o obnovenie má pev-ne nastavenu najvyššiu prioritu, tak hodnota 0 signálu na prvom vstupe 9‘ rozhodovaoiehoobvodu 90 zablokuje prvý vstup 98 rozhodovaoieho obvodu 90, druhý výstup 99 rozhodova-eieho obvodu 90 a signály na týchto výstupoch budú mat hodnotu 1 a arbiter dvojportovéhopamatového zariadenia vykoná svoju činnost pódia vyššie uvedeného vybavenia požiadavkyo obnovenie. Po ukončení vybavenia požiadavky o obnovenie má signál na prvom vstupe 9£rozhodovaoieho obvodu 90 hodnotu 1, ktorá uvolní činnost rozhodovaoieho obvodu 90, a ar-biter dvojportového pamatováno zariadenia vybaví tú zaregistrovaná požiadavku prvého por-tu a druhého portu, která-má vyššiu prioritu. Hodnota 0 signálu, ktorý^je připojený cezvstup ? vorby priority portov na piaty vstup 95 rozhodovaoieho obvodu 90 a na siesty vstup166 kombinačného obvodu i 60, určuje vyššiu prioritu pre prvý port. Hodnota 1 signálu navstupe P volby priority portov určuje vyššiu prioritu pre druhý port. Keď má signál na piatom vstupe 95 rozhodovaoieho obvodu 90 hodnotu 0, potom hodnota 0 signálu na druhom vstupe92 rozhodovaoieho obvodu 90 spSsobí nastavenie hodnoty 0 signálu na prvom výstupe 98. roz-hodovacieho obvodu 90 a Sálej sposobí zablokovanie druhého výstupu 99 rozhodovaoieho ob-vodu 90 a signál na tomto výstupe bude mat hodnotu 1 a arbiter dvojportového pamatovéhozariadenia vykoná svoju činnost podlá vyššie uvedeného vybavenia synchrónnej požiadavkyprvého portu o čítanie s vyššou prioritou ako májá požiadavky druhého portu. Po nulovaníregistra 10 požiadavky o obnovenie bude mat signál na druhom vstupe 92 rozhodovacieho ob-vodu 90 hodnotu i, ktorá spčsobí nastavenie hodnoty 1 signálu na prvom výstupe 98 rozhodo-vacieho obvodu 90 a nastavenie hodnoty 0 signálu na druhom výstupe 99 rozhodovacieho obvo-du 90, pretože na tretom vstupe 93 rozhodovacieho obvodu 90 je hodnota 0 signálu zare-gistrovanej požiadavky druhého portu o zápis. Po nastavení hodnoty 1 signálu na šiestomvstupe 1.06 prvého vybavovacieho obvodu 222 > změna z hodnoty 0 na hodnotu 1 hodinové- ho signálu na štvrton vstupe 224 prvého vybavovacieho obvodu 200 sposobí nastavenie hodno-ty 0 signálu na tretom výstupe 209 prvého vybavovacieho obvodu 222 a tým sposobí nastave-nie hodnoty 1 na výstupe PSEL výběru portu, nastavenie hodnoty 0 signálu na výstupe WT in-dikácie režimu zápisu, nastavenie hodnoty 0 signálu BUSY indikácie vnátorného obsadeniaa tým zablokovanie aalšieho účinku hodinového signálu na štvrtom vstupe 224 prvého vybavo-vacieho obvodu 100. Prvá změna z hodnoty 0 na hodnotu 1 hodinového signálu na tretom vstu-pe 13 registra 20 požiadavky o obnovenie po nastavení hodnoty 0 na druhom vstupe 222 dru-hého vybavovacieho obvodu 222 sposobí nastavenie hodnoty 0 signálu, ktorý je připojenýz druhého výstupu 222 druhého vybavovacieho obvodu 222 na druhý vstup 232 prvého blokova-cieho obvodu 230 a na piaty vstup 222 kombinačného obvodu 260. Hodnota 0 signálu na piatomvstupe 225 kombinačného obvodu 222 sposobí nastavenie hodnoty 0 signálov na výstupe STCYindikácie cyklu a na výstupe PSEN povolenia výběru portu. Hodnota 0 na druhom vstupe 222prvého blokovacieho obvodu 222 sposobí nastavenie hodnoty 0 signálu, ktorý je připojenýz výstupu 222 prvého blokovacieho obvodu 222 na piaty vstup 222 druhého vybavovacieho ob-vodu 110 a spSsobí zablokovanie ďalšieho účinku hodinového signálu na tretom vstupe 22 re_gistra 22 požiadavky o obnovenie; Časový interval medzi změnou hodnoty signálu na výstupePSEL výběru portu a změnou hodnoty signálu na výstupe STCY indikácie cyklu je rovný pe-riodě hodinového signálu a tým sa zabezpečí předstih uvolnenia vstupných adresných obvodovportu bez priority v památovom zariadení před začiatkom cyklu parnátového zariadenia v ur-čitom režime. Ďalšie vykonávanie vybavenia požiadavky druhého portu o zápis bez prioritya jeho ukončenia je zhodné s vyššie uvedeným vykonáváním vybavenia synchrónnych a asyn-chrónnych požiadaviek druhého portu s vyššou prioritou ako majú požiadavky prvého portu.
Ak sú v Čase vybavovsnia jednej požiadavky zaregistrované iné dve požiadavky, potomarbiter dvojportového pamatového zariadenia po ukončení vykonávania vybavovania požiadavkyvybaví najskór tú z dvoch požiadaviek, ktorá má vyššiu primátu.
Arbiter dvojportového pamatového zariadenia umožňuje zablokovanie vybavenia požiada-viek druhého portu povelom z prvého portu, alebo zablokuje vybavenia požiadaviek prvéhoportu povelom z druhého portu. Nastavenie hodnoty · signálu, ktorý je připojený zo vstupu

Claims (1)

  1. CS 275 754 B6 8 LCKA blokovania z prvého portu na prvý vstup 81 prvého preklápacieho obvodu 80 v čase vy-bavovania požiadavky prvého portu o čítanie alebo o zápis, v ktorom má signál na štvrtomvstupe 84 prvého preklápacieho obvodu 80 hodnotu 0, spSsobi nastavenie hodnoty 0 signálu,ktorý je připojený z prvého výstupu 85 prvého preklápacieho obvodu 80 na šiesty vstup 96rozhodovacieho obvodu 90. Hodnota 0 signálu na šiestom vstupe 96 rozhodovacieho obvodu 90spSsobi zablokovanie druhého výstupu 99 rozhodovacieho obvodu 90 a nastavenie hodnoty 1signálu na tomto výstupe a tým zablokovanie vybavenia požiadavky druhého portu o čítaniealebo o zápis. Uvoinenie druhého výstupu 99 rozhodovacieho obvodu 90 sposobí hodnota 0signálu na vstupe LCKA blokovania z prvého portu. Nastavenie hodnoty 1 signálu, ktorý jepřipojený zo vstupu LCKB blokovania z druhého portu na druhý vstup 82 prvého preklápaciehoobvodu 80 v čase vybavovania požiadaviek druhého portu o čítanie alebo o zápis, v ktorommá signál na tretom vstupe 83 prvého preklápacieho obvodu 80 hodnotu 0, sposobí nastaveniehodnoty 0 signálu, ktorý je připojený z druhého výstupu 86 prvého preklápacieho obvodu 80na siedmy vstup 97 rozhodovacieho obvodu 90. Hodnota O signálu na siedmom vstupe 97 rozho-dovacieho obvodu 90 sposobí zablokovanie prvého vstupu 98 rozhodovacieho obvodu 90 a nastavenie hodnoty 1 signálu na tomto výstupe a tým zablokovanie vybavenia požiadavky prvéhoportu o čítanie alebo o zápis. Uvoinenie prvého výstupu 98 rozhodovacieho obvodu 90 sposo-bí hodnota 0 signálu na vstupe LCKB blokovania z druhého portu. PATENTOVÉ NÁROKY Arbiter dvojportového pamatového zariadenia, vyznačujúci sa tým, že vstup (R7RQ) po-žiadavky o obnovenie je připojený na prvý vstup (11) registra (10) požiadavky o obnovenie,vstup (AED) požiadavky prvého portu o čítanie je připojený na prvý vstup (21) registra(20) požiadaviek prvého portu, vstup (AWT) požiadavky prvého portu o zápis je připojený nadruhý vstup (22) registra (20) požiadaviek prvého portu, vstup (AAD) adresného výběru pr-vého portu je připojený na třetí vstup (23) registra (20) požiadaviek prvého portu, vstup(AS) volby synchronizácie prvého portu je připojený na třetí vstup (63) prvého multi-plexera (60), vstup (WZ) indikácie inicializačného zápisu je připojený na čtvrtý vstup(94) rozhodovacieho obvodu (90), vstup (P) volby priority portov je připojený na piatyvstup (95) rozhodovacieho obvodu (90) a na šiesty vstup (166) kombinačného obvodu (160),vstup (BRD) požiadavky druhého portu o čítanie je připojený na prvý vstup (31) registra(30) požiadaviek druhého portu, vstup (BWT) požiadavky druhého portu o zápis je připojenýna druhý vstup (32) registra (30) požiadaviek druhého portu, vstup (BAB) adresného výběrudruhého portu je připojený na třetí vstup (33) registra (30) požiadaviek druhého portu,vstup (BS) volby synchronizácie druhého portu je připojený na třetí vstup (73) druhého mul·tiplexera (70), hodinový vstup (CLK) je připojený na druhý vstup (42) prvého synchroni-začného registra (40), na druhý vstup (52) druhého synchronizačného registra (50), naštvrtý vstup (104) prvého vybavovacieho obvodu (100), na třetí vstup (^3) druhého vybavo-vacieho obvodu (110) a na štvrtý vstup (154) posúvacieho registra (1 50), vstup (STOP) úkon-čenia cyklu je připojený na druhý vstup (12) registra (10) požiadavky o obnovenie, napiaty vstup (105) prvého vybavovacieho obvodu (100), na štvrtý vstup (114) druhého vybavo-vacieho obvodu (110) a na piaty vstup (125) druhého preklápacieho obvodu (120), vstup(LCKA) blokovania z prvého portu je připojený na prvý vstup (81) prvého preklápacieho obvo-du (80), vstup (LCKB) blokovania z druhého portu je připojený na druhý vstup (82) prvéhopreklápacieho obvodu (80), vstup (RST) nulovania je připojený na třetí vstup (’3) registra(10) požiadavky o obnovenie, na piaty vstup (25) registra (20) požiadaviek prvého portu,na piaty vstup (35) registra (30) požiadaviek druhého portu, na třetí vstup (43) prvéhosynchronizačného registra (40), na třetí vstup (53) druhého synchronizačného registra (50)na třetí vstup (133) prvého blokovacieho obvodu (130) a na štvrtý vstup (144) druhého blo-kovacieho obvodu (140), vstup (RB) ukončenia vnútorného obsadenia je připojený na štvrtývstup (134) prvého blokovacieho obvodu (130) a na piaty vstup (145) druhého blokovacieho 9 CS 275 754 B6 obvodu (140), výstup ('4) registra (10) požiadavky o obnovenie je připojený na prvý vstup(91) rozhodovaciehc obvodu (90), na prvý vstup (101) prvého vybavovacieho obvodu (100)a na prvý vstup (16*) kombinačného obvodu (160), prvý výstup (26) registra (20; požiada-viek prvého portu je připojený na prvý vstup (41) prvého synchronizačného registra (40),na prvý vstup (61) prvého multiplexera (60) a na výstup (AISA) hradlovania adresy prvéhoportu, druhý výstup (27) registra (20) požiadaviek prvého portu je připojený na druhývstup (1?2) druhého preklápacieho obvodu (120), prvý výstup (36) registra (30) požiadaviekdruhého portu je připojený na prvý vstup (51) druhého synchronizačného registra (50), naorvý vstup (71) druhého multiplexera (70) a na výstup (BLBA) hradlovania adresy druhéhoportu, druhý výstup (37) registra (30) požiadaviek druhého portu je připojený na štvrtývstup (12Z.) druhého preklápacieho obvodu (120), výstup (44) prvého synchronizačného re-gistra (40) je připojený na druhý vstup (62) prvého multiplexera (60), výstup (54) druhéhosynchronizačného registra (50) je připojený na druhý vstup (72) druhého multiplexera (70),výstup (64) prvého multiplexera (60) je připojený na druhý vstup (92) rozhodovacieho obvo-du výstup (74) druhého multiplexera (70) je připojený na třetí vstup (93) rozhodova- cieho obvodu (90), prvý výstup (85) prvého preklápacieho obvodu (80) je připojený nasiesty vstup (96) rozhodovacieho obvodu (90), druhý výstup (86) prvého preklápacieho obvo-du (80) je připojený na siedmy vstup (97) rozhodovacieho obvodu (90), prvý výstup (98)rozhodovacieho obvodu (90) je připojený na druhý vstup (102) prvého vybavovacieho obvodu(100), druhý výstup (99) rozhodovacieho obvodu (90) je připojený na třetí vstup (103) pr-vého vybavovacieho obvodu (100), prvý výstup (107) prvého vybavovacieho obvodu (100) jepřipojený na výstup (EPGY) indikácie cyklu obnovenia a na prvý vstup (141) druhého blokova-cieho obvodu (140), druhý výstup (108) prvého vybavovacieho obvodu (100) je připojený naštvrtý vstup (84) prvého preklápacieho obvodu (80), na prvý vstup (111) druhého vybavova-cieho obvodu (HO), na prvý vstup (121) druhého preklápacieho obvodu (120), na druhý vstup(142) druhého blokovacieho obvodu (140), na druhý vstup (152) posúvacieho registra (150)a na druhý vstup (162) kombinačného obvodu (160), třetí výstup (109) prvého vybavovaciehoobvodu (;00) je připojený na třetí vstup (83) prvého preklápacieho obvodu (80), na druhývstup (112) druhého vybavovacieho obvodu (110), na třetí vstup (123) druhého preklápaciehoobvodu (120), na třetí vstup (143) druhého blokovacieho obvodu ('40), na třetí vstup (153)posúvacieho registra ('50) a na třetí vstup (163) kombinačného obvodu (160), prvý výstup(116) druhého vybavovacieho obvodu (110) je připojený na prvý vstup 03') prvého blokova-cieho obvodu (130) a na štvrtý vstup (164) kombinačného obvodu (160), druhý výstup (117)druhého vybavovacieho obvodu (110) je připojený na druhý vstup (132) prvého blokovaciehoobvodu (IjC) a na piaty vstup (165) kombinačného obvodu (160), výstup (1?6) druhého pre-klápacieho obvodu (120) je připojený na výstup (WT) indikácie režimu zápisu, výstup (135)prvého blokovacieho obvodu (130) je připojený na piaty vstup (115) druhého vybavovaciehoobvodu (110), výstup (146) druhého blokovacieho obvodu (140) je připojený na .siesty vstup(106) prvého vybavovacieho obvodu (100) a na výstup (BUSY) vnútorného obsadenia, prvývýstup (155) posúvacieho registra (150) je připojený na štvrtý vstup (24) registra (20)požiadaviek prvého portu, druhý výstup (156) posúvacieho registra (150) je připojený naštvrtý vstup (34) registra (30) požiadaviek. druhého portu, prvý výstup (167) kombinačnéhoobvodu (160) je připojený na výstup (BEF) indikácie obnovenia, druhý výstup (168) kombi-načného obvodu (160) je připojený na prvý vstup (151) posúvacieho registra (150) a navýstup (PSEK) povolenia výběru portu, trětí výstup (169) kombinačného obvodu (160) je při-pojený na výstup (PSEL) výběru portu, štvrtý výstup (170) kombinačného obvodu (160) jepřipojený na výstup (STCY) indikácie cyklu. 1 výkre s
CS526288A 1988-07-22 1988-07-22 Arbiter dvojportového pamatového zariadenia CS275754B6 (sk)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS526288A CS275754B6 (sk) 1988-07-22 1988-07-22 Arbiter dvojportového pamatového zariadenia

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS526288A CS275754B6 (sk) 1988-07-22 1988-07-22 Arbiter dvojportového pamatového zariadenia

Publications (2)

Publication Number Publication Date
CS8805262A1 CS8805262A1 (en) 1990-10-12
CS275754B6 true CS275754B6 (sk) 1992-03-18

Family

ID=5397183

Family Applications (1)

Application Number Title Priority Date Filing Date
CS526288A CS275754B6 (sk) 1988-07-22 1988-07-22 Arbiter dvojportového pamatového zariadenia

Country Status (1)

Country Link
CS (1) CS275754B6 (cs)

Also Published As

Publication number Publication date
CS8805262A1 (en) 1990-10-12

Similar Documents

Publication Publication Date Title
JP4315552B2 (ja) 半導体集積回路装置
US4980577A (en) Dual triggered edge-sensitive asynchrounous flip-flop
US6704847B1 (en) Host access to shared memory with a high priority mode
JPH0316659B2 (cs)
JPS6325381B2 (cs)
CA1309506C (en) Asynchronous processor arbitration circuit
JPS63100386A (ja) 診断回路
US6265930B1 (en) Glitch free clock multiplexer circuit
US20010010063A1 (en) Bus control system for integrated circuit device with improved bus access efficiency
TWI262393B (en) Bus arbiter for integrated circuit systems
CS275754B6 (sk) Arbiter dvojportového pamatového zariadenia
US4240138A (en) System for direct access to a memory associated with a microprocessor
JPS6411981B2 (cs)
US5692137A (en) Master oriented bus bridge
US6853218B1 (en) Multiport arbitration using phased locking arbiters
JP4214610B2 (ja) テスト回路
JPH0489687A (ja) 同期式バーストアクセスメモリ
JP2555471B2 (ja) 高速バス転送回路を有するデータバッファ
JP2645462B2 (ja) データ処理システム
Sechovsky et al. Asynchronous speed-independent arbiter in a form of a hardware control module
CA2019585C (en) Interface circuit for data transmission between a microprocessor system and a time-division-multiplexed system
JP3158884B2 (ja) 集積回路
JPS6373353A (ja) バス獲得方式
SU1619285A1 (ru) Устройство дл сопр жени двух магистралей
EP0087266A2 (en) Priority resolver circuit