CS272742B1 - Memory programming connection - Google Patents

Memory programming connection Download PDF

Info

Publication number
CS272742B1
CS272742B1 CS301088A CS301088A CS272742B1 CS 272742 B1 CS272742 B1 CS 272742B1 CS 301088 A CS301088 A CS 301088A CS 301088 A CS301088 A CS 301088A CS 272742 B1 CS272742 B1 CS 272742B1
Authority
CS
Czechoslovakia
Prior art keywords
memory
block
input
bit
computer
Prior art date
Application number
CS301088A
Other languages
English (en)
Slovak (sk)
Other versions
CS301088A1 (en
Inventor
Robert Kubinyi
Tibor Badura
Original Assignee
Robert Kubinyi
Tibor Badura
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Kubinyi, Tibor Badura filed Critical Robert Kubinyi
Priority to CS301088A priority Critical patent/CS272742B1/cs
Publication of CS301088A1 publication Critical patent/CS301088A1/cs
Publication of CS272742B1 publication Critical patent/CS272742B1/cs

Links

Landscapes

  • Read Only Memory (AREA)

Description

CS 272 742 B1 fi
Vynález sa týká zapojenia pra programovanie pamatí, najma bipolárnych PROM pamatítypu MHB 93448 a MHB 93451 s využitím mikropočítače PMO-85 na riadania procasu zápisu. V súčasnosti sa v strojoch prevažne čislicovo riadaných používá systém uložený vparaatiach EPROM; fctoré sú v požiadavkéeh výrobného procesu nespolehlivé.
Doteraz známa programátory umožňujú naprogramovanie okrem EPROM pamatí tiež PROMpamatí typov 74 188; 748 28/; 8708, 2716 a 74S 571. Ani jadan vsak nie je vhodný pre pri-pojenie k mikropočítačů PMD-85.
Uvedené nedostatky zmiermije;' a technický problém rieši zapojenie pre programovaniepamatí podlá vynálezu," fctorého podstatou je,” že blok dekodéra bitu spojený prvou zberni-cou s počitačom je cez druhů zbernicu připojený na prvý vstup bloku spínacích tranzisto-rov, ktorý je tretou zbernicou připojený na prvý vstup bloku čitacích optočlenov a súčas-ne na programovaná pamat. Programovaná pamat je zbernicou adries a zbernicou riadiacxcheignálov spojená s počítačem. Blok čítačích optočlenov je spojený s počítačem zbernicoudát. Druhý vstup bloku spínacích tranzístorov je připojený na 24V zdroj. Druhý vstup blo-ku čitacích optočlenov je spojený s počítačem. Výhodou zapojenia pre programovania pamatí je jeho jednoduchá obsluha, odolnost vo-či chybám uživateXa, jeho prehladné grafické spracovanie, je po elektronickéj stránkoabsolutno spoXahlivý a je schopný podávat informácie o okamžitom stave programovej pama-te. Okrem toho systém spíná 'uživatelský komfort a umožňuje spolehlivé uloženie informá-cie do parnate.
Na pripojenom výkrese je nakreslená bloková schéma zapojenia pře programovanie pa-matí·
Zapojenie pre programovanie pamatí pozostéva z bloku 3 dekodéra bitu, ktorý je pr-vou zbernicou jí spojený s počitačom 12, Sálej z bloku 2 spínacích tranzístorov,' ktorýje cez druhů zbernicu 10 připojený na blok 3 dekodéra bitu. Blok 2 spínacích tranzisto-rov je cez tretiu zbernicu 11 připojený na prvý vstup bloku 6 čitacích optočlenov a sú-časne na programovaná pamat JL. Programovaná pamat 1 je zbernicou 7 adries a zbernicou8 riadiacich signálov spojená s počitačom 12. Blok čitacích optočlenov je spojený cezzbernicu dát s počitačom 12. Druhý vstup bloku 2 spínacích tranzistorov je připojený na24 V zdroj 4. Druhý vstup bloku £ čitacích optočlenov je spojený s počitačom 12.
Princip programovania bipolárnych pamatí PROM typu MHB 93451 a MHB 9344tí o kapaci-tě lk Byte a 0,5 k Byte spočívá v tom, že tieto pamate sú vybavené NiCr spojkami, kto-ré sa při programovaní prepália a tak zablokujú uložená informáciu.
Programovania zvolenej informácie sa uskutečni tak, že přivedením příslušných sig-nálov s úrovnou H a L na adresové vstupy sa zvolí slovo, ktorého pamatové buňky sa má-jů programovat. Vybavovanie pamate prebieha vtedy, ak je na vstupoch CSj a CS2 úroveňH a na vstupoch CS3 a CS4 úroveň L. Pamat sa zablokuje zhodnou úrovňou signálov na všet-kých vstupoch CS a připojí sa na programovacie napatie k výstupu, ktorý prislúcha progra-movanému bitu.
Obvod pra programovanie pamatí je připojený k počítačů cez tri systémové konekto-ry Kg; K2 a Kj. Z konektora Kg je vyvedené len napéjacie napatie +5V, +12V a j3 V. Ko-nektor Kg obsahuje na’ svojich pinoch bránu A obvodu 8255, ktorá je použitá ako vstupnádatová zbernica a K^ obsahuje na svojich pinoch bránu B a C. Brána B a jedna polovicabrány C sa využívá ako zbernica 7 adries a je připojená priamo na programovaná pamat 1.Druhá polovica brány C sa využívá ako riadenie režimu čítania a zápisu do pamate. Dato-vá zbernica nie je vedená priamo na programovaná pamat 1, ale cez blok 5 čitacích opto-členov tvořený optoelektronickými vazobnýrai členrai. Potřebné programovacie napatie sazískává z počitača pomocou meniča a násobiča napatia. Riadenie sa realizuje cez obvodMH 74141, čo je dekodér 1 z 10. Na prvých 8 bítov sú připojené bázy tranzistorov, ktoré

Claims (1)

  1. CS 272 742 Bl 2 spínajú programovacia napatie 20,5 V na datové vstupy programovanej pamate 1. Každý tran-zistor použitý v zapojeni je opatřený odporom z dovodu potřeby dostatočne strmých nábehovprogramovacích impulzov. Deviaty bit dekodéru je připojený cez tranzistor na diody opto-elektronických členov bloku 5 čitacich cptočlenov a cez vstup D dekodóra riadi režim zá-pisu a čitania. Všetky diody optočlenov sú zapojená do série. Napalovacie napatia sazískává z napatia + 12 V použitím meniča. Po osadeni programovanej pamate J. do objímky sa najskor nastavia výběrové vstupy ob-vodu do stavu log i, aby bolo možné nastavit adresu a bity, ktorý sa bude právě napalo-vat. Adresy sa vyberú priamo z obvodu 8255. Bity sa dekódujú dekodérom 1 z 10; ktorý jerealizovaný integrovaným obvodom MH 74141. Výběr bitu riadia len vstupy a;b,C a vstup □přepíná režim zápisu a čitania, V režime výběru je bit O nastavený do log 1; aby neboliotvorené tranzistory a do pamate nebolo privádzanó programovacie napatie. Po vydekódo-vanl příslušnéj adresy a bitu sa vstup CS nastaví do log O a adresy sa už nedajú měnit. Na vstupech A;B;'C oú připravené signály pro dekódovanie bitu. Po přivedení bitu D do logO sa na jednom z 8 výstupov obvodu objavi log 0 a příslušný tranzistor sa otvor!,1 čímpřivedlo programovací impulz na příslušný vstup pamate. V okamžiku privedenia napal'ova- *cieho impulzu sa v pamati prepáli NiCr spojka. Tým sa zadaná informácia nevratné zapíšedo pamate. Okamžité po napáleni sa příslušný bit otestuje. Pamat ostane nadalej zabloko-vaná; ale na vstup O sa privedie log 1, čím sa aktivujú diody optočlenov a otvoria pří-slušné fototranzistory, čím sa vlastně připojí „ datová zbernica pamate na datová zberni-cu počltača a otestuje sa příslušný bít. Pri správnom napálení sa začne napalovat 3al-šia adresa. Ak by však napálenis neprebehlo správné, bid □ ša opat nastaví do log 0 acyklus napalovania sa opakuje. Spolehlivost prepálenia NiCr spojky je zabezpečená použitím kondenzátora ako dávkovačaimpulzov,' ktorý sa počas dekódovania adresy doetatočne nabije a po otvoreni příslušnéhotranzistore tvrdo vybije. Poměrně pomalé nabijanle kondenzátora nie je na závadu," pro-tože teplota puzdra pamate nesmis překročit stanovená teplotu, to znamená, že kým sakondenzátor nabije; pamat má dostatočný čas na ochladenie. Zapojeni© pra programovanie pamati je prisposobené štruktáre mikropočítače PMO av spojeni s ním sa dosiahne pomarne nenáročnými technickými prostriedkami spolahlivé za-riadsnis na programovanie pamati. Software umožňuje jednoduchá manipuláciu a nevyžaduje obsluhu profesionálnym pro-gramátorem. Pomocou menutechniky a dialogového ražimu napomáhá uživatelovi vytvořit kon-krétné programové zadanie obsahu pamate. PREDMET VYNÁLEZU Zapojénie pre programovanie pamati, najma bipolárnych PROM pamati typu MHB 93448a MHB 93451, ktoré pozostáva zo zdroje 24 V, bloku čitacich optočlenov, bloku spínacíchtranzistorová a bloku dekodére bitu vyznačujúce sa tým, ža blok i3) dekodére bitu spoje-ný prvou zbernicou (9) s počítačem (12) Je cez druhá zbernicu {10) připojený na prvývstup bloku (2) spínacích tranzi9torov, ktorý je tretou zbernicou (11) připojený na pr-vý vstup bloku (5) čitacich optočlenov a súčasne na programovaná pamat (1); ktorá jezbernicou (7) adrie9 a zbernicou (8) riadiacich signálov spojená s počitačom (12) a blok(5) čitacich optočlenov je spojený s počitačom (12) zbernicou (6) dát, pričom druhý vstupbloku (5) čitacich optočlenov je spojený s počitačom (12). 1 výkros
CS301088A 1988-05-04 1988-05-04 Memory programming connection CS272742B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS301088A CS272742B1 (en) 1988-05-04 1988-05-04 Memory programming connection

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS301088A CS272742B1 (en) 1988-05-04 1988-05-04 Memory programming connection

Publications (2)

Publication Number Publication Date
CS301088A1 CS301088A1 (en) 1990-06-13
CS272742B1 true CS272742B1 (en) 1991-02-12

Family

ID=5368930

Family Applications (1)

Application Number Title Priority Date Filing Date
CS301088A CS272742B1 (en) 1988-05-04 1988-05-04 Memory programming connection

Country Status (1)

Country Link
CS (1) CS272742B1 (cs)

Also Published As

Publication number Publication date
CS301088A1 (en) 1990-06-13

Similar Documents

Publication Publication Date Title
US5355129A (en) Measuring sensor device
ES2177534T3 (es) Dispositivo de control de acceso para microcontroladores acoplados, programados mediante plantilla.
US5768563A (en) System and method for ROM program development
JPH03248249A (ja) Icメモリカード
JPH0654329B2 (ja) 料金装置
CS272742B1 (en) Memory programming connection
CN115543875B (zh) 一次性可编程存储器控制系统和fpga
US4219881A (en) Digital input control circuit
NL8003567A (nl) Dienstverlenende inrichting met een digitale program- meerinrichting welke is beveiligd tegen storingen door een willekeurig aanschakelen van het apparaat.
US4387442A (en) Controlled machine inhibition when control module is absent
CN209343319U (zh) 手动开关设置结构
RU2097825C1 (ru) Устройство ввода информации
CN205845008U (zh) 一种监控单元
SU813327A1 (ru) Устройство дл контрол электричес-КОгО и СВЕТОВОлОКОННОгО МОНТАжА
JPH02214945A (ja) 試験可能化信号を発生する試験モード可能化回路
SU1280449A2 (ru) Программатор дл записи информации в полупроводниковые элементы пам ти
SU1471197A1 (ru) Устройство дл контрол двухмашинной системы
SU826423A1 (ru) Запоминающее устройство
SU746663A1 (ru) Устройство дл передачи информации
SU723676A1 (ru) Устройство дл контрол посто нной пам ти
SU1177819A1 (ru) Устройство дл ввода-вывода информации
SU1383299A1 (ru) Устройство дл ввода информации в ЧПУ станка
KR920004300B1 (ko) 엘리베이터 주 · 종마이콤의 데이타 전송시스템
SU918975A1 (ru) Устройство дл контрол блоков пам ти
KR940010392B1 (ko) 동작절환 제어회로