CS272324B1 - Connection of communication functions speaker-hearer - Google Patents
Connection of communication functions speaker-hearer Download PDFInfo
- Publication number
- CS272324B1 CS272324B1 CS88104A CS10488A CS272324B1 CS 272324 B1 CS272324 B1 CS 272324B1 CS 88104 A CS88104 A CS 88104A CS 10488 A CS10488 A CS 10488A CS 272324 B1 CS272324 B1 CS 272324B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- prom
- memory
- flip
- speaker
- listener
- Prior art date
Links
Landscapes
- Stereophonic System (AREA)
Abstract
Zapojení realizující stykové funkce mluvčí a posluchač informačního měřicího systému IMS-2 je využíván především v oblasti měření. Popsané zapojení realizuje stykové funkce mluvčí a posluchač s menším počtem integrovaných obvodů než dosud známá zapojení a tím zjednodušuje návrh desky plošného spoje a oživení a zmenšuje plochu desek plošných spojů. Zapojení obsahuje dvě paměti PROM a dva klopné obvody R - S. Na první paměť jsou zapojeny nižší čtyři datové vodiče sběrnice a nižší čtyři adresové přepínače. Na druhou paměť jsou připojeny dva výstupy z první paměti, zbylý adresový přepínač a vyšší datové vodiče sběrnice. V závislosti na přivedených datech a nastavení adresových přepínačů jsou nastavovány nebo nulovány z výstupu druhé paměti PROM, klopné obvody, které slouží jako paměť adresace mluvčího nebo posluchače.Interconnection wiring spokesman and listener of the information measuring IMS-2 is mainly used in the area measurement. It implements the described connection liaison functions of the speaker and the listener with the smaller number of integrated circuits than known wiring and thus simplifies board design PCB and revitalize and shrink the area printed circuit boards. The wiring includes two PROM memory and two R - S flip-flops. Lower four are connected to the first memory bus data wires and lower four address wires switches. The second memory is connected two outputs from the first memory left address switch and higher data wires bus. Depending on the input data and address switch settings are set or reset from the second output PROM memory, flip-flops that serve as the addressing memory of the speaker or listener.
Description
Vynález se týká zapojení stykových funkcí mluvčí a posluchač pro informační měřicí systém.The invention relates to the connection of the contact functions of a speaker and a listener for an information measuring system.
Stykové funkce mluvčí a posluchač jsou nezbytnou součástí všech přístrojů, které mají pracovat v informačním měřicím systému. Připojená sběrnice informačního měřicího systému se v současné době realizuje pomocí speciálních integrovaných obvodů nebo z ekonomických důvodů pomocí logiky TTL. Nevýhodou známých řešení pomocí TTL logiky je velký počet pouzder integrovaných obvodů, a tím i potřebná velká plocha desek.The contact functions of the speaker and the listener are an essential part of all devices that are to work in the information measuring system. The connected bus of the information measuring system is currently implemented using special integrated circuits or, for economic reasons, using TTL logic. The disadvantage of the known solutions using TTL logic is the large number of integrated circuit packages, and thus the large board area required.
Výše uvedené nedostatky jsou odstraněny zapojením stykových funkcí mluvčí a posluchač podle vynálezu, jehož podstata spočívá v tom, že první, druhý, třetí a čtvrtý vodič datové sběrnice jsou připojeny na první, druhý, třetí a čtvrtý vstup první paměti PROM, na jejíž pátý, šestý, sedmý a osmý vstup jsou připojeny první, druhý, třetí a čtvrtý adresový přepínač. První uvolňovací vstup první paměti PROM je napojen na uzemňovací svorku, zatímco první a druhý výstup první paměti PROM jsou přivedeny na pátý a šestý vstup druhé paměti PROM, jejíž první uvolňovací vstup je připojen na svorku uvolňovacího signálu. První, druhý a třetí vstup druhé paměti PROM jsou připojeny na pátý, šestý a sedmý vodič datové sběrnice a čtvrtý vstup druhé paměti PROM je připojen na pátý adresový přepínač. První a druhý výstup druhé paměti PROM jsou připojeny na první a druhý vstup prvního klopného RS obvodu, jehož výstup je propojen s první výstupní svorkou, třetí a čtvrtý výstup druhé paměti PROM jsou propojeny s prvním a druhým vstupem druhého klopného RS obvodu, jehož výstup je propojen s druhou výstupní svorkou, přičemž třetí vstupy obou klopných RS obvodů jsou připojeny na svorku nulovacího signálu.The above drawbacks are eliminated by connecting the speaker-listener contact functions according to the invention, the essence of which consists in that the first, second, third and fourth data bus conductors are connected to the first, second, third and fourth inputs of the first PROM, to which the fifth, the sixth, seventh and eighth inputs are connected to the first, second, third and fourth address switches. The first release input of the first PROM is connected to the ground terminal, while the first and second outputs of the first PROM are connected to the fifth and sixth inputs of the second PROM, the first release input of which is connected to the release signal terminal. The first, second and third inputs of the second PROM are connected to the fifth, sixth and seventh wires of the data bus and the fourth input of the second PROM is connected to the fifth address switch. The first and second outputs of the second PROM are connected to the first and second inputs of the first flip-flop RS, the output of which is connected to the first output terminal, the third and fourth outputs of the second PROM are connected to the first and second inputs of the second flip-flop. connected to the second output terminal, the third inputs of the two flip-flop RS circuits being connected to the zero signal terminal.
Zapojení podle vynálezu je levnější, protože je realizovatelné s menším počtem součástí při zjednodušeném návrhu plošného spoje.The circuit according to the invention is cheaper because it is feasible with a smaller number of components in a simplified PCB design.
Na připojeném výkrese je v příkladném provedení nakresleno zapojení stykových funkcí mluvčí a posluchač.In the accompanying drawing, in the exemplary embodiment, the connection of the contact functions of the speaker and the listener is drawn.
První 51, druhý 52, třetí 53 a čtvrtý 54 vodič datové sběrnice jsou připojeny na první 11, druhý 17, třetí 13 a čtvrtý 14 vstup první paměti PROM χ, na jejíž pátý 15, šestý 16, sedmý 17 a osmý 18 vstup jsou připojeny první 81, druhý 82, třetí 83 a čtvrtý 84 adresový přepínač. První uvolňovací vstup 19 první paměti PROM _1 je napojen na uzemňovací svorku 6_, zatímco první 111 a druhý 112 výstup první paměti PROM 1 jsou přivedeny na pátý 25 a šestý 26 vstup druhé paměti PROM 2, jejíž první uvolňovací vstup 27 je připojen na svorku uvolňovacího signálu 2· První 21, druhý 22 a třetí 23 vstup druhé paměti PROM 2 jsou připojeny na pátý 55, šestý 56 a sedmý 57 vodič datové sběrnice a čtvrtý vstup 24 je připojen na pátý adresový přepínač 85. První 211 a druhý 212 výstup druhé paměti PROM 2 jsou připojeny . na první 31 a druhý 32 vstup prvního klopného RS obvodu 3, jehož výstup je propojen s první výstupní svorkou 34. Třetí 213 a čtvrtý 214 výstup druhé paměti PROM 2 jsou propojeny s prvním 41 a druhým 42 vstupem druhého klopného RS obvodu 2, jehož výstup je propojen s druhou výstupní svorkou 44, přičemž třetí vstupy 33 a 43 obou klopných RS obvodů 3 a £ jsou připojeny na svorku nulovacího signálu 5_.The first 51, second 52, third 53 and fourth 54 data bus wires are connected to the first 11, second 17, third 13 and fourth 14 inputs of the first PROM memory χ, to the fifth 15, sixth 16, seventh 17 and eighth 18 inputs of which are connected. the first 81, second 82, third 83 and fourth 84 address switches. The first release input 19 of the first PROM 1 is connected to the ground terminal 6, while the first 111 and second 112 outputs of the first PROM 1 are connected to the fifth 25 and sixth 26 inputs of the second PROM 2, the first release input 27 of which is connected to the release terminal 6. signal 2 · The first 21, second 22 and third 23 inputs of the second memory PROM 2 are connected to the fifth 55, sixth 56 and seventh 57 wires of the data bus and the fourth input 24 is connected to the fifth address switch 85. The first 211 and second 212 outputs of the second memory PROM 2 are connected. to the first 31 and second 32 inputs of the first flip-flops RS, the output of which is connected to the first output terminal 34. The third 213 and fourth 214 outputs of the second memory PROM 2 are connected to the first 41 and second 42 inputs of the second flip-flops RS 2, the output of which is connected to the second output terminal 44, the third inputs 33 and 43 of the two flip-flops RS 3 and 6 being connected to the zero signal terminal 5.
Po zapnutí se oba klopné R-S obvody 3 a £ nulují impulzem do úrovně L přivedeným na svorku 2 nulovacího signálu. Je-li na prvních pět datových vodičů 51 až 55 přivedena kombinace, která se shoduje s nastavením přepínačů 81 až 85 a šestý a sedmý datový vodič 56 a 57 určují, že jde o adresu posluchače, je z výstupu 211 nastaven klopný obvod 2 ~ paměl adresace posluchače a z výstupu 214 nulován klopný obvod £ - paměť adresace mluvčího. Byla-li na datové vodiče přivedena kombinace odpovídající zprávě neposlouchej je klopný obvod £ nulován z výstupu 212. Tento klopný obvod je nulován stejným způsobem po přivedení adresy mluvčího na datové vodiče a zároveň je nastaven klopný obvod £ z výstupu 213. Adresa mluvčího, která není shodná s adresou nastavenou na přepínačích, přivedená na datové vodiče, způsobí nulování klopného obvodu £ z výstupu 214.After switching on, both flip-flops R-S circuits 3 and 6 are reset by a pulse to level L applied to terminal 2 of the reset signal. If a combination that matches the setting of switches 81 to 85 is applied to the first five data wires 51 to 55 and the sixth and seventh data wires 56 and 57 determine that it is a listener's address, flip-flop 2 is set from output 211. addressing of the listener and from output 214 the flip-flop £ is reset - the speaker addressing memory. If a combination corresponding to the do not listen message has been applied to the data wires, flip-flop £ is reset from output 212. This flip-flop is reset in the same way after the speaker address is applied to the data wires and flip-flop £ from output 213 is set. identical to the address set on the switches, applied to the data wires, causes the flip-flop £ from output 214 to reset.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS88104A CS272324B1 (en) | 1988-01-05 | 1988-01-05 | Connection of communication functions speaker-hearer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS88104A CS272324B1 (en) | 1988-01-05 | 1988-01-05 | Connection of communication functions speaker-hearer |
Publications (2)
Publication Number | Publication Date |
---|---|
CS10488A1 CS10488A1 (en) | 1990-05-14 |
CS272324B1 true CS272324B1 (en) | 1991-01-15 |
Family
ID=5332591
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CS88104A CS272324B1 (en) | 1988-01-05 | 1988-01-05 | Connection of communication functions speaker-hearer |
Country Status (1)
Country | Link |
---|---|
CS (1) | CS272324B1 (en) |
-
1988
- 1988-01-05 CS CS88104A patent/CS272324B1/en unknown
Also Published As
Publication number | Publication date |
---|---|
CS10488A1 (en) | 1990-05-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
MY120457A (en) | Semiconductor integrated circuit device | |
KR870009571A (en) | Interface circuits for interconnection of circuit switches and packet switch systems | |
KR890007126A (en) | Programmable Input / Output Circuitry | |
KR970062925A (en) | Low power data processing system and method for interfacing with external device | |
KR960042413A (en) | Data processing system | |
CS272324B1 (en) | Connection of communication functions speaker-hearer | |
CN215005739U (en) | Bus board level protocol verification circuit | |
CN220872956U (en) | Hardware platform based on ARM processing unit | |
JPH0431622Y2 (en) | ||
RU1824670C (en) | Electric circuit switching device | |
CN113741274A (en) | SPI expander circuit | |
KR200169599Y1 (en) | Switch input circuit using diode | |
JPS5811027Y2 (en) | connector | |
KR890010661A (en) | Current loop interface circuit | |
JPH0471260A (en) | Electronic part | |
CS251599B1 (en) | Memory module connection with reduced number of bus-bar's conductors | |
JPS6476251A (en) | Data bus terminal equipment | |
CS269902B1 (en) | Connection of interrupting circuit | |
JP2002333907A (en) | Relay unit structure in controller | |
KR970077408A (en) | Universal Test Load Board | |
JPS59100556A (en) | Lsi chip | |
KR970019705A (en) | Module structure of subscriber matching circuit of all electronic switch | |
JPS58176432U (en) | Signal switching circuit | |
JPS5787646A (en) | Data transmission testing device | |
CS247660B1 (en) | Information measuring system's receiving part's circuit connection |