CS267617B1 - Zapojení zobrazovací jednotky - Google Patents

Zapojení zobrazovací jednotky Download PDF

Info

Publication number
CS267617B1
CS267617B1 CS878039A CS803987A CS267617B1 CS 267617 B1 CS267617 B1 CS 267617B1 CS 878039 A CS878039 A CS 878039A CS 803987 A CS803987 A CS 803987A CS 267617 B1 CS267617 B1 CS 267617B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
memory
data
image controller
Prior art date
Application number
CS878039A
Other languages
English (en)
Other versions
CS803987A1 (en
Inventor
Jaroslav Ing Brazdil
Jan Ing Lhota
Karel Masek
Ivoj Ing Csc Ruzicka
Josef Svoboda
Original Assignee
Brazdil Jaroslav
Jan Ing Lhota
Karel Masek
Ruzicka Ivoj
Josef Svoboda
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brazdil Jaroslav, Jan Ing Lhota, Karel Masek, Ruzicka Ivoj, Josef Svoboda filed Critical Brazdil Jaroslav
Priority to CS878039A priority Critical patent/CS267617B1/cs
Publication of CS803987A1 publication Critical patent/CS803987A1/cs
Publication of CS267617B1 publication Critical patent/CS267617B1/cs

Links

Landscapes

  • Facsimiles In General (AREA)

Abstract

Řešení se týká zapojení zobrazovací jednotky a spadá do oboru periferních zařízení číslicových počítačů. Podstatou je propojení vstupů a výstupů jednotlivých bloků: procesorové jednotky, paměti, řadiče obrazu a adresového dekodéru. Využití je v systémech pro řízení kopírovacích strojů.

Description

Vynález se týká zapojení zobrazovací jednotky a spadá do oboro periferních zařízení číslicových počítačů.
Současné zobrazovací jednotky jsou zařízení, jejichž zapojení jsou do značné míry .stálená a jsou dána typem několika speciálních integrovaných obvodů, které jsou v jednotce použity.
Nevýhodou takového zapojení zobrazovací jednotky je vysoká cena a někdy i špatná costupnost speciálních integrovaných obvodů a tím i špatná opravítelnost zobrazovací jednotky.
Uvedené nevýhody jsou do značné míry odstraněny zapojením zobrazovací jednotky dle vynálezu, jehož podstata spočívá v tom, že řadič obrazu je svým přerušovacím výstupem spojen s přerušovacím vstupem procesorové jednotky, svým datovým vstupem je spojen s datovým vstupem - výstupem procesorové jednotky a současně s datovým výstupem paměti.
Svým zápisovým vstupem je řadič obrazu připojen na zápisový výstup adresového dekodéru, jehož adresový vstup je připojen na adresový vstup paměti a současně na adresový výstup orocesorové jednotky.
Výhodou uvedeného zapojení je ušetření speciálního integrovaného obvodu řadiče přímého vstupu do paměti a zrychlení přenosu dat použitím současného čtení a zápisu dat ·. jednom cyklu, čímž je rozšířena možnost dělení zobrazovacího pole do více částí.
Příklad zapojení podle vynálezu je popsán na připojeném výkresu, znázorňujícím blokové schéma zapojení:
řadič 2 obrazu je svým přerušovacím výstupem 31 spojen s přerušovacím vstupem 11 procesorové jednotky 2 a svým datovým vstupem 33 připojen na datový vstup - výstup 12 procesorové jednotky JL a současně na datový výstup 21 paměti 2. Zápisový vstup 32 řadiče 2 obrazu je spojen se zápisovým výstupem 42 adresového dekodéru 4_. Adresový vstup 41 adresového dekodéru 2 je spojen s adresovým vstupem 22 paměti 2 a současně s adresovým výstupem 13 procesorové jednotky 2·
Řadič 2 obrazu zobrazuje data, která má ve své vnitřní paměti. Po zobrazení dat a tím i po vyprázdnění své vnitřní paměti pomocí svého přerušovacího výstupu 31 požádá přes přerušovací vstup 11 procesorové jednotky 2 tuto procesorovou jednotku 2 0 nové naplnění své vnitřní paměti. V obvyklých zapojeních je v tomto okamžiku aktivován speciální integrovaný obvod přímého vstupu do paměti 2> který naplnění řadiče 2 obrazu z paměti 2 provede. V zapojení podle vynálezu je tento obvod vynechán a místo něj je použit snadno realizovatelný dekodér. Naplnění vnitřní paměti řadiče 2 obrazu z paměti 2 se děje tak, že procesorová jednotka 2 generuje čtecí cyklus z adres paměti 2) na kterých jsou data pro řadič 2 obrazu. Během přenosu dat z paměti 2 do procesorové jednotky 2 generuje adresový dekodér 2 zápisový impuls do řadiče 2 obrazu, čímž se data z paměti 2 do řadiče 2 obrazu zapíší.
Využití přichází v úvahu v systémech pro řízení kopírovacích strojů.

Claims (1)

  1. Zapojení zobrazovací jednotky vyznačené tím, že přerušovací výstup (31) řadiče (3) obrazu je spojen s přerušovacím vstupem (11) procesorové jednotky (1), datový vstup (33) řadiče (3) obrazu je připojen na datový vstup - výstup (12) procesorové jednotky (1) a současně na datový výstup (21) paměti (2), zápisový vstup (32) řadiče (3) obrazu je spojen se zápiCS 267 617 Bl ssvý- výstupem (42) adresového dekodéru (4), zatímco adresový vstup (41) adresového de ^□déru (i) je připojen na adresový vstup (22) paměti (2) a současně na adresový výstup
    13) procesorové jednotky (1).
CS878039A 1987-11-09 1987-11-09 Zapojení zobrazovací jednotky CS267617B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS878039A CS267617B1 (cs) 1987-11-09 1987-11-09 Zapojení zobrazovací jednotky

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS878039A CS267617B1 (cs) 1987-11-09 1987-11-09 Zapojení zobrazovací jednotky

Publications (2)

Publication Number Publication Date
CS803987A1 CS803987A1 (en) 1989-06-13
CS267617B1 true CS267617B1 (cs) 1990-02-12

Family

ID=5430452

Family Applications (1)

Application Number Title Priority Date Filing Date
CS878039A CS267617B1 (cs) 1987-11-09 1987-11-09 Zapojení zobrazovací jednotky

Country Status (1)

Country Link
CS (1) CS267617B1 (cs)

Also Published As

Publication number Publication date
CS803987A1 (en) 1989-06-13

Similar Documents

Publication Publication Date Title
US4935868A (en) Multiple port bus interface controller with slave bus
US4099236A (en) Slave microprocessor for operation with a master microprocessor and a direct memory access controller
US4096572A (en) Computer system with a memory access arbitrator
US6173349B1 (en) Shared bus system with transaction and destination ID
JP2628079B2 (ja) マルチプロセサシステムにおけるダイレクト・メモリ・アクセス制御装置
EP0186006A2 (en) Multiprocessor system
CA1260153A (en) Combined read/write cycle for a direct memory access controller
US4835684A (en) Microcomputer capable of transferring data from one location to another within a memory without an intermediary data bus
JP3039557B2 (ja) 記憶装置
US5146572A (en) Multiple data format interface
JP2735173B2 (ja) ワンチップメモリデバイス
US5414866A (en) One-chip microcomputer with parallel operating load and unload data buses
CS267617B1 (cs) Zapojení zobrazovací jednotky
JPS58109960A (ja) デ−タ処理システム
EP0691616A1 (en) RAM and ROM control unit
KR960001023B1 (ko) 이기종 버스시스템에서의 버스 공유방법 및 버스 스와핑장치
JPH0227696B2 (ja) Johoshorisochi
US5423021A (en) Auxiliary control signal decode using high performance address lines
JPS6478362A (en) One connection preparation of several data processors for central clock control multi-line system
EP0330110B1 (en) Direct memory access controller
KR930002656Y1 (ko) 주,종 마이컴간의 데이타 통신회로
US4916601A (en) Means for transferring firmware signals between a control store and a microprocessor means through a reduced number of connections by transfer according to firmware signal function
JP2533886B2 (ja) デ―タ転送方式
KR960005716B1 (ko) 엘리베이터의 주·종 마이콤 데이타 통신회로
KR950010847B1 (ko) 다수개의 제어레지스터 리드/라이트 회로