CS261263B1 - Zapojeni pro redukci chyb v přijímači digitálního signálu - Google Patents

Zapojeni pro redukci chyb v přijímači digitálního signálu Download PDF

Info

Publication number
CS261263B1
CS261263B1 CS873926A CS392687A CS261263B1 CS 261263 B1 CS261263 B1 CS 261263B1 CS 873926 A CS873926 A CS 873926A CS 392687 A CS392687 A CS 392687A CS 261263 B1 CS261263 B1 CS 261263B1
Authority
CS
Czechoslovakia
Prior art keywords
output
circuits
signal
regenerative
input
Prior art date
Application number
CS873926A
Other languages
English (en)
Other versions
CS392687A1 (en
Inventor
Milan Meninger
Original Assignee
Milan Meninger
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Milan Meninger filed Critical Milan Meninger
Priority to CS873926A priority Critical patent/CS261263B1/cs
Publication of CS392687A1 publication Critical patent/CS392687A1/cs
Publication of CS261263B1 publication Critical patent/CS261263B1/cs

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)

Abstract

Současné přijímače digitálního signálu jsou zpravidla vytvořeny jako kaskádní spojení regenerativních a výstupních obvodů, přičemž regenerativní obvody mohou být vybaveny obvodem pro lokalizaci a identifikaci chyb. Jejich nevýhodou je to, že neumožňují provést korekci chybně zregenerovaného signálu, takže s takovýmto signálem se dále pracuje jako se signálem správným. V opakovačích s adaptivní kvantovanou zpětnou vazbou, které jsou vybaveny obvodem pro lokalizaci a identifikaci chyb je uvedená nevýhoda odstraněna zapojením, jehož podstata spočívá v tom, že signálový výstup regenerativních obvodů je spojen se signálovým vstupem pamětového členu, k jehož výstupu jsou připojeny výstupní obvody a výstup chybových příznaků regenerativních obvodů je spojen se vstupem logického členu, jehož výstup je připojen ke korekčnímu vstupu pamětového členu.

Description

Vynález se týká zapojeni pro redukci chyb v přijímači digitálního signálu, zejména v přijímači s adaptivní kvantovanou zpětnou vazbou, která sestává z regenerativních obvodů, vybavených obvodem pro lokalizaci a identifikaci chyb, a k nim připojených výstupních obvodů.
Současné opakovače digitálního signálu lze popsat jako kaskádní spojení regenerativních a výstupních obvodů. V regenerativních obvodech je příchozí signál zesílen, vykorigován a zdetekován, ve výstupních obvodech je zdetekovaný signál tvarově a impedačně přizpůsoben pro vyslání do dalších členů přenosového řetězce.
Nevýhodou známých zapojení je to, že s takovým signálovým prvkem, který byl v regenerativních obvodech zdetekován, se nadále pracuje jako se správným prvkem, i když byl zdetekován chybně. Při známých linkových kódech lze sices uspokojivou pravděpodobnosti zjistit, že došlo k chybě v přenosu, je ale téměř nemožné chybu přesně zlokalizovat.
V přijímačích digitálního signálu vybavených obvodem pro lokalizaci a identifikaci chyb je uvedená nevýhoda zcela nebo do značné míry odstraněna zapojením podle vynálezu, jehož podstata spočívá v tom., že signálový výstup regenerativních obvodů je spojen se signálovým vstupem pamětového členu, k jehož výstupu jsou připojeny výstupní obvody a výstup chybových příznaků regenerativních obvodů je spojen se vstupem logického členu, jehož výstup je připojen ke korekčnímu vstupu pamětového členu.
Hlavní výhodou zapojení podle vynálezu je to, že umožňuje odstranění ohyb zjištěných obvodem pro lokalizaci a identifikaci chyb, oož při zachování stejné relativní četnosti chyb ve výstupním signálu umožňuje přenos signálu při menším odstupu signálu od šumu na vstupu opakovače, než s dosud známými opakovači.
Na připojeném výkresu je blokovým schématem znázorněn příklad zapojení podle vynálezu.
Vstup zapojení je spojen se signálovým vstupem 2 regenerativních obvodů 2· Signálový výstup 2 regenerativních obvodů 2 je spojen se signálovým vstupem 6 pamětového členu 5 a výstup £ chybových příznaků regenerativních obvodů 2 íe spojen se vstupem logického členu 2, jehož výstup je připojen ke korekčnímu vstupu 2 pamětového členu 5. Výstup pamětového členu 2 je připojen ke vstupu výstupních obvodů 9, jejichž výstup je spojen s výstupem zapojení.
Signál, přicházející na signálový vstup 2 regenerativních obvodů 2, je v nich zesílen, vykorigován a zdetekován. Zdetekované signálové prvky postupují do pamětového členu 2·
Nedá-li nezakreslený obvod pro lokalizaci a identifikaci chyb, který je součástí regenerativních obvodů 2, informaci o zjištění ohyby, postupuje signál pamětovým členem 5 beze změny do výstupních obvodů 2 a důle do nezakresleného následujícího členu přenosové soustavy. Zjistí-li obvod pro lokalizaci a identifikaci ohyb chybné rozhodnutí, podá o tom přes výstup 2 chybových příznaků regenerativních obvodů 2 informaci logickému členu 2» který přes korekční vstup 2 pamětového členu 2 opraví složení signálu před jeho vyslání do následujícího členu přenosové soustavy. Kapacita pamětového členu 2 js tak velká, aby obvod pro lokalizaci a identifikaci chyb v regenerativních obvodech 2 a logický člen 2 stačily vyhodnotit chybový příznak a zkorigovat informaci v pamětovém členu 2·

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojeni pro redukci chyb v přijímači digitálního signálu, sestávající z regenerativních obvodů, vybavených obvodem pro lokalizaci a identifikaci chyb, a k nim připojených výstupních obvodů, vyznačené tím, že signálový výstup (3) regenerativních obvodů (2) je spojen se signálovým vstupem (6) pamětového členu (5), k jehož výstupu jsou připojeny výstupní obvody (9) a výstup (4) chybových příznaků regenerativních obvodů (2) je spojen se vstupem logického členu (8), jehož výstup je připojen ke korekčnímu vstupu (7) pamětového členu (5).
CS873926A 1987-05-29 1987-05-29 Zapojeni pro redukci chyb v přijímači digitálního signálu CS261263B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS873926A CS261263B1 (cs) 1987-05-29 1987-05-29 Zapojeni pro redukci chyb v přijímači digitálního signálu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS873926A CS261263B1 (cs) 1987-05-29 1987-05-29 Zapojeni pro redukci chyb v přijímači digitálního signálu

Publications (2)

Publication Number Publication Date
CS392687A1 CS392687A1 (en) 1988-06-15
CS261263B1 true CS261263B1 (cs) 1989-01-12

Family

ID=5380739

Family Applications (1)

Application Number Title Priority Date Filing Date
CS873926A CS261263B1 (cs) 1987-05-29 1987-05-29 Zapojeni pro redukci chyb v přijímači digitálního signálu

Country Status (1)

Country Link
CS (1) CS261263B1 (cs)

Also Published As

Publication number Publication date
CS392687A1 (en) 1988-06-15

Similar Documents

Publication Publication Date Title
US5499269A (en) Transmission-reception circuit
KR100297594B1 (ko) 데이터 계열 발생기, 송신기, 정보 데이터 복호기, 수신기, 송수신기, 데이터 계열 발생방법, 정보 데이터 복호방법, 및 기록매체
US4447903A (en) Forward error correction using coding and redundant transmission
US3646518A (en) Feedback error control system
DE3163529D1 (en) Method of maintaining the functioning aptitude of a digital information transmission arrangement, and its application
US4055832A (en) One-error correction convolutional coding system
US4476458A (en) Dual threshold decoder for convolutional self-orthogonal codes
CS261263B1 (cs) Zapojeni pro redukci chyb v přijímači digitálního signálu
US5408348A (en) System for re-establishing the transmission quality of a link including amplifier equipments in the event of failure of one or more amplifier equipments
EP0606622B1 (en) Viterbi detection for duobinary signals
EP0292966B1 (en) Digital communication apparatus
JPH0629956A (ja) Sdh信号における誤り訂正符号挿入処理方式及び光伝送装置
JPWO2006123751A1 (ja) 無線通信装置
US6886126B1 (en) Apparatus and protocol for detected error propagation in serial-transport block-coded interfaces
GB1205722A (en) System for transmitting signals in groups (blocks)
GB2154104A (en) Test apparatus
JPS6278935A (ja) 中継伝送路監視方式
US20020038444A1 (en) Self orthogonal decoding circuit and self orthogonal decoding method
US20230224076A1 (en) Processor and system
JPS61283241A (ja) デ−タ通信受信装置
SU1061277A1 (ru) Система передачи дискретной информации
JPS59100646A (ja) 誤り検査方式
JPS61270935A (ja) ワイヤレス伝送システム
JPH04271536A (ja) データ信号送受信装置
SU894778A1 (ru) Устройство дл контрол передачи информации