CS260280B1 - Zapojenie pre výpočet logických funkcii v spolupráci s 1'uhovol'ným mikroprocesorom - Google Patents

Zapojenie pre výpočet logických funkcii v spolupráci s 1'uhovol'ným mikroprocesorom Download PDF

Info

Publication number
CS260280B1
CS260280B1 CS864095A CS409586A CS260280B1 CS 260280 B1 CS260280 B1 CS 260280B1 CS 864095 A CS864095 A CS 864095A CS 409586 A CS409586 A CS 409586A CS 260280 B1 CS260280 B1 CS 260280B1
Authority
CS
Czechoslovakia
Prior art keywords
block
input
output
microprocessor
memory
Prior art date
Application number
CS864095A
Other languages
English (en)
Slovak (sk)
Other versions
CS409586A1 (en
Inventor
Peter Suchtar
Zdena Mikulova
Original Assignee
Peter Suchtar
Zdena Mikulova
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peter Suchtar, Zdena Mikulova filed Critical Peter Suchtar
Priority to CS864095A priority Critical patent/CS260280B1/cs
Publication of CS409586A1 publication Critical patent/CS409586A1/cs
Publication of CS260280B1 publication Critical patent/CS260280B1/cs

Links

Landscapes

  • Logic Circuits (AREA)

Description

2 8 3 2 8 O
Vynález sa týká zapojenia pre výpočetlogických funkcií v spolupráci s libovol-ným mikroprocesorom. V doteraz známých riešemiach výpočtovlogických funkcií, ako sú: nulová funkcia, konjukcia, inhibícia, identita, antivalencia, negácia, disjunkcia,
Pierceova funkcia, ekvivalencla, implikácia,
Schefferova funkcia a jednotková funkcia, sa využívá čisto programových prostried-kov, ktoré nám poskytuje použitý mikro-procesor a jeho iinštrukčný súbor. Toto, rie-šemie poskytuje výhody len pri malom po-čte vstupných premenných, t. j. do 30.
Nevýhodou je, že pri počte nad 30 vstup-ných premenných neúmerne vzrastá riadia-ca parnáf mikroprocesora, zváčšujú sa ča-sové nároky na prácu mikroprocesora azostavovanie riadiaceho programu pre vý-počet logickej funkcie je závislé na typepoužitého mikroprocesora, predovšetkým odjeho základných logických operácií, operá-ch posuvov, rotácií, logických testov, ahlavně bitových operácií.
Vyššie uvedené nevýhody odstráni použi-tie predmetu vynálezu. Jeho podstata spo-čívá v tom, že dátová zbernica mikroproce-sora je súčasne připojená na vstup PR, blokRAM, blok BČZ a výstupmi BZ. Výstup PRje súčasne spojený so vstupmi VP a PI. Vý-stup VP je připojený na vstup DLF, ktoréhovýstup je připojený na vstup PP a další vý-stup DLF je připojený na vstup PI. VýstupPI je spojený so vstupom BZ. Výstup PP jespojený so vstupom DLF a další výstup PPje připojený na vstup BČZ· Výstup BČZ je připojený na vstup DLF.Výstup PL je spojený so vstupom PR. Vý-stup PL je připojený na BZ. Další výstup PLje připojený na vstup RAM. Další výstup PLje súčasne připojený na vstup PI a vstupVPR. Výstup VPR je připojený na vstupRAMt Další výstup PL je připojený na vstupPP. Časť adresnej zbernice mikroprocesoraje připojená na RAM a druhá časť je súčas-ne připojená na vstup PL, vstup VPR, vstupPI, vstup VP a vstup DLF. Riadiaca zbernicamikroprocesora je připojená na vstup PL.
Hlavně výhody zapojenia pre výpočet-lo-gických funkcií v spolupráci s mikroproce-sorom podlá tohto vynálezu spočívajú vúspoře riadiacej památi mikroprocesora 5až 10-násobne čo do počtu buniek památi,v rýchlosti výpočtu logickej funkcie, ktoráje 10- až 20-násobná, v, jednoduchšej tvorběprogramového vybavenia a nezávislosti naihštrukčnom súbore použitého mikroproce- sora, ako sú logické operácie, operácie po-suvov, rotácií hlavně však bitových operá-cií.
Zapojenie pre výpočet logických funkciív spolupráci s fubovolným mikroproceso-rom je znázorněné na výkresu. Dátovázbernica mikroprocesora 811 je připojenána dátovú zbernicu 800, ktorá je súčasnespojená so vstupom PR 801, s obojsmernouzbernicou RAM 802, obojsmernou zbernicouBČZ 100 a výstupnou zbernicou BZ 803. Vý-stup PR 808 je súčasne spojený so vstupmiVP 807 a PI 808. Výstup VP 103 je připoje-ný na vstup DLF’ 104. Výstup DLF 200 jepřipojený na vstup PP 201 a výstup DLF102 je připojený na vstup PI 101. Výstup PI 804 je spojený so vstupom BZ805. Výstup PP 202 je spojený so vstupomDLF 203 a výstup PP 105 je připojený navstup BCZ 108· Výstup BČZ 118 je připojenýna vstup DLF 119. Výstup PL 108 je spojenýso vstupom BČZ 107. Výstup PL 109 je spo-jený so vstupom PR 110, Výstup PL 111 jespojený so vstupom BZ 112. Výstup PL 113je připojený na vstup RAM 114. Výstup PL 115 je súčasne připojený navstup PI US a vstup VPR 117. Výstup VPR204 je připojený na vstup RAM 205. VýstupPL 300 je připojený na vstup PP 301. Časťadresnej zbernice mikroprocesora 813 jepřipojená na RAM 812 a druhá časť 813 jepřipojená na adresnú zbernicu 809. Adresnázbernica 809 je súčasne připojená na vstupPL 810, vstup VPR 302, vstup PI 400, vstupVP 303 a vstup DLF 304. Riadiaca zbernicamikroprocesora 513 je připojená na riadia-cu zbernicu 500, ktorá je připojená na vstupPL 501.
Zapojenie pre výpočet logických funkciív spolupráci s fubovolným mikroproceso-rom pracuje nasledujúcim sposobotn:
Blok operačnej památi 2 je vyhradenáoblasť z použitej operačnej památi, v kto-rej sú uložené vstupné premenné logickýchfunkcií. Do paralelného registra 5 sa zapíšeobsah dátovej zbernice 800, kde z něhoblok výběru premennej 6 vyberie určeinúvstupnú premennú, ktorá sa v dekóderi lo-gickej funkcie 8 spracuje a výsledok sa za-píše do pomocnej památi 9 a následné cezblok čítania a zápisu 3 prostredníctvomzbernice 809 do určeného registra mikro-procesora. Výsledok logickej funkcie z určeného^ re-gistra v spolupráci s 5, 6 a 8 zapíše cezpodmienkový invertor 7, blok zápisu 4 cezzbernicu 800 do> vyhradenej oblasti operač-nej památi, do ktorej je povolený zápis nazáklade obsahu adresnej zbernice 809 ariadiaceho signálu z bloku podpornej logiky10 cez blok vyhradenia památi 1. Spoluprá-ce medzi jednotlivými blokml a jej náplň,ako je výběr logickej operácie, výběr vstup-ných premenných z bloku 2 sa deje na zá-klade adresy mikroprocesora a riadiacichsignálov z bloku podpornej logiky 10, kde

Claims (1)

  1. 260280 Ctninosť tohoto bloku je ovplyvňovaná .adre-sou .a rladiacou zbernicou mikroprocesora. Začlenenie daného zapojenia pre výpočetlogických funkcií do zostavy mikropočítačaje možné jednoduchým spósobom, ako uštandartných podporných obvodov vyrába-ných pre mikroprocesor. V čase vydaniaplatnej adresy od mikroprocesora z predomstanovenej skupiny adries zapojenie pře vý-počet logických funkcií v strojnom cyklečítania a zápisu do památi alebo registramikroprocesora, danú adresu rozdekóduje,čím je jednoznačné určená vstupná pre-menná z konkrétného bitu vo vyhradenejoblasti operačnej pamfiti, ďalej základnálogická operácia ako AND, NAND, OR, NOR,negácia, identita. V strojnom cykle čítania z pamati sa vý- sledok logickej operácie zapíše do určené-ho registra mikroprocesora a do pomocnejpamati. Pričom platí, že každý programovýblok pre výpočet logickej funkcie musí za-čínat logickou operáciou identity alebo ne-gácie. Tým sa naskýtá široká možnost prerožne aplikácie, ako sú diagnostiky logic-kých polí, testovanie reléových sústav, čispínačových sústav, ktoré sa dajú vyjádřitfubovofnou boolovskou logickou funkciou.Dalšou zřejmou výhodou je rýchlosf výpo-čtu logickej funkcie z důvodu, že jfednouinštrukciou přesunu dát je jednoznačné ur-čená logická funkcia aj vstupná premennána úrovni bitu vo vyhradenom mieste RAM,kde priamo v RAM vykonáme logickú ope-ráciu. PREDMET Zapojenie pre výpočet logických funkciív, spolupráci s fubovofným mlkroproceso-rom vyznačujúce sa tým, že dátová zbernicamikroprocesora (811) je připojená na dáto-vú zbernicu, ktorá je súčasne spojená sovstupom paralelného registra (801), s oboj-smernou zbernicou vyhradenej oblasti ope-račnej pamati (802), obojsmernou zberni-cou bloku čítania a zápisu (100) a výstup-nou zbernicou bloku zápisu (803), výstupparalelného registra (806) je súčasne pře-pojený so vstupom bloku výběru premennej(807) a vstupom bloku podmienkového in-vertora (808), výstup bloku výběru pre-mennej (103) je připojený na vstup blokudekódera logickéj funkcie (104), výstupbloku dekódera logickéj funkcie (200) jepřipojený na vstup bloku pomocnej pamate(201) a výstup bloku dekódera logickéjfunkcie (102) je připojený na vstup blokupodmienkového invertora (101), výstupbloku podmienkového invertora (804) jespojený so. vstupom bloku zápisu (805), vý-stup bloku pomocnej parnáte (202) je spo-jený so vstupom bloku dekódera logickejfunkcie (203) a výstup bloku pomocnej pa-máte (105) je připojený na vstup bloku čí-tania a zápisu (106), výstup bloku čítania azápisu (118) je připojený na vstup blokudekódera logickej funkcie (119), výstup VYNÁLEZU bloku podpornej logiky (108) je spojený sovstupom bloku čítania a zápisu (107), vý-stup bloku podpornej logiky (109) je spo-jený so vstupom bloku paralelného registra ' (110) výstup bloku podporné) logiky (111)je spojený so vstupom bloku zápisu (112),výstup bloku podpornej logiky (113) je při-pojený na vstup bloku vyhradenej oblastioperačnej pamati (114), výstup bloku pod-pornej logiky (115) je súčasne připojenýna vstup bloku podmienkového invertora (116) a na vstup bloku vyhradenia pamati (117) , výstup bloku vyhradenia pamati(204) je připojený na vstup bloku vyhrade-nej oblasti pamate (205), výstup bloku pod-pornej logiky (300) je připojený na vstupbloku pomocnej pamate (301), časť adres-nej zbernice mikroprocesora (813) je při-pojená na blok vyhradenej oblasti pamate(812) a druhá časť (813) je připojená naadresná zbernicu (809), .adresná zbernica(809) je súčasne připojená na vstup blokupodpornej logiky (810), vstup bloku vyhra-denia památi (302), vstup bloku podpornejlogiky (400), vstup bloku výběru premen-nej (303) a vstup bloku dekódera logickejfunkcie (304), riadiaca zbernica mikropro-cesora (513) je připojená na riadiacu zber-nicu (500), ktorá je připojená na vstupbloku podpornej logiky (501). 1 list výkresov
CS864095A 1986-06-04 1986-06-04 Zapojenie pre výpočet logických funkcii v spolupráci s 1'uhovol'ným mikroprocesorom CS260280B1 (sk)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS864095A CS260280B1 (sk) 1986-06-04 1986-06-04 Zapojenie pre výpočet logických funkcii v spolupráci s 1'uhovol'ným mikroprocesorom

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS864095A CS260280B1 (sk) 1986-06-04 1986-06-04 Zapojenie pre výpočet logických funkcii v spolupráci s 1'uhovol'ným mikroprocesorom

Publications (2)

Publication Number Publication Date
CS409586A1 CS409586A1 (en) 1988-05-16
CS260280B1 true CS260280B1 (sk) 1988-12-15

Family

ID=5382942

Family Applications (1)

Application Number Title Priority Date Filing Date
CS864095A CS260280B1 (sk) 1986-06-04 1986-06-04 Zapojenie pre výpočet logických funkcii v spolupráci s 1'uhovol'ným mikroprocesorom

Country Status (1)

Country Link
CS (1) CS260280B1 (cs)

Also Published As

Publication number Publication date
CS409586A1 (en) 1988-05-16

Similar Documents

Publication Publication Date Title
US4648068A (en) Memory-programmable controller
KR870005301A (ko) 가상계산기능 시스템용 주기억장치 억세스 제어시스템
JPH02184120A (ja) キーボード装置
JPS62173696A (ja) 情報記憶、読出システム
US4225921A (en) Transfer control technique between two units included in a data processing system
CS260280B1 (sk) Zapojenie pre výpočet logických funkcii v spolupráci s 1'uhovol'ným mikroprocesorom
US5197141A (en) Software controlled method of issuing hardware control commands to memory controller from prefetch unit by combining request code and address specified in program instructions
EP0687974B1 (en) Data processor having shared terminal for monitoring internal and external memory events
JP3339262B2 (ja) ミシンの制御装置及びその制御方法
KR100285976B1 (ko) 에뮬레이션장치
RU2095846C1 (ru) Программируемое устройство для логического управления электроприводами и сигнализацией
US5619714A (en) Microcomputer having an instruction decoder with a fixed area and a rewritable area
US4349874A (en) Buffer system for supply procedure words to a central processor unit
RU2039374C1 (ru) Программируемое устройство сопряжения с повышенной нагрузочной способностью
RU2106676C1 (ru) Устройство для программного логического управления электроприводами, электронными ключами и сигнализацией
JPS59142610A (ja) ストア−ド・プログラム式制御装置
RU2007751C1 (ru) Устройство для ввода в микроэвм дискретных сигналов
SU1580442A1 (ru) Оперативное запоминающее устройство
SU1503043A1 (ru) Устройство дл ввода в микроЭВМ дискретных сигналов
RU1801223C (ru) Устройство дл дистанционного программного управлени сигнализацией и электропроводными механизмами
JP2905253B2 (ja) ワンチップマイクロコンピュータ
KR930005840B1 (ko) 프로세서 구별방법
SU1262511A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1226453A1 (ru) Устройство микропрограммного управлени
US4486825A (en) Circuit arrangement for extended addressing of a microprocessor system