CS255352B1 - Rozhranie koniunikačného procesor a a mikropočítačového systému - Google Patents
Rozhranie koniunikačného procesor a a mikropočítačového systému Download PDFInfo
- Publication number
- CS255352B1 CS255352B1 CS833086A CS308683A CS255352B1 CS 255352 B1 CS255352 B1 CS 255352B1 CS 833086 A CS833086 A CS 833086A CS 308683 A CS308683 A CS 308683A CS 255352 B1 CS255352 B1 CS 255352B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- block
- output
- selection
- memory access
- direct memory
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Description
255352
Vynález sa týká rozhrania pře integrova-ný obvod Z80/SIO, ktorý připojuje komuni-kačný procesor Zilog Z80/SIO a jeho ekvi-valenty k mikropočítačovému systému zo-stavenému například zo súboru obvodov In-tel.
Doteraz známe riešenia využívajú zapoje-nia zostavené z integrovaných obvodov jed-ného mikroprocesorového súboru a komu-nikačně procedury sa realizujú připojenímspecializovaného komunikačného proceso-re za předpokladu, že v mikroprocesorovomsúbore je takýto procesor. Ak v mikropro-cesorovom súbore nie je takýto procesor,potom može byť realizovaný z integrova-ných obvodov malej integrácie, za cenu vel'-kej zložitosti riešenia. Rozhranie komuni-kačného procesora Z80/SIO umožňuje vy-tvořit riadiacu jednotku komunikačnýchprocedúr aj s inými mikroprocesorovými sú-bormi ako so súborom Zilog.
Hoře uvedený nedostatok odstraňuje roz-hranie komunikačného procesora Z80/SIO(ďalej rozhranie pre Z80/S1O) podlá vyná-lezu, ktorého podstata je v tom, že výstupybloku priameho přístupu do pamati sú při-pojené do bloku volby kanálov a do blokupotvrdenia priameho přístupu do pamati,vstup bloku potvrdenia priameho přístu-pu do pamati, vstup bloku potvrdenia pria-meho přístupu do pamati je připojený spolus prvým výstupom výběru na vstup blokuvýběru prvku a s prvým adresovým výstu-pom do bloku výběru registrov, výstup blo-ku výběru registrov je připojený do komu-nikačného procesora na vstup výběru re-gistrov, spolu so vstupmi bloku priamehopřístupu do pamati je druhý adresový vstuppřipojený do bloku volby kanálov, výstupbloku volby kanálov je připojený do komu-nikačného procesora na vstup volby kaná-lov, druhý výstup výběru a hodinový výstupsú připojené do bloku obsluhy prerušenia,jeho prvý výstup je připojený do komuni-kačného procesora na vstup synchronizácievýběru operačného kódu, druhý výstup blo-ku obsluhy prerušenia je připojený spolu svýstupom bloku výběru prvku do bloku žia-dosti o I/O operáciu, výstup bloku žiadostio I/O operáciu je připojený do komunikač-ného procesora na vstup synchronizácie I/Ooperácie, třetí výstup bloku obsluhy preru-šenia výstup synchronizácie činnosti je při-pojený do mikroprocesorového systému,vstupy žiadosti o pridelenie priameho pří-stupu do pamate sú připojené do bloku žia-dosti o priamy přístup do pamate, výstupyktorého sú připojené do bloku priamehopřístupu do pamate. Výhodou takéhoto zapojenia je využitieuniverzálneho komunikačného procesoramikroprocesorového súboru Zilog Z80/SIO vriadiacich jednotkách komunikačných pro-cedúr realizovaných z prvkov iných mikro-procesorových súborov, například Intel.
Na obr. 1 je bloková schéma univerzálnej riadiacej jednotky komunikačných procedúr, na obr. 2 je bloková schéma s uvedenímvstupov a výstupov rozhrania pre Z80/SIOa na obr. 3 je nakreslené rozhranie pre Z80//SIO. _____ Výstupy OACKÍ a DACK2 bloku 2 priame-ho přístupu do pamate sú připojené do blo-ku 6 potvrdenia priameho přístupu do pa-mate a do bloku 9 volby kanálov. Výstupbloku 6 potvrdenia priameho přístupu dopamate je připojený spolu s prvým vstu-pom CSÍ výběru na vstupy bloku 7 výběruprvku a s prvým adresovým vstupom ADRldo vstupov bloku 8 výběru registrov. Blok8 výběru registrov má výstup C/D výběruregistrov. Spolu so vstupmi DACKÍ a DACK2bloku 2 priameho přístupu do pamate je dobloku 9 volby kanálov připojený druhý ad-resový vstup ADR2. Blok 9 volby kanálovmá výstup B/A výběru kanála. Hodinovývstup CLK a druhý vstup CS2 výběru sú při-pojené do bloku 10 obsluhy prerušenia, zktorého vystupuje výstup Ml synchronizá-cie výběru operačného kódu, druhý výstupÍORQÍ a výstup WÁX synchronizácie čin-nosti. Výstup ÍORQÍ je připojený spolu svýstupom ČE výběru prvku do bloku 11 žia-dosti o I/O operáciu, výstup ktorého je vý-stup IORQ synchronizácie I/O operácie.Vstupmi bloku 12 žiadosti o priamy přístupdo pamate sú vstupy WRDÝB a WRĎÝA žia-dosti o pridelenie priameho přístupu do pa-mate a výstupmi sú ĎRQÍ a DRQ2.
Univerzálna riadiaca jednotka komunikač-ných procedúr má jednotlivé bloky systémupřepojené zbernicou 5 systému a umožňuječinnost v troch režimoch. V režime programovania mikropočítačovýsystém 1 vysielaním postupnosti stavovýchslov a riadiacich signálov cez zbemicu 5systému a rozhranie 3 pre Z80/SIO progra-muje blok 2 priameho přístupu do pamatea komunikačný procesor 4. Tento režim u-možňuje aj riadenie komunikačného proce-sora 4 bez priameho přístupu do pamate. V režime priameho přístupu do památekomunikačný procesor 4 přijímá alebo vy-siela dáta do datového směru. Dáta sú pře-nášené po zbernici 5 systému do pamate a-lebo z pamate mikropočítačového systému 1. Činnost priameho přístupu do pamateriadi blok 2 priameho přístupu do pamatea riadiace signály sú časovo prispósobenérozhraním 3 pre Z80/SIO v sulade s potře-bami komunikačného procesora 4. V režime prerušenia, mikropočítačový sy-stém 1 analyzuje stavové slovo bloku 2priameho přístupu do pamate a komunikač-ného procesora 4. Stavové šlová sú čítanépo zbernici 5 systému tak, že z bloku 2priameho přístupu do pamate sú čítané na-příklad I/O inštrukciou. Na prečítanie sta-vového slova komunikačného procesora 4rozhranie 3 pre Z80/SIO vytvoří na povelmikropočítačového systému 1 postupnost 5 6 signálov v súlade s potřebami obsluhy přerušenia u obvodov Zilog. Činnost rozhrania v režime programová -nia je nasledujúca. Mikropočítačový systém1 generuje prvý výstup CS.l výběru, prvý adruhý adresový vstup ADR1 a ADR2. Prvývýstup CS1 výběru je přivedený do bloku 7výběru prvku a úroveň log 0 prvého výstu-pu CS1 výběru zapříčiní na výstupe bloku 7výběru prvku úroveň log 0 výstupu ČE vý-běru prvku. Výstup ČE výběru prvku je při-vedený do komunikačného procesora 4 a sú-časne je přivedený do bloku 11 žiadosti oI/O operáciu, čím sa na jeho výstupe IORQžiadosti o I/O operáciu vytvoří log 0. Úro-veň log 0 výstupu CE výběru prvku a výstu-pu IORQ žiadosti o I/O operáciu je základ-nou podmienkou činnosti komunikačnéhoprocesora 4. Prvý adresový výstup ADR1 jepřivedený do bloku 8 výběru registrov. Ú-roveň log 1 prvého adresového výstupuADRl umožňuje výběr riadiaceho registra aúroveň log 0 výběr dátového registra komu-nikačného procesora 4. Druhý adresový vý-stup ADR2 je přivedený do bloku 9 volbykanál ov. Úroveň log 1 druhého adresovéhovýstupu ADR2 umožňuje výběr kanála B aúroveň log 0 výběr kanála A komunikačné-ho procesora 4. Ostatně vstupy a výstupy naobr. 3 neovplyvňujú v režime programova-nia činnost rozhrania pre Z80/SIO. V režime priameho přístupu do památevstupy WRDYA a WRDYB žiadosti o pride-lenie priameho přístupu do památe sú při-vedené do bloku 12 žiadosti o priamy pří-stup do památe, úrovňou log 0 zapríčinia vy-tvorenie výstupov DRQ1 alebo DRQ2 s úrov-ňou log 1. Výstupy DRQ1 a DRQ2 sú přive-dené do bloku 2 priameho přístupu do pa-máte. Tento potvrdzuje pridelenie cyklupriameho přístupu do památe úrovňou log0 výstupov DACKl alebo DACK2 bloku 2priameho přístupu do památe. VýstupyDACKl a DAČK2 bloku 2 priameho přístupudo památe sú přivedené do bloku 6 potvr-denia žiadosti o priamy přístup do památe,výstup ktorého je přivedený do bloku 7 vý-běru prvku a bloku 8 výběru registrov. Vý-stup bloku 7 výběru prvku je výstup CE vý-běru prvku. Tento je přivedený do komuni-kačného procesora 4 a bloku 11 žiadosti oI/O operáciu spolu s druhým výstupomIORQ1 bloku 10 obsluhy prerušenia, výstupÍORQ bloku 11 žiadosti o I/O operáciu jepřivedený do komunikačného procesora 4.Výstup bloku 6 potvrdenia žiadosti o pria-my přístup do památe vystupuje s úrovňoulog 0 a blok 8 výběru registrov vyberie dá- tový register. Výstupy DACKl a ĎAČK2 blo-ku 2 priameho přístupu do památe sú tiežpřivedené na vstupy bloku 9 volby kanálov.Úroveň log 0 výstupov ĎACKÍ alebo DACK2bloku 2 priameho přístupu do památe za-příčiní volbu kanála A alebo B komunikač-ného procesora 4. V režime priameho pří-stupu do památe ostatné vstupy a výstupyneovplyvňujú činnost rozhrania. V režime prerušenia mikropočítačový sy-stém 1 vystaví úroveň log 0 na druhom vý-stupe CS2 výběru. Druhý výstup CŠ2 výbě-ru je přivedený do bloku 10 obsluhy preru-šenia. Súčasne je do bloku 8 výběru regist-rov přivedený prvý adresový výstup ADRlúrovně log 1 a tento vytvára na vstupe C/Dvýběru registrov úroveň log 1 pre výběr ria-diaceho registra. Druhý adresový výstupADR2 musí mať úroveň log 0, čím blok 9volby kanálov vyberie kanál A. Do bloku 10obsluhy prerušenia je přivedený hodinovývstup CLK mikropočítačového systému 1.Úroveň log 0 druhého vstupu ČS2 výběruzapříčiní, že blok 10 obsluhy prerušenia vy-tvoří postupnost vstupu Ml výběru operač-ného kódu, druhého výstupu IOŘQ1 bloku10 obsluhy prerušenia a výstupu WAX syn-chronizácie činnosti. Druhý výstup IORQÍbloku 10 obsluhy prerušenia je přivedenýdo bloku 11 žiadosti o IZO operáciu a má zanásledok generovanie úrovně log 0 výstu-pu IORQ žiadosti o I/O operáciu. Postupnostvstupu C/D - výběru registrov, vstupu B/Avýběru kanálov, vstupu Ml výběru operač-uého kódu a výstupu IORQ žiadosti o I/O o-peráciu umožňuje mikropočítačovému sys-tému 1 preČítať vektor prerušenia z komu-níkačného procesora 4. Výstup WAX syn-chronizácie činnosti je přivedený do mikro-počítačového systému 1 a zabezpečuje je-ho synchronizáciu s komunikačným proce-sórom 4.
Obr. 1 ukazuje blokové prepojenie mikro-počítačového systému 1, bloku 2 priamehopřístupu do památe, rozhrania 3 pre Z80/SIOkomunikačného procesora 4 zbernicou 5systému. Na obr. 2 je znázorněné prepoje-nie mikropočítačového systému 1 spolu sblokom 2 priameho přístupu do památe akomunikačného procesora 4 vstupmi roz-hrania 3 pre Z80/SIO. Z obr. 2 vyplývá roz-loženie vstupov a ich orientácia.
Popísané rozhranie pre Z80/SIO pre pri-pojenie k mikropočítačovému systému napr.Intel 8080 umožňuje vytvorenie riadiacejjednotky komunikačných procedúr v plne-duplexnom aj poloduplexnom režime pře-nosu dát a rozšírenie na dva dátové směry.
Claims (3)
- 7 8 255332 PREDMET Rozhranie pře pripojenie komunikačného procesora k mikropočítačovému_systému vyznačujúce sa tým, že výstupy (DACK1) a[DACK2) bloku (2) priameho přístupu dopamáte sú připojené do bloku (6} potvr-denia priameho přístupu do památe a dobloku (9) volby kanálov, výstup bloku [6]potvrdenia priameho přístupu do pamateJepřipojený spolu s prvým výstupem (CŠ1)výběru na vstupy bloku (7) výběru prvkua s prvým adresovým výstupom (ADRl) dovstupov bloku (8) výběru registrov, blok (8) výběru registrov má vstup (C/D). výbě-ru registrov, spolu s výstupmi {DACKlj aJĎACK2) bloku (2) priameho přístupu doparnáte je do bloku (9) volby kanálov při-pojený druhý adresový výstup (ADR2), blok vynalezu (9) volby kanálov má výstup (B/A) výběrukanálov, hodinový vstup (CLK) a druhý vý-stup (CS2j výběru je připojený do bloku (10) obsluhy prerušenia, z ktorého vystu-pujú výstup (Ml) výběru operačného kó-du, druhý výstup (IORQ1) a výstup (WAX)synchronizácie činnosti, druhý výstup(I0RQ1) bloku (10) obsluhy prerušenia jespolu s výstupom (CE) bloku (7) výběruprvku připojený do bloku (11) žiadosti o1/0 operáciu, ktorý má výstup (10’RQ) žia-dosti o I/O operáciu, vstupmi bloku (12)žiadosti o priamy přístup do památe sú žia-dosti (WRDYÁj a (WRDYB) o priamy pří-stup do památe a výstupmi sú (DRQ1) a(DRQ2). 3 listy výkresov
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS833086A CS255352B1 (sk) | 1983-05-02 | 1983-05-02 | Rozhranie koniunikačného procesor a a mikropočítačového systému |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS833086A CS255352B1 (sk) | 1983-05-02 | 1983-05-02 | Rozhranie koniunikačného procesor a a mikropočítačového systému |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS308683A1 CS308683A1 (en) | 1987-07-16 |
| CS255352B1 true CS255352B1 (sk) | 1988-03-15 |
Family
ID=5369931
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS833086A CS255352B1 (sk) | 1983-05-02 | 1983-05-02 | Rozhranie koniunikačného procesor a a mikropočítačového systému |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS255352B1 (cs) |
-
1983
- 1983-05-02 CS CS833086A patent/CS255352B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS308683A1 (en) | 1987-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| AU607206B2 (en) | Input/output system for multiprocessors | |
| EP0207876B1 (en) | Modular multiport data hub | |
| EP0155443B1 (en) | Microocomputer data processing systems permitting bus control by peripheral processing devices | |
| US5125080A (en) | Logic support chip for AT-type computer with improved bus architecture | |
| JPH02127759A (ja) | 階層的多重バス・コンピュータ・アーキテクチア | |
| US5471639A (en) | Apparatus for arbitrating for a high speed direct memory access bus | |
| US5019962A (en) | Direct memory access controller for a multi-microcomputer system | |
| CS255352B1 (sk) | Rozhranie koniunikačného procesor a a mikropočítačového systému | |
| JPS6431251A (en) | Microprocessor | |
| TW369632B (en) | Computer system | |
| US5307468A (en) | Data processing system and method for controlling the latter as well as a CPU board | |
| US5222227A (en) | Direct memory access controller for a multi-microcomputer system | |
| EP0363905A3 (en) | I/o apparatus for programmable controller | |
| KR0158942B1 (ko) | 브이엠이 버스 시스템의 아이피시 제어로직 | |
| KR0126417B1 (ko) | 다중채널 입출력 제어장치 | |
| SU1501078A1 (ru) | Устройство дл обмена данными между процессором и периферийными устройствами | |
| JPS588366A (ja) | メモリモジユ−ルシステム | |
| KR830001847B1 (ko) | 복수의 마이크로세서를 제어하는 시스템 | |
| KR940010807B1 (ko) | 정보처리장치용 버스시스템 및 정보처리 버스시스템 컨트롤러용 ic디바이스 | |
| KR910005479Y1 (ko) | Cpu간 통신을 위한 공유 입출력 포트회로 | |
| Altaber et al. | A VME multiprocessor architecture for the LEP/SPS control system | |
| JPH0350604A (ja) | マルチシーケンス制御装置 | |
| JPS6478351A (en) | Dma controller | |
| JPS56118152A (en) | Control system for retrial | |
| JPS6460114A (en) | Data arithmetic unit |