CS254258B1 - Zapojení stykové funkce příjemce přejímky pro připojení k mikropočítači - Google Patents
Zapojení stykové funkce příjemce přejímky pro připojení k mikropočítači Download PDFInfo
- Publication number
- CS254258B1 CS254258B1 CS835899A CS589983A CS254258B1 CS 254258 B1 CS254258 B1 CS 254258B1 CS 835899 A CS835899 A CS 835899A CS 589983 A CS589983 A CS 589983A CS 254258 B1 CS254258 B1 CS 254258B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- gate
- nand
- output
- connection
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Abstract
Řešení se týká zapojení části stykových obvodů potřebných pro připojení elektrických přístrojů na sběrnici informač-. ního měřícího systému (IMS-2). Podstata řešení spočívá v použití dvou R-S klopných obvodů, které spolu s kombinační logikou generují řídicí signály přenosu na sběrnici informačního měřícího systému (IMS-2) a signál pro spolupráci s mikropočítačem. Zapojení lze využít zejména v měřící technice.
Description
Vynález se týká zapojení stykové funkce příjemce přejímky pro informační měřící systém (IMS-2) v přístrojích, které jsou řízeny mikropočítačem.
Styková funkce příjemce přejímky (AH1) je nezbytnou součástí všech přístrojů, které mají pracovat v informačním měřícím systému (IMS-2). V přístrojích řízených mikropočítačem je připojení na sběrnici informačního měřícího systému (IMS-2) realizováno většinou pomocí speciálních integrovaných obvodů, které obsahují všechny stykové funkce. U jednodušších přístrojů jsou integrované obvody využity jen částečně. Dalšími nevýhodami uvedeného řešení jsou vysoká cena a velký příkon speciálních integrovaných obvodů.
Tyto nevýhody jsou odstraněny zapojením stykové funkce podle vynálezu, jehož podstata spočívá v tom, že vodič data nepřijata (NDAC) je spojen s výstupem prvního budiče, stejně jako vodič nepřipraven pro data (NRFD) je spojen s výstupem druhého budiče, přičemž první vstupy obou budičů jsou připojeny na výstup prvního dvouvstupého hradla NAND a druhý vstup prvního budiče je připojen k výstupu šestého dvouvstupého hradla NAND, podobně jako druhý vstup druhého budiče je připojen k výstupu osmého dvouvstupého hradla NAND, jehož první vstup je spojen na druhý vstup pátého dvouvstupého hradla NAND, přičemž oba vstupy jsou přes invertor připojeny na šestou vstupní svorku, která je zároveň spojena s druhým vstupem šestého hradla NAND a prvním vstupem sedmého dvouvstupého hradla NAND, jehož výstup je zapojen na první výstupní svorku a na vstup prvního třívstupého hradla NAND, které tvoří s třetím dvouvstupým hradlem NAND první R-S klopný obvod, jehož výstup je zapojen na první vstup druhého dvouvstupého hradla NAND, na jehož druhý vstup je připojena druhá vstupní svorka, která je zároveň spojena i s prvním vstupem prvního dvouvstupého hradla NAND, jehož druhý vstup je připojen na první vstupní svorku, třetí vstupní svorka je připojena na vstup třetího dvouvstupého hradla NAND v prvním R-S klopném obvodě, čtvrtá vstupní svorka je připojena na druhý vstup prvního třívstupého hradla a na druhý vstup druhého třívstupého hradla NAND ve druhém R-S obvodu, který je dále tvořen čtvrtým dvouvstupým hradlem NAND, jehož výstup je zapojen na první vstup šestého dvouvstupého hradla NAND a na první vstup pátého dvouvstupého hradla NAND, jehož výstup je spojen s prvním vstupem druhého trojvstupého hradla NAND ve druhém R-S klopném obvodu, který má druhý výstup připojen na druhý vstup sedmého dvouvstupého hradla NAND a pátá vstupní svorka je připojena k prvnímu vstupu čtvrtého dvouvstupého hradla NAND ve druhém R-S klopném obvodu.
Výhodou zapojení podle vynálezu jsou nižší cena a energetická náročnost oproti speciálním integrovaným obvodům, přičemž vlastností i programová náročnost jsou na stejné úrovni.
Na výkrese je v příkladném provedení znázorněno zapojení stykové funkce příjemce přejímky (AH1).
Vodič 31 data nepřijata (NADC) je připojen na výstup prvního budiče 12. Vodič 32 nepřipraven pro data (NRFD) je připojen na výstup druhého budiče 13. První vstupy těchto budičů jsou spojeny a připojeny na výstup prvního dvouvstupého hradla NAND 10, jehož první vstup je zapojen na první vstupní svorku 25 a druhý vstup je spojen s druhým vstupem druhého dvouvstupého hradla NAND 6 a p/ipojen na druhou vstupní svorku 23.
První vstup druhého dvouvstupého hradla NAND £ je zapojen na výstup prvního třívstupého hradla NAND 4/které tvoří s třetím dvouvstupým hradlem NAND 5^ první R-S klopný obvod. Třetí vstupní svorka 22 je připojena na vstup pátého dvouvstupého hradla NAND 2· Čtvrtá vstupní svorka 21 je připojena na druhý vstup prvního třívstupého hradla NAND £ a zároveň na třetí vstup druhého třívstupého hradla NAND 2,, které se čtvrtým dvouvstupým hradlem NAND Jk tvoří druhý R-S klopný obvod. Pátá vstupní svorka 20 je zapojena na první vstup čtvrtého dvouvstupého hradla NAND _1, jehož výstup je připojen na první vstupy pátého a šestého dvouvstupého hradla NAND .3, j). Výstup druhého třívstupého hradla NAND 2 je připojen na druhý vstup sedmého dvouvstupého hradla NAND 7., jehož výstup je zapojen na první výstupní svorku 30 a na první vstup prvního třívstupého hradla NAND 4. Šestá vstupní svorka 24 je zapojena na vstup invertoru 8 a na druhé vstupy šestého a sedmého dvouvstupého hradla NAND 9_ a
Výstup invertoru je spojen s druhým vstupem pátého dvouvstupého hradla NAND 2 a s prvním vstupem osmého dvouvstupého hradla NAND 11, na jehož druhý vstup je připojen výstup druhého dvouvstupého hradla NAND 2· Druhý vstup prvního budiče 12 je připojen na výstup šestého dvouvstupého hradla NAND 9 a druhý vstup druhého budiče 13 je připojen k výstupu osmého dvouvstupého hradla NAND 11.
Po zapnutí se R-S klopné obvody nulují impulsem do úrovně L přivedeným na čtvrtou vstupní svorku 21. Jsou-li výstupní budiče 12, 13 odhradlovány úrovní L přivedenou na první vstupní svorku 25, kam je přiveden negovaný signál (ATN)nebo úrovní L přivedenou na druhou vstup ní svorku 23, kam je přiveden signál adresovaný stav posluchače (LADS) , způsobí příchod signálu data nutná (DAV) na vstupní svorku druhého dvouvstupého hradla NAND 6 změnou úrovně na L na výstupní svorce prvního dvouvstupého hradla NAND 10 a na výstupu druhého budiče 13.
Mikropočítač na tuto změnu čeká a převezme data se sběrnice informačního měřícího systému (IMS-2) a vyšle puls s úrovní L na pátou vstupní svorku 20. Tím dojde ke změně úrovně L na H na výstupu prvního budiče 12. tuto změnu reaguje stykový systém zrušením signálu data nutná (DAV). V okamžiku, kdy je mikropočítač připraven přijmout další data vyšle puls s úrovní L na třetí vstupní svorku 22. Tímto se obvody dostanou do počátečního stavu.
Claims (1)
- Zapojení stykové funkce příjemce přejímky pro připojení k mikropočítači, vyznačující se tím, že vodič (31) data nepřijata je spojen s výstupem prvního budiče (12), stejně jako vodič (32) nepřipraven pro data je spojen s výstupem druhého budiče (13), přičemž první vstupy obou budičů (12, 13) jsou připojeny na výstup prvního dvouvstupého hradla NAND (10) a druhý vstup prvního budiče (12) je připojen k výstupu šestého dvouvstupého hradla NAND (9), podobně jako druhý vstup druhého budiče (13) je připojen k výstupu osmého dvouvstupého hradla NAND (11), jehož první vstup je spojen s druhým vstupem pátého dvouvstupého hradla NAND (3), přičemž oba tyto vstupy přes invertor (8) připojeny na šestou vstupní svorku (24), která je zároveň spojena s druhým vstupem šestého dvouvstupého hradla NAND (9) a prvním vstupem sedmého dvouvstupého hradla NAND (7), jehož výstup je zapojen na první výstupní svorku (30) a na první vstup třívstupého hradla NAND (4), které tvoří s třetím dvouvstupým hradlem NAND (5) první R-S klopný obvod, jehož výstup je zapojen na první vstup druhého dvouvstupého hradla NAND (6), na jehož druhý vstup je připojena druhá vstupní svorka (23), která je zároveň spojena i s prvním vstupem prvního dvouvstupého hradla NAND (10), jehož druhý vstup je připojen na první vstupní svorku (25/, třetí' vstupní svorka (22) je připojena na vstup třetího dvouvstupého hradla NAND (5) v prvním R-S klopném obvodě, čtvrtá vstupní svorka (21) je připojena na druhý vstup prvního třívstupého hradla NAND (4), jehož výstup je spojen s prvním vstupem druhého třívstupého hradla NAND (2) ve druhém R-S klopného obvodu, který má druhý výstup připojen na druhý vstup sedmého dvouvstupého hradla NAND (7) a pátá vstupní svorka (20) je připojena k prvnímu vstupu čtvrtého dvouvstupého hradla NAND (1) ve druhém R-S klopném obvodu.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS835899A CS254258B1 (cs) | 1983-08-11 | 1983-08-11 | Zapojení stykové funkce příjemce přejímky pro připojení k mikropočítači |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS835899A CS254258B1 (cs) | 1983-08-11 | 1983-08-11 | Zapojení stykové funkce příjemce přejímky pro připojení k mikropočítači |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS589983A1 CS589983A1 (en) | 1987-05-14 |
| CS254258B1 true CS254258B1 (cs) | 1988-01-15 |
Family
ID=5404814
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS835899A CS254258B1 (cs) | 1983-08-11 | 1983-08-11 | Zapojení stykové funkce příjemce přejímky pro připojení k mikropočítači |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS254258B1 (cs) |
-
1983
- 1983-08-11 CS CS835899A patent/CS254258B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS589983A1 (en) | 1987-05-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA1326716C (en) | Programmable input/output circuit and programmable logic device | |
| US4157480A (en) | Inverters and logic gates employing inverters | |
| EP0168231A3 (en) | A combination circuit | |
| SE9501059D0 (sv) | Anordnung zur überwachung von Zweidraht-Busleitungen | |
| KR960042413A (ko) | 데이터 처리 시스템 | |
| CS254258B1 (cs) | Zapojení stykové funkce příjemce přejímky pro připojení k mikropočítači | |
| EP0838689A3 (en) | Test of circuits with Schmitt inputs | |
| JPH0437447B2 (cs) | ||
| US4231023A (en) | Binary to ternary converter | |
| SU1141499A1 (ru) | Устройство дл сравнени фаз | |
| CS264728B1 (sk) | Zapojenie pra prepojenie obvodov TTL so zariadeniami so zápornými logickými úrovniami | |
| EP0813304A3 (en) | Symmetric selector circuit for event logic | |
| KR880002506Y1 (ko) | Crt 터미날의 이중포트 회로 | |
| JPS6084050A (ja) | 回線断検出回路 | |
| SU1621143A1 (ru) | Триггер IK-типа | |
| KR910002977Y1 (ko) | 프린터의 포트 절환회로 | |
| KR100318929B1 (ko) | 키폰시스템에서클럭자동절체회로 | |
| SU1182632A1 (ru) | Триггерное устройство | |
| SU1182660A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
| EP0308294A3 (en) | Noise-resistant arbiter circuit | |
| JP2525185B2 (ja) | インタ−フェ−ス回路 | |
| KR870009293A (ko) | 집적된 바운더리 셀인터페이스 | |
| JPS60242724A (ja) | 集積論理回路 | |
| CS247422B1 (cs) | Zapojení pro zabezpečení sběrnice proti příjmu neplatných dat | |
| TR24012A (tr) | Seriel veri kesim uenitesi |