CS245386B1 - Zapojení časovače - Google Patents
Zapojení časovače Download PDFInfo
- Publication number
- CS245386B1 CS245386B1 CS842628A CS262884A CS245386B1 CS 245386 B1 CS245386 B1 CS 245386B1 CS 842628 A CS842628 A CS 842628A CS 262884 A CS262884 A CS 262884A CS 245386 B1 CS245386 B1 CS 245386B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- circuit
- output
- control
- preset
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Abstract
Cílem řešení je vytvořit jednoduché, funkčně spolehlivé a snadno realizovatelné zapojení časovače. Uvedeného cíle se dosáhne zapojením se dvěma synchronními vratnými čítači (4, 6) s řídicím obvodem (7), s obvodem (1) spouštěné časové základny, s přepínacím obvodem (2), s řídicím bistabilním klopným obvodem (3), s obvodem (5) přednastavení a se součtovým obvodem (8). Řešení lze použít v číslicových zařízeních výpočetní a automatizační, případně měřicí techniky.
Description
Vynález se týká zapojení časovače pro generování předvolitelných časových intervalů v zařízeních výpočetní a automatizační techniky.
V zařízeních výpočetní techniky a automatizační techniky se často požaduje zapojení, v němž je možná pomocí vhodného údaje předvolit periodu, s níž jsou generovány výstupní impulsy. Dosud používaná zapojení pracují bud na principu porovnávání obsahu čítače, inkrementovaného neustále v rytmu hodinových impulsů, s obsahem předvolitelné paměti požadovaného intervalu pomocí komparačních obvodů, nebo na principu opakovaného nastavení předvolitelného čítače pro čítání vzad a paměti intervalu při každém nulovém stavu čítače. Nevýhodou těchto zapojení je potřeba zvláštní paměti pro předvolbu požadovaného intervalu a u principu s komparačními obvody jejich značný rozsah, zvláště při vicemístném vyjádřeni požadovaného intervalu.
Uvedené nevýhody odstraňuje zapojení časovače podle vynálezu, jehož podstatou je, že výstup obvodu spouštěné časové základny je připojen na hodinový vstup přepínacího obvodu, první výstup přepínacího obvodu je připojen na vstup čítání vzad prvního synchronního vratného čítače a na vstup čítání vpřed druhého synchronního vratného čítače, druhý výstup přepínacího obvodu je připojen na vstup čítání vpřed prvního synchronního vratného čítače a na vstup čítání vzad druhého synchronního vratného čítače, výstup řídicího bistabilního klopného obvodu je připojen na řídicí vstup přepínacího obvodu, výstup přenosů dolů prvního synchronního vratného čítače je připojen na první vstup součtového obvodu, kdežto výstup přenosu dolů druhého synchronního vratného čítače je připojen na druhý vstup součtového obvodu, jehož výstup je připojen na hodinový vstup řídicího bistabilniho klopného obvodu a tvoří současně výstup zapojení časovače, skupina výstupů obvodu přednastaveni je připojena na skupinu vstupů předvolby druhého synchronního vratného čítače, nastavovací výstup řídicího obvodu je připojen na vstup obvodu spouštěné časové základny, na vstup nastavení předvolby druhého synchronního vratného čítače a na nastavovací vstup řídicího bistabilniho klopného obvodu, řídicí výstup předvolby řídicího obvodu je připojen na vstup nastavení předvolby prvního synchronního vratného čítače, skupina vstupů předvolby prvního synchronního vratného čítače tvoří současně skupinu datových vstupů zapojení, skupina vstupů a výstupů řídicího obvodu tvoří současně skupinu vstupů a výstupů zapojení.
Další řídicí výstupy předvolby řídicího obvodu jsou připojeny na další vstupy nastavení předvolby prvního synchronního vratného čítače.
Výhodou zapojení časovače podle vynálezu je jeho jednoduchost, funkční spolehlivost a snadná realizovatelnost z běžných integrovaných obvodů.
Příklad zapojení časovače podle vynálezu je znázorněn schematicky na připojeném výkrese.
Výstup 011 obvodu j. spouštěné časové základny je připojen na hodinový vstup 21 přepínacího obvodu 2· První výstup 021 přepínacího obvodu 2 je připojen na vstup 41 čítání vzad prvního synchronního vratného čítače i a na vstup 62 čítáni vpřed druhého synchronního vratného čítače 6. Druhý výstup 022 přepínacího obvodu 2 je připojen na vstup 42 čítání vpřed prvního synchronního vratného čítače £ a na vstup 61 čítání vzad druhého synchronního vratného čítače 6. Výstup 031 řídicího bistabilniho klopného obvodu 2 je připojen na řídicí vstup 22 přepínacího obvodu 2. Výstup 041 přenosu dolů prvního synchronního vratného čítače 2 je připojen na prvni vstup 81 součtového obvodu í!, kdežto výstup 061 přenosu dolů druhého synchronního vratného čítače 2 je připojen na druhý vstup 82 součtového obvodu 2/ jehož výstup 081 je připojen na hodinový vstup 31 řídicího bistabilniho klopného obvodu 2 a tvoří současně výstup 091 zapojeni časovače pro připojení na neznázorněné zařízení výpočetní techniky. Skupina výstupů 051 obvodu 2 přednastavení je připojena na skupinu vstupů 63 předvolby druhého synchronního vratného čítače 6. Nastavovací výstup 071 řídicího obvodu 2 je připojen na vstup 11 obvodu 2 spouštěné časové základny, na vstup 64 nastavení předvolby druhého synchronního vratného čítače 6 a na nas.tavovací vstup 32 řídicího bistabilniho klopného obvodu 2·
Řídicí výstup 072 předvolby řídicího obvodu T_ je připojen na vstup 44 nastavení předvolby prvního synchronního vratného čítače 4^. Skupina vstupů 43 předvolby prvního synchronního vratného čítače 4^ tvoří současně skupinu datových vstupů 91 zapojení pro připojení na zařízení výpočetní techniky. Skupina vstupů a výstupů 71 řídicího obvodu 7 tvoří současně skupinu vstupů a výstupů 92 zapojení pro připojení na neznázorněné zařízení výpočetní techniky.
Do prvního synchronního vratného čítače 4^ jsou signálem, přivedeným na vstup 44 nastavení předvolby, zaznamenána číselná data, udávající požadovanou periodu výstupního signálu jako násobek základní periody hodinového signálu obvodu spouštěné časové základny a přiváděna na skupinu vstupů 43 předvolby. Signálem, přivedeným na vstup 64 nastavení předvolby druhého synchronního vratného čítače je nastaven tento druhý synchronní vratný čítač 9 do maximálního možného stavu zmenšeného o jedničku pomocí dat vytvářených obvodem 5 přednastavení a přiváděných na vstupy 63 předvolby druhého synchronního vratného čítače 6.
Stejným signálem, kterým je nastavován druhý synchronní vratný čítač ji, je blokován obvod 2 spouštění časové základny a je nastaven přes nastavovací vstup 32 řídicí bistabilní klopný obvod 2 dó počátečního stavu, který určuje, že hodinové impulsy z obvodu 2 spouštěné časové základny přiváděné na hodinový vstup 21 přepínacího obvodu 2, budou přepnuty na první výstup 021 přepinacího-ohvodu 2. Nastavovací signály jsou vytvářeny řídicím obvodem 7 na základě stavuna skupině vstupů a výstupů 21· P° ukončení nastavovacích signálů na výstupech 071 a 072 řídicího obvodu T_ je spuštěn obvod 2 spouštěné časové základny, přičemž první impuls je z tohoto obvodu vygenerován okamžitě při jeho spuštěni. Hodinovými impulsy, přiváděnými přes přepínací obvod 2 na vstup 42 čítání vzad prvního synchronního vratného čítače ji, je jeho obsah postupně snižován a obsah druhého synchronního vratného čítače 9 je zvyšován impulsy, přiváděnými na vstup 42 čítání vpřed, až do okamžiku, kdy první synchronní vratný čítač 9 vygeneruje impuls na výstupu 041 přenosu dolů. Tento impuls je přiveden na první vstup 81 součtového obvodu 8, na jehož výstupu 081 se objeví ' výstupní impuls celého zapojení. Tento impuls, přivedený na hodinový vstup 31 řídicího bistabilnlho. klopného obvodu 3, způsobí překlopení tohoto řídicího bistabilního klopného obvodu 3, což způsobí, že hodinové impulsy z obvodu JI spouštěné časové základny se objeví na druhém výstupu 022 přepínacího obvodu 2 a budou tedy přiváděny ha vstup 42 čítání vpřed prvního synchronního vratného čítače 4 a na vstup 61 čítání vzad synchronního vratného čítače 6. Oba čítače 4 a 6 pak čítají-v opačném smyslu tak dlouho, až se objeví impuls na výstupu 061 přenosu dolů druftěho synchronního vratného čítače 9, který přes druhý vstup 82 součtového obvodu fi vytvoří další výstupní impuls. Tlm dojde opět k překlopení řídicího bistabilního klopného obvodu 2· Celý děj se neustále opakuje, přičemž výsledkem činnosti zapojení jsou výstupní impulsy s periodou, danou počátečním nastavením. První synchtonni vratný čítač 2 může být nastavován po jednotlivých řádech pomocí více signálů z dalších neznázorněných řídicích výstupů předvolby řídicího obvodu T_, připojených na další neznázorněné vstupy nastavení předvolby prvního synchronního vratného čítače 4^.
Vynélezu lze použít v číslicových zařízeních výpočetní a automatizační, případně měřicí techniky.
Claims (2)
- PR'EDMĚT VYNÁLEZU1. Zapojení časovače se synchronními čítači, řídicím obvodem a obvodem časové základny, vyznačené tím, že výstup (011) obvodu (1) spouštěné časové základny je· připojen na hodinový vstup (21) přepínacího obvodu (2), jehož první výstup (021) je připojen na vstup (41) čítaní vzad prvního synchronního vratného čítače (4) a na vstup (62) čítání vpřed druhého synchronního'vratného čítače (6), druhý výstup (022) přepínacího obvodu (2) je připojen na vstup (42) čítání vpřed prvního synchronního vratného čítače (4) a na vstup (61) čítání vzad druhého synchronního vratného čítače (6), výstup (031) řídicího bistabilního klopného obvodu (3) je připojen na řídicí vstup (22) přepínacího obvodu (2), výstup (041) přenosu dolů prvního synchronního vratného čítače (4) je připojen na první vstup (81) součtového obvodu (8), kdežto výstup (061) přenosu dolů druhého synchronního vratného čítače (6) je připojen na druhý vstup (82) součtového obvodu (8), jehož výstup (081) je připojen na hodinový vstup (31) řídicího bistabilního klopného obvodu (3) a tvoří současně výstup (091) zapojení časovače, skupina výstupů (051) obvodu (5) přednastavehí je připojena na skupinu vstupů (63) předvolby druhého synchronního vratného čítače (6), nastavovací výstup (071) řídicího obvodu (7) je připojen na vstup (11) obvodu (1) spouštěné časové základny, na vstup (64) nastavení předvolby druhého synchronního vratného čítače (6) a na nastavovací vstup (32) řídicího bistabilního klopného obvodu (3,, řídicí výstup (072) předvolby řídicího obvodu (7) je připojen na vstup (44) nastavení předvolby prvního synchronního vratného čítače (4), skupina vstupů (43) předvolby prvního synchronního vratného čítače (4) tvoři současně skupinu datových vstupů (91) zapojení, skupina vstupů a výstupů (71) řídicího obvodu (7) tvoří současně skupinu vstupů a výstupů (92) zapojení.
- 2. Zapojeni podle bodu 1 vyznačené tím, že další řídicí výstupy předvolby řídicího obvodu (7) jeou připojeny na další vstupy nastavení předvolby prvního synchronního vratného čítače (4).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS842628A CS245386B1 (cs) | 1984-04-05 | 1984-04-05 | Zapojení časovače |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS842628A CS245386B1 (cs) | 1984-04-05 | 1984-04-05 | Zapojení časovače |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS262884A1 CS262884A1 (en) | 1985-07-16 |
| CS245386B1 true CS245386B1 (cs) | 1986-09-18 |
Family
ID=5363943
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS842628A CS245386B1 (cs) | 1984-04-05 | 1984-04-05 | Zapojení časovače |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS245386B1 (cs) |
-
1984
- 1984-04-05 CS CS842628A patent/CS245386B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS262884A1 (en) | 1985-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| SE8003302L (sv) | Anordning for tidmultiplex dataoverforing | |
| GB1436726A (en) | Ladder static logic control system and method of making | |
| CS245386B1 (cs) | Zapojení časovače | |
| GB1466603A (en) | Flip-flop controlled clock gating system | |
| GB1533577A (en) | Synchronising means | |
| ES402247A1 (es) | Perfeccionamientos en generadores de impulsos de fases mul-tiples sensibles a la frecuencia. | |
| US3299216A (en) | Signal evaluation circuits | |
| SU822339A1 (ru) | Селектор импульсов по длительности | |
| SU1598165A1 (ru) | Делитель частоты следовани импульсов | |
| GB1293584A (en) | Apparatus for providing electrical pulses of adjustable frequency | |
| SU991593A1 (ru) | Формирователь одиночного импульса | |
| SU1457160A1 (ru) | Управл емый делитель частоты | |
| SU1387182A1 (ru) | Программируемый многоканальный таймер | |
| SU588632A1 (ru) | Реверсивный формирователь управл ющих импульсов | |
| SU1444939A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
| SU1200397A1 (ru) | Формирователь импульсов | |
| SU399057A1 (ru) | УСТРОЙСТВО дл ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА | |
| SU1383473A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
| SU866751A1 (ru) | Делитель частоты следовани импульсов на 2,5 | |
| SU711557A2 (ru) | Датчик тактов | |
| SU1206778A1 (ru) | Устройство дл возведени в квадрат | |
| SU1372628A1 (ru) | Устройство дл приема биимпульсного сигнала | |
| SU913568A1 (ru) | Устройство для формирования серий импульсов 1 | |
| SU1714630A1 (ru) | Устройство дл формировани тестовых воздействий | |
| SU1029379A1 (ru) | Устройство дл управлени реверсивным преобразователем |