CS245311B1 - Zapojenie osobného mikropočítača - Google Patents

Zapojenie osobného mikropočítača Download PDF

Info

Publication number
CS245311B1
CS245311B1 CS944383A CS944383A CS245311B1 CS 245311 B1 CS245311 B1 CS 245311B1 CS 944383 A CS944383 A CS 944383A CS 944383 A CS944383 A CS 944383A CS 245311 B1 CS245311 B1 CS 245311B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
bus
register
logic circuit
Prior art date
Application number
CS944383A
Other languages
English (en)
Slovak (sk)
Inventor
Roman Kiss
Original Assignee
Roman Kiss
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Roman Kiss filed Critical Roman Kiss
Priority to CS944383A priority Critical patent/CS245311B1/cs
Publication of CS245311B1 publication Critical patent/CS245311B1/cs

Links

Landscapes

  • Digital Computer Display Output (AREA)

Description

3 4 243311
Vynález sa týká zapojenia osobného mik-ropočítače! pre grafické spracovávanie azobrazovanie údajov.
Zobrazovanie údajov u doposial' známýchzapojení je riešené zvláštnou oddělenou pa-mfiťou pre zobrazované údaje a vyžadujekomplikovaný spósob spolupráce so základ-ným mikropočítačovým systémom, čo ve-die k zmenšenej prechodnosti programu,ktorá pri grafických systémoch je podmie-ňujúcim faktorom.
Uvedené nedostatky rieši zapojenie osob-ného mikropočítače podl'a vynálezu, ktoré-ho podstatou je, že sérioparalelný registervideoprocesora je cez zbernicový vstup spo-jený s riadiacou zbernicou a jeho výstup jespojený s registrovým vstupom obvodu lo-giky videoprocesora. Zbernicový vstup jespojený s riadiacou zbernicou a výstup jespojený so vstupom dynamickej památe.Multiplexový výstup je spojený so vstupommultiplexu, dekóderový vstup je spojený sovstupom dekóderu. Na jeho zbernicový vstupje připojená adresná zbernica, na pamáťo-vý vstup je připojený dekóderový výstup dy-namickej památe a pamáťový výstup je spo-jený s dekóderovým vstupom statickej pa-máte. Čítačový vstup obvodu logiky video-procesora je spojený so vstupom čítača,ktorého multiplexový výstup je spojený s čí-tačovým vstupom multiplexu a synchrovi-deosignálový výstup je spojený s čítačovýmvstupom obvodu logiky synchrovideosigná-lu. Na výstup obvodu logiky videoproceso-ra je připojený vstup paralelnosériového re-gistra, pričom na jeho zbernicový vstup jepřipojená údajová zbernica a na jeho sčíta-cí výstup je připojený registrový vstup sčí-tacieho obvodu je spojený so sčítacím vý-stupom obvodu logiky synchrovideosignálua výstup zobrazovaných údajov představujevideosignál. Výhody vynálezu spočívajú v minimálnomtechnicko-obvodovom riešení, ktoré umož-ňuje zobrazovat obsah dynamickej památea jednak ho umožňuje použit všade tam, kdesa vyžaduje synchrónne obnovovanie („re-fresh“) dynamických památí. Predmet vy-nálezu je možné realizovat integrovanýmiobvodmi nízkej integrácie alebo ho agrego-vat na jeden číp. Využívá maximálně dyna-mické vlastnosti vzájomnej spolupráce me-dzi operačnou pamáťou a mikroprocesorom.Umožňuje graficky spracovávať i zobrazovatúdaje vo formáte jeden bod k jednému bituv dynamickej památi.
Zapojenie pódia vynálezu je příkladnéznázorněné na obr. 1, ktorý zobrazuje zá-kladné schéma zapojenia osobného mikropo-čítače. Obr. 2 znázorňuje základnú časovúspoluprácu videoprocesoru s mikropočíta-čom a obr. 2 vyjadřuje tvorbu signálu REA-DY pre mikroprocesor v závislosti vzájom-nej spolupráce s videoprocesorom.
Zapojenie osobného mikropočítača je rie-šené tak, že videoprocesor 1 so svojimi čas-ťami zaisťuje synchrónnu spoluprácu so zá- kladným mikropočítačovým systémom tvoře-ným blokom 4 mikroprocesora s podporounepřetržitého obnovovania informácie u dy-namickej památe 2. Počas tohto obnovova-nia, ktoré je realizované ako nepřetržité čí-tanie informácie z jej obsahu, možno dal-šími časťami videoprocesora 1 tento obsahuchovat v bloku 16 paralelnosériového re-gistra a vhodným časováním vysielať akomodulačný signál cez vstup 172 na výstup173 zobrazovaných údajov. Na lokálnu zber-nicu počítače, tvorenú údajovou zbernicou7, adresnou zbernicou 8 a riadiacou zberni-cou 9 sú připojené dva systémy. Blok 4 mik-roprocesora, blok 5 stykových obvodov ablok 3 statickej památe tvoria aktívny mik-roprocesorový systém, ktorý umožňuje byťvysielačom, ale i prijímačom údajov pre ú-dajovú zbernicu 7. Druhý systém, videopro-cesor 1 umožňuje byť voči údajovej zberni-ce 7 len pasivným systémom, nakolko úda-je zo zbernice 7 přijímá. Oba systémy majúspoločnú část a to dynamickú pamáť 2.Blok 1 zabezpečuje svojimi jednotlivýmifunkčnými obvodmi správnu spoluprácutýchto dvoch systémov nad spoločne zdiefa-nou dynamickou pamáťou 2. Na obr. 2 súznázorněné dve doby pre tieto systémy, vy-medzujúce právo byť v spolupráci s dyna-mickou pamáťou 2. Základný kmitočet 0 auplzy O2 bloku 4 mikroprocesora sú vedenédo zbernicového vstupu 111 sérioparalelné-ho registra 11. Z obvodu 12 logiky videopro-cesora 1 vychádzajú spracované signály preriadenie dynamickéj památe 2, t. j. signály„RAS“, „CAS“ z výstupu 124. Prepínaniemultiplexu 6 je signálom AMUŠ přenášenéspojením výstupom 125 so vstupom 61. Se-maforom pre obidva systémy je signál VI-DEO, generovaný v obvode 12 logiky video-procesora a prichádzajúci do všetkých spo-ločných blokov obvodoch systémov. Progra-mové vybavenie osobného mikropočítača,ktoré je uložené v dynamickej památi 2 astatickej památi 3, umožňuje prácu nad ob-sahom vymedzenej oblasti dynamickej pa-máte 2. Tieto údaje tvoria obsah, ktorý sazobrazuje napr. na obrazovke televíznehoprijímača, slúžiaceho ako výstupné zobra-zovacie zariadenie. Zobrazované údaje, t. j.1 bit = 1 zobrazovaný bod, sa odoberajúpriamo z údajovej zbernice 7 a vkladajú doparalelnosériového registra 16 na základesignálu STB, generovaného v obvode 12 lo-giky videoprocesora a přenášeného spoje-ním výstupu 127 so vstupom 163. Po tomtovedení ide i signál „GLOCK VIDEO“, ktorýposúva údaje v registri tak, aby sa na vý-stupe 162 objevoval len jeden bit, t. j. 1 bod,ktorý má právě modulovat pódia jeho hod-noty zobrazovaný údaj 173. Signál „STB“ jevedený i do vstupu 141 čítača 14, ktorý ge-neruje na spojení 142 — 62 právě platnú ad-resu pre výběr obsahu zobrazovaných úda-jov. Signály pre kompletný tďevízny signál

Claims (1)

  1. 5 6 245311 sa získavajú z obvodu 15 logiky synchrovi-deosignálu a paralelnosériového registra 1Sa sú spočítavané v sčítacom obvode 17. Spo-lupráca dynamickej pamate 2 s blokom 4mikroprocesora je synchronizovaná signá-lom „READY“ idúcom po spojení 122 — 3a jeho hodnota je daná stavom signálov a-ko uvádza tabulTka na obr. 3. Zapojenie osobného mikropočítača má ši-roké uplatnenie v jednotlivých odvetviachpriemyslu, v dopravě, poínohospodárstve amože poskytnut cenné služby i pře užíva-teiov v domácnosti. PREDMET Zapojenie osobného mikropočítača pozo-stávajúceho zo statickej a dynamickej pa-mate, bloku mikroprocesoru a bloku styko-vých obvodov, údajovej, adresnej a riadia-cej zbernice ako i multiplexu a videoproce-soru vyznačujúce sa tým, že sériopralelnýregister [lij videoprocesora (1) je cezzbernicový vstup (111) spojený s riadiacouzbernicou (9) a jeho výstup (112) je spoje-ný s registrovým vstupom (121) obvodu (12)logiky videoprocesora, pričom jeho zberni-cový vstup (122) je spojený s riadiacouzbernicou (9), výstup (124) je spojený sovstupom (21) logiky dynamickej pamate(2), multiplexový výstup (125) je spojený sovstupom (61) logiky multiplexu (6), dekó-derový vstup (123) je spojený so vstupom(134) logiky dekóderu (13), na ktoréhozbernicový vstup (132) je připojená adres-ná zbernica (8), na jeho pamaťový výstup(133) je připojený dekóderový výstup (22) VYNALEZU dynamickej památe (2) a jeho pamaťovývýstup (131) je připojený na dekóderovývstup (31) statickej pamate (3), pričom čí-tačový vstup (126) obvodu (12) logiky vi-deoprocesoru je spojený so vstupom (141)logiky čítača (14), ktorého multiplexový vý-stup (142) je spojený s čítačovým vstupom(62) multiplexu (6) a jeho synchrovideosig-nálový výstup (143) je spojený s čítačovýmvstupom (151) obvodu (15) logiky synchro-videosignálu a taktiež na registrový výstup(127) obvodu (12) logiky videoprocesora jepřipojený vstup (163) logiky paralelnosé-riového registra (16), pričom na jeho zber-nicový vstup (161) je připojená údajovázbernica (7) a na jeho sčítací výstup (162)je připojený registrový vstup (172) sčítacie-ho obvodu (17), na ktorého synchrovideo-signálový vstup (171) je spojený sčítací vý-stup (152) obvodu (15) logiky synchrovi-deosignálu. 2 listy výkresov
CS944383A 1983-12-15 1983-12-15 Zapojenie osobného mikropočítača CS245311B1 (sk)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS944383A CS245311B1 (sk) 1983-12-15 1983-12-15 Zapojenie osobného mikropočítača

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS944383A CS245311B1 (sk) 1983-12-15 1983-12-15 Zapojenie osobného mikropočítača

Publications (1)

Publication Number Publication Date
CS245311B1 true CS245311B1 (sk) 1986-09-18

Family

ID=5444695

Family Applications (1)

Application Number Title Priority Date Filing Date
CS944383A CS245311B1 (sk) 1983-12-15 1983-12-15 Zapojenie osobného mikropočítača

Country Status (1)

Country Link
CS (1) CS245311B1 (cs)

Similar Documents

Publication Publication Date Title
AU1424297A (en) Circuit and method for enabling a function in a multiple memory device module
KR850002911A (ko) 단일칩 마이크로 컴퓨터
KR840000852A (ko) 2차원 어드레스 장치
JPH11266274A (ja) 同期データバスを介して非同期データ流を伝送する方法及びそのような方法を実施する回路装置
CS245311B1 (sk) Zapojenie osobného mikropočítača
TR22658A (tr) Birlikte cahsan bilgisayarlara oencelik hakki paylastirmaya mahsus duezenleme
JPS5920027A (ja) 半導体装置
KR20000014400U (ko) 어드레스 버스 분할 장치
JPS63100554A (ja) メモリ制御装置
KR960032194A (ko) 데이타 송수신장치
JPS6211753B2 (cs)
JPH0743930B2 (ja) リフレツシユ制御回路
JPS58151741A (ja) 擬似キヤリア伝達方式
KR930017373A (ko) 전자교환기의 메세지 전송 인터페이스 모듈
JPS60237794A (ja) デ−タ割当制御方式
KR970049598A (ko) 양방항 3-포트 내용 번지 메모리(cam)
JPS59176774A (ja) グラフイツクデイスプレイ装置
JPS59119491U (ja) 表示装置
JPS61122689A (ja) 表示制御装置
KR20000014399U (ko) 어드레스 버스 공유 장치
JPH02130041A (ja) 多重化装置
JPS58186835A (ja) タイミング信号選択方式
JPS6377240A (ja) タイムスロツト割付け方式
JPH0445634A (ja) 手書き図形伝送表示システム
JPH0251751A (ja) Ram制御回路