CS223147B1 - Zapojení pro přip - Google Patents

Zapojení pro přip Download PDF

Info

Publication number
CS223147B1
CS223147B1 CS261082A CS261082A CS223147B1 CS 223147 B1 CS223147 B1 CS 223147B1 CS 261082 A CS261082 A CS 261082A CS 261082 A CS261082 A CS 261082A CS 223147 B1 CS223147 B1 CS 223147B1
Authority
CS
Czechoslovakia
Prior art keywords
input
block
output
decoder
data bus
Prior art date
Application number
CS261082A
Other languages
English (en)
Inventor
Vojtech Beran
Jan Kondr
Frantisek Trojak
Original Assignee
Vojtech Beran
Jan Kondr
Frantisek Trojak
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vojtech Beran, Jan Kondr, Frantisek Trojak filed Critical Vojtech Beran
Priority to CS261082A priority Critical patent/CS223147B1/cs
Publication of CS223147B1 publication Critical patent/CS223147B1/cs

Links

Landscapes

  • Control By Computers (AREA)

Abstract

Vynález se týká oboru řídící techniky a řeší připojení zadávacích, indikačních a signalizačních prvků k mikroprocesorovému systému. Zapojení podle vynálezu spočívá v tom, že mezi mikroprocesorový systém a mezi blok zadávacích, Indikačních a signalizačních prvků je zapojena parnět výstupu, dekodér, paměf vstupu, blok přenosu, dekodér adresy a dekodér dat. Vynálwz je možno využít zejména pro připojení ovládacích a zobrazovacích panelů k mikroprocesorovým systémům; pro řízení strojů, zejména obráběcích.

Description

Vynález se týká zapojení pro připojení zadávacích, indikačních a signalizačních prvků, např. panelu číslicového řízení obráběcího stroje k mikroprocesorovému systému.
Dosud známé prvky, které slouží k ovládáni číslicového řízeni obráběcího stroje, např. k vlastnímu řízení obráběcího stroje a k indikacím potřebných hodnot těchto zařízeni, se připojuji přímo na odpovídající datové, adresové a řídicí sběrnice mikroprocesorového systému.
Toto řešení však má několik nevýhod, které zvláště vystupují do popředí při odděleném umístění panelu od systému, popř. od stroje. Je to náročnost realizace vícedrátového spojovacího vedení, riziko ovlivnění přenosu signálů vnějším rušením, možnost ovlivnění vnitřních eběrnic mikropočítače vnějším rušením, snižováním kapacity zapisovatelné paměti ayetému apod.
Tyto nevýhody odstraňuje zapojeni podle vynálezu, jehož podstata spočívá v tom, že mezi mikroprocesorový systém a blok tlačítek, blok přepínačů, blok stavového slova, blok žárovek a blok displejů je zapojena paměť výstupu, dekodér, paměť vstupu, blok přenosu, dekodér adresy a dekodér dat, přičemž paměť vstupu je opatřena vstupem datové sběrnice pro propojení s výstupem datové sběrnice mikroprocesorového systému, dekodér je opatřen vstupem pro připojení k řídicímu výstupu mikroprocesorového systému a paměť vstupu je opatřena výstupem datové sběrnice pro připojeni ke vstupu datové sběrnice mikroprocesorového systému. Výstupy dekodéru, který řidl přenosové funkce, jsou připojeny na paměť výstupu,
223 147 na pamět vstupu a na vstup bloku přenosu. Datové sběrnice paměti vstupu a paměti výstupu jsou propojeny a spojeny s obousměrnou datovou sběrnicí bloku přenosu. V případě přenosu z mikroprocesorového systému jsou data zapsána do paměti výstupu a ve vhodné chvíli vyslána do bloku přenosu. Stejným způsobem probíhá snímání dat do mikroprocesorového systému. Z bloku přenosu jsou data v závislosti na řídicím signálu předávána z obousměrné datové sběrnice na dekodér adresy a dekodér dat. Dekodér dat pak řídí blok indikací a blok displejů, přičemž adresování obou těchto bloků je řízeno dekodérem adresy. Ten také řídí sekvenci předávání dat na obousměrnou datovou sběrnici bloku přenosu z bloků tlačítek, přepínačů a stavového slova.
Výhody řeěení podle vynálezu jsou ve snadné realizovatelnosti spojovacího kabelu, odstranění rušení vnitřních sběrnic mikro počítače vnějšími vlivy a zjednodušení softwarové výstavby systému. Je možno snadno přizpůsobovat vlastnosti přenosové cesty indi viduálním požadavkům na rychlost a způsob přenosu po spojovacím kabelu, jakož i snadno rozšiřovat pole zadávacích, indikačních a signalizačních prvků.
Příklad zapojení podle vynálezu je znázorněn na připojeném výkresu, který představuje blokové schéma zapojení.
Řídicí výstup 1.2 mikropočítačového systému 1 je propojen na vstup 3.1 dekodéru i, který je svým druhým výstupem 3.3 připojen na řídicí vstup 2.2 paměti 2 výstupu, jejíž vstup 2.1 datové sběrnice je spojen a výstupem 1.1 datové sběrnice mikroprocesorového systému 1, třetí výstup 3.4 dekodéru J je propojen s prvním vstupem 5.1 bloku 2 přenosu, první výstup 3.2 dekodéru i je propo jen na řídicí vstup 4.2 paměti* vstupu, jejíž výstup 4.1 datové sběrnice je propojen na vstup 1.3 datové sběrnice mikroprocesorového systému £. Svorkovnice 5.2 první obousměrné sběrnice bloku 2 přenosu je připojena na výstup 2.3 datové sběrnice paměti 2 výstupu a vstup 4.3 datové sběrnice paměti £ vatupu, jejíž vstup 4.4 je spojen s prvním výstupem 5.3 bloku £ přenosu, jehož druhý výstup 5.4 je spojen jednak se vstupem 6.1 dekodéru 6 adresy a jednak ee vstupem 7.1 dekodéru 2 dat. Vstup 7.2 datové sběrnice je připojen na svorkovnici 5.5 druhé obousměrné sběrnice bloku 2
223 147
- 3přenosu, kam je také připojen vstup 6.2 datové sběrnice dekodéru 6 adresy a výstup 10.2 datové sběrnice bloku 10 stavového slova, výstup 9.2 datové sběrnice bloku 2 přepínačů, výstup 8.2 datové sběrnice bloku 8 tlačítek, jehož vstup 8.1 je připojen na první výstup 6.3 dekodéru £ adresy, kam je také připojen vstup 9.1 bloku 2 přepínačů a první vstup 10.1 bloku 10 stavového slova, jehož druhý vstup 10.3 je spojen jednak 8 prvním výstupe“ 9.3 bloku 2 přepínačů, jednak s prvním výstupem 8.3 bloku § tlačítek, jehož druhý výstup 8.4 je propojen s druhým vstupem
5.6 bloku 2 přenosu, kam je dále připojen druhý výstup 9.4 bloku 2 přepínačů a výstup 10.4 bloku 10 stavového slova, přičemž druhý výstup 6.4 dekodéru 6 adresy je propojen s prvním vstupem 11.1 bloku 11 indikací a s prvním vstupem 12.1 bloku 12 displejů, jehož druhý vstup 12.2 je propojen s výstupem 7.3 dekodéru 2 dat, kam je zároveň propojen druhý vstup 11.2 bloku H indikací.
Funkce zapojení podle vynálezu probíhá v několika fázích.
Při vysílání hodnoty na indikační nebo signalizační prvek panelu je vyslána nejprve adresa příslušného prvku přes pamět 2. výstupu pomocí dekódovaná instrukce dekodéru J.na blok 2 přenosu.
Po vyhodnocení dekodérem 6 adres je nastavena příslušná adresa prvku a z mikroprocesorového systému J. jsou vyslána stejným způsobem data určující hodnotu, zobrazenou indikačním nebo signalizačním prvkem. Ta jsou dekódována dekodérem 2 dat a vyslána na blok 11 indikací nebo blok 12 displejů, kde jsou uložena v příslušné paměti a cyklicky zobrazována. Při snímání hodnoty zadávacích prvků, výstupů bloku 8 tlačítek a bloku 2 přepínačů je nejprve výše popsaným způsobem vyslána adresa bloku 10 stavového slova, přičemž je touto adresou připojen výstup 10.2 datové sběrnice tohoto bloku na svorkovnici 5.5 druhé obousměrné sběrnice bloku £ přenosu, odkud je hodnota stavového slova zapsána do paměti £ vstupu, ze kterého je ve vhodný okamžik sejmuta mikroprocesorovým systémem χ. Hodnota stavového slova udává skupinu zadávacích prvků, ve které nastala změna vyvolaná manipulací obsluhy se zadávacími prvky. Podle toho, ve která skupině zadávacích prvků tato změna nastala, adresuje mikroprocesorový systém 1 přes dekodér 6 adres příslušný blok 8 tlačítek nebo
223 147
-4 blok 2 přepínačů, jehož výetup 8.2 nebo 9.2 datové sběrnice je pak obdobným způsobem jako výstup 10.2 datové sběrnice bloku 10 stavového slova připojen na svorkovnici 5.5 druhé obousměrné sběrnice bloku g přenosu, fím je zajištěno, že mikroprocesorový systém snímá hodnoty bloku g tlačítek a bloku g přepínačů jen při jejich změně. Je možná libovolná konfigurace počtu výstupních indikačních bloků, např. blok 11 indikací, blok 12 displejů, a vstupních bloků, např. blok g tlačítek, blok 2 přepínačů. Přitom pro zabezpečení přenosu, např. vnitřní řešeni bloku g přenosu, je možno volit podle vzdálenosti a potřebného stupně odolnosti vůči rušeni adekvátní formu, což mohou být v nejjednodušším případě obyčejné vodiče, proudové vysilače/přijímače, nebo sériový přenos podlé normy RS232C. Při zajištěni vhodné posloupnosti vysílání/příjmu mikroprocesorového systému je možno rozšířit dekodér g o další výstupy pro připojení dalších bloků přenosů, přičemž je nutno pouze vhodně navázat příslušnou obousměrnou datovou sběrnici. Tím je možno připojit k mikroprocesorovému systému další zařízení pro zadávání, indikaci a signalizaci, které bude umístěno na jiném místě, např. na obráběcím stroji.
Vynálezu je možno s výhodou využit zejména pro řešeni připojení ovládacích a zobrazovacích panelů k mikroprocesorovým systémům pro řízeni pracovních strojů, zejména obráběcích.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení pro připojení zadávacích, indikačních a signalizačních prvků k mikroprocesorovému systému, sestávající z bloku tlačítek, bloku přepínačů, bloku žárovek, bloku displejů, ·· vyznačující se tím, že mezi mikroprocesorový systém (1) a blok (8) tlačítek, blok (9) přepínačů, blok (10) stavového slova, blok (11) indikací a blok (12) displejů je zapojena pamět (2) výstupu, dekodér (3), pamět (4) vstupu, blok (5) přenosu, dekodér (6) adresy a dekodér (7) dat, přičemž pamět (2) vstupu je opatřena vstupem (2.1) datové sběrnice pro propojení s výstu pem (1.1) datové sběrnice mikroprocesorového systému (1), dekodér (3) je opatřen vstupem (3.1) pro připojení k řídicímu výstu pu (1.2) mikroprocesorového systému (1) a pamět (4) vstupu je opatřena výstupem (4.1) datové sběrnice pro připojení ke vstupu (1.3) datové sběrnice mikroprocesorového systému (1), vstup (3.1) dekodéru (3) je svým prvním výstupem (3.2) připojen na řídicí vstup (2.2) paměti (2) výstupu, jejíž vstup (2.1) datové sběrnice je spojen s výstupem (1.1) datové sběrnice mikropro cesorového systému (1), třetí výstup (3.4) dekodéru (3) je propojen s prvním vstupem (5.1) bloku (5) přenosu, první výstup (3.2) dekodéru (3) je propojen na řídicí vstup (4.2) paměti (4) vstupu, jejíž výstup (4.1) datové sběrnice je propojen na vstup (1.3) datové sběrnice mikroprocesorového systému (1), přičemž svorkovnice (5.2) první obousměrné sběrnice bloku (5) přenosu je připojena na výstup (2.3) datové sběrnice paměti (2) výstupu a vstup (4.3) datové sběrnice paměti (4) vstupu, jejíž vstup (4.4) je spojen s prvním výstupem (5.3) bloku (5) přenosu jehož druhý výstup (5.4) je spojen jednak se vstupem (6.1) deko déru (6) adresy a jednak se vstupem (7.1) dekodéru (7) dat, jehož vstup (7.2) datové sběrnice je připojen na svorkovnici (5.5) druhé obousměrné sběrnice bloku (5) přenosu, kam je také připojen vstup (6.2) datové sběrnice dekodéru (6) adresy a výstup (6.2) datové sběrnice dekodéru (6) adresy a výstup (10.2) datové sběrnice bloku (10) stavového slova, výstup (9.2) datové
    223 147 sběrnice bloku (9) přepínačů, výstup (8.2) datové sběrnice bloku (8) tlačítek, jehož vstup (8.1) je připojen na první výstup (6.3) dekodéru (6) adresy, kam je také připojen vstup (9.1) bloku (9) přepínačů a první vstup (10*1) bloku (10) stavového slova, jehož druhý vstup (10.3) je spojen jednak s prvním výstupem (9·3) bloku (9) přepínačů, jednak s prvním výstupem (8.3) bloku (8) tlačítek, jehož druhý výstup (8.4) je propojen s druhým vstupem (5.6) bloku (5) přenosu, kam je déle připojen druhý výstup (9.4) bloku (9) přepínačů a výstup (10.4) bloku(10) stavového slova, přičemž druhý výstup (6.4) dekodéru (6) adresy je propojen s prvním vstupem (11.1) bloku (11) indikací a e prvním vstupem (12.1) bloku (12) displejů, jehož druhý vstup (12.2) je propojen s výstupem (7.3) dekodéru (7) ůat, kam je zároveň propojen druhý vstup (11.2) bloku (11) indikací.
CS261082A 1982-04-13 1982-04-13 Zapojení pro přip CS223147B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS261082A CS223147B1 (cs) 1982-04-13 1982-04-13 Zapojení pro přip

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS261082A CS223147B1 (cs) 1982-04-13 1982-04-13 Zapojení pro přip

Publications (1)

Publication Number Publication Date
CS223147B1 true CS223147B1 (cs) 1983-09-15

Family

ID=5363732

Family Applications (1)

Application Number Title Priority Date Filing Date
CS261082A CS223147B1 (cs) 1982-04-13 1982-04-13 Zapojení pro přip

Country Status (1)

Country Link
CS (1) CS223147B1 (cs)

Similar Documents

Publication Publication Date Title
JPS6215905B2 (cs)
US4628442A (en) Centralized peripheral interface with a numerical control unit
US4050098A (en) Self-addressing modules for programmable controller
US5994861A (en) Servo system
CS223147B1 (cs) Zapojení pro přip
US4803411A (en) Industrial sewing machine
US4404556A (en) Bit expansion circuit
EP0225720B1 (en) Integrated circuit devices
KR970004995Y1 (ko) 공작기계의 데이타분배장치
JPS6077239A (ja) 前以つて決められた作動値に調整設定可能な少なくとも1つのマイクロコンピユ−タを有する回路装置
KR950012512B1 (ko) Vme 버스 확장을 위한 중계보드
US8081652B2 (en) Integrated universal input-output interface circuit
JP2002333907A (ja) 制御装置における中継ユニット構造
RU2260835C2 (ru) Расширяемая автоматическая система
KR910008822Y1 (ko) 출력 접점만을 위한 증설용 프로그래머블 로직 컨트롤러
JPH0143323B2 (cs)
KR0170867B1 (ko) 제어기의 조작 패널에서의 키이입력 확인 디스플레이 시스템
JPH0644165B2 (ja) 電子複写機制御装置
KR100197424B1 (ko) 전전자 교환기의 프로세서와 디바이스간 알람 통신 장치
SU750748A1 (ru) Устройство дл контрол оконечных блоков системы передачи данных
JPS63222598A (ja) 車載電子回路
JPS61112494A (ja) 遠方監視制御装置
JPH0360239B2 (cs)
JPS59128180A (ja) エレベ−タ制御装置
WO1997014083A1 (en) I/o unit and panel board of numerical controller