CS219745B1 - Zapojení pro programové řízení analogo-číslicového převodníku a ukládání digitalizovaných signálů v paměti - Google Patents
Zapojení pro programové řízení analogo-číslicového převodníku a ukládání digitalizovaných signálů v paměti Download PDFInfo
- Publication number
- CS219745B1 CS219745B1 CS102281A CS102281A CS219745B1 CS 219745 B1 CS219745 B1 CS 219745B1 CS 102281 A CS102281 A CS 102281A CS 102281 A CS102281 A CS 102281A CS 219745 B1 CS219745 B1 CS 219745B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- memory
- counter
- comparator block
- input
- output
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Zapojení pro programové řízení analogo- -číslicového převodníku a ukládání digitalizovaných signálů v paměti. Vynález se týká impulsové techniky a řeší problém zrychlení záznamu a uložení digitalizovaných analogových signálů v číslicové paměti. Každá ,ze dvou jednotek shodně vybavených čítačem hodinových pulsů, programovým registrem a na jejich výstupy zapojeným blokem toomparátorů. Po dosažení shody stavů výstup z bloku komparátorů prvé jednotky pro nastavení začátku vzorkování odblokuje' hradlo, které spouští druhou jednotku prd nastavení intervalu vzorkování. I zde po dosažení shody stavů výstupní impuls bloku komparátorů spouští (A/D) převodník a generuje adresu čítače paměti. Podstatou jsou jednotky (NZV a NIV] propojené hradlem (H) a zapojení výstupu bloku komparátorů ,(Kj druhé jednotky (NIV) na vstup adresového čítače (A) a spouštěcího vstupu (A/D) převodníku.
Description
Vynález se týká zapojení pro programové řízení analogo-číslicového převodníku a ukládání digitalizovaných signálů v paměti zapojené na jeho výstupu, opatřené adresovacím čítačem.
Známá zapojení k vytvoření adresy pro ukládání údaje z analogo-číslicového převodníku do paměti vypočítává potřebný údaj z hodnot v programovacích registrech pomocí binární sčítačky. Pro svoji složitost vyžadují .tato zapojení značný počet integrovaných' obvodů, které vzhledem k celkové koncepci zapojení nemohou zplna využít jejich mezních rychlostí.
Vpředu uvedené nevýhody odstraňuje zapojení podle vynálezu, jehož podstata spočívá v tom, že sestává z jednotky pro nastavení začátku vzorkování signálu a jednotky pro nastavení intervalu vzorkování signálu, .z nichž každá je shodně vybavena programovacím registrem, na jehož vstup jsou zaváděna vstupní data, čítačem připojeným na Zdroj hodinových pulsů a na jejich výstupy připojeným blokem logických komparátorů, jpřičemž zdroj hodinových pulsů je spojen s čítačem jednotky pro nastavení intervalu vzorkování hradlem, na jehož druhý vstup je zapojen výstup z bloku logických kompairátorů jednotky pro nastavení začátku vzorkování, zatímco výstup bloku logických komparátorů jednotky pro nastavení intervalu vzorkování je zapojen na vstup adresovacího^ čítače paměti a na spouštěcí vstup analogo-číslicového převodníku.
. Výhoda zapojení podle vynálezu spočívá ,v tom, že olbě jednotky pro nastavení začátku a intervalu vzorkování analogového signálu pracují s čítači, jejichž stav je v bloku logických komparátorů porovnáván s údaji v programovacích registrech, čímž se dociluje minimální doby pro získání adresy paměti a řízení analogo-číslicového převodníku. Vzhledem k shodnosti vybavení obou jednotek je zapojení jednoduché.
Příklad zapojení podle vynálezu je dále popsán s pomocí výkresu, na němž jsou blokově znázorněny dvě jednotky, a to jednotká pro nastavení začátku vzorkování NZV a jednotka pro nastavení intervalu vzorkování NIV. Obě jednotky jsou vybaveny shodně a proto jsou jen u prvé udány vztahové značky, z nichž C značí čítač n-dekád, popřípadě přednastavený čítač, R programovací registr a K blok logických komparátorů. Na programovací registry jsou přiváděna vstupní data pro nastavení začátku respektive intervalu vzorkování. Čítač G dekád nebo přednastavený čítač jednotky pro nastavení začátku vzorkování NZV je spojen se zdrojem časových pulsů fhod přímo, kdežto čítač Č jednotky pro nastavení intervalu vzorkování NIV je s ním spojen pomocí hradla H, na jehož druhý vstup je zapojen výstup bloku logických komparátorů K jednotky pro nastavení začátku vzorkování NZV.
Na výstup logických komparátorů K jednotky pro nastavení intervalu vzorkování NIV je zapojen spouštěcí vstup A/D převodníku a adresovací čítač A paměti P. Stav čítače Č jednotky pro nastavení začátku vzorkování NZV o počtu dekád daných požadovanou přesností a dobou nastavení, spojeného se zdrojem hodinových pulsů fhod se v bloku logických komparátorů K porovnává se vstupními daty v programovacím registru R o kapacitě dané kapacitou čítače Č.
Po dosažení shody stavu čítače Č se stavem programovacího registru R je výstupním Impulsem z bloku logických komparátorů K odblokováno hradlo H, umožňující přechod řídicích signálů ze zdroje hodinových pulsů fhod na vstup čítače Č jednotky pro nastavení intervalu vzorkování NIV, v jejímž programovacím registru R jsou vstupní data pro nastavení intervalu vzorkování. Po dosažení shody je výstupním impulsem z bloku logických komparátorů K jednotky NIV spuštěn A/D převodník a generovaná adresa v adresovacím čítači A paměti P.
Tímto komparačním způsobem a přímou cestou ke generaci adresy paměti je dosaženo jednoduchosti v zapojení a krátké doby pro zápis do paměti.
Claims (1)
- pSedmětZapojení pro programové řízení analogo-číslicového převodníku a ukládání digitalizovaných signálů v paměti zapojené na jeho výstupu, opatřené adresovacím čítačem, vyznačené tím, že sestává z jednotky pro nastavení začátku vzorkování signálu (NZV) a jednotky pro nastavení intervalu vzorkování signálu (NIV], z nichž každá je shodně vybavena programovacím registrem (R) pro zavádění vstupních dat, čítačem (C) připojeným na zdroj hodinových pulsů (fhod) a na jejich výstupy připojeným blokem logicVYNÁLEZU kých komparátorů (K), přičemž zdroj hodinových pulsů (fhod] je spojen s čítačem (C) jednotky pro nastavení intervalu vzorkování (NIV) hradlem (H), na jehož druhý vstup je zapojen, výstup z bloku logických komparátorů (K) jednotky pro nastavení začátku vzorkování (NZV), zatímco výstup bloku logických komparátorů (Kj jednotky pro nastavení intervalu vzorkování (NIV) je zapojen na vstup adresovacího čítače (Aj paměti (Pj a na spouštěcí vstup analogo-číslicového převodníku (A/D).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS102281A CS219745B1 (cs) | 1981-02-12 | 1981-02-12 | Zapojení pro programové řízení analogo-číslicového převodníku a ukládání digitalizovaných signálů v paměti |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS102281A CS219745B1 (cs) | 1981-02-12 | 1981-02-12 | Zapojení pro programové řízení analogo-číslicového převodníku a ukládání digitalizovaných signálů v paměti |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS219745B1 true CS219745B1 (cs) | 1983-03-25 |
Family
ID=5343533
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS102281A CS219745B1 (cs) | 1981-02-12 | 1981-02-12 | Zapojení pro programové řízení analogo-číslicového převodníku a ukládání digitalizovaných signálů v paměti |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS219745B1 (cs) |
-
1981
- 1981-02-12 CS CS102281A patent/CS219745B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4146750A (en) | Analog multiplexer control circuit | |
| US3892957A (en) | Digit mask logic combined with sequentially addressed memory in electronic calculator chip | |
| GB1436236A (en) | Programmable sequence controller | |
| CS219745B1 (cs) | Zapojení pro programové řízení analogo-číslicového převodníku a ukládání digitalizovaných signálů v paměti | |
| US5021990A (en) | Output pulse generating apparatus | |
| US4158767A (en) | Programmable binary counter | |
| GB1372291A (en) | Numerical control contouring systems | |
| SU858024A1 (ru) | Аналого-цифровой микропроцессор | |
| JPS5739438A (en) | Input controlling system | |
| SU1003025A1 (ru) | Программно-временное устройство | |
| GB1114594A (en) | Improvements in or relating to electronic data conversion systems | |
| SU525033A1 (ru) | Цифровой периодомер | |
| SU1322233A1 (ru) | Цифровой линейный интерпол тор | |
| LAHMEYER | Nanosequencer digital logic controller(Patent) | |
| KR940008855B1 (ko) | 입력/출력디바이스의 액세스 타이밍 셋팅장치 | |
| SU1603395A1 (ru) | Процессор матричной вычислительной системы | |
| JPS57150036A (en) | Method and circuit for selection of specific sequence data | |
| SU1728849A1 (ru) | Устройство дл программного управлени | |
| SU1478193A1 (ru) | Перепрограммируемое устройство дл микропрограммного управлени | |
| SU362315A1 (ru) | Дифференцирующее устройство | |
| SU1560980A1 (ru) | Многоканальное устройство дл регистрации сигналов | |
| SU824193A1 (ru) | Устройство дл определени экст-РЕМАльНыХ чиСЕл | |
| SU750496A1 (ru) | Многоканальна система дл анализа экстремумов | |
| SU1083198A1 (ru) | Операционный модуль | |
| SU864584A1 (ru) | Многоканальный счетчик импульсов |