CS219109B1 - Zapojení aritmetické jednotky - Google Patents
Zapojení aritmetické jednotky Download PDFInfo
- Publication number
- CS219109B1 CS219109B1 CS723681A CS723681A CS219109B1 CS 219109 B1 CS219109 B1 CS 219109B1 CS 723681 A CS723681 A CS 723681A CS 723681 A CS723681 A CS 723681A CS 219109 B1 CS219109 B1 CS 219109B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- switch
- register
- adder
- Prior art date
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
Vynález se týká zapojení aritmetické jednotky pro aritmetické a logické operace. Vstup zapojení je vstupem prvního přepínače, jehož druhý vstup je spojen >s výstupem prvního registru *a výstup přepínače je spojen se vstupem sčítačky, jejíž druhý vstup je spojen s výstupem třetího přepínače a výstup sčítačky je výstupem zapojení a vstupem· prvního registru, 'druhého přepínače a čtvrtého přepínače. Druhý vstup čtvrtého přepínače je spojen s výstupem třetího' registru, jehož první vstup je spojen s výstupem paměti, druhým vstupem třetího přepínače', jehož vstup je spojen s výstupem druhého registru a vstupem druhého přepínače, jehož výstup je spojen se vstupem druhého registru a výstup čtvrtého přepínače je spojen se vstupem pamětí. Druhý výstup sčítačky je spojen s druhým vstupem třetího registru. Vynálezu lze využít pro aritmetické a logické operace, které je potřeba provádět v systémech pracujících v reálném čase.
Description
Vynález se týká zapojení aritmetické jednotky pro aritmetické a logické operace.
Pro aritmetické a logické operace s daty se používají -aritmetické jednotky. Data vypracovávají buď sériově, přičemž nevýhodou je, že operační časy j-sou dlouhé, nebo paralelně a nevýhodou je složitost a velké pořizovací náklady.
lUvedené nedostatky odstraňuje zapojení aritmetické jednotky, kteirá sestává z prvního iregistru, prvního přepínače, druhého přepínače, druhého registru, třetího přepínače, sčítačky, čtvrtého přepínače, paměti a třetího registru, podle vynálezu, jehož podstata spočívá v tom, že vstup zapojení je spojen s prvním vstupem prvního přepínače, jehož druhý vstup je spojem s výstupem prvního registru a výstup prvního· přepínače je spojen s prvním vstupem sčítačky, jejíž druhý vstup je spojen s výstupem třetího přepínače ia výstup sčítačky je spojen s výstupem zapojení a současně se vstupem prvního registru a druhým vstupem druhého přepínače a prvním vstupem čtvrtého přepínače. Druhý vstup čtvrtého přepínače je spojen s výstupem třetího registru, jehož první vstup je spojen s výstupem paměti a současně ís druhým vstupem třetího přepínače, jehož druhý vstup je spojen s výstupem druhého registru a současně s prvním vstupem druhého přepínače, jehož výstup je spojen se vstupem! druhého registru a výstup čtvrtého přepínače je spojen se vstupem paměti a druhý výstup sčítačky je spojem s druhým vstupem třetího registru.
Výhodou zapojení podle vynálezu je, že je jednoduché a poskytuje krátké operační časy.
Příklad zapojení podle vynálezu je znázorněn ,n.a připojeném výkresu.
Nejdůležitější bloky zapojení je možno charakterizovat takto: první registr 1 je sériopairalelní posuvný registr umožňující posouvat data sériově i paralelně, první přepínač 2 slouží k přepínání dat vstupujících dd sčítačky 6 mezi vstupem zapojení 10 a výstupem prvního registru 1, druhý přepínač 3 slouží k přepínání dat vstupujících do druhého registru 3 mezi výstupem druhého registru 4 á výstupem sčítačky 6, druhý registr 4 je sérioparailelně posuvný registr umožňující posouvat data sériově i paralelně, třetí přepínač 5 slouží ,k přepínání dat vstupujících do sčítačky 6 mezi výstupem druhého registru 4 a výstupem paměti 8. Sčítačka, 6 slouží k provádění aritmetických1 a logických operací s daty, čtvrtý přepínač 7 slouží k přepínání dat vstupujících do· paměti 8 mezi výstupem sčítačky 6 a výstupem třetího registru 9, paměť 8 slouží k uchování dat a třetí registr 9 je séridparalelní pdsuvný registr.
Vstup zapojení 10 je spojen s prvním vstupem 11 prvního přepínače 2, jehož druhý vstup 12 je spojen s výstupem 35 prvního registru 1 a výstup 3S prvního přepínače 2 je spojen s prvním vstupem 13 sčítačky 6, jejíž druhý vstup 14 je spojen s výstupem 25 třetího přepínače 5 a výstup 15 je spojen s výstupem 16 zapojení a současně se vstupem 34 prvního registru 1 a druhým vstupem 18 druhého přepínače 3 a prvními vstupem 26 čtvrtého přepínače 7, jehož druhý vstup 27 je spojen s výstupem 32 třetího registru 9. První vstup 31 třetího registru 9 je spojen s výstupem 30 paměti 8 a; současně s druhým vstupem 24 třetího přepínače 5, jehož druhý vstup 23 je spojen s výstupem 21 druhého registru 4 a současně s prvním vstupem 17 druhého přepínače 3, jehož výstup 19 je spojen se vstupem 20 druhého registru 4 a výstup 28 čtvrtého! přepínače 7 je spojen se vstupem 29 paměti 8 a druhý výstup 22 sčítačky 6 je spdjen s druhým vstupem) 33 třetího registru 9.
Vynálezu se použije tam, kde je potřeba aritmetické a logické operace provádět v krátké době, zejména *v systémech pracujících v reálném čase.
Claims (1)
- Zapojení aritmetické jednotky sestávající z prvního registru, prvního přepínače, druhého přepínače, druhého registru, třetího přepínače, sčítačky, čtvrtého přepínače, paměti, třetího registru, vyznačujíoí se tím, že vstup (10) zapojení je spojem s prvním vstupem (11) prvního^ přepínače (2), jehož druhý vstup (12) je spojen s výstupem (35) prvního registru (1) a vystup (36) prvního přepínače (2) j-e spojen s prvními vstupem (13) sčítačky (6), jejíž druhý vstup (14) je spojen s výstupem (25), třetího přepínače (5) ai jejíž výstup (15) je spojen s výstupem (16) 'zapojení a současně se vstupem (34) prvního registru (1) a druhým vstupemVYNALEZU (18) druhého přepínače (3) a prvním vstupem (26) čtvrtého přepínače (7), jehož druhý vstup (27) je spojen s výstupem (32) třetího registru (9), jehož první vstup (31) je spojen s výstupem (30) paměti (8) a současně s druhým vstupem (24) třetího přepínače (5), jehož druhý vstup (23) je spojen s výstupem (21) druhého^ registru (4) a současně s prvním vstupem (17) druhého přepínače (3), jehož výstup (19) je spojen se vstupem (20) druhého registru (4) a výstup (28) čtvrtého přepínače (7) je spojen se vstupem (29) paměti (8) a druhý výstup (22) sčítačky (6) je spojen s druhými vstupem (33) třetího registru (9).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS723681A CS219109B1 (cs) | 1981-10-02 | 1981-10-02 | Zapojení aritmetické jednotky |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS723681A CS219109B1 (cs) | 1981-10-02 | 1981-10-02 | Zapojení aritmetické jednotky |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS219109B1 true CS219109B1 (cs) | 1983-02-25 |
Family
ID=5421153
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS723681A CS219109B1 (cs) | 1981-10-02 | 1981-10-02 | Zapojení aritmetické jednotky |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS219109B1 (cs) |
-
1981
- 1981-10-02 CS CS723681A patent/CS219109B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| ES458224A1 (es) | Una unidad de control de dispositivo periferico con circui- tos logicos mejorados de acoplamiento de entrada-salida parauso en un sistema de tratamiento de datos. | |
| KR910005321A (ko) | 반도체 기억장치 | |
| EP0234038A3 (en) | Apparatus for identifying the lru storage unit in a memory | |
| KR910003486A (ko) | 비트 순서 전환 장치 | |
| KR900018793A (ko) | 정렬처리장치의 제어데이타 생성장치 | |
| CS219109B1 (cs) | Zapojení aritmetické jednotky | |
| KR910008566A (ko) | 동기 벡터 프로세서용 제2 인접 통신 네트워크, 시스템 및 방법 | |
| ATE57803T1 (de) | Programmierbare schaltungsanordnung. | |
| JPS5798028A (en) | Logical circuit | |
| SU1659998A1 (ru) | Устройство дл сортировки чисел | |
| JPS5528191A (en) | Memory unit | |
| ATE153457T1 (de) | Datenmischungsschaltung | |
| JPS55153188A (en) | Memory unit | |
| SU741257A1 (ru) | Устройство дл обмена информацией | |
| RU2001432C1 (ru) | Устройство дл сравнени нечетких величин | |
| JPS6450138A (en) | Arithmetic unit | |
| RU2030107C1 (ru) | Парафазный преобразователь | |
| SU1667041A1 (ru) | Устройство дл ввода информации | |
| EP0190942A3 (en) | Signal processing apparatus | |
| SU1656522A1 (ru) | "Устройство реализации операции "/х/-произведение @ -мерных кубов" | |
| SU661606A1 (ru) | Ячейка пам ти дл буферного регистра | |
| KR920022065A (ko) | 부하분담 형태의 이중화 제어 시스템 | |
| JPS573152A (en) | Information processing device | |
| JPS573471A (en) | Decoder | |
| SU1387190A1 (ru) | Многофункциональный логический модуль |