CS217238B1 - Zapojeni zobrazovací jednotky alfanumerických znaků pro komunikaci s počítačem nebo mikropočítačem - Google Patents

Zapojeni zobrazovací jednotky alfanumerických znaků pro komunikaci s počítačem nebo mikropočítačem Download PDF

Info

Publication number
CS217238B1
CS217238B1 CS499181A CS499181A CS217238B1 CS 217238 B1 CS217238 B1 CS 217238B1 CS 499181 A CS499181 A CS 499181A CS 499181 A CS499181 A CS 499181A CS 217238 B1 CS217238 B1 CS 217238B1
Authority
CS
Czechoslovakia
Prior art keywords
memory
circuit
output
computer
microcomputer
Prior art date
Application number
CS499181A
Other languages
English (en)
Inventor
Jan Bydzovsky
Original Assignee
Jan Bydzovsky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jan Bydzovsky filed Critical Jan Bydzovsky
Priority to CS499181A priority Critical patent/CS217238B1/cs
Publication of CS217238B1 publication Critical patent/CS217238B1/cs

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

Vynález spadá do oboru počítačové techniky - záznam a zobrazování dat a řeSí problém zápisu údajů prioritního charakteru a předání zobrazovaného obsahu paměti nebo její čésti nadřazenému počítači. Podle vynálezu toho bylo docíleno tím, Se je opatřeno nejméně jedním počítačem aebo mikropočítačem řízeným nadřazeným adresovacím obvodem, jehož adresovací výstup je zapojen na vstup pomocného multiplexu zapojeného meži výstup multiplexu a adresovací vstup paměti a jehož ovládací výstupy jsou spojeny s ovládacími vstupy pomocného multiplexu, obvodu pro řízení zápisu do paměti a snímáni z paměti, nadřazeného vstupního obvodu pro zápis do paměti připojeného k výstupu počítače nebo mikropočítače a nadřazeného výstupního obvodu pro snímání z paměti, jehož výstup je zapojen na displej podřízeného počítače nebo mikropočí4· tače.

Description

Vynález se týká zapojení zobrazovací jednotky alfanumerických znaků pro komunikaci s počítačem nebo mikropočítačem, vybavené vstupním obvodem pro zápis do paměti, obvodem pro řízení zápisu a snímání, multiplexem, obvodem obrazového rozkladu, pamětí znaků a znakovým multiplexem.
Základní částí známých zobrazovacích jednotek je obvod obrazového rozkladu, který na výstupu spojeném se slučovacím obvodem dává všechny potřebné synchronizační a zatemňovací impulsy tak, aby bylo možné zobrazení alfanumerických znaků pomocí běžného televizního přijímače. Na druhý vstup slučovacího obvodu je přiváděn signál ze znakového multiplexu zapojeného na výstup paměti znaků připojenou ne výstup paměti, takže ve slučovacím obvodu dochází k sečtení synchronizačního a zatemňovacího signálu se signálem odpovídajícím zobrazené informaci. Zobrazovaná informace z výstupu znakového multiplexu musí být přiváděna v přesně definovaném časovém průběhu, který je odvozen z obvodu obrazového rozkladu. Při provozu zobrazovací jednotky jsou možné dva pracovní režimy. V prvém se snímá údaj obsažený v paměti, v druhém se zapisuje do paměti informace z počítače či mikropočítače, přičemž neprobíhá snímání. Zápis do paměti je tak rychlý, že přerušení zobrazení není postřehnutelné, přičemž informační znak o místě zápisu tzv. cursor se posune o jedno místo.
Známá zapojení zobrazovacích jednotek alfanumerických znaků lze používat pro průmyslové aplikace, kde je potřebným programovým vybavením počítače nebo mikropočítače zajištěno, že se zobrazuje například průběh technologického procesu, počet výrobků tolerance, počet vyhovujících kusů, vyrobené množství apod. V průmyslových aplikacích je však často zapotřebí zapsat některé údaje prioritního charakteru, přičemž nesmí být vymazán stávající obsah zobrazované paměti. Někdy je zase zapotřebí zobrazovaný obsah paměti nebo jeho část předat nadřazenému počítači. Při paralelní spolupráci více mikroprocesů je zapotřebí snímat obsah paměti z předem zvoleného místa paměti. To známá zapojení neumožňuji.
Účelem zapojeni je odstranit tyto nedostatky známých zapojení, čehož se dosáhlo zapojením zobrazovací jednotky alfanumerických znaků podle vynálezu, jehož podstata spočívá v tom že je opatřeno nejméně jedním počítačem nebo mikropočítačem řízeným nadřazeným adresovacím obvodem, jehož adresovací výstup je zapojen na vstup pomocného multiplexu zapojeného mezi výstup multiplexu a adresovací vstup paměti a jehož ovládací výstupy jsou spojeny s ovládacími vstupy pomocného multiplexu, obvodu pro řízení zápisu do paměti a snímání z paměti, nadřazeného vstupního obvodu pro zápis do paměti připojeného k výstupu počítače nebo mikropočítače a nadřazeného výstupního obvodu pro snímání z paměti, jehož výstup je zapojen na displej podřízeného počítače nebo mikropočítače.
Zapojení podle vynálezu je dále popsáno a jeho funkce vysvětlena pomocí výkresu, na němž je ze známého stavu techniky blokově znázorněn základní obvod obrazového rozkladu OR. na jehož výstupu synchronizačních a zatemňovacích impulsů je zapojen slučovací obvod g a na jehož druhém výstupu je zapojen znakový multiplex MZ. zapojený na generátor či pamět yZ znaků. Výstup multiplexu MZ znaků je zapojen na vstup slučovacího obvodu S, z něhož je odebírán obrazový signál OS. Na adresovací výstup obvodu OR adresového rozkladu je zapojen adresovací obvod AO, na jehož výstup je zapojen jednak multiplex FD. jednak porovná vací obvod PO na jehož druhý vstup je zapojen výstup čítače Č, adres, na který je současně zapojen i vstup multiplexu PD. Výstup porovnávacího obvodu PO je zapojen ne vstup slučovacího obvodu g. Na výstup počítače nebo mikropočítače je zapojen vstupní obvod V pro zápis, spojený se vstupem paměti P. Na jeho druhý výstup je zapojen obvod fil pro řízení zápisu a snímání, jehož výstup je spojen jednak s pamětí P, jednak se vstupem multiplexu PD a vstu pem čítače £ adres. Na výstupu paměti P je zapojena paměť PZ znaků se znakovým multiplexem MZ. Adresní vstup paměti P je na známých zapojení spojen s multiplexem PD přímo. Potud známý stav techniky.
V zapojení podle vynálezu je mezi adresovací vstup paměti P a multiplex PD zapojen pomocný multiplex PA, na jehož vstup je zapojen jednak výstup z multiplexu PD jednak adreso vací vstupy nadřazených adresovacích obvodů ATI. AT2. Adresovací vstupy A1. A2 nadřazených
2Π238 adresovacích obvodů AT1. AT2 jsou spojeny s adresovacími výstupy počítače nebo mikropočítače. Současně se signály na těchto výstupech se objeví i signály udávající požadavek zápisu nebo snímání, které jsou přivedeny na vstupy R1 a R2 nadřazených adresovacích obvodů AT1. AT2. Na ovládací výstupy nadřazených adresovacích obvodů AT1. AT2. je zapojen prioritní obvod PR. z jehož výstupů jsou ovládány pomocný multiplex PA, obvod RW pro řízení zápisu a snímání, nadřazené vstupní obvody VD1. VD2 zapojené na výstupy počítače nebo mikropočítače pro přednostní zápis do paměti P a nadřazené obvody 0D1. 0D2 zapojené na výstup paměti P pro přednostní snímání z paměti P, jejichž výstupy jsou připojeny na počítač nebo mikropočítač.
Funkce zapojení při snímání z paměti:
Adresovací výstup obvodu OR obrazového rozkladu udává adresu právě zobrazovaného místa. Zobrazovací proces je periodický a obsah paměti P se zobrazí v průběhu jednoho televizního snímku. Do adresovacího obvodu AO představovaného zápisovým registrem se z obvodu OR obrazového rozkladu zapíše adresa místa v paměti, které se právě snímá. Výstup adresovacího obvodu AO je připojen na vstup i multiplexu PD. který je řízen obvodem RW pro zápis a snímání tak, že adresový údaj je přes výstup 2. multiplexu a pomocný multiplex PA přiveden na adresovací vstup paměti £. Výstup z paměti P, který odpovídá alfanumerickému znaku, určeném adresou adresovacího obvodu AO, je pomocí oddělovacího obvodu 01 . usnadňujícího úrovňové přizpůsobení, spojen se vstupem generátoru nebo paměti PZ znaků, představovanou pevnou pamětí se zakódovanými alfanumerickými znaky Zobrazenými v matici například 5x8 bodů. Výstup paměti PZ znaků je přes znakový multiplex MZ zapojen na vstup slučovacího obvodu S.
Funkce zapojení při zápisu do paměti:
Jestliže má být informace zapsána, je ze vstupního obvodu V přivedena na vstup 2C paměti P,. Paralelně je do obvodu RW, který výstupem 21 řídí zápis nebo čtení z paměti P., předána žádost o zápis. Výstup 22 z obvodu RW ovládá multiplex PD tak, že při zápisu je jeho vstup £ propojen s výstupem Zároveň se při zápisu zvyšuje obsah čítače 5, a tím se posouvá zobrazení o jedno místo vpravo. Výstup z čítače £ udávající místo, kde probíhá zápis a výstup adresovacího obvodu AO je přiveden do porovnávacího obvodu PO, na jehož výstupu je při shodě signál cursoru. Ten udává místo v paměti P, kde probíhá zápis informace ze vstupního obvodu V. Signál odpovídající cursoru se přivádí na vstup slučovacího obvodu S,.
Jestliže se na adresovacím vstupu nadřazeného adresovacího obvodu ATI nebo AT2 objeví adresovací signál AI nebo A2 spolu se signálem Rl nebo R2 udávajícím žádost o snímání nebo o zápis, je z výstupu prioritního obvodu PR přiveden ovládaoí signál na pomocný multiplex PA. který propojí adresovací vstup 32 resp. 33 na adresovací vstup paměti P. Podle požadavku, tj. podle toho, jakou hodnotu má signál R1 resp. R2. je provedeno snímání z paměti nebo zápis do místa paměti P, které je adresováno z nadřazeného adresovacího obvodu AT1 resp. AT2. V případě zápisu,se přepíše obsah nadřazeného vstupního obvodu VD1 . VD2 do adresovaného paměťového místa. Podobně je-li požadováno snímání určitého paměťového místa, přepíše se jeho obsah do nadřazeného výstupního obvodu OPI. OD2. Nadřazené adresovací obvody AT1.
AT2 stejně jako nadřazené vstupní obvody VD1. VD2 a nadřazené výstupní obvody 0D1. 0D2 jsou připojeny na výstupy, resp. vstupy počítače nebo mikropočítače a jsou ovládány z prioritního obvodu PR.
Zapojení podle vynálezu upravuje vstup nebo výstup do zobrazení pomocí displeje. Tak například na displeji u mikropočítačového systému mohou být vyznačeny údaje technologické linky, jako teploty, rychlosti pohybu materiálu apod. Při poruše, havarijním stavu je zapotřebí zachytit tento stav na displeji. Zapojení dále umožňuje přečíst údaj, který je zapsán v určité části systému a předat jej nadřazenému počítači. Zápis nebo výstup údaje je řízen softwarově pomocí programů, která jsou součástí operačního systému mikropočítače (počítače), k němuž je připojeno zobrazovací zařízení. Zejméha výhodné je toto uspořádání
217238 · 4 při paralelní spolupráci mikropočítačů v multiprocesorovém systému. V paměti P je pro každý mikropočítač vyhrazena část, přístupné pomocí obvodů podle vynálezu.

Claims (3)

1 Zapojení zobrazovací jednotky alfanumerických znaků pro komunikaci a počítačem nebo mikropočítačem, vybavené vstupním obvodem pro zápis do paměti, obvodem pro řízení zápisu a snímání, multiplexem, obvodem obrazového rozkladu, pamětí znaků a znakovým, multiplexem, vyznačené tím, že je opatřeno nejméně jedním počítačem nebo mikropočítačem řízeným nadřazeným adresovacím obvodem (ATI, AT2), jehož adresovací výstup je zapojen na vstup pomocného multiplexu (PA) zapojeného mezi výstup multiplexu (PD) a adresovací vstup paměti (P) s jehož ovládací výstupy jsou spojeny s ovládacími vstupy pomocného multiplexu (PA), obvodu (RW) pro řízení zápisu do paměti (P) a snímání z paměti (P), nadřazeného vstupního obvodu (VD1, VD2) pro zápis do paměti (P) připojeného k výstupu počítače nebo mikropočítače a nadřazeného výstupního obvodu (0D1, 0D2) pro snímání z paměti (P) , jehož výstup je zapojen na displej podřízeného počítače nebo mikropočítače.
2 Zapojení podle bodu i, vyznačené tím, že ovládací výstupy nadřazených adresovacích obvodů (AT1, AT2), js®u s ovládacími vstupy pomocného multiplexu (PA), obvodu (RW) pro řízení zápisu a čtení, nadřazeného obvodu (VD1 , VD2) pro záznam do paměti (P) a nadřazeného obvodu (0D1, 0D2) pro snímání z paměti (P) spojeny prioritním obvodem (PR).
3 Zapojení podle bodů 1 a 2, vyznačené tím, že pro spolupráci mikropočítačů v multiprocesorovém systému je část paměti (P) vyhrazena každému, popřípadě předem určeným mikropočítačům.
CS499181A 1981-06-30 1981-06-30 Zapojeni zobrazovací jednotky alfanumerických znaků pro komunikaci s počítačem nebo mikropočítačem CS217238B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS499181A CS217238B1 (cs) 1981-06-30 1981-06-30 Zapojeni zobrazovací jednotky alfanumerických znaků pro komunikaci s počítačem nebo mikropočítačem

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS499181A CS217238B1 (cs) 1981-06-30 1981-06-30 Zapojeni zobrazovací jednotky alfanumerických znaků pro komunikaci s počítačem nebo mikropočítačem

Publications (1)

Publication Number Publication Date
CS217238B1 true CS217238B1 (cs) 1982-12-31

Family

ID=5393884

Family Applications (1)

Application Number Title Priority Date Filing Date
CS499181A CS217238B1 (cs) 1981-06-30 1981-06-30 Zapojeni zobrazovací jednotky alfanumerických znaků pro komunikaci s počítačem nebo mikropočítačem

Country Status (1)

Country Link
CS (1) CS217238B1 (cs)

Similar Documents

Publication Publication Date Title
CA1237529A (en) Peripheral apparatus for image memories
CA2100700A1 (en) Multi-Media Computer Architecture
AU707923B2 (en) Method and apparatus for adapting an asynchronous bus to a synchronous circuit
EP0134968B1 (en) Memory access system in a computer accommodating an add-on memory
EP0653712A1 (en) System and method for connecting a short word length memory to a wider address/data bus
US5927218A (en) Buffer circuit on a module
CS217238B1 (cs) Zapojeni zobrazovací jednotky alfanumerických znaků pro komunikaci s počítačem nebo mikropočítačem
CA2264683C (en) Universal operator station module for a distributed process control system
US6003096A (en) Host interface circuit for preventing data loss and improving interface speed for an image forming apparatus by latching received data in response to a strobe input signal
US4677432A (en) Display apparatus
KR20010046715A (ko) 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법
JP3060812B2 (ja) 情報処理装置
KR100230375B1 (ko) 직렬 데이터 통신 시스템
US6434646B1 (en) Signal distribution system and method based on bus arrangement
JPH04314095A (ja) データ処理システム
SU1532941A1 (ru) Устройство обмена информацией
SU769620A1 (ru) Буферное запоминающее устройство
KR0132343Y1 (ko) 모니터 식별정보 제어장치
SU1297068A1 (ru) Устройство дл ввода-вывода информации
US6157969A (en) Device for connecting DMA request signals to a selected one of DMA input lines
KR0165229B1 (ko) Vsb 인터페이싱 그래픽보드를 탑재한 실시간처리시스템
JPS63100554A (ja) メモリ制御装置
KR880002692B1 (ko) 비동기시스템간의순차데이타전송회로
JPH03136157A (ja) アドレス設定装置
JPH0568915B2 (cs)