CS206894B1 - Analogově číslicový převodník - Google Patents
Analogově číslicový převodník Download PDFInfo
- Publication number
- CS206894B1 CS206894B1 CS449479A CS449479A CS206894B1 CS 206894 B1 CS206894 B1 CS 206894B1 CS 449479 A CS449479 A CS 449479A CS 449479 A CS449479 A CS 449479A CS 206894 B1 CS206894 B1 CS 206894B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- analog
- digital
- output
- input
- digital converter
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 description 6
- 230000010354 integration Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Vynález řeší zapojení analogově číslicového ! převodníku s automatickou korekcí převodní charakteristiky.
Dosud známá zapojení analogově číslicových ; převodníků využívá komparačního, kompenzačního nebo integračního principu převodu. Přesnost těchto převodníků je určena přesností a stabilitou ! užitých součástek - odporových sítí, integračních ’ kondenzátorů, zesilovačů, komparátorů a referenčních zdrojů. Proto je nutné při konstrukci přesných převodníků užít přesné a stabilní součást! ky, které je nutno obvykle nastavovat, což komplii kuje a zdražuje realizaci těchto převodníků.
Uvedené nevýhody odstraňuje analogově čísli- : cový převodník podle vynálezu. Jeho podstata spočívá v tom, že obsahuje řídicí jednotku, jejíž první výstup je připojen na řídicí vstup napěťového kalibrátoru, druhý výstup na řídicí vstup analogového přepínače, třetí výstup na řídicí vstup korigovaného analogově číslicového převodníku, čtvrtý , výstup na řídící vstup aritmetické jednotky a pátý í výstup na řídicí vstup číslicové paměti. Analogový i výstup napěťového kalibrátoru je spojen s prvním ! analogovým vstupem analogového přepínače, jehož druhý analogový vstup je vytvořen současně jako analogový vstup analogově číslicového pře, vodníku. Analogový výstup analogového přepínače je spojen s analogovým vstupem korigovaného i
analogově číslicového převodníku, jehož číslicový výstup je propojen s číslicovým vstupem aritmetické jednotky.
První číslicový výstup aritmetické jednotky je vytvořen současně jako číslicový výstup analogově v číslicového převodníku a druhý číslicový výstup aritmetické jednotky je spojen se vstupem číslicové paměti.
V praktickém provedení je účelné, aby řídicí J jednotka byla rozdělena na celky, z nichž každý řídí jednotlivý blok analogově číslicového převodníku, tj. napěťový kalibrátor, analogový přepínač, kalib-; rovaný analogově číslicový převodník, aritmetic- ί kou jednotkou a číslicovu paměť.
Výhodou zapojení analogově číslicového převodníku podle vynálezu je podstatné zvýšení statické přesnosti převodu, neboť chyby převodní'charakteristiky korigovaného převodníku jsou korigovány v konečném počtu bodů jeho převodní charakteristiky. Toto řešení proto umožňuje realizaci velmi přísných analogově číslicových převodníků, jejichž přesnost nelze jednoduše dosáhnout klasickými metodami.
Vynález a jeho výhody jsou blíže objasněny na příkladu provedení pomocí připojeného výkresu, na němž je znázorněno blokové schéma zapoi Jení· l_ Analogově číslicový převodník se sestává z napě206894........ ' ί’ ťovéhokalibrátoru 1, jehož analogový výstup je spojen s prvním analogovým vstupem analogového přepínače 2, jehož druhý analogový vstup je vytvořen současně jako analogový vstup 7 analogově číslicového převodníku. Výstup analogového přepínače 2 je spojen s analogovým vstupem korigovaného analogově číslicového převodníku 3, j jehož číslicový výstup je spojen s Číslicovým vstupem aritmetické- jednotky 4, jejíž druhý Číslicový výstup je spojen se vstupem číslicové paměti 5 a jejíž číslicový výstup je vytvořen současně jako číslicový výstup 8 analogově číslicového převodníku.
Analogově číslicový převodník dále sestává z řídicí jednotky 6, jejíž první výstup je připojen na řídicí vstup napěťového kalibrátoru 1, druhý výstup na řídicí vstup analogového přepínače 2, třetí výstup na řídicí vstup korigovaného analogově číslicového převodníku 3, čtvrtý výstup na řídicí vstup arotmetické jednotky 4 a pátý výstup na řídicí vstup číslicové paměti 5.
Analogově číslicový převodník pracuje tak, že korigovaný analogově číslicový převodník 3 je kalibrován v konečném počtu bodů převodní rp.......'..... ' .......i
J- ;
; charakteristiky, kalibračním napětím napěťového; kalibrátoru 1 á v aritmetické jednotce 4 jsou tvořeny rozdíly skutečných a ideálních hodnot výstupních číslicových signálů korigovaného analogově číslicového převodníku 3, které jsou ukládány do číslicové paměti 5J Při převodu měřeného napětí je v aritmetické jednotce 4 určen interval, do kterého patří odpovídající číslicový signál korigovaného analogově číslicového převodníku 3 a tento signál je příslušnou korekcí opraven ná | správnou hodnotu. Přepínání měřeného napětí ; a kalibračních napětí z napěťového kalibrátoru 1 zajišťuje analogový přepínač 2. Funkce napěťo; vého kalibrátoru 1, analogového přepínače 2, í korigovaného analogově číslicového převodníku 3,> ί aritmetické jednotky 4 a číslicové paměti 5 je řízena řídicíín obvodem 6. j
Analogově číslicový převodník podle vynálezu jé vhodný pro přesný převod měřeného napětí naí číslicový signál s přesností, obtížně dosažitelnou klasickými metodami převodu. Převodník lze užít I při konstrukci přesných analogově číslicových pře-: vodníků a číslicových voltmetrů. í i
Claims (1)
- PŘEDMĚTVYNÁLEZU !Analogově číslicový převodník, vyznačující se ; tím, že obsahuje řídicí jednotku (6), jejíž první výstup je připojen na řídicí vstup napěťového kalibrátoru (1), druhý výstup na řídicí vstup i analogového přepínače (2), třetí výstup na řídicí ; vstup korigovaného analogově číslicového převodníku (3), čtvrtý výstup na řídicí vstup aritmetické ; jednotky (4) a pátý výstup na řídicí vstup číslicové ; paměti (5), přičemž analogový výstup napěťového kalibrátoru (1) je spojen s prvním analogovým vstupem analogového přepínače (2), jehož druhý analogový vstup je současně analogovým vstupem (7) analogově číslicového převodníku a analogový výstup analogového přepínače (2) je spojen s ana-í logovým vstupem korigovaného analogově číslicového převodníku (3), jehož číslicový výstup jé propojen s číslicovým vstupem aritmetické jednot-: ky (4), jejíž první číslicový výstup současně tvoří jako číslicový výstup (8) analogově číslicového; převodníku a druhý číslicový výstup aritmetické; jednotky (4) je spojen se vstupem číslicové paměti (5). j
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS449479A CS206894B1 (cs) | 1979-06-28 | 1979-06-28 | Analogově číslicový převodník |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS449479A CS206894B1 (cs) | 1979-06-28 | 1979-06-28 | Analogově číslicový převodník |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS206894B1 true CS206894B1 (cs) | 1981-07-31 |
Family
ID=5387809
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS449479A CS206894B1 (cs) | 1979-06-28 | 1979-06-28 | Analogově číslicový převodník |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS206894B1 (cs) |
-
1979
- 1979-06-28 CS CS449479A patent/CS206894B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5361067A (en) | Digital linearization calibration for analog to digital converter | |
| KR900702375A (ko) | 고체 전기계기를 조정하는 회로 및 방법 | |
| KR930003499B1 (ko) | 센서 장치 및 센서 신호 처리 방법 | |
| IE46337B1 (en) | Error correction in electrical meters | |
| RU200687U1 (ru) | Автоматический вольтметр-калибратор модульной измерительной системы | |
| US4321583A (en) | Analogue to digital converter channels | |
| CS206894B1 (cs) | Analogově číslicový převodník | |
| EP0135214B1 (en) | Apparatus for measuring a temperature | |
| US7042373B2 (en) | Error measuring method for digitally self-calibrating pipeline ADC and apparatus thereof | |
| US5614902A (en) | Ratiometric analog to digital converter with automatic offset | |
| JPS5513583A (en) | Analogue-digital converter circuit | |
| SU773926A1 (ru) | Устройство аналого-цифрового преобразовани | |
| SU1559405A2 (ru) | Устройство аналого-цифрового преобразовани | |
| SU1428959A1 (ru) | Цифровой измеритель давлени | |
| SU1029155A2 (ru) | Источник калиброванных напр жений | |
| SU759989A1 (ru) | Измеритель интегральных параметров периодических импульсов 1 | |
| JPS61171226A (ja) | アナログ・デジタル変換装置 | |
| CN117686787A (zh) | 基于双斜积分原理电阻比例测量电路及测量方法 | |
| SU855534A1 (ru) | Устройство дл измерени сопротивлени посто нному току | |
| SU1236362A1 (ru) | Устройство дл измерени защемленности стержн в конструкции | |
| RU2020747C1 (ru) | Аналого-цифровой преобразователь параллельного сравнения | |
| SU1336233A1 (ru) | Устройство дл измерени дифференциальной нелинейности цифроаналоговых преобразователей | |
| RU2018137C1 (ru) | Измерительный преобразователь напряжения во временной интервал | |
| JP2578857B2 (ja) | 積分型a/d変換器 | |
| JPS5693426A (en) | Analogue-digital converter |