CS205399B1 - Connexion of timing generator - Google Patents

Connexion of timing generator Download PDF

Info

Publication number
CS205399B1
CS205399B1 CS322078A CS322078A CS205399B1 CS 205399 B1 CS205399 B1 CS 205399B1 CS 322078 A CS322078 A CS 322078A CS 322078 A CS322078 A CS 322078A CS 205399 B1 CS205399 B1 CS 205399B1
Authority
CS
Czechoslovakia
Prior art keywords
flip
output
flop
amplifier
input
Prior art date
Application number
CS322078A
Other languages
English (en)
Inventor
Vojtech Stieber
Original Assignee
Vojtech Stieber
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vojtech Stieber filed Critical Vojtech Stieber
Priority to CS322078A priority Critical patent/CS205399B1/cs
Publication of CS205399B1 publication Critical patent/CS205399B1/cs

Links

Landscapes

  • Amplifiers (AREA)

Description

ČESKOSLOVENSKASOCIALISTICKÁREPUBLIKA - (19)
ÚŘAD PRO VYNÁLEZYA OBJEVY POPIS VYNÁLEZU 205399
K AUTORSKÉMU OSVĚDČENI (51) Int. Cl.3 H 03 K 4/83 (22) Přihlášeno 18 05 78(21) (PV 3220—78) (40) Zveřejněno 29 08 80(45) Vydáno 30 03 84 (75)
Autor vynálezu STIEBER VOJTĚCH ing. a ŠŤASTNÁ ALENA, Praha (54) Zapojení generátoru časovačích impulzů 1
Vynález se týká zapojení generátoru im-pulzů, užívaného v měřící, řídící a automati-zační technice. Většina známých zapojení zdrojů impulzůje založena na tvarování signálů, získanýchz astabilních klopných obvodů — múltivi-brátorů. Jak plyne i z principiálního jejichzapojení, je přesnost kmitočtu ovlivněna ce-lou řadou součástek. U symetrických multi-vibrátorů >je základní frekvence určena pře-devším dvěma časovacími obvody - tedy dvě-ma odpory a dvěma kondenzátory a závisírovněž na parametrech použitých tranzisto-rů, integrovaných obvodů, na teplotě okolí,na stabilitě napájecího napětí i na zatěžova-cím odporu připojených tvarovacích obvo-dů. U nesymetrických multivibrátorů je sicezákladní frekvence určena především jed- (ním časovacím obvodem, ale zato se ve vět-ší míře uplatňují ostatní rušivé vlivy, po-psané v prvém případě. V zapojení; kde jevyužíváno integrovaných obvodů často dochá-zí k nespolehlivému startu generátoru im-pulzů. Známá zapojení rovněž nedovolujídosáhnout nižších frekvencí. Výše uvedené nedostatky odstraňuje za-pojení generátoru časovačích impulzů podlevynálezu, jehož podstata spočívá v tom, ževýstup Q prvého klopného obvodu je spojense vstupem prvého hradla, jehož výstup je 2 ' spojen se vstupem prvého časovacího členu,jehož výstup je spojen se vstupem druhéhohradla, jehož výstup je· spojen s prvým vstu-pem R prvého klopného obvodu a zároveňi vstupem druhého časovacího členu, jehožvýstup je spojen še vstupem druhého zesilo-vače, jehož výstup je napojen na druhý vstupS prvého klopného obvodu, jehož další dvavstupy D a T jsou spojeny s napájecí svor-kou nulového potenciálu a inverzní výstupQ prvého klopného obvodu je spojen sevstupem druhého klopného obvodu.
Zapojení generátoru časovačích impulzůdle vynálezů má ve srovnání se známými za-pojeními řadu předností. Především jé to za-ručený, spolehlivý start při připojení na na-pájecí napětí. Odebírané signály mají velmistrmou jak čelní tak i týlovou hranu, a jsoutedy vhodné pro aplikace s rychlými integro-vanými obvody. Popsané zapojení je velmiodolné vůči poruchám, které jsou vyvolányzměnou napájecího napětí a teplotou. Krát-ká regenerační doba časovačích obvodů do-voluje pracovat s velkým impulzním pomě-rem (střídou) až 1/300 a to i bez využívánídruhého klopného obvodu. Tyto výhodnévlastnosti umožňují dosáhnout vysoké přes-nosti -opakovači frekvence, kterou v tomtozapojení ovlivňují: především jeden odpora jieden kondenzátor prvého časovacího čle- 205399

Claims (1)

  1. 205399 3 f nu, zatímco změna časové konstanty druhé-ho časovacího členu (tedy odporu, konden-zátoru, včetně tranzistorového zesilovače)nemá podstatný vliv na frekvenci generáto-ru. ,’Při impulznfm poměru 1/250 se změnačasové konstanty druhého časovacího členuo Δ 50 % projevuje na frekvenci generátoruchybou menší než Δ f < 1 %. Předmět vynálezu je znázorněn na přilo-ženém výkresu. Na obrázku jsou znázorněny tři elektrickéokruhy. První elektrický okruh sestává z D— klopného obvodu í, z hradla 2 a 5 typuNAND, z dvoustupňového tranzistorovéhozesilovače 4 a z časovacího členu 6 a z jed-nostupňového zesilovače 7. Třetí elektrický-okruh sestává z klopného obvodu 8. Klopob-vod 1 je integrovaný D — klopný obvod. Po-dobně je použito integrovaného obvodu typuNAND pro hradlo 2 a 5. Časovači členy 3 a 8jsou složeny z pasivních elektronických prv-ků — odporů a kondenzátorů a jsou zapo-jeny jako integrační členy. Zesilovač 4 je veskutečnosti dvoustupňový zesilovač v zapo-jení s uzemněnými emitory. Zesilovač 7 ,jer.ůvněž tranzistorový zesilovač se společnýmemitorem, ale pouze jednostupňový. Klopnýobvod 8 je libovolný monostabilní' klopnýobvod, s výhodou lze využít zapojení sklá-dající se ze zbývajících částí - již použitýchobvodů. U prvého elektrického okruhu jevýstup Q prvého klopného obvodu 1 vodi-čem spojen se vstupem prvého hradla 2,jehož· výstup je spojen sé vstupem prvéhoČasovacího členu. Jeho výstup jé vodičemspojen se vstupem prvého zesilovače 4, je-hož výstup je vodičem spojen se vstupemdruhého hradla 5. Výstup druhého hradlaje vodičem spojen s prvým vstupem R prvé-ho klopného obvodu i, ale také vodičem sdruhým elektrickým okruhem. U ! druhéhoelektrického okruhu je vstup časovacího čle-nu 6 napojen na první elektrický okruh' avýstup je vodičem spojen se vstupem druhé-ho zesilovač© 7. Výstup druhého zesilovače7 je vodičem spojen opět s prvým elektric-kým okruhem a to s druhým vstupem S pr-vého klopného obvodu 1. Další dva vstupy Da T prvého klopného obvodu 1 jsou uzemně-ny. U třetího elektrického okruhu je vstup Předmět < Zapojení generátoru časovačích impulzů,sestávající z integrovaného D-klop.ného. ob-vodu, ze dvou. hradel typu NAND, z pasiv-ních časovačích obvodů, z jednoho dvoustup-ňového tranzistorového zesilovače v zapoje-ní, se.společným emitorem, z, monostabilníhoklopného obvodu, a< z^ednostupňového tran-zistorového zesilovače,.v zapojení se společ*ným·, eimitorem, vyznačené, tím, že výstup Qprvého klopného. obvodu (1). je · -spojen sevstupem prvého .hradla (2),,: jehož Výstup jespojen se vstupem prvého časovacího členu (3), jehož výstup je spojen se vstupem prvé- 4 . '-'τ - druhého klopného Obvodu 8 napojen vodi-čem ná inverzní výstup Q prvého klopnéhoobvodu 1. Zapojení pracuje takto: Vyjdeme ze stavu,,kdy výstup Q prvého klopného obvodu 1 jena logické úrovní „O“, prvý tranzistor prvé-ho zesilovače 4 je otevřen, prvý vstup Rprvního klopného obvodu l· je na úrovní „O“,tranzistor druhého zesilovače 7 je otevřena druhý vstup S prvého klopného obVodu 1je na úrovni „O“. Změníme-li výstup Q prvé-ho klopného obvodu 1 na úroveň „1“, pro-jeví se tato Změna Uhlovou úrovní ňa vstupuprvého časovacího členu 3 a výstup tohotočlenu nabude záporné hodnoty. Tento zápor-ný potenciál uzavře prvý tranzistor prvéhozesilovače 4 "(druhý tranzistor prvého· zesi-lovače 4 je otevřen a výstup prvého zesilo-vače 4 má logickou úroveň „O“), a prvývstup R klopného obvodu 1 je na. logickéúrovni „1“. Tento přechodový stav trvá aždo okamžiku, kdy výstup prvého časovací-ho členu 3 dosáhne takového napětí, kteréje schopno otevřít prvý tranzistor prvého ze-silovače 4 a tato napěťová změna se postup-ně z výstupu prvého zesilovače 4 přenesepřes prvé hradlo 5 na vstup prvého časova-cího členu 6 jehož výstup· vyvolá uzavřenítranzistoru druhého zesilovače 7 a přivedena druhý vstup S prvého klopného obovdu 1signál o logické úrovni „1“. Po uplynutí do-by stanovené časovou konstantou prvéhočasovacího členu 6 je opět tranzistor druhé-ho zesilovače 7 otevřen a druhý vstup S pr-vého klopného obvodu I se nyní dostává nalogickou úroveň „O“. Tato změna vyvolá překlopení prvéhoklopného obvodu 1, takže výstup Q přechá-zí z logické úrovně „O“ na logickou úťoveň„1“, a současriě dochází opět k aktivaci pr-vého časovacího členu 3, ale i k uzavřeníprvého tranzistoru prvého zesilovače 4 a ce-lý cykl se opakuje. Druhý klopný obvod 8tvaruje (zkratuje) impulzy, odebírané z vý-stupu Q nebo inverzního výstupu Q prvéhoklopného obvodu 1. Zapojení dle vynálezu lze použít v měří-cí, řídící a automatizační technice, přede-vším tam, kde je využíváno integrovanýchobvodů. . . . vynálezu ho zesilovače (4), jehož výstup je spojen sevstupem druhého hradla (5), jehož výstupje spojen s prvým vstupem R prvého klop-ného obvodu (1J, zároveň i se vstupem dru-hého časovacího členu (6), jehož výstup jespojen se vstupem druhého zesilovače (7),jehož výstup je napojen na druhý vstup sprvého- klopného Obvodu (1); jehož - dalšídva - vštupy / Da T jSou . spojeny s napájecísvorkou·, půlového .potenciálu a - vstup druhé-ho ckíopného lobvpdfe 18 ),· je připojen.. na in-verzní výstup Q prvého klopného obvodu dl· 1 výkres y ,> : : Λ
CS322078A 1978-05-18 1978-05-18 Connexion of timing generator CS205399B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS322078A CS205399B1 (en) 1978-05-18 1978-05-18 Connexion of timing generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS322078A CS205399B1 (en) 1978-05-18 1978-05-18 Connexion of timing generator

Publications (1)

Publication Number Publication Date
CS205399B1 true CS205399B1 (en) 1981-05-29

Family

ID=5371652

Family Applications (1)

Application Number Title Priority Date Filing Date
CS322078A CS205399B1 (en) 1978-05-18 1978-05-18 Connexion of timing generator

Country Status (1)

Country Link
CS (1) CS205399B1 (cs)

Similar Documents

Publication Publication Date Title
US3513400A (en) Analog to pulse width conversion system including amplitude comparators
EP0702242A2 (en) Single clock scan latch
KR100279168B1 (ko) 오토클리어회로
CN113014238A (zh) 一种修调电路和集成芯片
US4385275A (en) Method and apparatus for testing an integrated circuit
CS205399B1 (en) Connexion of timing generator
CN117470541B (zh) 柴油机运行信号模拟系统及模拟方法
Xiang et al. Integrated Design of a Multi-Channel Cyclic Data Acquisition Module Circuit
SU997253A1 (ru) @ -Триггер с автономной проверкой работоспособности
SU725048A1 (ru) Устройство дл измерени динамических параметров микросхем
SU980026A1 (ru) Генератор импульсных сигналов
SU788077A1 (ru) Устройство дл контрол цифровых схем
SU970651A1 (ru) Триггер
SU544116A1 (ru) Устройство задержки импульсов
JPS57210640A (en) Large scale integrated circuit
SU1372274A1 (ru) Устройство дл измерени времени срабатывани электромагнитов
KR100272698B1 (ko) 엔코더(encoder)의 단선 및 단락 감지 회로
KR860002287Y1 (ko) 모터의 회전방향 감지회로
SU1173559A1 (ru) Преобразователь посто нного напр жени в частоту следовани импульсов
SU410402A1 (cs)
SU1473078A1 (ru) Широтно-импульсный модул тор
RU48124U1 (ru) Ключ программирования
SU1499435A1 (ru) Тактируемый триггер на комплементарных МДП-транзисторах
SU1372255A1 (ru) Автоматический измеритель пороговых напр жений логических схем
SU1163341A1 (ru) Устройство дл моделировани электрических цепей