CS203707B1 - Connection of the synchronyser of asynchronnous impulse in the synchronnous system - Google Patents

Connection of the synchronyser of asynchronnous impulse in the synchronnous system Download PDF

Info

Publication number
CS203707B1
CS203707B1 CS89679A CS89679A CS203707B1 CS 203707 B1 CS203707 B1 CS 203707B1 CS 89679 A CS89679 A CS 89679A CS 89679 A CS89679 A CS 89679A CS 203707 B1 CS203707 B1 CS 203707B1
Authority
CS
Czechoslovakia
Prior art keywords
input
flip
flop
output
gate
Prior art date
Application number
CS89679A
Other languages
English (en)
Inventor
Stanislav Tomek
Original Assignee
Stanislav Tomek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stanislav Tomek filed Critical Stanislav Tomek
Priority to CS89679A priority Critical patent/CS203707B1/cs
Publication of CS203707B1 publication Critical patent/CS203707B1/cs

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Manipulation Of Pulses (AREA)

Description

CiSKOSlOVSHSKASOCIALISTICKÁ«EF VB L 1 K A(19) POPIS VYNÁLEZU K AUTORSKÉMU OSVEDČENIU 203707 (11) (M) (22) Přihlášené 09 02 79 , (21) (PV 896-79) ( 51) Int, Cl.3 H 03 L 7/06 OtAD PRO VYNÁLEZY A OBJEVY (40) Zverejnené 30 06 80 (45) Vydané 15 05 83 (75) Autor vynálezu TOMEK STANISLAV ing, STUPAVA (54) Zapojenie synchronizátora asynchrúnneho impulzuv synchrónnam systéme í
Vynález sa týká zapojenia elektrickéhoobvodu, ktorý sa používá na synchronizá-ciu asynchrónnych impulzov v synchrón-nej sústave. : Na synchronizáciu asynchrónneho impul-zu v synchrónnej sústave sa používajú kom;binačné a sekvenčně logické obvody, napr.v literatúre Μ. M.' Mano: Computer LogieDesign sa na zachytenie asynchrónnehoimpulzu používá bistabilný klopný obvod spříslušnou kombinačnou logikou, ktorý u-možňuje zosynchronizovať asynchrónny im-pulz káždú periódu hodinových impulzovsynchrónnej sústavy. V synchrónnych sú-stavách, v ktorých sa vyžaduje minimálněčasové oneskorenie pri synchronízácii a-synchronného impulzu, uvedený spósobsynchronizácie je nedostačujúci.
Uvedené nedostatky v podstatnej miereodstraňuje vynález.
Podstata vynálezu spočívá v tom, že vstup-ná vzorka je připojená na vstup generáto-ra ihlových impulzov a na prvý vstup dvoj-vstupového invertujúceho hradla a cez in-vertor na prvý vstup dvojvstupového inve.r-tujúceho hradla a na vstup generátora ih-lových impulzov, ktorého výstup je připo-jený na vstup klopného obvodu a výstupgenerátora ihlových impulzov je připojenýna vstup klopného obvodu, pričom D—vstu- . 2 py klopných obvodov sú připojené na vý-stup klopného obvodu, vytvořeného z hra-diel a neinvertovaný výstup klopného ob-vodu je připojený na druhý vstup'invertu-júceho hradla, invertovaný vstup klopnéhoobvodu je připojený na vstup klopného ob-vodu a podobné, neinvertovaný výstupklopného obvodu je připojený na druhývstup invertujúceho hradla, jeho inverto-vaný výstup je připojený na vstup klopné-ho obvodu a výstupy dvojvstupových inver-tujúcich hradiel a sú připojené na vstupydvojvstupového invertujúceho hradla, kto-rého výstup je připojený na výstupnú svor-ku synchronizátora a cez invertor na dru-hy vstup klopného obvodu, tvořeného dvoj-vstupovými invertujúcimi hradlami, ktoré-ho prvý vstup je spojený so svorkou.
Vynález znižuje časové oneskorenie pri,synchronizácii na najnižšiu možnú mierut. j. umožňuje zosynchronizovať asynchón-ne impulzy každú polperiódu frekvenciehodinových impulzov synchrónnej sústavy.Zapojenie sa vyznačuje jednoduchosťou aspofahlivou činnosťou.
Na obr. 1 je uvedená celková schéma za- pojenia synchronizátora. Na obr. 2 sú na- kreslené časové priebehy signálov v dóle- žitých bodoch zapojenia. Základným obvodom synchronizátora je 203707

Claims (1)

  1. 3 záchytný obvod, ktorý pozostáva z integro-vaných obvodov IC3 a IC4. Výstupy záchyt-ného obvodu sú spojené so vstupmi dvoj-vstupových hradiel 5 a 6. Druhé vstupytýchto hradiel sú spojené so vstupno svor-kou I synchronizátora pře hodinové impul-zy, na ktorú sú tiež připojené vstupy gene-rátora synchronizačných impulzov cpi acp2. Výstupy dvojvstupových hradiel 5 a6 sú spojené so vstupmi dvojvstupovéhohradla 7, ktorého výstup je připojený navýstupnú svorku 0 synchronizátora a cezinvertor 10 na vstup dvojvstupového hrad-la 8. Na vstup dvojvstupóvého hradla 9 jepřipojená vstupná svorka f pre asynchrón-ny impulz a jeho výstup je připojený naD—vstupy integrovaných obvodov IC3 aIC4. Generátor ihlových impulzov, tvořený in-tegrovanými obvodmi IC1 a IC2 a inver-tormi 11, 12, 13 odvodzuje ihlové impulzyz hrán hodinových impulzov synchrónnejsústavy. Integrovaný obvod ÍCl generujeimpulzy cpi, ktoré sú odvodené od žádnýchhrán hodinových impulzov a integrovanýobvod IC2 generuje impulzy cp2, odvodenéod nábežných hrán hodinových impulzovsynchrónnej sústavy. Je zřejmé,’že impulzycpi sú fázovo posunuté za impulzmi cp2 o P.RED.MET Zapojenie synchronizátora asynchrónne-ho impulzu v synchrónnej sústave, vyzna-čujúce sa tým, že vstupná vzorka (I) jepřipojená na vstup generátora ihlových im-pulzov (cpi) a na prvý vstup dvojvstupo-vého invertujúceho hradla (5) a cez inver-tor (11) na prvý vstup dvojvstupového in-vertujúceho hradla (6) a na vstup generá-tora ihlových impulzov (cp2), ktorého vý-stup je připojený na vstup (Ck) klopnéhoobvodu (IC4) a výstup generátora ihlovýchimpulzov (cpi) je. připojený na vstup (Ck)klopného obvodu (IC3), prlčom D—vstupyklopných obvodov (IC3) a (IC4) sú připo-jené na výstup klopného obvodu, vytvoře-ného z hradiel (8) a (9) a neinvertovanývýstup ,(Q) klopného obvodu (IC3) je pri- 203707 4 .180°. Z, generátore ihlových impulzov súimpulzy cpi a cp2 přivedené na vstupy Gk integrovaných obvodov IC3 a IC4, ktoréspolu s dvojvstupovými hradlami S, 8 a 7tvoria vlastný synchronizačný obvod. Keďna vstup ř synchronizátora přídě asyn-chrónny impulz, překlopí klopný obvod, vy-tvořený z dvojvstupových hradiel 8,,.9 dostavu log-1, takže na D—vstupoch obidvochklopných obvodov IC3 a IC4 je log-1. Pri-chodom impulzu cpi na vstup Ck klopné-ho obvodu IC3 alebo cp2 na vstup Ck klop-,ného obvodu IC4, sá jeden z klopných ob-vodov překlopí do stavu Q — 1, čím se u-νοϊηί odpovedajúce dvojvstupové hradlo 5alebo 6 pre přechod hodinového impulzuna výstup synchronizátora. Z výstupu sahodinový impulz védie cez invertor 10 navstup dvojvstupového hradla 8, ktorý spo-lu s dvojvstupovým hradlom 9 vytvára bi-stabilný klopný obvod, překlopením klop-ného obvodu sa uvedie záchytný obvod dopočiatočného stavu. To, ktorý z klopnýchobvodov IC3 a IČ4 změní svoj stav na vý-stupe Q, závisí od polperiédy, v priebehuktoréj sa na vstupe f synchronizátora ob-javí asynchrónny signál, Na obr, 2 v časo-vačem diagrame sú znázorněné obidva pří-pady. VYNÁLEZU pojený na druhý vstup invertujúceho hrad-la (6), invertovaný vstup (Q) klopného ob-vodu (IC3) je připojený na vstup (Cl)klopného obvodu (IC4) a podobné, nein-vertovaný výstup (Q) klopného obvodu(IC4) je připojený na druhý vstup inver-tujúceho hradla (5), jeho. invertovaný vý-stup (Q) je připojený na vstup (Cl) klop-ného obvodu (IC3) a výstupy dvojvstupo-vých invertujúcich hradiel (S) a (6) súpřipojené na vstupy dvojvstupového inver-tujúceho hradla (7), ktorého výstup je při-pojený na výstupnú svorku synchronizáto-ra (0) a cez invertor (10) na druhý vstupklopného obvodu, tvořeného dvojvstupový-mi invertujúcimi hradlami (8) a (9), kto-rého prvý vstup je spojený so svorkou (f). 2 listy výkresov SsverogrSUa, n. p., závod 7. Most
CS89679A 1979-02-09 1979-02-09 Connection of the synchronyser of asynchronnous impulse in the synchronnous system CS203707B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS89679A CS203707B1 (en) 1979-02-09 1979-02-09 Connection of the synchronyser of asynchronnous impulse in the synchronnous system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS89679A CS203707B1 (en) 1979-02-09 1979-02-09 Connection of the synchronyser of asynchronnous impulse in the synchronnous system

Publications (1)

Publication Number Publication Date
CS203707B1 true CS203707B1 (en) 1981-03-31

Family

ID=5341990

Family Applications (1)

Application Number Title Priority Date Filing Date
CS89679A CS203707B1 (en) 1979-02-09 1979-02-09 Connection of the synchronyser of asynchronnous impulse in the synchronnous system

Country Status (1)

Country Link
CS (1) CS203707B1 (cs)

Similar Documents

Publication Publication Date Title
JPH07114348B2 (ja) 論理回路
US6252441B1 (en) Synchronous data sampling circuit
KR920003665A (ko) 비트 동기를 위한 디지틀 위상 검출기
CA1310711C (en) Two-stage synchronizer
CS203707B1 (en) Connection of the synchronyser of asynchronnous impulse in the synchronnous system
KR960701539A (ko) 단일 단자 펄스 게이팅 회로(single-ended pulse gating circuit)
US3935475A (en) Two-phase MOS synchronizer
KR100235563B1 (ko) 극성 검출기(A Polarity Detector)
JPH04186913A (ja) エッジ検出回路
JPH01174974A (ja) 動作検出装置
KR930002257B1 (ko) 디지탈시스템의 시스템클럭 발생회로
JPS63117514A (ja) クロツク信号切換回路
SU1483617A1 (ru) Устройство дл синхронизации и формировани серии импульсов
JPH0438017A (ja) シリアル‐パラレル変換回路
JP2543108B2 (ja) 同期パルス発生装置
JP2548784B2 (ja) 周期信号発生装置
JPH01174979A (ja) 動作検出装置
SU744947A1 (ru) Устройство дл синхронизации импульсов
JPH0437215A (ja) 微分パルス作成回路
JPH0820462B2 (ja) 方向検出装置
SU1734199A1 (ru) Устройство синхронизации импульсов
JPH0888561A (ja) 同期回路
JPH01174978A (ja) 方向検出装置
JPH01174977A (ja) 動作検出装置
JPH01174973A (ja) 方向検出装置