CS203485B1 - Korekční zesilovač pro zobrazení ekvidensit - Google Patents

Korekční zesilovač pro zobrazení ekvidensit Download PDF

Info

Publication number
CS203485B1
CS203485B1 CS634378A CS634378A CS203485B1 CS 203485 B1 CS203485 B1 CS 203485B1 CS 634378 A CS634378 A CS 634378A CS 634378 A CS634378 A CS 634378A CS 203485 B1 CS203485 B1 CS 203485B1
Authority
CS
Czechoslovakia
Prior art keywords
amplifier
output
inverters
input
equidensities
Prior art date
Application number
CS634378A
Other languages
English (en)
Inventor
Karel Hladil
Original Assignee
Karel Hladil
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Karel Hladil filed Critical Karel Hladil
Priority to CS634378A priority Critical patent/CS203485B1/cs
Publication of CS203485B1 publication Critical patent/CS203485B1/cs

Links

Landscapes

  • Amplifiers (AREA)

Description

Vynález se týká zapojení korekčního zesilovače pro zobrazeni ekvidensit zejména na monitorech rastrovacích elektronových mikroskopů.
Princip rastrovacího elektronového mikroskopu umožňuje úpravu a zpracování obrazových informací elektronickou cestou. Tvarová korekce obrazového signálu slouží ke zvýraznění nebo potlačení určitých struktur a detailů v obraze. Některé špičkové rastrovací elektronové mikroskopy jsou vybaveny korekci nebo umožňují převod spojitého signálu do několika úrovni. Další možností je např. zobrazeni v tzv., expandovaném kontrastu nebo ve formě ekvidensit.
Uvedené tvarové korektory jsou však obvodově složité a nákladné.
Dosavadní nevýhody odstraňuje korekční zesilovač pro zobrazení ekvidensit, jehož podstatou je, že výstup vstupního zesilovače je spojen jednak přes první kondenzátor s prvním odporem spojeným s kladnou svorkou zdroje napětí, s druhým odporem spojeným se zemní svorkou a přes první a druhý invertor s prvním vstupem součinového hradla a jednak přes druhý kondenzátor s třetím odporem spojeným se zemní svorkou a přes třetí invertor s druhým vstupem součinového hradla výstupem spojeného přes výstupní zesilovač s vstupní svorkou.
Hlavními přednostmi uvedeného zapojení je obvodová jednoduchost, nízké pořizovací náklady a velká rychlost umožňující zpracováni obrazového signálu i při televizní frekvenci.
Vynález blíže objasní příklad zapojení na přiloženém obrázku 1.
Zapojení sestává ze vstupního zesilovače 2 se schodovou charakteristikou pro převod spojitého vstupního obrazového signálu do několika diskrétních úrovní. Výstup tohoto zesilo 203485 vače je spojen přes první derivační článek, tvořený prvním kondenzátorem J a odpory & & 2> se vstupem prvního invértoru 2 výstupem spojeného se vstupem druhého invértoru 2· Výstup vstupního zesilovače £ j® ještě spojen přes druhý derivační -článek složený z druhého kondensátoru g a třetího odporu 2 se vstupem třetího invértoru 10. Výstupy invertorů 7 a 10 jsou připojeny na vstupy součinového hradla 11. jehož výstup je vyveden buS přímo nebo přes výstupní zesilovač 12 na výstupní svorky. Invertory 6, 2, -L2. mohou být nahrazeny součinovými hradly s paralelně spojenými vstupy. Potom lze s výhodou použít pro funkci invertorů <á, 2>
JO. a součinového hradla 11 jednoho integrovaného logického obvodu, např.: MH 7 400,' SN 7 400 MH 74SOO, SN 74S00 a podobně. Invertory 6, 2 mohou být též nahrazeny jedním neinvertujícím zesilovačem. Hodnoty odporů A a 2 jsou zvoleny tak, aby invertor 6 reagoval při sestupných hranách signálu Ug a hodnota odporu 2 j® zvolena tak, aby invertor 10 reagoval při náběžných hranách signálu Ug.
Průběhy napětí v jednotlivých uzlech korekčního zesilovače jsou znázorněny na obr. 2. Vstupní spojitý videosignél U-j je nejprve převeden na schodový průběh napětí U2. Dále je znázorněn průběh napětí Uj a U4 na výstupech invertorů 2 a 10 a průběhy napětí Ug na výstupu součinového hradla 11 a napětí Ug na výstupu výstupního zesilovače 12.
Zapojení za provozu pracuje následujícím způsobem.
Vstupní spojitý videosignál U^ je převeden vstupním zesilovačem 2 na schodový průběh napětí Ug. Derivací sestupných hran schodového napětí Ug obdržíme záporné impulsy, které se přivádí na vstup prvního invertorů 2- Po zesílení se objeví na výstupu druhého invertorů napětí Ug. Derivací náběžných hran napětí Ug obdržíme kladné impulsy, na které reaguje třetí invertor JO., na jehož výstupu se objeví napětí U4. Logickým součinem impulsů napětí U^ a obdržíme úzké obdélníkové impulsy napětí Ug a po zesílení koncovým zesilovačem obdržíme impulsy napětí Ug, které se potom přivádí k obrazovce monitoru. Vzhledem k tomu, že impulsy napětí Ug vznikají jen tehdy, když vstupní spojitý videosignál Uj překročí určité diskrétní úrovně napětí, má výsledný obraz charakter ekvidensit.
šířka impulsů napětí Ug je převážně dána Časovou konstantou prvního derivačního článku složeného z prvního kondenzátorů J a odporů £ a 2> šířka impulsů napětí U4 je obdobně dána časovou konstantou druhého derivačního článku sestávajícího z druhého kondenzátorů 8 a třetího odporu 2· šířka impulsů napětí Ug a tedy i Šířka ekvidensit je dána převážně časovými konstantami derivačních článků a řádkovým kmitočtem. Při nižším řádkovém kmitočtu je nutné zvětšit hodnoty kondenzátorů i a 8.

Claims (3)

  1. PŘEDMĚT VYNÁLEZU
    Korekční zesilovač pro zobrazení ekvidensit zejména na monitorech rastrovacích elektronových mikroskopů vyznačený tím, že výstup, vstupního zesilovače (2) je spojen Jednak přes první kondenzátor (3) s prvním odporem (4) spojeným s kladnou svorkou zdroje napětí, s druhým odporem (5) spojeným se zemní svorkou a přes první a druhý invertor (6, 7) s prvním vstupem součinového hradla (11) a jednak přes druhý kondenzátor (8) s třetím odporem (9) spojeným se zemní svorkou a přes třetí invertor (10) s druhým vstupem součinového hradla (11) výstupem spojeného přes výstupní zesilovač (12) s výstupní svorkou (13)·
  2. 2, Zapojení podle bodu 1 vyznačené tím, že invertory (6, 7, 10) jsou nahrazeny součinovými hradly s paralelně spojenými vstupy.
  3. 3. Zapojeni podle bodu 1 vyznačené tím, že invertory (6, 7) jsou nahrazeny jedním neinvertujícím zesilovačem.
CS634378A 1978-10-02 1978-10-02 Korekční zesilovač pro zobrazení ekvidensit CS203485B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS634378A CS203485B1 (cs) 1978-10-02 1978-10-02 Korekční zesilovač pro zobrazení ekvidensit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS634378A CS203485B1 (cs) 1978-10-02 1978-10-02 Korekční zesilovač pro zobrazení ekvidensit

Publications (1)

Publication Number Publication Date
CS203485B1 true CS203485B1 (cs) 1981-03-31

Family

ID=5410243

Family Applications (1)

Application Number Title Priority Date Filing Date
CS634378A CS203485B1 (cs) 1978-10-02 1978-10-02 Korekční zesilovač pro zobrazení ekvidensit

Country Status (1)

Country Link
CS (1) CS203485B1 (cs)

Similar Documents

Publication Publication Date Title
JPH02308575A (ja) 光検出セル
US3419784A (en) Magnitude-to-frequency converters
EP0239762B1 (en) Buffer circuit
US8129672B2 (en) Photosensor device with dark current cancellation
CS203485B1 (cs) Korekční zesilovač pro zobrazení ekvidensit
JP3700989B2 (ja) 信号処理装置
SU984010A2 (ru) Генератор пилообразного напр жени
JPH01151315A (ja) パルス信号入力回路
US4400691A (en) Analog-to-digital converter for cameras
JPH0715343Y2 (ja) 電源装置の出力短絡・開放検知回路
SU836761A1 (ru) Транзисторный усилитель
JPS5928671A (ja) 電圧低下検出回路
JPS5514770A (en) Pseudo color display circuit
SU792608A1 (ru) Фотоэлектрический преобразователь изображени
JP2954408B2 (ja) イメージ読み取り装置
JP3359407B2 (ja) 信号発生回路
KR920004929B1 (ko) 디지탈/아날로그 신호변환회로
JPH03153112A (ja) バイアスシフト回路およびバイアスシフト方法
JPH051791Y2 (cs)
JPS5937900Y2 (ja) 折線近似回路の温度補償回路
SU580661A1 (ru) Фотоэлектрическое устройство
JPH02182016A (ja) バイポーラ・ユニポーラ信号変換回路
SU663093A1 (ru) Формирователь импульсов
JPS60130214A (ja) 入出力間絶縁型ソリツドステ−トリレ−
KR900005139Y1 (ko) 의사동기 발생회로