CS202704B1 - Zapojení pro blokování buzení atřídače stejnosměrných napětí při poklesu napájecího napětí budiče - Google Patents

Zapojení pro blokování buzení atřídače stejnosměrných napětí při poklesu napájecího napětí budiče Download PDF

Info

Publication number
CS202704B1
CS202704B1 CS848377A CS848377A CS202704B1 CS 202704 B1 CS202704 B1 CS 202704B1 CS 848377 A CS848377 A CS 848377A CS 848377 A CS848377 A CS 848377A CS 202704 B1 CS202704 B1 CS 202704B1
Authority
CS
Czechoslovakia
Prior art keywords
transistor
blocking
voltage
excitation
output
Prior art date
Application number
CS848377A
Other languages
English (en)
Inventor
Vladimir Mikulasek
Original Assignee
Vladimir Mikulasek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vladimir Mikulasek filed Critical Vladimir Mikulasek
Priority to CS848377A priority Critical patent/CS202704B1/cs
Publication of CS202704B1 publication Critical patent/CS202704B1/cs

Links

Landscapes

  • Power Conversion In General (AREA)

Description

Vynález se týká blokování buzení střídače stejnosměrných napětí při poklesu napájecího napětí budiče. ' ‘
Střídač napětímění stejnosměrné napětí na střídavé.. V moderních zdrojích stejnosměrného napětí se používají střídače, nejčastěji jsou to jednofázové střídače dvojčinné s vlastní komutací, s tranzistory jako spínacími prvky. Tento střídač vyžaduje střídavé buzeni větví a vylučuje současné sepnutí spínacích prvků v obou větvích střídače. Budiče signálů těchto měničů pracují tak, aby bylo vyloučeno současné vybuzení obou větví dvojčinného střídače.•Budiče se s výhodou realizují z logických integrovaných obvodů TTL,. jejichž správná funkce vyžaduje napájecí napětí v určitých mezích (4,75 V až 5,25 V), řoklesne-li napájecí napětí pod spodní mez nebo nedosáhne-li tohoto napětí, pracují logické obvody v podmínkách, kdy jejich správná činnost není zaručena a může dojít k tomu, že budicí signály pro dvojčinný měnič jsou v určitých okamžicích takové, že jsou vybuzeny eoučasně spínací, prvky v obou větvích a může dojít k jejich zničeni. Stav sníženého napájecího napětí se prakticky vyskytuje při každém zapínání a vypínání ze sítě jako stav přechodový. Některá zapojení moderních zdrojů používající dvojčinné střídače usměrněného napětí sítě tento problém řeší sekvencemi při zapnutí a vypnutí nebo složitými ochranami spínacích prvků.
202 704
Nedostatek těohto komplikovaných obvodů nebo oohran odstraňuje zapojení podle vynálezu. Podstatou vynálezu je zapojení pro blokování buzení střídače stejnosměrných napětí při poklesu napájecího napětí budiče, skládající se ze zdroje napětí, budiče signálu, konoového tranzistoru, budícího transformátoru, hlídače napětí a blokovacího tranzistoru, vyznačujíoí se tím, že první výstup zdroje napětí je připojen jednak na napájecí vstup budiče signálu a jednak aa napájeoí vstup hlídače napětí a jednak na jeden koneo primárního vinuti budioiho transformátoru, přičemž druhý výstup zdroje napětí je připojen jed- z nak na vstup hlídače napětí a budiče signálu a jednak na emitory blokovacího transistoru a konoového tranzistoru, zatímoo výstup budiče signálu je připojen k bázi konoového tranzistoru a kolektoru blokovacího transistoru, přičemž výstup hlídače napětí je připojen k bázi blokovacího tranzistoru, zatímoo kolektor koncového transistoru je připojen ke druhému konoi primárního vinutí budicího transformátoru, jehož konoe sekundárního vinutí tvoří výstup zapojení.
Výhodou tohoto zapojení je jeho jednoduchost a univerzálnost.
Zapojení dle vynálezu je schematicky znázorněno na připojených vyobrazeních, kde obr. 1 představuje zjednodušené zapojení pro buzení jedné větve dvojčinného střídače a obr. 2 je zapojení pro buzení celého dvojčinného měniče e blokováním buzení.
Na obr. 1 je zjednodušené zapojení pro buzení jedné větve dvojčinného střídače.
Skládá se ze zdroje napětí £, budiče signálu £, konoového tranzistoru 02, budioiho transformátoru Ht, hlídače napětí BN a blokovacího tranzistoru 03. První výstup zdroje napětí Z je připojen jednak na napájeoí vetup budiče signálu £ a jednak na napájecí vstup hlídače napětí BN a jednak na jeden koneo primárního vinutí budioiho transformátoru ji. Druhý výstup zdroje napětí Z je připojen jednak na vetup hlídače napětí fi£ a budiče signálu £ a jednak na emitory blokovacího tranzistoru £1 a koncového transistoru 02. Výstup budiče signálu £. je připojen k bázi konoového tranzistoru £2 a kolektoru blokovaoího transistoru £1· Výstup hlídače napětí gg je připojen k bázi blokovaoího tranzistoru £1« Kolektor koaoového tranzistoru Q2 je připojen ke druhému konci primárního vinutí budioiho transformátoru il, jehož konoe sekundárního vlnntí tvoři výstup zapojení.
Zdroj pomocného napětí + 5V napájí budič signálu £, který je realizován logickými Integrovanými obvody TTL, vyrábí signály, řídíoí otvírání a zavírání koncového transistoru Q2. Proudy protékající tímto tranzistorem a primárním vinutím budioiho transformátoru il se transformují do sekundářů a otvírají nebo zavírají spínací transistor v jedné větvi střídače. Hlídač napětí HN hlídá pokles napětí pomocného zdroje. Když jc napětí pomooného zdroje meněí než 4,75V, oož je hodnota menší než zaručené napětí pro správnou funkei logických integrovaných obvodů TTL, z kterých je sestaven budič £, pak sepne blekovsoí tranzistor Q1 s nízkým satuřačním napětím kolektoru a zkratuje buzení konoového tranzistoru ££.
Celkové zapojení pro buzení celého dvojčinného měniče e blokováním buzení při poklesu napájecího napětí budiče podle vynálezu.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení pro blokování buzení střídače stejnosměrných napětí při poklesu napájecího napětí budiče, skládající se ze zdroje napětí, budiče signálu, koncového tranzistoru, budicího transformátoru, hlídače napětí a blokovacího trazistoru, vyznačující se tím, že první výstup zdroje napětí (Z) je připojen jednak na napájecí vstup budiče signálu (B) a jednak na napájecí vstup hlídače napětí (HN) a jednak na jeden konec primárního vinutí budicího transformátoru (T1), přičemž druhý výstup zdroje napětí (Z) je připojen jednak na vstup hlídače napětí (HN) a budiče signálu (B) a jednak na emitory blokovacího tranzistoru (Q1) a koncového tranzistoru (Q2), zatímco výstup budiče signálu (B) je připojen k bázi koncového tranzistoru (Q2) a kolektoru blokovacího tranzistoru (Q1), přičemž výstup hlídače napětí (HN) je připojen k bázi blokovacího tranzistoru (Q1), zatímco kolektor koncového tranzistoru (Q2) je připojen íce druhému konci primárního vinutí budicího transformátoru (T1), jehož konce sekundárního vinutí tvoří výstup zapojení.
CS848377A 1977-12-19 1977-12-19 Zapojení pro blokování buzení atřídače stejnosměrných napětí při poklesu napájecího napětí budiče CS202704B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS848377A CS202704B1 (cs) 1977-12-19 1977-12-19 Zapojení pro blokování buzení atřídače stejnosměrných napětí při poklesu napájecího napětí budiče

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS848377A CS202704B1 (cs) 1977-12-19 1977-12-19 Zapojení pro blokování buzení atřídače stejnosměrných napětí při poklesu napájecího napětí budiče

Publications (1)

Publication Number Publication Date
CS202704B1 true CS202704B1 (cs) 1981-01-30

Family

ID=5435381

Family Applications (1)

Application Number Title Priority Date Filing Date
CS848377A CS202704B1 (cs) 1977-12-19 1977-12-19 Zapojení pro blokování buzení atřídače stejnosměrných napětí při poklesu napájecího napětí budiče

Country Status (1)

Country Link
CS (1) CS202704B1 (cs)

Similar Documents

Publication Publication Date Title
KR0122309B1 (ko) 반도체 장치의 보호회로
KR900008393B1 (ko) 인버터장치의 과전류보호회로
EP0148855B1 (en) Parallel mosfet power switch circuit
US4414479A (en) Low dissipation snubber for switching power transistors
US4633381A (en) Inverter shoot-through protection circuit
US20090085542A1 (en) Drive system for power semiconductor device
EP0790698B1 (en) Method of driving power converter
JP2892815B2 (ja) Igbtの駆動回路
JP3560737B2 (ja) インバータ装置
DK204183A (da) Effektomformningskredsloeb
JPH06153533A (ja) レベルシフト回路及びこれを用いたインバータ装置
US9705423B1 (en) Controlled bootstrap driver for high side electronic switching device
EP0318812A2 (en) Low voltage fed driving circuit for electronic devices
US4453089A (en) Transistor base drive circuit
CS202704B1 (cs) Zapojení pro blokování buzení atřídače stejnosměrných napětí při poklesu napájecího napětí budiče
US5517402A (en) Inverter circuit with an improved inverter driving circuit
CN100550592C (zh) 功率转换装置
US5045734A (en) High power switch
KR20040010078A (ko) 모터 구동 장치
EP4604375A1 (en) Shoot-through protection circuit
JP3756353B2 (ja) 半導体素子駆動回路
JPH08126351A (ja) 電力変換装置
KR101280424B1 (ko) 비대칭 pwm 방식을 위한 3상 비대칭 인버터회로
JP2762651B2 (ja) 電力変換装置の駆動回路
HK1048671A1 (zh) 具有馈电电压不同的电路点的集成电路