CO6592083A2 - Aparato y método para consultar direcciones de uno o mas dispositivos esclavos en un sistema de comunicaciones - Google Patents
Aparato y método para consultar direcciones de uno o mas dispositivos esclavos en un sistema de comunicacionesInfo
- Publication number
- CO6592083A2 CO6592083A2 CO12138235A CO12138235A CO6592083A2 CO 6592083 A2 CO6592083 A2 CO 6592083A2 CO 12138235 A CO12138235 A CO 12138235A CO 12138235 A CO12138235 A CO 12138235A CO 6592083 A2 CO6592083 A2 CO 6592083A2
- Authority
- CO
- Colombia
- Prior art keywords
- data line
- slave
- slave address
- master
- interface port
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Small-Scale Networks (AREA)
Abstract
Un método para comunicarse con un maestro por un bus compartido que tiene una línea de datos, que comprende: recibir una señal de solicitud de un maestro donde solicite que una dirección esclava de cada dispositivo esclavo que esté conectado a la línea de datos sea enviada al maestro; causar que la línea de datos sea puesta secuencialmente en estados lógicos correspondientes a valores bit en una primera dirección esclava; y cuando la línea de datos se ponga en un estado lógico que sea diferente de un valor de bit correspondiente de la primera dirección esclava, entre temporalmente en estado en reposo hasta que otro dispositivo esclavo haya terminado de enviar al maestro una dirección esclava del mismo.Un dispositivo esclavo, que comprende: un puerto de interfaz para conexión a un bus compartido que tiene una línea de reloj y una línea de datos; una memoria no volátil para almacenar una primera dirección esclava correspondiente al dispositivo esclavo; un controlador conectado comunicativamente al puerto de interfaz y a la memoria no volátil, el controlador está configurado para que: apenas el puerto de interfaz reciba una señal de solicitud de un maestro donde solicite que una dirección esclava de cada dispositivo esclavo que esté conectado al bus compartido sea enviada al maestro, controlar el puerto de interfaz para causar, en forma serial, que la línea de datos se ponga en estados lógicos correspondientes a los valores de bit en la primera dirección esclava; y apenas la línea de datos se ponga en un estado lógico que sea diferente de un valor de bit correspondiente de la primera dirección esclava, controlar el puerto de interfaz para que entre temporalmente en estado en reposo hasta que otro dispositivo esclavo haya terminado de enviar al maestro una dirección esclava del mismo.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/618,489 US20110119419A1 (en) | 2009-11-13 | 2009-11-13 | Apparatus and Method for Polling Addresses of One or More Slave Devices in a Communications System |
Publications (1)
Publication Number | Publication Date |
---|---|
CO6592083A2 true CO6592083A2 (es) | 2013-01-02 |
Family
ID=44012166
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CO12138235A CO6592083A2 (es) | 2009-11-13 | 2012-08-15 | Aparato y método para consultar direcciones de uno o mas dispositivos esclavos en un sistema de comunicaciones |
Country Status (9)
Country | Link |
---|---|
US (2) | US20110119419A1 (es) |
EP (1) | EP2499574A4 (es) |
AU (1) | AU2010362653B2 (es) |
CA (1) | CA2786583A1 (es) |
CO (1) | CO6592083A2 (es) |
IL (1) | IL220823A0 (es) |
RU (1) | RU2571583C2 (es) |
SG (1) | SG182444A1 (es) |
WO (1) | WO2012054066A1 (es) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2391095A1 (en) * | 2010-05-31 | 2011-11-30 | Fluke Corporation | Automatic addressing scheme for 2 wire serial bus interface |
US8892798B2 (en) * | 2010-09-27 | 2014-11-18 | Stmicroelectronics (Rousset) Sas | Identification, by a master circuit, of two slave circuits connected to a same bus |
US9231926B2 (en) * | 2011-09-08 | 2016-01-05 | Lexmark International, Inc. | System and method for secured host-slave communication |
US20140244874A1 (en) * | 2012-01-26 | 2014-08-28 | Hewlett-Packard Development Company, L.P. | Restoring stability to an unstable bus |
TWI492576B (zh) * | 2013-03-11 | 2015-07-11 | Realtek Semiconductor Corp | 主從偵測方法以及主從偵測電路 |
KR102140297B1 (ko) * | 2013-12-19 | 2020-08-03 | 에스케이하이닉스 주식회사 | 불휘발성 메모리 장치 및 그것을 포함하는 데이터 저장 장치 |
JP6249227B2 (ja) * | 2014-03-19 | 2017-12-20 | 三浦工業株式会社 | 加熱システム |
KR102355436B1 (ko) * | 2015-01-09 | 2022-01-26 | 에스케이하이닉스 주식회사 | 데이터 저장 장치 |
DE102015121288A1 (de) * | 2015-12-07 | 2017-06-08 | Eaton Electrical Ip Gmbh & Co. Kg | Busanordnung und Verfahren zum Betreiben einer Busanordnung |
DE102016103928A1 (de) * | 2016-03-04 | 2017-09-07 | Eaton Electrical Ip Gmbh & Co. Kg | Busanordnung und Verfahren zum Betreiben einer Busanordnung |
KR102416176B1 (ko) | 2016-05-10 | 2022-07-01 | 엘에스일렉트릭(주) | 슬레이브 디바이스 제어 방법 |
JP7003461B2 (ja) * | 2017-07-06 | 2022-02-10 | 富士フイルムビジネスイノベーション株式会社 | スレーブ装置、通信装置及び画像形成装置 |
CN110955170B (zh) * | 2018-09-27 | 2023-10-17 | 中车株洲电力机车研究所有限公司 | 端到端的自适应同步方法及即插即用的牵引控制装置 |
FR3097987A1 (fr) * | 2019-06-26 | 2021-01-01 | STMicroelectronics (Alps) SAS | Procede d’adressage d’un circuit integre sur un bus et dispositif correspondant |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4308568A1 (de) * | 1993-03-18 | 1994-09-22 | Telefunken Microelectron | Verfahren zum Betreiben einer Datenverarbeitungsanlage |
US5636342A (en) * | 1995-02-17 | 1997-06-03 | Dell Usa, L.P. | Systems and method for assigning unique addresses to agents on a system management bus |
RU2001102787A (ru) * | 1998-07-01 | 2003-01-20 | Квэлкомм Инкорпорейтед (US) | Усовершенствованный протокол последовательной шины, предусмотренной между устройствами |
US6728793B1 (en) * | 2000-07-11 | 2004-04-27 | Advanced Micro Devices, Inc. | System management bus address resolution protocol proxy device |
AU8932601A (en) * | 2000-11-28 | 2002-05-30 | Eaton Corporation | Motor vehicle communication protocol with automatic device address assignment |
US6816074B2 (en) * | 2001-09-18 | 2004-11-09 | Chon Meng Wong | Automated delivery and inventory status notification system and method |
US7013355B2 (en) * | 2003-01-09 | 2006-03-14 | Micrel, Incorporated | Device and method for improved serial bus transaction using incremental address decode |
DE102004025899B4 (de) * | 2004-05-27 | 2010-06-10 | Qimonda Ag | Verfahren zum Aktivieren und Deaktivieren von elektronischen Schaltungseinheiten und Schaltungsanordnung zur Durchführung des Verfahrens |
WO2009062280A1 (en) * | 2007-11-15 | 2009-05-22 | Mosaid Technologies Incorporated | Methods and systems for failure isolation and data recovery in a configuration of series-connected semiconductor devices |
US7565470B2 (en) * | 2007-12-04 | 2009-07-21 | Holylite Microelectronics Corp. | Serial bus device with address assignment by master device |
CN101477506A (zh) * | 2008-01-04 | 2009-07-08 | 鸿富锦精密工业(深圳)有限公司 | 主设备对从设备的定址系统及其方法 |
US8296488B2 (en) * | 2009-04-27 | 2012-10-23 | Abl Ip Holding Llc | Automatic self-addressing method for wired network nodes |
US8225021B2 (en) * | 2009-05-28 | 2012-07-17 | Lexmark International, Inc. | Dynamic address change for slave devices on a shared bus |
-
2009
- 2009-11-13 US US12/618,489 patent/US20110119419A1/en not_active Abandoned
-
2010
- 2010-11-11 CA CA2786583A patent/CA2786583A1/en not_active Abandoned
- 2010-11-11 SG SG2012050787A patent/SG182444A1/en unknown
- 2010-11-11 RU RU2012129364/08A patent/RU2571583C2/ru active
- 2010-11-11 WO PCT/US2010/056329 patent/WO2012054066A1/en active Application Filing
- 2010-11-11 EP EP10858780.9A patent/EP2499574A4/en not_active Ceased
- 2010-11-11 AU AU2010362653A patent/AU2010362653B2/en active Active
-
2012
- 2012-07-08 IL IL220823A patent/IL220823A0/en unknown
- 2012-08-15 CO CO12138235A patent/CO6592083A2/es active IP Right Grant
-
2013
- 2013-08-05 US US13/959,387 patent/US20130318267A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US20110119419A1 (en) | 2011-05-19 |
AU2010362653A1 (en) | 2012-09-20 |
EP2499574A1 (en) | 2012-09-19 |
RU2012129364A (ru) | 2014-01-27 |
AU2010362653B2 (en) | 2016-02-25 |
US20130318267A1 (en) | 2013-11-28 |
CA2786583A1 (en) | 2012-04-26 |
IL220823A0 (en) | 2012-09-24 |
EP2499574A4 (en) | 2014-01-08 |
RU2571583C2 (ru) | 2015-12-20 |
WO2012054066A1 (en) | 2012-04-26 |
SG182444A1 (en) | 2012-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CO6592083A2 (es) | Aparato y método para consultar direcciones de uno o mas dispositivos esclavos en un sistema de comunicaciones | |
TW201612909A (en) | Semiconductor memory device, memory controller and memory system | |
GB2516400A (en) | Method, apparatus and system for a per-dram addressability mode | |
GB2518079A (en) | Bad block management mechanism | |
ES2624295T3 (es) | Autenticación de suministro de a través de respuesta al desafío de temporización | |
ATE516552T1 (de) | Datenübertragungsverfahren zwischen master- und slave-einrichtungen | |
BR112015029848A8 (pt) | dispositivos de recepção e de transmissão, métodos para recepção de um dispositivo de recepção e para transmissão de um dispositivo de transmissão, e, meio de armazenamento legível por computador | |
TW201612753A (en) | In-memory lightweight coherency | |
WO2010080141A3 (en) | Memory system controller | |
NZ717400A (en) | Ascertaining command completion in flash memories | |
WO2014146027A3 (en) | Data bus inversion memory circuitry, configuration and operation | |
TW201612755A (en) | Hybrid memory cube system interconnect directory-based cache coherence methodology | |
EP2854034A3 (en) | Data mirroring control apparatus and method | |
CL2016000559A1 (es) | Anfitrión, dispositivo y método para operar un anfitrión de tarjeta multimedia incrustada emmc que comprenden el uso de un registro de estatus de cola (qsr) en la memoria incrustada contenida en el dispositivo. | |
CL2015003670A1 (es) | Dispositivo de llave y método asociado, programa de computador, y producto de programa de computador | |
MX364783B (es) | Estructuras de unidades de estado sólido. | |
WO2012166548A3 (en) | Apparatus including memory system controllers and related methods | |
TW201612908A (en) | On-chip copying of data between NAND flash memory and ReRAM of a memory die | |
GB2493596B (en) | Data hazard handling for copending data access requests | |
ES2560610T3 (es) | Dispositivo de comunicación en paralelo y procedimiento de comunicación del mismo | |
GB2524852A (en) | Delay-compensated error indication signal | |
JP2017538206A5 (es) | ||
MY169875A (en) | Communication of message signalled interrupts | |
CL2019001395A1 (es) | Estación de suministro y sistema de suministro. | |
WO2014193862A3 (en) | Storage systems and aliased memory |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FG | Application granted |