CN2816929Y - 实现多个主动装置对单一总线上从动装置进行存取的设备 - Google Patents

实现多个主动装置对单一总线上从动装置进行存取的设备 Download PDF

Info

Publication number
CN2816929Y
CN2816929Y CN 200420122252 CN200420122252U CN2816929Y CN 2816929 Y CN2816929 Y CN 2816929Y CN 200420122252 CN200420122252 CN 200420122252 CN 200420122252 U CN200420122252 U CN 200420122252U CN 2816929 Y CN2816929 Y CN 2816929Y
Authority
CN
China
Prior art keywords
bus
aggressive
slave unit
unit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 200420122252
Other languages
English (en)
Inventor
董欣
金传恩
程青云
李公成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vimicro Corp
Original Assignee
Vimicro Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vimicro Corp filed Critical Vimicro Corp
Priority to CN 200420122252 priority Critical patent/CN2816929Y/zh
Application granted granted Critical
Publication of CN2816929Y publication Critical patent/CN2816929Y/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Bus Control (AREA)

Abstract

本实用新型公开了一种实现多个主动装置对单一总线上从动装置进行存取的设备,包括一个以上主动装置,至少一个从动装置,和一个总线控制装置;所述总线控制装置接收所述主动装置的总线发送信息,选择一个所述主动装置的总线发送信息发送到所述从动装置;所述从动装置的总线反馈信息经过所述总线控制装置发送到所有主动装置,被选择总线发送信息的主动装置识别并接收该总线反馈信息。本实用新型就是通过一个总线控制装置控制多个主动装置对总线的控制权,使得在一定的时间只有一个装置占有总线,而不必进行主动装置间的通讯,节省了总线数量和系统资源,同时不会产生数据冲突。

Description

实现多个主动装置对单一总线上从动装置进行存取的设备
技术领域
本实用新型涉及总线控制领域,尤其涉及一种实现多个主动装置对单一总线上从动装置进行存取的设备。
背景技术
在数据通信中,大多数总线结构都是一个主动装置(master)与一个或多个从动装置(slave)相连,这时总线的控制权完全在主动装置,从动装置根据主动装置的要求占有总线,与主动装置进行数据通信。如果在一个系统中,存在多个主动装置(比如,一台有多个中央处理器的计算机),且一个从动装置需要与其中的一个以上主动装置通信,则不可能实现。
为了解决上述问题,在现有技术中采用如图1的装置,包括4个主动装置101-104,4个从动装置105-108,主动装置101与从动装置105通过总线1通信,主动装置102与从动装置106通过总线2通信,主动装置103与从动装置107通过总线3通信,主动装置104与从动装置108通过总线4通信,主动装置与从动装置是一一对应的,每组总线对应一对主动装置和从动装置。采用此种方法可以保证总线间不会产生冲突,然而却占用了更多的总线,造成了系统资源的浪费。
为了减少总线资源的浪费,产生了另一种装置,如图2,包括5个主动装置201-205,一个从动装置206,其中,主动装置201作为总线的占有者,主动装置202-205,要使用总线需先向主动装置201发送使用总线请求信号,待主动装置201检测总线空闲后,向发出请求的主动装置反馈确认信号,则该主动装置开始通过主动装置201与从动装置206进行通信。这种方法虽然减少了总线的浪费,却需要增加一个主动装置作为管理装置,而一个主动装置包括处理器等芯片,造价很高,使得系统的成本增加。
实用新型内容
本实用新型要解决的问题在于提供了一种实现多个主动装置对单一总线上从动装置进行存取的设备,以克服现有的技术中设计复杂,浪费资源的缺陷。
为达到上述目的,本实用新型提供了一种实现多个主动装置对单一总线上从动装置进行存取的设备,包括一个以上主动装置,至少一个从动装置,和一个总线控制装置;
所述总线控制装置接收所述主动装置的总线发送信息,选择一个所述主动装置的总线发送信息发送到所述从动装置;所述从动装置的总线反馈信息经过所述总线控制装置发送到所有主动装置,被选择总线发送信息的主动装置识别并接收该总线反馈信息。
所述总线控制装置包括:与所述主动装置数量相等的总线信号接收单元、与所述主动装置数量相等的总线信号发送单元、至少一个总线信号缓存单元、至少一个选择单元、至少一个分路单元和一个总线排序控制单元;
所述主动装置的总线发送信号经过所述总线接收单元,传送到所述总线信号缓存单元;
所述总线信号缓存单元将接收到的总线信号进行存储后,分别发送到选择单元;
所述总线排序控制单元控制选择单元选择一个主动装置的总线发送信号发送到所述从动装置;
所述从动装置的总线反馈信号输入到所述信号分路单元,经过分路的总线反馈信号分别通过所述总线信号发送单元,发送到所有主动装置,被所述总线控制装置选择发送信号的主动装置识别并接收该信号。
所述总线控制装置包括:与所述主动装置数量相等的总线信号接口单元、至少一个总线信号缓存单元、至少一个选择单元和一个总线排序控制单元;
所述主动装置的总线发送信号经过所述总线接口单元,传送到所述总线信号缓存单元;
所述总线信号缓存单元将接收到的总线发送信号进行存储后,分别发送到选择单元;
所述总线排序控制单元控制选择单元选择一个主动装置的总线发送信号发送到所述从动装置;
所述从动装置的总线反馈信号通过所述选择单元,进入所述总线缓存单元,经过存储后,通过总线信号接口单元发送到所有主动装置,被所述总线控制装置选择总线发送信号的主动装置识别并接收该信号。
还包括至少一个总线控制装置,每个总线控制装置与一组从动装置相连,且与所有主动装置相连;每个所述总线控制装置在接收到主动装置的发送信号时,先判断该信号是否发送到该总线控制装置连接的从动装置,如果是,则与该总线控制装置连接的从动装置进行通信。
所述总线排序控制单元由CPU或单片机控制。
所述选择单元或分路单元由数字逻辑电路或选择器芯片实现。
与现有技术相比,本实用新型具有以下优点:
本实用新型就是通过一个总线控制装置控制多个主动装置对总线的控制权,使得在一定的时间只有一个装置占有总线,而不必进行主动装置间的通讯,节省了总线数量和系统资源,同时不会产生数据冲突。
附图说明
图1是现有技术中一种实现装置的原理图;
图2是现有技术中另一种实现装置的原理图;
图3是本实用新型的基本结构图;
图4是本实用新型的第一实施例;
图5是本实用新型的第二实施例;
图6是本实用新型的第三实施例;
图7是本实用新型的第四实施例。
具体实施方式
本实用新型的基本结构如图3,包括一个以上主动装置(如4个,主动装置301、主动装置302、主动装置303和主动装置304),至少一个从动装置306,和一个总线控制装置305。
所述总线控制装置305分别接收所述主动装置301-304的总线发送信息,选择一个主动装置的总线发送信息发送到从动装置306;从动装置306的总线反馈信息经过所述总线控制装置305分别发送到主动装置301-304,被选择总线发送信息的主动装置识别并接收该总线反馈信息,所述主动装置的识别方法可通过不同手段实现,比如,每个主动装置总线的发送数据中包含该主动装置标识信息,接收该主动装置数据的从动装置在总线反馈信息中加入该标识信息,当所有主动装置都接收到该总线反馈信息后,根据识别信息判断是否为发送给自己的,如果是,则正常对该总线反馈信息进行处理。
下面结合本实用新型的基本原理,并结合图4说明本实用新型的一个实施例;
包括4个主动装置401-404,一个总线控制装置418,和一个从动装置417;
所述总线控制装置418包括:总线信号接收单元405、407、409和411、总线信号发送单元406、408、410和412、总线排序单元413、总线信号缓存单元414、选择单元415、分路单元416。
所述主动装置401的总线发送信号(包括:控制总线信号、地址总线信号和发送方向数据总线信号等)经过总线接收单元405,传送到总线信号缓存单元414;所述主动装置402的总线发送信号经过总线接收单元407,传送到总线信号缓存单元414;所述主动装置403的总线发送信号经过总线接收单元409,传送到总线信号缓存单元414;所述主动装置404的总线发送信号经过总线接收单元411,传送到总线信号缓存单元414。所述总线信号缓存单元414将接收到的总线信号进行存储后,分别发送到选择单元415;所述总线排序单元413控制选择单元415选择一个主动装置的总线发送信号发送到所述从动装置417,所述总线排序单元(由CPU或单片机控制。)可以根据不同的原则选择不同的主动装置与从动装置通信,如:信号先进先出原则、信号后进先出原则、或设定的信号输出顺序进行排序;所述信号先进先出原则就是在一个设定的时间段内,主动装置401先对从动装置417进行操作(读或写),而主动装置2后对从动装置417进行操作,则总线排序单元控制主动装置1先与从动装置417通信,待通信完后,在选择主动装置402与从动装置417通信。所述后进先出原则与之相反。所述设定的信号输出顺序进行排序是指事先对主动装置的优先级进行排队,如果同时接到几个主动装置的信号,则使优先级高的先与从动装置通信。当然,还有多种排序方法,且这些方法可以单独使用,也可以组合使用。
所述从动装置417(从动装置也可以包括多个,连接到相同的一组总线上)的总线反馈信号(包括:主动装置接收方向的总线数据信号和确认信号等)输入到所述信号分路单元(由数字逻辑电路或选择器芯片实现)416,经过分路的反馈信号分别通过所述总线信号发送单元406、408、410和412,发送到主动装置401-404,被所述总线控制装置选择发送信号的主动装置接收该信号。
本实用新型的第二实施例如图5,
包括4个主动装置501-504,一个总线控制装置518,和一个从动装置517;
所述总线控制装置518包括:总线信号接收单元505、507、509和511、总线信号发送单元506、508、510和512、总线排序单元513、总线信号缓存单元514a和514b、选择单元515a和515b、分路单元516。
所述主动装置501的总线发送信号经过总线接收单元505,传送到总线信号缓存单元514a;所述主动装置502的总线发送信号经过总线接收单元507,传送到总线信号缓存单元514a;所述主动装置503的总线发送信号经过总线接收单元509,传送到总线信号缓存单元514b;所述主动装置504的总线发送信号经过总线接收单元511,传送到总线信号缓存单元514b;所述总线信号缓存单元514a将接收到的总线发送信号进行存储后,分别发送到选择单元515a;所述总线信号缓存单元514b将接收到的总线发送信号进行存储后,分别发送到选择单元515b;所述总线排序单元513控制选择单元515a和515b选择一个主动装置的总线发送信号发送到所述从动装置517。
所述从动装置517的总线反馈信号输入到所述信号分路单元516,经过分路的总线反馈信号分别通过所述总线信号发送单元506、508、510和512,发送到主动装置501-504,被所述总线控制装置选择发送信号的主动装置识别并接收该信号。
本实用新型的第三实施例如图6,
包括两个主动装置601-602,一个总线控制装置609,一个从动装置608(也可以为多个)。其中总线控制装置609包括:两个总线信号接口单元603-604,一个总线信号缓存单元606,一个总线排序控制单元605,一个选择单元607。当主动装置601和602同时要求从从动装置608读取数据,则主动装置601-602的控制信号、地址信号等总线信号分别通过总线信号接口单元603和604进入总线信号缓存单元606,在总线信号缓存单元606对两组总线数据存储后,发送到选择单元607,这时总线排序控制单元605会根据系统的设置选择一组总线信号(比如主动装置1的总线信号)到从动装置608;从动装置608的反馈数据(主动装置要读的数据)进入选择单元607,分为两路,进入总线信号缓存单元606,存储后分别通过总线信号接口单元603-604发送到主动装置601-602,主动装置601会识别到该总线信号是自己的,进行数据处理。
本实用新型的第四实施例如图7,
包括两个主动装置701-702,两个总线控制装置703-704和两个从动装置。每个总线控制装置与一组从动装置705或706(至少一个)相连,且与所有主动装置相连701-702;每个所述总线控制装置在接收到主动装置的发送信号时,先判断该信号是否发送到该总线控制装置连接的从动装置,如果是,则与该总线控制装置连接的从动装置进行通信。例如,主动装置701发出与从动装置706的通信信号,总线控制装置703检测到该信号不是对自己管理的从动装置705操作,则不操作,而总线控制装置704检测到该信号是对自己管理的从动装置706操作,则使主动装置701与从动装置706通信。
以上所述仅是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。

Claims (6)

1、一种实现多个主动装置对单一总线上从动装置进行存取的设备,其特征在于,包括一个以上主动装置,至少一个从动装置,和一个总线控制装置;
所述总线控制装置接收所述主动装置的总线发送信息,选择一个所述主动装置的总线发送信息发送到所述从动装置;所述从动装置的总线反馈信息经过所述总线控制装置发送到所有主动装置,被选择总线发送信息的主动装置识别并接收该总线反馈信息。
2、如权利要求1所述对实现多个主动装置对单一总线上从动装置进行存取的设备,其特征在于,所述总线控制装置包括:与所述主动装置数量相等的总线信号接收单元、与所述主动装置数量相等的总线信号发送单元、至少一个总线信号缓存单元、至少一个选择单元、至少一个分路单元和一个总线排序控制单元;
所述主动装置的总线发送信号经过所述总线接收单元,传送到所述总线信号缓存单元;
所述总线信号缓存单元将接收到的总线信号进行存储后,分别发送到选择单元;
所述总线排序控制单元控制选择单元选择一个主动装置的总线发送信号发送到所述从动装置;
所述从动装置的总线反馈信号输入到所述信号分路单元,经过分路的总线反馈信号分别通过所述总线信号发送单元,发送到所有主动装置,被所述总线控制装置选择发送信号的主动装置识别并接收该信号。
3、如权利要求1所述对实现多个主动装置对单一总线上从动装置进行存取的设备,其特征在于,所述总线控制装置包括:与所述主动装置数量相等的总线信号接口单元、至少一个总线信号缓存单元、至少一个选择单元和一个总线排序控制单元;
所述主动装置的总线发送信号经过所述总线接口单元,传送到所述总线信号缓存单元;
所述总线信号缓存单元将接收到的总线发送信号进行存储后,分别发送到选择单元;
所述总线排序控制单元控制选择单元选择一个主动装置的总线发送信号发送到所述从动装置;
所述从动装置的总线反馈信号通过所述选择单元,进入所述总线缓存单元,经过存储后,通过总线信号接口单元发送到所有主动装置,被所述总线控制装置选择总线发送信号的主动装置识别并接收该信号。
4、如权利要求1所述对实现多个主动装置对单一总线上从动装置进行存取的设备,其特征在于,还包括至少一个总线控制装置,每个总线控制装置与一组从动装置相连,且与所有主动装置相连;每个所述总线控制装置在接收到主动装置的发送信号时,先判断该信号是否发送到该总线控制装置连接的从动装置,如果是,则与该总线控制装置连接的从动装置进行通信。
5、如权利要求1至4中任一项所述对实现多个主动装置对单一总线上从动装置进行存取的设备,其特征在于,所述总线排序控制单元由CPU或单片机控制。
6、如权利要求1至4中任一项所述在对实现多个主动装置对单一总线上从动装置进行存取的设备,其特征在于,所述选择单元或分路单元由数字逻辑电路或选择器芯片实现。
CN 200420122252 2004-12-31 2004-12-31 实现多个主动装置对单一总线上从动装置进行存取的设备 Expired - Lifetime CN2816929Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200420122252 CN2816929Y (zh) 2004-12-31 2004-12-31 实现多个主动装置对单一总线上从动装置进行存取的设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200420122252 CN2816929Y (zh) 2004-12-31 2004-12-31 实现多个主动装置对单一总线上从动装置进行存取的设备

Publications (1)

Publication Number Publication Date
CN2816929Y true CN2816929Y (zh) 2006-09-13

Family

ID=36996739

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200420122252 Expired - Lifetime CN2816929Y (zh) 2004-12-31 2004-12-31 实现多个主动装置对单一总线上从动装置进行存取的设备

Country Status (1)

Country Link
CN (1) CN2816929Y (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100365602C (zh) * 2004-12-31 2008-01-30 北京中星微电子有限公司 实现多个主动装置对单一总线上从动装置进行存取的设备

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100365602C (zh) * 2004-12-31 2008-01-30 北京中星微电子有限公司 实现多个主动装置对单一总线上从动装置进行存取的设备

Similar Documents

Publication Publication Date Title
CN1622069A (zh) 实现多个主动装置对单一总线上从动装置进行存取的设备
CN101031897A (zh) 在次序混乱的dma命令队列中建立命令次序
CN101036125A (zh) 具有开发接口适用性的数据处理系统内的掩码
CN1154046C (zh) 一种检测单板在位的方法
CN1608255A (zh) 使用包括扩展类型/扩展长度字段的分组头部的计算机系统中的代理之间的通信事务类型
CN1752916A (zh) 磁盘阵列的控制器及其工作方法
CN1751305A (zh) 处理器阵列中的通信
CN101061690A (zh) PCI Express总线中基于性能的分组排序
CN1826768A (zh) 利用动态资源分配进行的大规模排队的可扩展方法
CN2816929Y (zh) 实现多个主动装置对单一总线上从动装置进行存取的设备
CN1324499C (zh) 处理不期望的完成分组和具有非成功完成状态的完成分组的方法
CN1402478A (zh) 数据包控制系统和通信方法
CN1051419C (zh) 一种用于具有"快电路"特性的开关排队系统
CN1684054A (zh) 矩阵状总线连接系统
CN1764182A (zh) 一种多协议处理芯片及多协议处理装置
CN1991811A (zh) 主模块、功能模块和电子器件以及标识数据设定方法
CN1622484A (zh) 信息传送系统及信息传送方法
CN106803816B (zh) 一种可配置自适应负载平衡系统及方法
CN113301285A (zh) 多通道数据传输方法、装置及系统
CN100547569C (zh) 用于经由总线传送打包字的电子数据处理电路以及处理数据的方法
CN101982817A (zh) 一种通过单个总线接口传输多路数据流的电路系统
CN1851477A (zh) 测试系统及其数据接口转换装置
CN1185587C (zh) 电子设备和计算机系统
CN1464689A (zh) 一种异步传输模式的信元复用电路及方法
CN1263343C (zh) 用于在电路板之间交换状态信息的装置和方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned

Effective date of abandoning: 20080130

C25 Abandonment of patent right or utility model to avoid double patenting