CN2638332Y - 跨时钟域信号同步处理电路 - Google Patents

跨时钟域信号同步处理电路 Download PDF

Info

Publication number
CN2638332Y
CN2638332Y CN 03269045 CN03269045U CN2638332Y CN 2638332 Y CN2638332 Y CN 2638332Y CN 03269045 CN03269045 CN 03269045 CN 03269045 U CN03269045 U CN 03269045U CN 2638332 Y CN2638332 Y CN 2638332Y
Authority
CN
China
Prior art keywords
trigger
door
input
output
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 03269045
Other languages
English (en)
Inventor
陈永强
战嘉瑾
丁勇
刘志恒
何云鹏
缪建兵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hisense Group Co Ltd
Original Assignee
Hisense Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hisense Group Co Ltd filed Critical Hisense Group Co Ltd
Priority to CN 03269045 priority Critical patent/CN2638332Y/zh
Application granted granted Critical
Publication of CN2638332Y publication Critical patent/CN2638332Y/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

本实用新型提供了一种跨时钟域信号同步处理电路,其特点是:被处理信号连接到一触发器的输入端,该触发器的输出端连接到另一触发器的输入端,同步时钟信号连接到两触发器的触发端;两个触发器的输出端和被处理信号两两组合后分别连接到三个二输入端或门的输入端,或门的输出端分别连接到一个三输入端与门的输入端,该与门的输出连接第三个触发器的输入端,该触发器的触发端连接同步时钟信号、输出端输出经过处理的数字信号。电路在进行同步处理的同时,还可以更有效地消除信号上的毛刺,提高抗干扰能力,而且电路简单、成本低、易实施。

Description

跨时钟域信号同步处理电路
技术领域
本实用新型是一种信号同步处理电路,具体说是一种跨时钟域信号同步处理电路,属于数字电子产品制造领域。
背景技术
在复杂的数字电路系统中,单一的时钟已经很难满足所有的设计要求,越来越多的应用采用多时钟设计。在多时钟系统中,需要对穿越不同时钟域的数字信号进行同步处理,以防止出现未知状态,造成功能紊乱。
目前最通用的方法是采用两级D触发器对跨时钟域数字信号进行同步处理。这种电路结构简单、有效,但它抗干扰能力不够强,在恶劣的工作条件下有可能出现意想不到的结果。
发明内容
本实用新型的目的是针对现有技术存在的不足,提供一种跨时钟域信号同步处理电路,它不但可以对信号进行同步处理,还可以消除信号上的毛刺,有效地降低信号的噪声,具有更强的抗干扰能力。
本实用新型的目的是通过如下技术方案实现的:一种跨时钟域信号同步处理电路,包括触发器,其特征在于:所述的数字信号Data-in被连接到触发器D1的输入端,触发器D1的输出端Q1连接到触发器D2的输入端,同步时钟信号连接到触发器D1、D2的触发端CLK;触发器D1的输出Q1端、触发器D2的输出端Q2、数字信号Data-in两两组合后分别连接到三个二输入端或门—或门1、或门2、或门3的输入端,或门1、或门2、或门3的输出端分别连接到一个三输入端与门的输入端,三输入端与门的输出连接触发器D3的输入端,触发器D3的触发端CLK连接同步时钟信号;触发器D3的输出端Q3输出经过处理的数字信号。
所述的触发器D1、D2是D型触发器;所述的或门1、或门2、或门3是多输入端或门,不用的输入端连接“地电平”;所述的与门是多输入端与门,不用的输入端连接“高电平”。
本实用新型与现有技术相比有许多优点和积极效果:
在用时钟域信号对数字信号进行同步处理的同时,还可以更有效地消除信号上的毛刺,具有更强的抗干扰能力,而且电路简单、成本低、易实施。
附图说明
图1为本实用新型跨时钟域信号同步处理电路一个实施例的电路图;
图2为本实用新型跨时钟域信号同步处理电路一个实施例的波形图。
具体实施方式
以下结合附图及实施例对本实用新型作进一步详细描述。
参见图1,需要进行同步处理的数字信号Data-in被连接到触发器D1的输入端,触发器D1的输出端Q1连接到触发器D2的输入端,同步时钟信号连接到触发器D1、D2的触发端CLK,触发器D1的输出端Q1和数字信号Data-in分别连接到一个二输入端或门3的两个输入端口,或门3的输出连接到一个三输入端与门的一个输入端A;触发器D2的输出端Q2和数字信号Data-in分别连接到一个二输入端或门2的两个输入端口,或门2的输出连接到三输入端与门的另一个输入端B;触发器D1的输出端Q1和触发器D2的输出端Q2分别连接到一个二输入端或门1的两个输入端口,或门1的输出连接到三输入端与门的另一个输入端C;三输入端与门的输出连接触发器D3的输入端,触发器D3的触发端CLK连接同步时钟信号;触发器D3的输出端Q3输出经过处理的数字信号。
图2中clk是同步时钟信号的波形图,Data-in是需要进行同步处理的数字信号的波形图,d1是在触发器D1的输出端Q1得到的信号波形图,d2是在触发器D2的输出端Q2得到的信号波形图,Data-in &d1是在或门3输出端口得到的信号波形图,Data-in &d2是在或门2输出端口得到的信号波形图,d1&d2是在或门1输出端口得到的信号波形图,out-next是在与门输出端口得到的信号波形图,data-out是在触发器D3的输出端Q3得到的经过同步处理的数字信号。
从波形图可以看出在电路中任意一处发生的干扰信号,由于各级门电路的作用都可以得到有效遏制。
在多时钟系统中,对穿越不同时钟域的数字信号采用该时钟域的时钟信号作为同步时钟信号用本实用新型所提供的电路进行同步处理,就可以避免信号紊乱,同时也提高了抗干扰能力。

Claims (2)

1、一种跨时钟域信号同步处理电路,包括触发器,其特征在于:所述的数字信号Data-in被连接到触发器D1的输入端,触发器D1的输出端Q1连接到触发器D2的输入端,同步时钟信号连接到触发器D1、D2的触发端CLK;触发器D1的输出端Q1、触发器D2的输出端Q2、数字信号Data-in两两组合后分别连接到三个二输入端或门—或门1、或门2、或门3的输入端,或门1、或门2、或门3的输出端分别连接到一个三输入端与门的输入端,三输入端与门的输出连接触发器D3的输入端,触发器D3的触发端CLK连接同步时钟信号;触发器D3的输出端Q3输出经过处理的数字信号。
2、按照权利要求1所述的一种跨时钟域信号同步处理电路,其特征在于:所述的触发器D1、D2是D型触发器;所述的或门1、或门2、或门3是多输入端或门,不用的输入端连接“地电平”;所述的与门是多输入端与门,不用的输入端连接“高电平”。
CN 03269045 2003-07-16 2003-07-16 跨时钟域信号同步处理电路 Expired - Fee Related CN2638332Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 03269045 CN2638332Y (zh) 2003-07-16 2003-07-16 跨时钟域信号同步处理电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 03269045 CN2638332Y (zh) 2003-07-16 2003-07-16 跨时钟域信号同步处理电路

Publications (1)

Publication Number Publication Date
CN2638332Y true CN2638332Y (zh) 2004-09-01

Family

ID=34299744

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 03269045 Expired - Fee Related CN2638332Y (zh) 2003-07-16 2003-07-16 跨时钟域信号同步处理电路

Country Status (1)

Country Link
CN (1) CN2638332Y (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100547426C (zh) * 2005-11-07 2009-10-07 国际商业机器公司 集成电路及其测试方法
CN102789262A (zh) * 2012-07-19 2012-11-21 中国航天科技集团公司第九研究院第七七一研究所 一种跨时钟域异步信号同步电路
CN112698363A (zh) * 2020-12-29 2021-04-23 成都国星通信有限公司 一种北斗抗干扰天线高精度数据采集方法及采集电路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100547426C (zh) * 2005-11-07 2009-10-07 国际商业机器公司 集成电路及其测试方法
CN102789262A (zh) * 2012-07-19 2012-11-21 中国航天科技集团公司第九研究院第七七一研究所 一种跨时钟域异步信号同步电路
CN112698363A (zh) * 2020-12-29 2021-04-23 成都国星通信有限公司 一种北斗抗干扰天线高精度数据采集方法及采集电路
CN112698363B (zh) * 2020-12-29 2024-04-16 成都国星通信有限公司 一种北斗抗干扰天线高精度数据采集方法及采集电路

Similar Documents

Publication Publication Date Title
CN104378084B (zh) 突波滤波器与滤波方法
AU2003268059A1 (en) Event driven dynamic logic for reducing power consumption
ATE381051T1 (de) Verfahren und vorrichtung zur kopplung von signalen zwischen zwei schaltungen, in verschiedenen taktbereichen arbeitend
CN102857198A (zh) 用于双边沿触发器的时钟门控电路
CN100464501C (zh) 一种去除信号中毛刺的方法及其装置
CN108023577A (zh) 脉宽滤波电路
CN105162438A (zh) 一种降低毛刺的tspc型d触发器
CN106535412B (zh) 一种端口共用的数字模拟调光电路
CN101593221B (zh) 一种防止异域时钟动态切换毛刺的方法和电路
CN2638332Y (zh) 跨时钟域信号同步处理电路
CN109947226A (zh) 一种mcu芯片的uart唤醒电路
US20080164909A1 (en) De-Glitch Circuit
CN103812497B (zh) 驱动器及低抖动串行信号的输出方法
CN110350890B (zh) 一种数字电路中信号毛刺的滤除方法
CN112345820A (zh) 一种高速串行信号丢失检测电路
US7027345B2 (en) Conditional pre-charge method and system
CN102394637B (zh) 基于灵敏放大逻辑的抗差分能量攻击的三值计数器
CN205320046U (zh) 一种带置位和复位信号的复用两数据输入主从型d触发器
CN2669486Y (zh) 多时钟频率切换电路
Lakshmi et al. Performance comparison of various clock gating techniques
US20040234015A1 (en) Efficient filtering of RxLOS signal in SerDes applications
CN109920462A (zh) 一种数据写入控制电路和控制方法
CN111865271B (zh) 一种延时电路、方法、防止信号误触发电路和集成电路
CN106201950B (zh) 一种soc异步时钟域信号接口的方法
CN104914341B (zh) 一种用于翻转面板的编码电位器的检测电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040901