CN219961262U - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN219961262U
CN219961262U CN202320216402.XU CN202320216402U CN219961262U CN 219961262 U CN219961262 U CN 219961262U CN 202320216402 U CN202320216402 U CN 202320216402U CN 219961262 U CN219961262 U CN 219961262U
Authority
CN
China
Prior art keywords
layer
light
sub
light emitting
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202320216402.XU
Other languages
English (en)
Inventor
尹海柱
金源泰
文秀贤
闵隽晳
张宇根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Application granted granted Critical
Publication of CN219961262U publication Critical patent/CN219961262U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/382Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/501Wavelength conversion elements characterised by the materials, e.g. binder
    • H01L33/502Wavelength conversion materials
    • H01L33/504Elements with two or more wavelength conversion materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/505Wavelength conversion elements characterised by the shape, e.g. plate or foil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

显示装置包括:多个子像素,子像素包括在第一方向上延伸并且在第二方向上间隔开的第一电极和第二电极以及在第一电极和第二电极上并且电连接到第一电极和第二电极的多个发光元件;堤层,在布置有发光元件的区域周围延伸;以及多个波长转换层和多个光透射层,在由堤层界定的区域中。多个子像素包括:第一子像素,包括在由堤层界定的区域中与发光元件重叠的第一波长转换层;以及第二子像素,包括第二波长转换层、包含与第二波长转换层的波长转换粒子不同的波长转换粒子的第三波长转换层以及第一光透射层,第二波长转换层、第三波长转换层和第一光透射层中的每个在由堤层界定的区域中与发光元件中的一些重叠。

Description

显示装置
技术领域
本公开的实施方式的方面涉及显示装置。
背景技术
随着多媒体技术的发展,显示装置的重要性已经稳步增加。响应于此,已经开发并使用了诸如有机发光二极管(OLED)显示器、液晶显示器(LCD)等的各种类型的显示装置。
在用于显示图像的装置之中,存在包括发光元件的自发光显示装置。自发光显示装置可以包括使用有机材料作为发光材料的有机发光显示装置、使用无机材料作为发光材料的无机发光显示装置等。
实用新型内容
本公开的实施方式提供具有新颖的像素布置结构的无机发光二极管显示器。
然而,本公开的方面及特征不限于以上阐述的内容。通过参照下面给出的本公开的详细描述,本公开的以上和其它方面及特征对于本公开所属领域的普通技术人员将变得更加清楚。
根据本公开的实施方式,显示装置包括:多个子像素,子像素包括包括在第一方向上延伸并且在第二方向上彼此间隔开的第一电极和第二电极以及在第一电极和第二电极上并且电连接到第一电极和第二电极的多个发光元件;堤层,在布置有子像素的发光元件的区域周围延伸;以及多个波长转换层和多个光透射层,在由堤层界定的区域中。子像素包括:第一子像素,包括在由堤层界定的区域中与多个发光元件重叠的第一波长转换层;以及第二子像素,包括第二波长转换层、第三波长转换层和第一光透射层,第二波长转换层、第三波长转换层和第一光透射层中的每个在由堤层界定的区域中与多个发光元件中的一些重叠。第二子像素的第二波长转换层和第三波长转换层包含不同的波长转换粒子。
分别与第二子像素的第二波长转换层、第三波长转换层和第一光透射层重叠的发光元件可以在相同的第一电极和相同的第二电极上。
第一波长转换层可以与第一子像素中的发光元件中的每个重叠,并且可以包含与第二波长转换层的第一波长转换粒子相同的第一波长转换粒子。
第二子像素的第二波长转换层、第三波长转换层和第一光透射层可以分别与第一电极和第二电极的不同部分重叠。
堤层可以将第二子像素的发光元件所布置的区域划分成多个子发射区域,以及第二波长转换层、第三波长转换层和第一光透射层可以分别在多个子发射区域中。
显示装置还可以包括在第一子像素的第一波长转换层上的第一滤色器层、在第二波长转换层上的第二滤色器层、在第三波长转换层上的第三滤色器层以及在第二子像素的第一光透射层上的第四滤色器层。第二滤色器层、第三滤色器层和第四滤色器层中的至少两个可以彼此部分地重叠。
第二波长转换层、第三波长转换层和第一光透射层可以在第一方向上彼此间隔开。
第二波长转换层、第三波长转换层和第一光透射层可以在第一方向上布置并且可以彼此接触。
第二滤色器层和第三滤色器层可以布置成彼此部分地重叠。显示装置还可以包括在第二滤色器层和第三滤色器层的重叠部分上的颜色图案,并且颜色图案可以包含与第四滤色器层的着色剂相同的着色剂。
第二子像素的第二波长转换层、第三波长转换层和第一光透射层可以在第一方向上布置,第三波长转换层可以与第二波长转换层和第一光透射层中的每个部分地重叠,以及第三滤色器层可以与第二滤色器层和第四滤色器层中的每个部分地重叠。
子像素还可以包括第三子像素,第三子像素包括在由堤层界定的区域中与多个发光元件重叠的第四波长转换层,以及第四波长转换层可以包含与第三波长转换层的第二波长转换粒子相同的第二波长转换粒子。
子像素还可以包括第四子像素,第四子像素包括与在由堤层界定的区域中的多个发光元件重叠的第二光透射层。
第三子像素的第四波长转换层可以与第三子像素中的多个发光元件重叠,以及第四子像素的第二光透射层可以与第四子像素中的多个发光元件重叠。
根据本公开的另一实施方式,显示装置包括:多个子像素,子像素包括在第一方向上延伸并且在第二方向上彼此间隔开的第一电极和第二电极以及在第一电极和第二电极上并且电连接到第一电极和第二电极的多个发光元件;堤层,在布置有子像素的多个发光元件的区域周围延伸;以及光透射层,在由堤层界定的区域中。子像素包括:第一子像素,电连接到第一电极和第二电极并且包括配置成发射第一颜色的光的第一发光元件;以及第二子像素,包括电连接到第一电极和第二电极并且配置成发射第一颜色的光的第一发光元件、配置成发射与第一颜色不同的第二颜色的光的第二发光元件以及配置成发射与第一颜色和第二颜色不同的第三颜色的光的第三发光元件。第二子像素包括:第三电极和第四电极,电连接到第二发光元件并且在第一方向上分别与第一电极和第二电极间隔开;以及第五电极和第六电极,电连接到第三发光元件并且在第一方向上分别与第三电极和第四电极间隔开。
第一子像素中的光透射层可以与第一子像素的第一发光元件重叠,以及第二子像素中的光透射层可以与第二子像素的第一发光元件、第二发光元件和第三发光元件中的每个重叠。
第二子像素的第一发光元件、第二发光元件和第三发光元件可以在第一方向上彼此间隔开,堤层可以在第二子像素中在布置有第一发光元件的区域、布置有第二发光元件的区域和布置有第三发光元件的区域中的每个周围延伸,并且第二子像素中的光透射层可以在第二子像素中在由堤层界定的区域中。
子像素还可以包括第三子像素,第三子像素电连接到第一电极和第二电极并且包括配置成发射第二颜色的光的第二发光元件,以及第三子像素中的光透射层可以与第三子像素的第二发光元件重叠。
子像素还可以包括第四子像素,第四子像素电连接到第一电极和第二电极并且包括配置成发射第三颜色的光的第三发光元件,以及第四子像素中的光透射层可以与第四子像素的第三发光元件重叠。
第二子像素可以包括电连接到第一电极的第一晶体管、电连接到第三电极的第二晶体管和电连接到第五电极的第三晶体管,以及第一晶体管、第二晶体管和第三晶体管可以各自电连接到配置成接收第一电力电压的第一电压线。
第一子像素的第二电极以及第二子像素的第二电极、第四电极和第六电极中的每个可以电连接到配置成接收与第一电力电压不同的第二电力电压的第二电压线,以及第一子像素可以包括电连接到第一电极和第一电压线的一个晶体管。
然而,本公开的方面及特征不限于以上提及的方面及特征,并且各种其它方面及特征包括在本公开中。
附图说明
通过参照附图详细描述本公开的实施方式,本公开的以上和其它方面及特征将变得更加清楚,在附图中:
图1是根据一个实施方式的显示装置的示意性平面图;
图2是示出根据一个实施方式的显示装置的布线的示意性布置的平面图;
图3和图4是根据实施方式的设置在显示装置中的子像素的像素电路图;
图5是示出根据一个实施方式的显示装置的像素和发射区域的布置的平面图;
图6是示出根据一个实施方式的显示装置的像素和光透射区域的布置的平面图;
图7是示意性地示出根据一个实施方式的一个像素的发射区域的平面图;
图8是示意性地示出根据一个实施方式的一个像素的光透射区域的平面图;
图9是示出根据一个实施方式的显示装置的一个像素的平面图;
图10是沿图9的线N1-N1'截取的剖视图;
图11是沿图9的线N2-N2'截取的剖视图;
图12是示出根据一个实施方式的设置在显示装置的一个像素中的波长转换层和光透射层的平面图;
图13是沿图12中的线N3-N3'截取的剖视图;
图14是沿图12的线N4-N4'截取的剖视图;
图15是根据一个实施方式的发光元件的示意图;
图16是示出根据另一实施方式的设置在显示装置的一个像素中的波长转换层和光透射层的平面图;
图17是沿图16的线N5-N5'截取的剖视图;
图18是示出根据另一实施方式的设置在显示装置的一个像素中的波长转换层和光透射层的平面图;
图19是沿图18的线N6-N6'截取的剖视图;
图20是示出根据另一实施方式的显示装置的像素的平面图;
图21是示出设置在图20中所示的一个像素中的波长转换层和光透射层的平面图;
图22是沿图21中的线N7-N7'截取的剖视图;
图23是示意性地示出根据另一实施方式的显示装置的一个像素的发射区域的平面图;
图24是示出设置在图23中所示的显示装置的一个像素中的光透射层的示意性布置的平面图;
图25是示出根据一个实施方式的显示装置的一个像素的平面图;
图26是示出图25中所示的第二子像素的平面图;
图27是沿图26的线E1-E1'截取的剖视图;
图28是沿图26的线E2-E2'截取的剖视图;
图29是沿图26中的线E3-E3'截取的剖视图;
图30是示出设置在图25中所示的一个像素中的光透射层的平面图;
图31是沿图30中的线E4-E4'截取的剖视图;
图32是沿图30的线E5-E5'截取的剖视图;
图33是示出根据另一实施方式的设置在显示装置的一个像素中的光透射层的平面图;
图34是沿图33的线E6-E6'截取的剖视图;
图35是示出根据另一实施方式的显示装置的子像素的平面图;
图36是沿图35的线Q1-Q1'截取的剖视图;
图37是沿图35的线Q2-Q2'截取的剖视图;以及
图38是示出设置在图35中所示的第一子像素和第二子像素中的波长转换层和光透射层的平面图。
具体实施方式
现在将在下文中参照附图更全面地描述本公开,在附图中示出了本公开的实施方式。然而,本公开可以以不同的形式实施,并且不应被解释为限于在本文中阐述的实施方式。相反,提供这些实施方式以使本公开将是透彻且完整的,并且将向本领域的技术人员充分传达本实用新型的范围。
将理解,当元件或层被称为“在”另一元件或层上、“连接到”或“联接到”另一元件或层时,其可以直接在另一元件或层上、直接连接到或直接联接到另一元件或层,或者也可以存在一个或更多个居间的元件或层。当元件或层被称为“直接在”另一元件或层“上”、“直接连接到”或“直接联接到”另一元件或层时,不存在居间的元件或层。例如,当第一元件被描述为“联接”或“连接”到第二元件时,第一元件可以直接联接或直接连接到第二元件,或者第一元件可以经由一个或更多个居间的元件间接联接或间接连接到第二元件。
在图中,为了说明的清楚,可能夸大了各种元件、层等的大小。相同的附图标记表示相同的元件。如本文中所使用的,术语“和/或”包括相关所列项中的一个或更多个的任何和所有组合。此外,当描述本公开的实施方式时,“可以”的使用是指“本公开的一个或更多个实施方式”。诸如“至少一个”的表述,当在元件的列表之后时,修饰整列元件,并且不修饰列中的个别元件。如本文中所使用的,术语“使用(use)”、“使用(using)”和“使用(used)”可以被认为分别与术语“利用(utilize)”、“利用(utilizing)”和“利用(utilized)”同义。如本文中所使用的,术语“基本上”、“约”和类似术语用作近似术语而不用作程度术语,并且旨在为本领域普通技术人员将认识到的测量值或计算值的固有偏差留出余量。
将理解,尽管术语第一、第二、第三等可以在本文中用于描述各种元件、组件、区域、层和/或区段,但是这些元件、组件、区域、层和/或区段不应受到这些术语的限制。这些术语用于将一个元件、组件、区域、层或区段与另一元件、组件、区域、层或区段区分开。因此,在不背离示例实施方式的教导的情况下,下面讨论的第一元件、第一组件、第一区域、第一层或第一区段可以被称为第二元件、第二组件、第二区域、第二层或第二区段。
为了便于描述,可以在本文中使用诸如“之下”、“下方”、“下”、“上方”、“上”等的空间相对术语来描述如图中所示的一个元件或特征与另一(些)元件或特征的关系。将理解,除了图中所描绘的取向之外,空间相对术语旨在涵盖装置在使用或操作中的不同取向。例如,如果图中的装置被翻转,则被描述为在其它元件或特征的“下方”或“之下”的元件将被取向为在其它元件或特征的“上方”或“之上”。因此,术语“下方”可以涵盖上方和下方两种取向。装置可以另外取向(旋转90度或处于其它取向),并且在本文中使用的空间相对描述语应当相应地被解释。
本文中所使用的术语用于描述本公开的实施方式的目的,并且不旨在限制本公开。除非上下文另外清楚地指示,否则如本文中所使用的,单数形式“一个”和“一种”旨在也包括复数形式。还将理解,术语“包括(includes)”、“包括(including)”、“包括(comprises)”和/或“包括(comprising)”,当在本说明书中使用时,指定所陈述的特征、整体、步骤、操作、元件和/或组件的存在,但不排除一个或更多个其它特征、整体、步骤、操作、元件,组件和/或其组的存在或添加。
在下文中,将参照附图描述实施方式。
图1是根据一个实施方式的显示装置的示意性平面图。
参照图1,显示装置10显示(例如,被配置成显示)运动图像和/或静止图像。显示装置10可以指代(或可以代表)提供(或包括)显示屏幕的任何电子装置。显示装置10的示例可以包括提供显示屏幕的电视机、膝上型计算机、监视器、广告牌、物联网(IoT)装置、移动电话、智能电话、平板个人计算机(PC)、电子手表、智能手表、手表电话、头戴式显示器、移动通信终端、电子笔记本、电子书、便携式多媒体播放器(PMP)、导航装置、游戏机、数码相机、便携式摄像机等。
显示装置10包括提供显示屏幕的显示面板。显示面板的示例可以包括无机发光二极管显示面板、有机发光显示面板、量子点发光显示面板、等离子体显示面板和场发射显示面板。在以下描述中,作为示例将显示装置10描述为无机发光二极管显示面板,但是本公开不限于此,并且可以在技术精神的相同范围内应用其它显示面板。
显示装置10的形状可以进行各种修改(或进行各种改变)。例如,显示装置10可以具有在水平方向上伸长的矩形形状、在竖直方向上伸长的矩形形状、正方形形状,具有圆化拐角(例如,顶点)的四边形形状、其它多边形形状和圆形形状。显示装置10的显示区域DPA的形状可以类似于显示装置10的整体形状。图1示出了其中显示装置10具有在第二方向DR2上伸长的矩形形状的实施方式。
显示装置10可以包括显示区域DPA和非显示区域NDA。显示区域DPA是可以显示画面(或图像)的区域,且非显示区域NDA是不显示画面(或图像)的区域。显示区域DPA可以被称为有源区域,且非显示区域NDA可以被称为非有源区域。显示区域DPA可以基本上占据显示装置10的中央。
非显示区域NDA可以设置在显示区域DPA周围。非显示区域NDA可以在平面图中完全地或部分地围绕显示区域DPA(例如,可以完全地或部分地在显示区域DPA的周边周围延伸)。显示区域DPA可以具有矩形形状,且非显示区域NDA可以设置成与显示区域DPA的四个边相邻。非显示区域NDA可以形成显示装置10的边框。包括在显示装置10中的布线或电路驱动器可以设置在非显示区域NDA中,或者外部装置可以安装在非显示区域NDA中。
图2是示出根据一个实施方式的显示装置的布线的示意性布置的平面图。
参照图2,显示装置10可以包括多条布线。显示装置10可以包括多条扫描线SL(例如,SL1、SL2和SL3)、多条数据线DTL(例如,DTL1、DTL2和DTL3)、初始化电压线VIL和多条电压线VL(例如,VL1、VL2、VL3和VL4)。在显示装置10中还可以设置有其它布线。多条布线可以包括由第一导电层形成并且在第一方向DR1上延伸的布线和由第三导电层形成并且在第二方向DR2上延伸的布线。然而,布线的延伸方向不限于此。
第一扫描线SL1和第二扫描线SL2可以设置成在第一方向DR1上延伸。第一扫描线SL1和第二扫描线SL2可以设置成在第二方向DR2上彼此相邻并且与不同的第一扫描线SL1和第二扫描线SL2间隔开。第一扫描线SL1和第二扫描线SL2可以连接到连接于扫描驱动器的扫描线焊盘WPD_SC。第一扫描线SL1和第二扫描线SL2可以设置成从设置在非显示区域NDA中的焊盘区域PDA延伸到显示区域DPA(或延伸到显示区域DPA中)。
第三扫描线SL3可以设置成在第二方向DR2上延伸,并且可以设置成在第一方向DR1上与其它第三扫描线SL3间隔开。一条第三扫描线SL3可以连接到一条或更多条第一扫描线SL1或一条或更多条第二扫描线SL2。多条扫描线SL可以在显示区域DPA的整个表面中(或遍及整个表面)具有(或可形成)网格结构,但不限于此。
如本文中所使用的术语“连接”不仅意指一个构件通过物理接触连接到另一构件,而且意指一个构件通过又一构件连接到另一构件。这也可以理解为一个部件和其它部件作为一体的元件,或者经由另一元件连接成(或形成)一体的元件。此外,如果一个元件连接到另一元件,则这可以被解释为除了直接的物理连接之外还包括经由另一元件的电连接的含义。
数据线DTL可以设置成在第一方向DR1上延伸。数据线DTL包括第一数据线DTL1、第二数据线DTL2和第三数据线DTL3,并且第一数据线DTL1、第二数据线DTL2和第三数据线DTL3中的每个形成组并且彼此相邻地设置。数据线DTL1、DTL2和DTL3中的每个可以设置成从设置在非显示区域NDA中的焊盘区域PDA延伸到显示区域DPA(或延伸到显示区域DPA中)。然而,本公开不限于此,并且多条数据线DTL可以在将稍后描述的第一电压线VL1和第二电压线VL2之间以相等的间隔彼此间隔开。
初始化电压线VIL可以设置成在第一方向DR1上延伸。初始化电压线VIL可以设置在数据线DTL和第一电压线VL1之间。初始化电压线VIL可以设置成从设置在非显示区域NDA中的焊盘区域PDA延伸到显示区域DPA(或延伸到显示区域DPA中)。
第一电压线VL1和第二电压线VL2设置成在第一方向DR1上延伸,且第三电压线VL3和第四电压线VL4设置成在第二方向DR2上延伸。第一电压线VL1和第二电压线VL2可以在第二方向DR2上交替设置,且第三电压线VL3和第四电压线VL4可以在第一方向DR1上交替设置。第一电压线VL1和第二电压线VL2可以设置成在第一方向DR1延伸以穿过显示区域DPA。第三电压线VL3和第四电压线VL4中的一些布线可以设置在显示区域DPA中,且其它布线可以分别设置在定位于显示区域DPA在第一方向DR1上的两侧上的非显示区域NDA中。第一电压线VL1和第二电压线VL2可以由第一导电层形成,且第三电压线VL3和第四电压线VL4可以由设置在与第一导电层不同的层中的第三导电层形成。第一电压线VL1可以连接到至少一条第三电压线VL3,第二电压线VL2可以连接到至少一条第四电压线VL4,并且多条电压线VL可以在整个显示区域DPA中(或遍及整个显示区域DPA)具有(或可形成)网格结构。然而,本公开不限于此。
第一扫描线SL1、第二扫描线SL2、数据线DTL、初始化电压线VIL、第一电压线VL1和第二电压线VL2可以电连接到至少一个线焊盘WPD。每个线焊盘WPD可以设置在非显示区域NDA中。在一个实施方式中,线焊盘WPD中的每个可以设置在位于附图中的作为显示区域DPA在第一方向DR1上的另一侧的下侧上的焊盘区域PDA中。第一扫描线SL1和第二扫描线SL2连接到设置在焊盘区域PDA中的扫描线焊盘WPD_SC,且多条数据线DTL连接到不同的数据线焊盘WPD_DT。初始化电压线VIL连接到初始化线焊盘WPD_Vint,第一电压线VL1连接到第一电压线焊盘WPD_VL1,以及第二电压线VL2连接到第二电压线焊盘WPD_VL2。外部装置可以安装在线焊盘WPD上。外部装置可以通过应用(或经由)各向异性导电膜、超声结合等而安装在线焊盘WPD上。在图2中,线焊盘WPD中的每个被示出为设置在设置于显示区域DPA的下侧上的焊盘区域PDA中,但本公开不限于此。多个线焊盘WPD中的一些可以设置在显示区域DPA的上侧上以及左侧和右侧上的任一个区域中。
显示装置10的每个像素PX或子像素SPXn(参见图4)(n是1到3的整数)包括像素驱动电路。以上描述的布线可以穿过每个像素PX或其周边,以向每个像素驱动电路施加驱动信号。像素驱动电路可以包括晶体管和电容器。每个像素驱动电路的晶体管和电容器的数量可以进行各种修改。根据一个实施方式,在显示装置10的每个子像素SPXn中,像素驱动电路可以具有包括三个晶体管和一个电容器的3T1C结构。下文中,将描述具有3T1C结构的像素驱动电路作为示例,但本公开不限于此,并且像素驱动电路可以具有诸如2T1C结构、7T1C结构和6T1C结构的其它结构。
图3和图4是根据实施方式的设置在显示装置中的子像素的像素电路图。
参照图3,除了发光二极管EL之外,根据一个实施方式的显示装置10的每个子像素SPXn包括三个晶体管T1、T2和T3以及一个存储电容器Cst。
发光二极管EL通过(或根据)通过第一晶体管T1供应的电流发射光。发光二极管EL包括第一电极、第二电极和设置在第一电极和第二电极之间的至少一个发光元件。发光元件可以通过从第一电极和第二电极传输的电信号来发射特定波长带的光。
发光二极管EL的一个端部可以连接到第一晶体管T1的源电极,并且发光二极管EL的另一端部可以连接到比第一电压线VL1的高电位电压(下文中,称为第一电力电压)低的低电位电压(下文中,称为第二电力电压)供应到其的第二电压线VL2。
第一晶体管T1根据栅电极和源电极之间的电压差调整从第一电力电压供应到其的第一电压线VL1流向发光二极管EL的电流。例如,第一晶体管T1可以是用于驱动发光二极管EL的驱动晶体管。第一晶体管T1的栅电极可以连接到第二晶体管T2的源电极,第一晶体管T1的源电极可以连接到发光二极管EL的第一电极,以及第一晶体管T1的漏电极可以连接到第一电力电压施加到其的第一电压线VL1。
第二晶体管T2通过第一扫描线SL1的扫描信号导通,从而将数据线DTL连接到第一晶体管T1的栅电极。第二晶体管T2的栅电极可以连接到第一扫描线SL1,第二晶体管T2的源电极可以连接到第一晶体管T1的栅电极,以及第二晶体管T2的漏电极可以连接到数据线DTL。
第三晶体管T3通过第二扫描线SL2的扫描信号导通,从而将初始化电压线VIL连接到发光二极管EL的一个端部。第三晶体管T3的栅电极可以连接到第二扫描线SL2,第三晶体管T3的漏电极可以连接到初始化电压线VIL,以及第三晶体管T3的源电极可以连接到发光二极管EL的一个端部或第一晶体管T1的源电极。
晶体管T1、T2和T3中的每个的源电极和漏电极不限于以上描述的源电极和漏电极,反之亦然。晶体管T1、T2和T3中的每个可以由薄膜晶体管形成。在图3中,晶体管T1、T2和T3中的每个被示出为由N型金属氧化物半导体场效应晶体管(MOSFET)形成,但是本公开不限于此。例如,在另一实施方式中,晶体管T1、T2和T3中的每个可以由P型MOSFET形成。在一些实施方式中,晶体管T1、T2和T3中的一些可以由N型MOSFET形成,并且其它晶体管可以由P型MOSFET形成。
存储电容器Cst形成在第一晶体管T1的栅电极和源电极之间。存储电容器Cst存储与第一晶体管T1的栅极电压和源极电压之间的电压差对应的电压。
在图3中所示的实施方式中,第二晶体管T2的栅电极可以连接到第一扫描线SL1,并且第三晶体管T3的栅电极可以连接到第二扫描线SL2。第一扫描线SL1和第二扫描线SL2可以是不同的扫描线,并且第二晶体管T2和第三晶体管T3可以响应于从不同的扫描线施加的扫描信号而导通。然而,本公开不限于此。
参照图4,第二晶体管T2和第三晶体管T3的栅电极可以连接到相同的扫描线SL。第二晶体管T2和第三晶体管T3可以通过从相同的扫描线施加的扫描信号而并行地(或同时)导通。
图5是示出根据一个实施方式的显示装置的像素和发射区域的布置的平面图。图6是示出根据一个实施方式的显示装置的像素和光透射区域的布置的平面图。
参照图5和图6,显示装置10可以包括多个像素PX。多个像素PX可以布置成矩阵。例如,不同的像素PX可以在第一方向DR1和第二方向DR2上布置。每个像素PX可以在平面图中具有矩形形状或正方形形状。然而,本公开不限于此,并且像素PX可以具有其中每个边相对于一个方向倾斜的菱形形状。像素PX可以布置成条型或岛型。此外,像素PX中的每个可以包括发射特定波长带的光的一个或更多个发光元件,以显示特定的颜色。
像素PX中的每个可以包括多个子像素SPXn。例如,一个像素PX可以包括第一子像素SPX1、第二子像素SPX2、第三子像素SPX3和第四子像素SPX4。第一子像素SPX1、第二子像素SPX2、第三子像素SPX3和第四子像素SPX4可以布置成在第二方向DR2上彼此间隔开。第一子像素SPX1、第二子像素SPX2、第三子像素SPX3和第四子像素SPX4中的每个可以在第一方向DR1上重复布置。然而,本公开不限于此。子像素SPXn的布局和布置可以根据显示装置10的像素PX的布置和形状而变化。尽管在附图中示出了一个像素PX包括四个子像素SPXn,但是本公开不限于此,并且像素PX可以包括更多数量的子像素SPXn。
子像素SPXn可以包括发射区域EMA1、EMA2、EMA3和EMA4以及非发射区域。发射区域EMA可以是其中设置有发光元件ED(参照图9)以生成特定波长带的光的区域。非发射区域可以是其中未设置发光元件ED的区域并且是因为从发光元件ED发射的光不到达其而不从其发射光的区域。第一子像素SPX1可以包括第一发射区域EMA1,第二子像素SPX2可以包括第二发射区域EMA2,第三子像素SPX3可以包括第三发射区域EMA3,以及第四子像素SPX4可以包括第四发射区域EMA4。像素PX的非发射区域可以是除了子像素SPXn的发射区域EMA1、EMA2、EMA3和EMA4之外的区域。
子像素SPXn可以包括分别与发射区域EMA1、EMA2、EMA3和EMA4对应的光透射区域TA1、TA2、TA3和TA4以及与非发射区域对应的光阻挡区域BA。光透射区域TA1、TA2、TA3和TA4可以是子像素SPXn的从发射区域EMA1、EMA2、EMA3和EMA4生成的光在其中发射的区域,并且光阻挡区域BA可以是其中不发射光的区域。第一子像素SPX1可以包括第一光透射区域TA1,第二子像素SPX2可以包括第二光透射区域TA2,第三子像素SPX3可以包括第三光透射区域TA3,以及第四子像素SPX4可以包括第四光透射区域TA4。像素PX的光阻挡区域BA可以是除了子像素SPXn的光透射区域TA1、TA2、TA3和TA4之外的区域。
子像素SPXn的光透射区域TA1、TA2、TA3和TA4可以但不必需分别与发射区域EMA1、EMA2、EMA3和EMA4对应。例如,子像素SPXn的光透射区域TA1、TA2、TA3和TA4可以分别不与发射区域EMA1、EMA2、EMA3和EMA4重叠,和/或可以分别不具有与发射区域EMA1、EMA2、EMA3和EMA4的形状相同的形状。在显示装置10的像素PX和子像素SPXn中,发射区域EMA1、EMA2、EMA3和EMA4可以是其中设置有将稍后描述的(图9中所示的)发光元件ED以发射光的区域,并且光透射区域TA1、TA2、TA3和TA4可以是子像素SPXn中的在其中发射和显示光的区域。
显示装置10可以包括其中发射光的发射区域EMA1、EMA2、EMA3和EMA4以及其中发射光的光透射区域TA1、TA2、TA3和TA4。在子像素SPXn的发射区域EMA1、EMA2、EMA3和EMA4以及光透射区域TA1、TA2、TA3和TA4中可以发射不同颜色的光。例如,在显示装置10中,设置在每个子像素SPXn中的发光元件ED可以发射相同颜色的光,而从子像素SPXn发射的光可以具有不同的颜色。
图7是示意性地示出根据一个实施方式的一个像素的发射区域的平面图。图8是示意性地示出根据一个实施方式的一个像素的光透射区域的平面图。
参照图7和图8,在显示装置10中,从子像素SPXn的发射区域EMA1、EMA2、EMA3和EMA4发射的光可以具有相同的颜色(例如,基本上相同的中心波长带)。然而,从发射区域EMA发射的光可以通过设置在子像素SPXn中的(在例如图12至图14中所示的)颜色控制结构被转换为具有不同的颜色(例如,不同的中心波长带)的光并且从光透射区域TA发射。
例如,第一子像素SPX1可以发射第一颜色的光,第三子像素SPX3可以发射第二颜色的光,以及第四子像素SPX4可以发射第三颜色的光。第二子像素SPX2可以发射第一颜色的光、第二颜色的光和第三颜色的光中的每个,或者可以发射作为第一颜色的光、第二颜色的光和第三颜色的光的混合光的第四颜色的光。例如,第一颜色可以是红色,第二颜色可以是绿色,以及第三颜色可以是蓝色。然而,子像素SPXn可以包括相同类型的发光元件ED,并且发射区域EMA可以发射相同颜色的光(例如,第三颜色的蓝色光)。由子像素SPXn的发光元件ED发射的第三颜色的蓝色光中的一些可以发射并通过设置在子像素SPXn中的颜色控制结构转换为具有与第三颜色不同的颜色(例如,不同的中心波长带)的光。
根据一个实施方式,从设置在第一子像素SPX1中的发光元件ED发射的光可以被转换为第一颜色的红色光并从第一光透射区域TA1发射,且从设置在第三子像素SPX3中的发光元件ED发射的光可以被转换为第二颜色的绿色光并从第三光透射区域TA3发射。从设置在第四子像素SPX4中的发光元件ED发射的光可以在不被转换的情况下从第四光透射区域TA4作为第三颜色的蓝色光发射。
在从设置在第二子像素SPX2中的发光元件ED发射的光中,一些可以被转换为第一颜色的红色光,一些可以被转换为第二颜色的绿色光,以及一些可以作为第三颜色的蓝色光发射。在第二子像素SPX2的第二光透射区域TA2中,可以发射第一颜色的红色光、第二颜色的绿色光和第三颜色的蓝色光中的每个,或者可以发射第一颜色的红色光、第二颜色的绿色光和第三颜色的蓝色光的混合光。第二子像素SPX2的第二光透射区域TA2可以包括其中发射第一颜色的光的第一子光透射区域STA1、其中发射第二颜色的光的第二子光透射区域STA2以及其中发射第三颜色的光的第三子光透射区域STA3。在第二子像素SPX2的第二光透射区域TA2中,第一子光透射区域STA1、第二子光透射区域STA2和第三子光透射区域STA3可以设置成在第一方向DR1上彼此间隔开,或者可以设置成彼此接触。然而,即使在第二光透射区域TA2包括多个子光透射区域STA1、STA2和STA3时,子光透射区域STA1、STA2和STA3也可以不通过物理界面来区分。附图中所示的作为被区分以与将稍后描述的设置在第二子像素SPX2中的(在例如图12至图14中所示的)颜色控制结构对应的区域的多个子光透射区域STA1、STA2和STA3可以在显示装置10的第二子像素SPX2中在不被物理区分的情况下形成一个第二光透射区域TA2。然而,本公开不限于此,并且第二光透射区域TA2可以包括根据设置在第二子像素SPX2中的堤层BNL(参照图9)的结构而彼此物理地间隔开的多个子光透射区域STA1、STA2和STA3。
在显示装置10中,除了发射不同颜色的光的子像素(例如,第一子像素SPX1、第三子像素SPX3和第四子像素SPX4)之外,像素PX中的每个可以包括同时发射不同颜色的光或发射不同颜色的光的混合光的子像素(例如,第二子像素SPX2)。这可以根据显示装置10的子像素SPXn的发光元件ED的布置和颜色控制结构的布置而变化。
在下文中,将详细描述设置在显示装置10中的像素PX和子像素SPXn的结构。
图9是示出根据一个实施方式的显示装置的一个像素的平面图。
图9示出了设置在显示装置10的一个像素PX中的电极RME(例如,RME1和RME2)、阻障壁BP1和BP2、堤层BNL、多个发光元件ED和连接电极CNE(例如,CNE1和CNE2)的平面布置。
参照图9,显示装置10的像素PX中的每个可以包括多个子像素SPXn。例如,一个像素PX可以包括第一子像素SPX1、第二子像素SPX2、第三子像素SPX3和第四子像素SPX4。对子像素SPXn的布置和由子像素SPXn显示的颜色的描述与以上所描述的相同。尽管同时发射不同颜色的光或发射不同颜色的光的混合光的第二子像素SPX2被示出为设置在第一子像素SPX1和第三子像素SPX3之间,但是本公开不限于此。第二子像素SPX2的位置可以变化。
显示装置10的每个子像素SPXn可以包括发射区域EMA和非发射区域。发射区域EMA可以是其中设置有发光元件ED以发射特定波长带的光的区域。非发射区域可以是其中未设置发光元件ED的区域并且是因为从发光元件ED发射的光不到达其而不从其发射光的区域。
发射区域EMA可以包括其中设置有发光元件ED的区域并且是从发光元件ED发射的光在其中发射的、与发光元件ED相邻的区域。例如,发射区域EMA还可以包括其中从发光元件ED发射的光被另一构件反射或折射并发射的区域。多个发光元件ED可以设置在每个子像素SPXn中,并且发射区域EMA可以包括设置有发光元件ED的区域和与设置有发光元件ED的区域相邻的区域。
尽管子像素SPXn被示出为具有在尺寸上基本上相同的发射区域EMA,但是本公开不限于此。在一些实施方式中,子像素SPXn的发射区域EMA可以根据从设置在每个子像素SPXn中的发光元件ED发射的光的颜色或波长带而具有不同的尺寸。
每个子像素SPXn还可以包括设置在非发射区域中的子区域SA。相应子像素SPXn的子区域SA可以在平面图中设置在发射区域EMA的作为第一方向DR1上的另一侧的下侧上。发射区域EMA和子区域SA可以沿第一方向DR1交替布置,并且子区域SA可以设置于在第一方向DR1上彼此间隔开的不同子像素SPXn的发射区域EMA之间。例如,发射区域EMA和子区域SA可以在第一方向DR1上交替布置,并且发射区域EMA和子区域SA中的每个可以在第二方向DR2上重复布置。然而,本公开不限于此,并且多个像素PX的发射区域EMA和子区域SA的布置可以不同于图9中所示的布置。
光可以不从子区域SA发射,因为发光元件ED未设置在子区域SA中,但是设置在每个子像素SPXn中的电极RME可以部分地设置在子区域SA中。设置在不同子像素SPXn中的电极RME可以在子区域SA的分离部分ROP处分离。
显示装置10可以包括多个电极RME(例如,RME1和RME2)、阻障壁BP1和BP2、堤层BNL、发光元件ED和连接电极CNE(例如,CNE1和CNE2)。
多个阻障壁BP1和BP2可以设置在每个子像素SPXn的发射区域EMA中。阻障壁BP1和BP2可以基本上在第一方向DR1上延伸,并且可以设置成在第二方向DR2上彼此间隔开。
例如,阻障壁BP1和BP2可以包括在每个子像素SPXn的发射区域EMA中在第二方向DR2上彼此间隔开的第一阻障壁BP1和第二阻障壁BP2。第一阻障壁BP1可以在平面图中相对于发射区域EMA的中心设置在作为在第二方向DR2上的一侧的左侧上,且第二阻障壁BP2可以在平面图中相对于发射区域EMA的中心设置在作为在第二方向DR2上的另一侧的右侧上,同时与第一阻障壁BP1间隔开。第一阻障壁BP1和第二阻障壁BP2可以沿第二方向DR2交替设置,并且可以在显示区域DPA中设置成岛状图案。多个发光元件ED可以布置在第一阻障壁BP1和第二阻障壁BP2之间。
第一阻障壁BP1和第二阻障壁BP2在第一方向DR1上的长度可以相同并且可以小于在平面图中由堤层BNL围绕(或由堤层BNL限定)的发射区域EMA在第一方向DR1上的长度。第一阻障壁BP1和第二阻障壁BP2可以与堤层BNL在第二方向DR2上延伸的部分间隔开。然而,本公开不限于此,并且阻障壁BP1和BP2可以与堤层BNL成一体,或者可以与堤层BNL在第二方向DR2上延伸的部分部分地重叠。在这样的实施方式中,阻障壁BP1和BP2在第一方向DR1上的长度可以大于或等于发射区域EMA在第一方向DR1上的长度。
尽管在附图中示出了针对每个子像素SPXn布置有两个阻障壁BP1和BP2,但是本公开不限于此。阻障壁BP1和BP2的数量和形状可以根据电极RME的数量和/或布置结构而变化。
多个电极RME(例如,RME1和RME2)具有在一个方向上延伸(例如,主要在一个方向上延伸)的形状,并且针对每个子像素SPXn设置。多个电极RME1和RME2可以在第一方向DR1上延伸成跨子像素SPXn的发射区域EMA和子区域SA设置,并且可以设置成在第二方向DR2上彼此间隔开。多个电极RME可以电连接到将稍后描述的发光元件ED。然而,本公开不限于此,并且电极RME可以不电连接到发光元件ED。
显示装置10可以包括布置在每个子像素SPXn中的第一电极RME1和第二电极RME2。第一电极RME1在平面图中相对于发射区域EMA的中心位于左侧上,且第二电极RME2在平面图中相对于发射区域EMA的中心位于右侧上,同时在第二方向DR2上与第一电极RME1间隔开。第一电极RME1可以设置在第一阻障壁BP1上,且第二电极RME2可以设置在第二阻障壁BP2上。第一电极RME1和第二电极RME2可以在堤层BNL之上(例如,与堤层BNL重叠地)部分地布置在相应子像素SPXn和子区域SA中。不同子像素SPXn的第一电极RME1和第二电极RME2可以在设置于任一个子像素SPXn的子区域SA中的分离部分ROP处彼此间隔开或彼此分离。
尽管两个电极RME1和RME2被示出为具有针对每个子像素SPXn在第一方向DR1上延伸的形状,但是本公开不限于此。例如,显示装置10可以具有其中更多数量的电极RME设置在一个子像素SPXn中或者电极RME部分地弯曲并且根据位置具有不同宽度的形状。
堤层BNL可以设置成在平面图中围绕多个子像素SPXn、发射区域EMA和子区域SA。堤层BNL可以设置于在第一方向DR1和第二方向DR2上相邻的子像素SPXn之间的边界处,并且也可以设置在发射区域EMA和子区域SA之间的边界处。显示装置10的子像素SPXn、发射区域EMA和子区域SA可以是通过堤层BNL的布置来区分的区域。多个子像素SPXn、发射区域EMA和子区域SA之间的间隙可以根据堤层BNL的宽度而变化。
堤层BNL可以包括在平面图中在第一方向DR1和第二方向DR2上延伸的部分,从而遍及显示区域DPA的整个表面布置成栅格图案。堤层BNL可以沿子像素SPXn之间的边界设置,以对相邻的子像素SPXn进行划界。堤层BNL还可以布置成在平面图中围绕针对每个子像素SPXn设置的发射区域EMA和子区域SA,从而将它们彼此划界(或分离)。如将稍后描述的,堤层BNL可以形成其中设置有显示装置10的颜色控制结构的区域。
多个发光元件ED可以布置在发射区域EMA中。发光元件ED可以设置在阻障壁BP1和BP2之间,并且可以布置成在第一方向DR1上彼此间隔开。在一个实施方式中,多个发光元件ED可以具有在一个方向上延伸的形状,并且其两个端部(例如,相对的端部)可以设置在不同的电极RME上。发光元件ED的长度可以大于在第二方向DR2上彼此间隔开的电极RME之间的间隙。发光元件ED的延伸方向可以基本上垂直于电极RME延伸的第一方向DR1。然而,本公开不限于此,并且发光元件ED可以在第二方向DR2上或在相对于第二方向DR2倾斜的方向上延伸。
多个连接电极CNE(例如,CNE1和CNE2)可以设置在多个电极RME和阻障壁BP1和BP2上。多个连接电极CNE可以具有在一个方向上延伸的形状,并且可以设置成彼此间隔开。连接电极CNE可以与发光元件ED接触,并且可以电连接到电极RME或设置在其之下的导电层。
连接电极CNE可以包括设置在每个子像素SPXn中的第一连接电极CNE1和第二连接电极CNE2。第一连接电极CNE1可以具有在第一方向DR1上延伸的形状,并且可以设置在第一电极RME1或第一阻障壁BP1上。第一连接电极CNE1可以与第一电极RME1部分地重叠,并且可以在堤层BNL之上跨发射区域EMA和子区域SA设置。第二连接电极CNE2可以具有在第一方向DR1上延伸的形状,并且可以设置在第二电极RME2或第二阻障壁BP2上。第二连接电极CNE2可以与第二电极RME2部分地重叠,并且可以在堤层BNL之上跨发射区域EMA和子区域SA设置。
图10是沿图9的线N1-N1'截取的剖视图,且图11是沿图9的线N2-N2'截取的剖视图。
图10示出了跨设置在第一子像素SPX1中的发光元件ED的两个端部和电极接触孔(例如,电极接触开口)CTD和CTS的截面,且图11示出了跨设置在第一子像素SPX1中的发光元件ED的两个端部和接触部分CT1和CT2的截面。
除了参照图9之外还将参照图10和图11来描述显示装置10的剖视结构。显示装置10可以包括第一衬底SUB和半导体层、多个导电层以及设置在多个导电层上的多个绝缘层。此外,显示装置10可以包括多个电极RME(例如,RME1和RME2)、发光元件ED和连接电极CNE(例如,CNE1和CNE2)。半导体层、导电层和绝缘层可以各自构成显示装置10的电路层。
第一衬底SUB可以是绝缘衬底。第一衬底SUB可以由诸如玻璃、石英或聚合物树脂的绝缘材料制成。第一衬底SUB可以是刚性衬底或者可以是能够弯曲、折叠或卷曲的柔性衬底。第一衬底SUB可以具有显示区域DPA和在平面图中围绕显示区域DPA的非显示区域NDA,并且显示区域DPA可以包括发射区域EMA和作为非发射区域的一部分的子区域SA。
第一导电层可以设置在第一衬底SUB上。第一导电层可以包括下金属层BML、第一电压线VL1和第二电压线VL2。下金属层BML可布置成与第一晶体管T1的第一有源层ACT1重叠。下金属层BML可以防止光进入第一晶体管T1的第一有源层ACT1(或入射在第一晶体管T1的第一有源层ACT1上),或者可以电连接到第一有源层ACT1以稳定第一晶体管T1的电特性。然而,在一些实施方式中,可以省略下金属层BML。
第一电压线VL1可以被施加向第一电极RME1传输的高电位电压(或第一电力电压),且第二电压线VL2可以被施加向第二电极RME2传输的低电位电压(或第二电力电压)。第一电压线VL1可以通过第三导电层的导电图案(例如,第三导电图案CDP3)电连接到第一晶体管T1。第二电压线VL2可以通过第三导电层的导电图案(例如,第二导电图案CDP2)电连接到第二电极RME2。
尽管在附图中示出了第一电压线VL1和第二电压线VL2设置在第一导电层上(或第一导电层中),但是本公开不限于此。在一些实施方式中,第一电压线VL1和第二电压线VL2可以设置在第三导电层上(或第三导电层中)并且分别直接电连接到第一晶体管T1和第二电极RME2。
缓冲层BL可以设置在第一导电层和第一衬底SUB上。缓冲层BL可以形成在第一衬底SUB上,以保护像素PX的晶体管免受通过可能易受湿气渗透的第一衬底SUB渗透的湿气的影响,并且可以提供平坦的表面。
半导体层设置在缓冲层BL上。半导体层可以包括第一晶体管T1的第一有源层ACT1和第二晶体管T2的第二有源层ACT2。第一有源层ACT1和第二有源层ACT2可以设置成分别与将稍后描述的第二导电层的第一栅电极G1和第二栅电极G2部分地重叠。
半导体层可以包括单晶硅、氧化物半导体等。在另一实施方式中,半导体层可以包括多晶硅。氧化物半导体可以是包括铟(In)的氧化物半导体。例如,氧化物半导体可以是氧化铟锡(ITO)、氧化铟锌(IZO)、氧化铟镓(IGO)、氧化铟锌锡(IZTO)、氧化铟镓锡(IGTO)、氧化铟镓锌(IGZO)和氧化铟镓锌锡(IGZTO)中的至少一种。
尽管在附图中示出了一个第一晶体管T1设置在显示装置10的子像素SPXn中,但是本公开不限于此,并且子像素SPXn可以包括更多数量的晶体管。
第一栅极绝缘层GI在显示区域DPA中设置在半导体层上。第一栅极绝缘层GI可以起到晶体管T1和T2中的每个的栅极绝缘层的作用。尽管在附图中示出了第一栅极绝缘层GI与第二导电层的栅电极G1和G2一起被图案化并且部分地设置在第二导电层与半导体层的有源层ACT1和ACT2之间,但是本公开不限于此。在一些实施方式中,第一栅极绝缘层GI可以完全设置在缓冲层BL上。
第二导电层设置在第一栅极绝缘层GI上。第二导电层可以包括第一晶体管T1的第一栅电极G1和第二晶体管T2的第二栅电极G2。第一栅电极G1可以设置成在第三方向DR3(即,厚度方向)上与第一有源层ACT1的沟道区域重叠,且第二栅电极G2可以设置成在第三方向DR3上与第二有源层ACT2的沟道区域重叠。第二导电层还可以包括存储电容器的一个电极。
第一层间绝缘层IL1设置在第二导电层上。第一层间绝缘层IL1可以起到第二导电层和设置在其上的其它层之间的绝缘膜的作用,并且可以保护第二导电层。
第三导电层设置在第一层间绝缘层IL1上。第三导电层可以包括多个导电图案CDP1、CDP2和CDP3以及各个晶体管T1和T2的源电极S1和S2和漏电极D1和D2。导电图案CDP1、CDP2和CDP3中的一些可以将不同层的导电层或半导体层彼此电连接,并且起到晶体管T1和T2的源电极/漏电极的作用。
第一导电图案CDP1可以通过穿透第一层间绝缘层IL1的接触孔(例如,接触开口)与第一晶体管T1的第一有源层ACT1接触。第一导电图案CDP1可以通过穿透第一层间绝缘层IL1和缓冲层BL的接触孔(例如,接触开口)与下金属层BML接触。第一导电图案CDP1可以起到第一晶体管T1的第一源电极S1的作用。第一导电图案CDP1可以电连接到第一电极RME1或第一连接电极CNE1。第一晶体管T1可以将从第一电压线VL1施加的第一电力电压传输到第一电极RME1或第一连接电极CNE1。
第二导电图案CDP2可以通过穿透第一层间绝缘层IL1和缓冲层BL的接触孔(例如,接触开口)与第二电压线VL2接触。第二导电图案CDP2可以电连接到第二电极RME2或第二连接电极CNE2。第二电压线VL2可以向第二电极RME2或第二连接电极CNE2传输第二电力电压。
第三导电图案CDP3可以通过穿透第一层间绝缘层IL1和缓冲层BL的接触孔(例如,接触开口)与第一电压线VL1接触。此外,第三导电图案CDP3可以通过穿透第一层间绝缘层IL1的接触孔(例如,接触开口)与第一晶体管T1的第一有源层ACT1接触。第三导电图案CDP3可以将第一电压线VL1电连接到第一晶体管T1,并且起到第一晶体管T1的第一漏电极D1的作用。
第二源电极S2和第二漏电极D2可以通过穿透第一层间绝缘层IL1的接触孔(例如,接触开口)与第二晶体管T2的第二有源层ACT2接触。第二晶体管T2可以向第一晶体管T1传输数据信号或者可以传输初始化信号。
第一钝化层PV1设置在第三导电层上。第一钝化层PV1可以起到第三导电层和其它层之间的绝缘层的作用,并且可以保护第三导电层。
以上描述的缓冲层BL、第一栅极绝缘层GI、第一层间绝缘层IL1和第一钝化层PV1可以由以交替方式堆叠的多个无机层形成。例如,缓冲层BL、第一栅极绝缘层GI、第一层间绝缘层IL1和第一钝化层PV1可以形成为通过堆叠包括氧化硅(SiOx)、氮化硅(SiNx)和氮氧化硅(SiOxNy)中的至少一种的无机层而形成的双层或通过交替堆叠所述无机层而形成的多层。然而,本公开不限于此,并且缓冲层BL、第一栅极绝缘层GI、第一层间绝缘层IL1和第一钝化层PV1可以形成为包含以上描述的绝缘材料的单个无机层。此外,在一些实施方式中,第一层间绝缘层IL1可以由诸如聚酰亚胺(PI)等的有机绝缘材料制成。
通孔层VIA在显示区域DPA中设置在第三导电层上。通孔层VIA可以包含诸如聚酰亚胺(PI)的有机绝缘材料,并且可以补偿由设置在其之下的导电层形成的台阶部分,从而提供平坦的顶表面。然而,在一些实施方式中,可以省略通孔层VIA。
显示装置10可以包括阻障壁BP1和BP2、多个电极RME(例如,RME1和RME2)、堤层BNL、多个发光元件ED和多个连接电极CNE(例如,CNE1和CNE2)作为设置在通孔层VIA上的显示元件层。此外,显示装置10可以包括设置在通孔层VIA上的绝缘层PAS1、PAS2和PAS3。
多个阻障壁BP1和BP2可以设置在通孔层VIA上。例如,阻障壁BP1和BP2可以直接设置在通孔层VIA上,并且可以具有其中阻障壁BP1和BP2中的至少一部分从通孔层VIA的顶表面突出的结构(或形状)。阻障壁BP1和BP2的突出部分可以具有倾斜表面或具有具备一曲率的弯曲表面,并且从发光元件ED发射的光可以被设置在阻障壁BP1和BP2上的电极RME反射并在通孔层VIA的向上方向(例如,远离通孔层VIA的方向)上发射。不同于附图中所示的示例,阻障壁BP1和BP2可以具有其中在剖视图中外表面以一曲率弯曲的诸如半圆形形状或半椭圆形形状的形状。阻障壁BP1和BP2可以包括诸如聚酰亚胺(PI)的有机绝缘材料,但不限于此。
多个电极RME(例如,RME1和RME2)可以设置在阻障壁BP1和BP2以及通孔层VIA上。例如,第一电极RME1和第二电极RME2可以至少布置在阻障壁BP1和BP2的倾斜表面上。在第二方向DR2上测量的多个电极RME的宽度可以小于在第二方向DR2上测量的阻障壁BP1和BP2的宽度,并且第一电极RME1和第二电极RME2之间在第二方向DR2上的间隙可以小于阻障壁BP1和BP2之间的间隙。第一电极RME1的至少一部分和第二电极RME2的至少一部分可以直接布置在通孔层VIA上,使得第一电极RME1和第二电极RME2可以布置在相同的平面上。
设置在阻障壁BP1和BP2之间的发光元件ED可以朝向其两个端部(例如,相对的端部)发射光,并且所发射的光可以被引导朝向设置在阻障壁BP1和BP2上的电极RME。电极RME可以具有其中电极RME设置在阻障壁BP1和BP2上的部分可以反射从发光元件ED发射的光的结构。第一电极RME1和第二电极RME2可以布置成覆盖阻障壁BP1和BP2的至少一个侧表面,并且可以反射从发光元件ED发射的光。
电极RME可以在发射区域EMA和子区域SA之间在与堤层BNL重叠的部分处通过电极接触孔CTD和CTS与第三导电层直接接触。第一电极接触孔CTD可以形成在其中堤层BNL和第一电极RME1重叠的区域中,且第二电极接触孔CTS可以形成在其中堤层BNL和第二电极RME2重叠的区域中。第一电极RME1可以通过穿透通孔层VIA和第一钝化层PV1的第一电极接触孔CTD与第一导电图案CDP1接触。第二电极RME2可以通过穿透通孔层VIA和第一钝化层PV1的第二电极接触孔CTS与第二电压线VL2接触。第一电极RME1可以通过第一导电图案CDP1电连接到第一晶体管T1,使得第一电力电压可以被施加到第一电极RME1,且第二电极RME2可以电连接到第二电压线VL2,使得第二电力电压可以被施加到第二电极RME2。然而,本公开不限于此。在另一实施方式中,电极RME1和RME2可以不分别电连接到第三导电层的电压线VL1和VL2,并且将稍后描述的连接电极CNE可以直接连接到第三导电层。
多个电极RME可以包括具有高反射率的导电材料。例如,电极RME可以包括诸如银(Ag)、铜(Cu)或铝(Al)的金属,或者可以包括包含铝(Al)、镍(Ni)、镧(La)等的合金。在一些实施方式中,电极RME可以具有其中诸如钛(Ti)、钼(Mo)和铌(Nb)的金属层和合金堆叠的结构。在一些实施方式中,电极RME可以形成为通过堆叠由包括铝(Al)和钛(Ti)的合金、钼(Mo)和铌(Nb)制成的至少一个金属层而形成的双层结构或多层结构。
本公开不限于此,并且每个电极RME还可以包括透明导电材料。例如,每个电极RME可以包括诸如ITO、IZO和ITZO的材料。在一些实施方式中,电极RME中的每个可以具有其中堆叠有至少一个透明导电材料和至少一个具有高反射率的金属层的结构,或者可以形成为包括它们的一个层。例如,每个电极RME可以具有ITO/Ag/ITO、ITO/Ag/IZO、ITO/Ag/ITZO/IZO等的堆叠结构。电极RME可以电连接到发光元件ED,并且可以在第一衬底SUB的向上方向(例如,远离第一衬底SUB的方向)上反射从发光元件ED发射的光中的一些。
第一绝缘层PAS1可以设置在整个显示区域DPA中,并且可以设置在通孔层VIA和多个电极RME上。第一绝缘层PAS1可以包括绝缘材料,以保护多个电极RME并使不同的电极RME彼此绝缘。第一绝缘层PAS1设置成在形成堤层BNL之前覆盖电极RME,使得电极RME在形成堤层BNL的工艺中不被损坏。此外,第一绝缘层PAS1可以防止设置在其上的发光元件ED由于与其它构件直接接触而损坏。
在实施方式中,第一绝缘层PAS1可以具有台阶部分,使得其顶表面在沿第二方向DR2间隔开的电极RME之间部分地凹陷(或凹入)。发光元件ED可以设置在第一绝缘层PAS1的形成有台阶部分的顶表面上,并且因此,可以在发光元件ED和第一绝缘层PAS1之间保留空间。
第一绝缘层PAS1可以包括设置在子区域SA中的接触部分CT1和CT2。接触部分CT1和CT2可以设置成分别与不同的电极RME重叠。例如,接触部分CT1和CT2可以包括设置成与第一电极RME1重叠的第一接触部分CT1和设置成与第二电极RME2重叠的第二接触部分CT2。第一接触部分CT1和第二接触部分CT2可以穿透第一绝缘层PAS1,从而部分地暴露位于其之下的第一电极RME1的顶表面或第二电极RME2的顶表面。第一接触部分CT1和第二接触部分CT2中的每个还可以穿透设置在第一绝缘层PAS1上的其它绝缘层中的一些。由接触部分CT1和CT2中的每个暴露的电极RME可以与连接电极CNE接触。
堤层BNL可以设置在第一绝缘层PAS1上。堤层BNL可以包括在第一方向DR1和第二方向DR2上延伸的部分,并且可以在平面图中围绕子像素SPXn。堤层BNL可以在平面图中围绕并且区分(例如,限定)每个子像素SPXn的发射区域EMA和子区域SA,并且可以在平面图中围绕显示区域DPA的最外部并且区分(例如,限定)显示区域DPA和非显示区域NDA。
类似于阻障壁BP1和BP2,堤层BNL可以具有一高度。在一些实施方式中,堤层BNL的顶表面可以高于阻障壁BP1和BP2的顶表面,并且堤层BNL的厚度可以等于或大于阻障壁BP1和BP2的厚度。堤层BNL可以防止在显示装置10的制造工艺期间的喷墨印刷工艺期间墨水溢出到相邻的子像素SPXn。类似于阻障壁BP1和BP2,堤层BNL可以包括诸如聚酰亚胺的有机绝缘材料。
发光元件ED可以布置在发射区域EMA中。发光元件ED可以在阻障壁BP1和BP2之间设置在第一绝缘层PAS1上。发光元件ED可以设置成使得发光元件ED延伸的一个方向平行于第一衬底SUB的顶表面。如将稍后描述的,发光元件ED可以包括沿发光元件ED延伸的一个方向布置的多个半导体层,并且多个半导体层可以沿平行于第一衬底SUB的顶表面的方向依次布置。然而,本公开不限于此,并且当发光元件ED具有另一结构时,发光元件ED的多个半导体层可以在垂直于第一衬底SUB的方向上布置。
设置在每个子像素SPXn中的发光元件ED可以根据构成半导体层的材料来发射不同波长带的光。然而,本公开不限于此,并且布置在每个子像素SPXn中的发光元件ED可以包括相同材料的半导体层并且发射相同颜色的光。
在一个实施方式中,在显示装置10中,发射不同颜色的光的子像素SPXn可以包括发射相同颜色的光的发光元件ED。第一子像素SPX1、第二子像素SPX2、第三子像素SPX3和第四子像素SPX4可以包括相同类型的发光元件ED。从子像素SPXn的发射区域EMA发射的光可以是相同颜色的光(例如,第三颜色的蓝色光)。如将稍后描述的,从发光元件ED发射的第三颜色的蓝色光可以通过设置在其上的颜色控制结构转换为另一颜色的光。稍后将参照其它附图给出其的详细描述。
然而,显示装置10的子像素SPXn可以不必包括相同类型的发光元件ED。例如,发射不同颜色的光的发光元件ED可以设置在每个子像素SPXn中。例如,在第二子像素SPX2中,发射不同颜色的光的发光元件ED可以设置成与不同的子光透射区域STA1、STA2和STA3对应。对其的描述可以参考其它实施方式。
发光元件ED可以在与连接电极CNE(例如,CNE1和CNE2)接触的同时电连接到电极RME和通孔层VIA下方的导电层,并且可以通过接收(例如,根据所接收的)电信号来发射特定波长带的光。
第二绝缘层PAS2可以设置在多个发光元件ED、第一绝缘层PAS1和堤层BNL上。第二绝缘层PAS2可以包括设置在多个发光元件ED上同时在阻障壁BP1和BP2之间在第一方向DR1上延伸的图案部分。图案部分设置成部分地围绕发光元件ED的外表面,并且可以不覆盖(例如,可以暴露)发光元件ED的两侧或两个端部(例如,相对的端部)。图案部分可以在平面图中在每个子像素SPXn中形成线型图案或岛状图案。第二绝缘层PAS2的图案部分可以保护发光元件ED,并且可以在显示装置10的制造工艺期间固定发光元件ED。此外,第二绝缘层PAS2可以设置成填充发光元件ED和位于其之下的第一绝缘层PAS1之间的空间。第二绝缘层PAS2的一部分可以设置在堤层BNL上和子区域SA中。
第二绝缘层PAS2可以包括设置在子区域SA中的接触部分CT1和CT2。第二绝缘层PAS2可以包括设置成与第一电极RME1重叠的第一接触部分CT1和设置成与第二电极RME2重叠的第二接触部分CT2。除了穿透第一绝缘层PAS1之外,接触部分CT1和CT2还可以穿透第二绝缘层PAS2。多个第一接触部分CT1和多个第二接触部分CT2可以部分地暴露设置在其之下的第一电极RME1的顶表面或第二电极RME2的顶表面。
多个连接电极CNE(例如,CNE1和CNE2)可以设置在多个电极RME和阻障壁BP1和BP2上。第一连接电极CNE1可以设置在第一电极RME1和第一阻障壁BP1上。第一连接电极CNE1可以与第一电极RME1部分地重叠,并且可以在堤层BNL之上跨发射区域EMA和子区域SA设置。第二连接电极CNE2可以设置在第二电极RME2和第二阻障壁BP2上。第二连接电极CNE2可以与第二电极RME2部分地重叠,并且可以在堤层BNL之上跨发射区域EMA和子区域SA设置。
第一连接电极CNE1和第二连接电极CNE2中的每个可以设置在第二绝缘层PAS2上并且可以与发光元件ED接触。第一连接电极CNE1可以与第一电极RME1部分地重叠,并且可以与发光元件ED的一个端部接触。第二连接电极CNE2可以与第二电极RME2部分地重叠,并且可以与发光元件ED的另一个端部接触。多个连接电极CNE跨发射区域EMA和子区域SA设置。连接电极CNE可以在设置于发射区域EMA中的部分处与发光元件ED接触,并且可以在设置于子区域SA中的部分处电连接到第三导电层。第一连接电极CNE1可以与发光元件ED的第一端部接触,且第二连接电极CNE2可以与发光元件ED的第二端部接触。
根据一个实施方式,在显示装置10中,连接电极CNE可以通过设置在子区域SA中的接触部分CT1和CT2与电极RME接触。第一连接电极CNE1可以在子区域SA中通过穿透第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3的第一接触部分CT1与第一电极RME1接触。第二连接电极CNE2可以在子区域SA中通过穿透第一绝缘层PAS1和第二绝缘层PAS2的第二接触部分CT2与第二电极RME2接触。连接电极CNE中的每个可以通过电极RME中的每个电连接到第三导电层。第一连接电极CNE1可以电连接到第一晶体管T1,使得第一电力电压可以被施加到第一连接电极CNE1,且第二连接电极CNE2可以电连接到第二电压线VL2,使得第二电力电压可以被施加到第二连接电极CNE2。每个连接电极CNE可以与在发射区域EMA中的发光元件ED接触,以将电力电压传输到发光元件ED。
然而,本公开不限于此。在一些实施方式中,多个连接电极CNE可以与第三导电层直接接触,并且可以通过除了电极RME之外的图案电连接到第三导电层。
连接电极CNE可以包括导电材料。例如,连接电极CNE可以包括ITO、IZO、ITZO、铝(Al)等。作为示例,连接电极CNE可以包括透明导电材料,并且从发光元件ED发射的光可以穿过连接电极CNE而被发射。
第三绝缘层PAS3设置在第一连接电极层的第二连接电极CNE2和第二绝缘层PAS2上。第三绝缘层PAS3可以设置在整个第二绝缘层PAS2上以覆盖第二连接电极CNE2,并且第二连接电极层的第一连接电极CNE1可以设置在第三绝缘层PAS3上。第三绝缘层PAS3可以使第一连接电极CNE1和第二连接电极CNE2绝缘,以防止它们之间的直接接触。
第三绝缘层PAS3可以包括设置在子区域SA中的第一接触部分CT1。除了穿透第一绝缘层PAS1和第二绝缘层PAS2之外,第一接触部分CT1还可以穿透第三绝缘层PAS3。多个第一接触部分CT1可以部分地暴露设置在其之下的第一电极RME1的顶表面。
在一些实施方式中,在第三绝缘层PAS3和第一连接电极CNE1上还可以设置有另一绝缘层。该绝缘层可以保护设置在第一衬底SUB上的构件免受外部环境的影响。
以上描述的第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的每个可以包括无机绝缘材料或有机绝缘材料。例如,第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的每个可以包括无机绝缘材料。在其它实施方式中,第一绝缘层PAS1和第三绝缘层PAS3可以包括无机绝缘材料,且第二绝缘层PAS2可以包括有机绝缘材料。第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的每个或至少一个可以具有多个绝缘层在其中交替地或重复地堆叠的结构。在实施方式中,第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的每个可以是氧化硅(SiOx)、氮化硅(SiNx)和氮氧化硅(SiOxNy)中的任一种。第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3可以由相同的材料或不同的材料制成。在一些实施方式中,第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的一些可以由相同的材料制成,并且第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3中的一些可以由不同的材料制成。
根据一个实施方式,显示装置10还可以包括设置在发光元件ED上的颜色控制结构TPL和WCL(参见例如图12)以及滤色器层CFL(参见例如图13和图14)。从发光元件ED发射的光可以通过颜色控制结构TPL和WCL以及滤色器层CFL发射(例如,可以通过颜色控制结构TPL和WCL以及滤色器层CFL透射),并且即使在每个子像素SPXn中设置相同类型的发光元件ED,也可以在每个子像素SPXn中发射不同颜色的光。
图12是示出根据一个实施方式的设置在显示装置的一个像素中的波长转换层和光透射层的平面图,图13是沿图12中的线N3-N3'截取的剖视图,以及图14是沿图12的线N4-N4'截取的剖视图。
图12示出了颜色控制结构WCL和TPL相对于设置在一个像素PX的子像素SPXn中的堤层BNL、电极RME1和RME2以及发光元件ED的相对平面布置。图13示出了在第二方向DR2上跨设置在第一子像素SPX1、第二子像素SPX2、第三子像素SPX3和第四子像素SPX4中的颜色控制结构的截面,且图14示出了在第一方向DR1上跨设置在第二子像素SPX2中的颜色控制结构的截面。在图13和图14中,以简化的方式示出了设置在每个子像素SPXn中的阻障壁BP1和BP2、电极RME1和RME2、堤层BNL、发光元件ED以及连接电极CNE1和CNE2的形状,并且仅示出了绝缘层PAS1、PAS2和PAS3之中的第一绝缘层PAS1。可以参照图10和图11理解其详细的布置结构。
参照图12至图14,显示装置10可以包括设置在第一衬底SUB上的发光元件ED,且颜色控制结构TPL和WCL以及滤色器层CFL设置在发光元件ED上。显示装置10还可以包括设置在颜色控制结构TPL和WCL与滤色器层CFL之间的多个层以及设置在颜色控制结构TPL和WCL以及滤色器层CFL上的多个层。
第四绝缘层PAS4可以设置在第三绝缘层PAS3、连接电极CNE1和CNE2以及堤层BNL上。第四绝缘层PAS4可以保护设置在第一衬底SUB上的发光元件ED。然而,在一些实施方式中,可以省略第四绝缘层PAS4。
在第四绝缘层PAS4上可以设置有上堤层UBN、颜色控制结构TPL和WCL、颜色图案CP1、CP2和CP3以及滤色器层CFL。在颜色控制结构TPL和WCL与滤色器层CFL之间可以设置有盖层CPL1和CPL2、低折射层LRL和平坦化层PNL,并且在滤色器层CFL上可以设置有外涂层OC。
显示装置10的子像素SPXn可以包括其中设置有滤色器层CFL以发射光的多个光透射区域TA(例如,TA1、TA2、TA3和TA4)以及设置在光透射区域TA之间并且在其处不发射光的光阻挡区域BA。光透射区域TA可以设置成与每个子像素SPXn的发射区域EMA的一部分对应,并且光阻挡区域BA可以是除了光透射区域TA之外的区域。例如,光阻挡区域BA可以在平面图中围绕光透射区域TA中的每个。
上堤层UBN可以设置在第四绝缘层PAS4上以与堤层BNL重叠。上堤层UBN可以包括在第一方向DR1和第二方向DR2上延伸的部分,以布置成(或形成)栅格图案。上堤层UBN可以在平面图中围绕发射区域EMA或围绕设置有发光元件ED的部分。上堤层UBN可以形成其中设置颜色控制结构TPL和WCL的区域。
颜色控制结构TPL和WCL可以在第四绝缘层PAS4上设置于在平面图中由上堤层UBN围绕的区域中。尽管图12示出了其中颜色控制结构TPL和WCL以一间隙(例如,预定的间隙)与堤层BNL间隔开的实施方式,但是在一些子像素SPXn中,颜色控制结构TPL和WCL可以设置成填充在平面图中由堤层BNL和上堤层UBN围绕的区域。颜色控制结构TPL和WCL可以设置成与上堤层UBN的内侧直接接触。颜色控制结构TPL和WCL可以设置于在平面图中由上堤层UBN围绕的光透射区域TA中,以在显示区域DPA中形成岛状图案。然而,本公开不限于此,并且颜色控制结构TPL和WCL可以在跨多个子像素SPXn布置的同时在一个方向上延伸,以形成线型图案。
在其中每个子像素SPXn的发光元件ED发射第三颜色的蓝色光的实施方式中,颜色控制结构TPL和WCL可以包括多个波长转换层WCL(例如,WCL1、WCL2、WCL3和WCL4)和多个光透射层TPL(例如,TPL1和TPL2)。波长转换层WCL可以包括设置在第一子像素SPX1中的第一波长转换层WCL1、设置在第二子像素SPX2中的第二波长转换层WCL2和第三波长转换层WCL3以及设置在第三子像素SPX3中的第四波长转换层WCL4。光透射层TPL可以包括设置在第二子像素SPX2中的第一光透射层TPL1和设置在第四子像素SPX4中的第二光透射层TPL2。第一波长转换层WCL1可以设置在第一光透射区域TA1中,且第二波长转换层WCL2可以设置在第二光透射区域TA2的第一子光透射区域STA1中。第三波长转换层WCL3可以设置在第二光透射区域TA2的第二子光透射区域STA2中,且第四波长转换层WCL4可以设置在第三子像素SPX3的第三光透射区域TA3中。第一光透射层TPL1可以设置在第二子像素SPX2的第三子光透射区域STA3中,且第二光透射层TPL2可以设置在第四子像素SPX4的第四光透射区域TA4中。
第一波长转换层WCL1和第二波长转换层WCL2可以包括第一基础树脂BRS1和设置在第一基础树脂BRS1中的第一波长转换材料WCP1。第三波长转换层WCL3和第四波长转换层WCL4可以包括第二基础树脂BRS2和设置在第二基础树脂BRS2中的第二波长转换材料WCP2。波长转换层WCL可以透射从发光元件ED入射的第三颜色的蓝色光同时转换(例如,被配置成转换)其波长。波长转换层WCL还可以包括在每个基础树脂中(例如,悬浮在基础树脂中)的散射体SCP,并且散射体SCP可以增加波长转换效率。
第一光透射层TPL1和第二光透射层TPL2可以包括第三基础树脂BRS3和设置在第三基础树脂BRS3中的散射体SCP。光透射层TPL可以透射从发光元件ED入射的第三颜色的蓝色光同时保持其波长。光透射层TPL的散射体SCP可以控制通过光透射层TPL发射的光的发射路径。光透射层TPL可以不包括波长转换材料。
散射体SCP可以是金属氧化物粒子或有机粒子。金属氧化物的示例可以包括氧化钛(TiO2)、氧化锆(ZrO2)、氧化铝(Al2O3)、氧化铟(In2O3)、氧化锌(ZnO)、氧化锡(SnO2)等。有机粒子的材料的示例可以包括丙烯酸树脂、氨基甲酸乙酯树脂等。
第一基础树脂BRS1、第二基础树脂BRS2和第三基础树脂BRS3可以包括光透射有机材料。例如,第一基础树脂BRS1、第二基础树脂BRS2和第三基础树脂BRS3可以包括环氧树脂、丙烯酸树脂、卡多(cardo)树脂、酰亚胺树脂等。第一基础树脂BRS1、第二基础树脂BRS2和第三基础树脂BRS3可以由相同的材料形成,但本公开不限于此。
第一波长转换材料WCP1可以将第三颜色的蓝色光转换成第一颜色的红色光,且第二波长转换材料WCP2可以将第三颜色的蓝色光转换成第二颜色的绿色光。第一波长转换材料WCP1和第二波长转换材料WCP2可以是量子点、量子棒、磷光体等。量子点的示例可以包括IV族纳米晶体、II-VI族化合物纳米晶体、III-V族化合物纳米晶体、IV-VI族化合物纳米晶体及它们的组合。
在一些实施方式中,颜色控制结构TPL和WCL可以通过喷墨印刷工艺或光刻胶工艺形成。颜色控制结构TPL和WCL可以通过将其材料喷涂或涂覆到由上堤层UBN围绕的区域中并执行干燥或曝光和显影的工艺来形成。例如,在所示出的颜色控制结构TPL和WCL通过喷墨印刷工艺形成的实施方式中,颜色控制结构TPL和WCL的层的顶表面不是平坦的,并且与上堤层UBN相邻的边缘可以高于中央部分。然而,本公开不限于此。在其中颜色控制结构TPL和WCL通过光刻胶工艺形成的实施方式中,颜色控制结构TPL和WCL的层的顶表面可以是平坦的,并且与上堤层UBN相邻的边缘可以平行于上堤层UBN的顶表面,或者颜色控制结构TPL和WCL的中央部分可以不同于所示出的实施方式而更高。
第一波长转换层WCL1和第四波长转换层WCL4可以分别设置在第一子像素SPX1和第三子像素SPX3中。第一波长转换层WCL1可以设置在第一子像素SPX1的第一发射区域EMA1中,并且可以设置在第一子像素SPX1的由堤层BNL和上堤层UBN在平面图中围绕的区域中。第四波长转换层WCL4可以设置在第三子像素SPX3的第三发射区域EMA3中,并且可以设置在第三子像素SPX3的由堤层BNL和上堤层UBN在平面图中围绕的区域中。类似地,第二光透射层TPL2可以设置在第四子像素SPX4中,并且可以在第四发射区域EMA4中设置在第四子像素SPX4的由堤层BNL和上堤层UBN在平面图中围绕的区域中。第一子像素SPX1的第一光透射区域TA1、第三子像素SPX3的第三光透射区域TA3以及第四子像素SPX4的第四光透射区域TA4可以由设置在每个子像素SPXn中的颜色控制结构TPL和WCL以及将稍后描述的滤色器层CFL的布置来限定。
第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1中的每个可以设置在第二子像素SPX2中。第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以设置在第二发射区域EMA2中,并且可以设置在第二子像素SPX2的由堤层BNL和上堤层UBN在平面图中围绕的区域中。在一个实施方式中,第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以设置成在第二子像素SPX2中在第一方向DR1上彼此间隔开。第二波长转换层WCL2可以在第二子像素SPX2的第二发射区域EMA2中设置在附图中的上侧(即,第一方向DR1上的一侧)上,第三波长转换层WCL3可以设置在附图中的中央部分或第二发射区域EMA2的中央区域处,以及第一光透射层TPL1可以在第二发射区域EMA2中设置在附图中的下侧(即,第一方向DR1上的另一侧)上。第二子像素SPX2的第二光透射区域TA2可以包括多个子光透射区域STA1、STA2和STA3,并且它们可以由设置在第二子像素SPX2中的不同的颜色控制结构TPL和WCL以及将稍后描述的滤色器层CFL的布置来限定。例如,第二光透射区域TA2的与第二波长转换层WCL2重叠的部分可以是第一子光透射区域STA1,第二光透射区域TA2的与第三波长转换层WCL3重叠的部分可以是第二子光透射区域STA2,以及第二光透射区域TA2的与第一光透射层TPL1重叠的部分可以是第三子光透射区域STA3。
显示装置10可以包括诸如第一子像素SPX1、第三子像素SPX3和第四子像素SPX4的第一类型子像素以及诸如第二子像素SPX2的第二类型子像素,在第一类型子像素中,一种类型的颜色控制结构TPL和WCL设置于在平面图中由堤层BNL和上堤层UBN围绕的区域中,在第二类型子像素中,两种或更多种不同类型的颜色控制结构TPL和WCL设置于在平面图中由堤层BNL和上堤层UBN围绕的区域中。
设置在每个子像素SPXn中的发光元件ED可以设置成与其上的颜色控制结构TPL和WCL重叠,并且从发光元件ED发射的光可以入射在颜色控制结构TPL和WCL上。在第一类型子像素中,根据设置在其中的颜色控制结构TPL和WCL的类型,特定颜色的光或特定波长带的光可以从光透射区域TA发射。另一方面,在第二类型子像素中,根据两种或更多种不同类型的颜色控制结构TPL和WCL,不同颜色的光或不同波长带的光可以从光透射区域TA同时发射,或者它们的混合光可以从光透射区域TA发射。
例如,每个子像素SPXn的发光元件ED可以发射相同的第三颜色的蓝色光,并且子像素SPXn可以发射不同颜色的光。从设置在第一子像素SPX1中的发光元件ED发射的光可以入射在第一波长转换层WCL1上,从设置在第三子像素SPX3中的发光元件ED发射的光可以入射在第四波长转换层WCL4上,以及从设置在第四子像素SPX4中的发光元件ED发射的光可以入射在第二光透射层TPL2上。入射在第一波长转换层WCL1上的光可以被转换为红色光,入射在第四波长转换层WCL4上的光可以被转换为绿色光,以及入射在第二光透射层TPL2上的光可以在没有波长转换的情况下被透射为相同的蓝色光。即使第一子像素SPX1、第三子像素SPX3和第四子像素SPX4包括发射相同颜色的光的发光元件ED,它们也可以根据设置在其中的颜色控制结构TPL和WCL的布置发射不同颜色的光。
设置在第二子像素SPX2中的发光元件ED中的一些可以设置成与第二波长转换层WCL2重叠,设置在第二子像素SPX2中的发光元件ED中的另一些可以设置成与第三波长转换层WCL3重叠,设置在第二子像素SPX2中的发光元件ED中的又一些可以设置成与第一光透射层TPL1重叠。从第二子像素SPX2的发光元件ED中的一些发射的光可以入射在第二波长转换层WCL2上,从第二子像素SPX2的发光元件ED中的另一些发光元件ED发射的光可以入射在第三波长转换层WCL3上,以及从第二子像素SPX2的发光元件ED中的又一些发光元件ED发射的光可以入射在第一光透射层TPL1上。第二波长转换层WCL2可以将从发光元件ED发射的第三颜色的蓝色光转换为第一颜色的红色光,并且第一颜色的红色光可以从第一子光透射区域STA1发射。第三波长转换层WCL3可以将从发光元件ED发射的第三颜色的蓝色光转换为第二颜色的绿色光,并且第二颜色的绿色光可以从第二子光透射区域STA2发射。第一光透射层TPL1可以不转换从发光元件ED发射的第三颜色的蓝色光,并且第三颜色的蓝色光可以从第三子光透射区域STA3发射。在第二子像素SPX2中,子光透射区域STA1、STA2和STA3可以发射不同颜色的光,且第二光透射区域TA2可以同时发射不同颜色的光或者可以发射不同颜色的光的混合光(例如,白色光)。
第一盖层CPL1可以设置在多个颜色控制结构TPL和WCL以及上堤层UBN上。第一盖层CPL1可以防止诸如湿气或空气的杂质从外部渗透并损坏或污染颜色控制结构TPL和WCL。第一盖层CPL1可以包含无机绝缘材料。
第一盖层CPL1可以设置成覆盖颜色控制结构TPL和WCL,并且可以沿由颜色控制结构TPL和WCL形成的台阶部分设置。在第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中,颜色控制结构TPL和WCL可以设置成填充在平面图中由上堤层UBN围绕的区域,并且第一盖层CPL1可以设置成从颜色控制结构TPL和WCL的顶表面延伸到上堤层UBN的顶表面。另一方面,在第二子像素SPX2中,颜色控制结构TPL和WCL(例如,第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1)可以设置于在平面图中由上堤层UBN围绕的区域中同时彼此间隔开。第二子像素SPX2的颜色控制结构TPL和WCL可以不设置成完全填充在平面图中由上堤层UBN围绕的区域,并且第一盖层CPL1可以在彼此间隔开的颜色控制结构TPL和WCL之间直接设置在第四绝缘层PAS4上。在其中第四绝缘层PAS4被省略的实施方式中,第一盖层CPL1可以直接设置在第三绝缘层PAS3和连接电极CNE中的任一个上。第一盖层CPL1可以完全覆盖颜色控制结构TPL和WCL同时在第二子像素SPX2中设置在彼此间隔开的颜色控制结构TPL和WCL之间。
低折射层LRL可以设置在第一盖层CPL1上。低折射层LRL是用于使已透射颜色控制结构TPL和WCL的光再循环的光学层,并且可以改善显示装置10的发光效率和颜色纯度。低折射层LRL可以由具有低折射率的有机材料制成,并且可以补偿由颜色控制结构TPL和WCL以及上堤层UBN形成的台阶部分。
第二盖层CPL2可以设置在低折射层LRL上,并且可以防止诸如湿气、空气等的杂质从外部渗透并损害或污染低折射层LRL。第二盖层CPL2可以与第一盖层CPL1类似地包括无机绝缘材料。
平坦化层PNL可以在第二盖层CPL2上跨整个显示区域DPA和整个非显示区域NDA设置。平坦化层PNL可以在显示区域DPA中与颜色控制结构TPL和WCL重叠。除了保护多个盖层CPL1和CPL2以及低折射层LRL之外,平坦化层PNL还可以保护设置在第一衬底SUB上的构件,并且可以部分地补偿由它们形成的台阶部分。例如,平坦化层PNL可以在显示区域DPA中补偿由设置在其之下的颜色控制结构TPL和WCL、上堤层UBN以及堤层BNL形成的台阶部分,使得设置在其上的滤色器层CFL可以形成在平坦的表面上。
多个滤色器层CFL(例如,CFL1、CFL2、CFL3、CFL4、CFL5和CFL6)可以设置在平坦化层PNL上。滤色器层CFL可以在子像素SPXn中设置在光透射区域TA或子光透射区域STA1、STA2和STA3中,并且可以设置成部分地延伸到光阻挡区域BA。滤色器层CFL可以在光阻挡区域BA中与另一滤色器层CFL或颜色图案CP1、CP2和CP3重叠。滤色器层CFL不与另一滤色器层CFL重叠的部分可以是发射光的光透射区域TA,且不同的滤色器层CFL重叠或设置有颜色图案CP1、CP2和CP3的区域可以是光的发射被阻挡的光阻挡区域BA。
滤色器层CFL可以包括设置在第一子像素SPX1中的第一滤色器层CFL1、设置在第二子像素SPX2中的第二滤色器层CFL2、第三滤色器层CFL3和第四滤色器层CFL4、设置在第三子像素SPX3中的第五滤色器层CFL5以及设置在第四子像素SPX4中的第六滤色器层CFL6。滤色器层CFL可以设置成岛状图案,以与光透射区域TA或发射区域EMA对应。然而,本公开不限于此。滤色器层CFL可以跨多个光透射区域TA或发射区域EMA设置,以形成线型图案。
滤色器层CFL可以包含诸如染料或颜料的着色剂,该着色剂吸收除了特定波长之外的波长的光。滤色器层CFL可以在子像素SPXn中仅透射入射在滤色器层CFL上的光中的一些。显示装置10的每个子像素SPXn可以选择性地仅显示已经透射滤色器层CFL的光。在实施方式中,第一滤色器层CFL1和第二滤色器层CFL2可以是红色滤色器层R,第三滤色器层CFL3和第五滤色器层CFL5可以是绿色滤色器层G,以及第四滤色器层CFL4和第六滤色器层CFL6可以是蓝色滤色器层B。从发光元件ED发射的光可以在透射颜色控制结构TPL和WCL之后通过滤色器层CFL发射。
颜色图案CP1、CP2和CP3可以设置在平坦化层PNL或滤色器层CFL上。颜色图案CP1、CP2和CP3可以由与滤色器层CFL的材料相同的材料制成,并且设置在光阻挡区域BA中。颜色图案CP1、CP2和CP3以及不同的滤色器层CFL可以在光阻挡区域BA中堆叠,并且光透射可以在它们所堆叠的区域中被阻挡。
第一颜色图案CP1可以由与第一滤色器层CFL1和第二滤色器层CFL2的材料相同的材料制成,并且设置在光阻挡区域BA中。第一颜色图案CP1可以在光阻挡区域BA中直接设置在平坦化层PNL上,并且可以不设置在与第一子像素SPX1的第一光透射区域TA1相邻的光阻挡区域BA以及与第二子像素SPX2的第一子光透射区域STA1相邻的光阻挡区域BA中。第一颜色图案CP1可以设置在第二子像素SPX2和第三子像素SPX3之间的光阻挡区域BA中或第二光透射区域TA2的第二子光透射区域STA2和第三子光透射区域STA3之间的光阻挡区域BA中。第一滤色器层CFL1可以延伸以设置在第一子像素SPX1周围的光阻挡区域BA中,且第二滤色器层CFL2可以延伸以设置在第一子光透射区域STA1周围的区域中。
第二颜色图案CP2可以由与第三滤色器层CFL3和第五滤色器层CFL5的材料相同的材料制成,并且设置在光阻挡区域BA中。第二颜色图案CP2可以在光阻挡区域BA的平坦化层PNL上直接设置在第一颜色图案CP1上或者第一滤色器层CFL1或第二滤色器层CFL2上,并且可以不设置在与第三子像素SPX3的第三光透射区域TA3相邻的光阻挡区域BA中。第二颜色图案CP2可以设置在第一子像素SPX1和第二子像素SPX2之间的光阻挡区域BA中或第一子像素SPX1和第四子像素SPX4之间的光阻挡区域BA中,或可设置在第一子光透射区域STA1和第三子光透射区域STA3周围的不与第二光透射区域TA2的第二子光透射区域STA2接触的区域中。第五滤色器层CFL5可以延伸以设置在第三子像素SPX3周围的光阻挡区域BA中。
类似地,第三颜色图案CP3可以由与第四滤色器层CFL4和第六滤色器层CFL6的材料相同的材料制成,并且设置在光阻挡区域BA中。第三颜色图案CP3可以在光阻挡区域BA的平坦化层PNL上直接设置在第二颜色图案CP2上或者第二滤色器层CFL2或第五滤色器层CFL5上,并且可以不设置在与第四子像素SPX4的第四光透射区域TA4相邻的光阻挡区域BA中。第三颜色图案CP3可以设置在第一子像素SPX1和第二子像素SPX2之间的光阻挡区域BA中或第二子像素SPX2和第三子像素SPX3之间的光阻挡区域BA中,或者可以设置在第二光透射区域TA2的第一子光透射区域STA1和第二子光透射区域STA2之间的光阻挡区域BA中。第六滤色器层CFL6可以延伸以设置在第四子像素SPX4周围的光阻挡区域BA中。
在显示装置10中,与堤层BNL和上堤层UBN重叠的区域可以是光阻挡区域BA,并且第一颜色图案CP1、第二颜色图案CP2和第三颜色图案CP3中的每个可以设置成在光阻挡区域BA中与包含不同着色剂的滤色器层CFL中的至少一个重叠。例如,在不同子像素SPXn之间的区域中,第一颜色图案CP1可以设置成与第五滤色器层CFL5和第六滤色器层CFL6重叠,第二颜色图案CP2可以设置成与第一滤色器层CFL1和第六滤色器层CFL6重叠,以及第三颜色图案CP3可以设置成与第一滤色器层CFL1和第五滤色器层CFL5重叠。因为颜色图案CP1、CP2和CP3以及包含不同着色剂的滤色器层CFL彼此重叠,所以光可以在光阻挡区域BA处被阻挡。
根据一个实施方式,在第二光透射区域TA2中的不同子光透射区域STA1、STA2和STA3之间,第一颜色图案CP1可以设置成与第四滤色器层CFL4和第三滤色器层CFL3重叠,第二颜色图案CP2可以设置成与第二滤色器层CFL2和第四滤色器层CFL4重叠,以及第三颜色图案CP3可以设置成与第二滤色器层CFL2和第三滤色器层CFL3重叠。滤色器层CFL以及包含不同着色剂的颜色图案CP1、CP2和CP3可以设置成在第二光透射区域TA2的一部分中彼此重叠。然而,本公开不限于此。
尽管在附图中示出了设置在第二子像素SPX2中的颜色图案CP1、CP2和CP3与不同的滤色器层CFL重叠,但是本公开不限于此。如果第一颜色的红色光、第二颜色的绿色光和第三颜色的蓝色光同时发射,或者它们的混合光从第二子像素SPX2的整个第二光透射区域TA2发射,则在不同的子光透射区域STA1、STA2和STA3之间的区域中特定波长带的光的透射可以不被阻挡。在这样的实施方式中,颜色图案CP1、CP2和CP3可以不设置在第二子像素SPX2的子光透射区域STA1、STA2和STA3之间或可以不设置在不同的滤色器层CFL彼此接触或重叠的部分处。
多个颜色图案CP1、CP2和CP3以及滤色器层CFL可以具有堆叠结构,以防止由于包含不同着色剂的材料而导致的相邻区域之间的颜色混合。因为颜色图案CP1、CP2和CP3包含与滤色器层CFL的材料相同的材料,所以透射光阻挡区域BA的外部光或反射光可以具有特定颜色的波长带。由用户的眼睛感知的眼睛颜色敏感性根据光的颜色而变化。例如,与绿色波长带中的光和红色波长带中的光相比,蓝色波长带中的光对用户感知得较不敏感。在显示装置10中,颜色图案CP1、CP2和CP3设置在光阻挡区域BA中,使得光的透射可以被阻挡,并且用户可以相对较不敏感地感知反射光。此外,来自显示装置10的外部的光中的一些可以被吸收,从而减少由于外部光引起的反射光。
外涂层OC可以设置在滤色器层CFL和颜色图案CP1、CP2和CP3上。外涂层OC可以设置在整个显示区域DPA中,并且可以部分地设置在非显示区域NDA中。外涂层OC可以包含有机绝缘材料并且从外部保护布置在显示区域DPA中的构件。
根据一个实施方式的显示装置10包括设置在发光元件ED上的颜色控制结构TPL和WCL以及滤色器层CFL,使得即使在相同类型的发光元件ED设置在每个子像素SPXn中时也可以显示不同颜色的光。
例如,设置在第一子像素SPX1中的发光元件ED可以发射第三颜色的蓝色光,并且所述光可以在透射第四绝缘层PAS4之后入射在第一波长转换层WCL1上。第一波长转换层WCL1的第一基础树脂BRS1可以由透明材料制成,并且所述光中的一些可以透射第一基础树脂BRS1而入射在设置于第一基础树脂BRS1上的第一盖层CPL1上。然而,所述光中的至少一些可以入射在布置于第一基础树脂BRS1中的散射体SCP和第一波长转换材料WCP1上。所述光可以被散射和波长转换,并且然后可以作为红色光入射在第一盖层CPL1上。入射在第一盖层CPL1上的光可以在透射低折射层LRL、第二盖层CPL2和平坦化层PNL之后入射在第一滤色器层CFL1上,并且除了红色光之外的其它光的透射可以被第一滤色器层CFL1阻挡。因此,第一子像素SPX1可以发射红色光。
类似地,从设置在第三子像素SPX3中的发光元件ED发射的光可以在透射第四绝缘层PAS4、第四波长转换层WCL4、第一盖层CPL1、低折射层LRL、第二盖层CPL2、平坦化层PNL和第五滤色器层CFL5之后作为绿色光发射。
设置在第四子像素SPX4中的发光元件ED可以发射第三颜色的蓝色光,并且第三颜色的蓝色光可以在透射第四绝缘层PAS4之后入射在第二光透射层TPL2上。第二光透射层TPL2的第三基础树脂BRS3可以由透明材料制成,并且所述光中的一些可以透射第三基础树脂BRS3而入射在设置在第三基础树脂BRS3上的第一盖层CPL1上。入射在第一盖层CPL1上的光可以在透射低折射层LRL、第二盖层CPL2和平坦化层PNL之后入射在第六滤色器层CFL6上,并且除了蓝色光之外的其它光的透射可以被第六滤色器层CFL6阻挡。因此,第四子像素SPX4可以发射蓝色光。
设置在第二子像素SPX2中的发光元件ED可以发射第三颜色的蓝色光,并且第三颜色的蓝色光可以在透射第四绝缘层PAS4之后入射在第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1中的任一个上。所述光可以在透射第二波长转换层WCL2、第三波长转换层WCL3、第一光透射层TPL1、第一盖层CPL1、低折射层LRL、第二盖层CPL2和平坦化层PNL之后入射在不同的滤色器层CFL上。透射第二波长转换层WCL2的光可以入射在第二滤色器层CFL2上,并且第二滤色器层CFL2可以阻挡除了红色光之外的其它光的透射。已经透射第三波长转换层WCL3的光可以入射在第三滤色器层CFL3上,并且第三滤色器层CFL3可以阻挡除了绿色光之外的其它光的透射。透射第一光透射层TPL1的光可以入射在第四滤色器层CFL4上,并且第四滤色器层CFL4可以阻挡除了蓝色光之外的其它光的透射。因此,第二子像素SPX2可以同时发射红色光、绿色光和蓝色光,或者可以发射它们的混合光(例如,白色光)。
至少一对第一电极RME1和第二电极RME2可以设置在子像素SPXn中的每个中,并且设置在子像素SPXn中的每个中的发光元件ED可以电连接到相同的第一电极RME1和相同的第二电极RME2或相同的第一连接电极CNE1和相同的第二连接电极CNE2。第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中的每个分别发射一种颜色的光,使得设置在其中的发光元件ED可以电连接到相同的电极RME和/或相同的连接电极CNE。即使在第二子像素SPX2同时发射不同颜色的光或发射不同颜色的光的混合光时,设置在第二子像素SPX2中的发光元件ED也可以电连接到相同的电极RME和/或相同的连接电极CNE。即使在第二子像素SPX2具有与其它子像素SPXn的光发射结构不同的光发射结构时,第二子像素SPX2也可以具有与其它子像素SPXn的像素电路结构相同的像素电路结构。如图3和图4中所示,在显示装置10的子像素SPXn中的每个具有3T1C像素电路结构的实施方式中,第二子像素SPX2可以具有3T1C像素电路结构,使得发光元件ED可以响应于相同的驱动信号而发射光,并且第二子像素SPX2可以同时发射不同颜色的光或可以发射不同颜色的光的混合光。
因为第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中的每个发射一个特定波长带的光,所以即使在多个发光元件ED被同时驱动或发射光时,也可以调整在相应子像素SPXn中显示的颜色的颜色坐标。在第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中,可以通过调整用于允许发光元件ED发射光的驱动电流以及颜色控制结构TPL和WCL的厚度和滤色器层CFL的厚度来获得期望的颜色坐标。另一方面,在第二子像素SPX2中,发光元件ED被同时驱动以发射光,从而可以通过调整颜色控制结构TPL和WCL的厚度以及滤色器层CFL的厚度而不是通过控制驱动电流来获得期望的颜色坐标。例如,因为第二子像素SPX2发射两种或更多种颜色的光的混合光,所以可以通过调整与相应颜色的光相关的颜色控制结构TPL和WCL的厚度或滤色器层CFL的厚度来获得混合光中的特定颜色的光的期望颜色坐标。
在根据一个实施方式的显示装置10中,设置在子像素SPXn中的电极RME和连接电极CNE的布置可以是相同的,并且在子像素SPXn中可以设置相同类型的发光元件ED,但是除了同时发射红色光、绿色光和蓝色光之外,像素PX还可以发射白色光。在显示装置10中,一个像素PX可以包括四个子像素SPXn,并且可以包括发射一种颜色的光的第一类型子像素(例如,第一子像素SPX1、第三子像素SPX3和第四子像素SPX4)和发射两种或更多种颜色的光或混合光的第二类型子像素。在第一类型子像素和第二类型子像素中,电极RME和发光元件ED的结构可以是相同的,但是设置在电极RME和发光元件ED上的颜色控制结构TPL和WCL的布置可以是不同的,从而可以发射不同颜色的光。
然而,本公开不限于此。在一些实施方式中,在显示装置10中,在子像素SPXn中可以设置有不同的发光元件ED,并且子像素SPXn可以具有不同的电极结构并且发射不同颜色的光。在这样的实施方式中,设置在子像素SPXn中的颜色控制结构TPL和WCL可以是相同的。这将稍后参照另一实施方式进行描述。
图15是根据一个实施方式的发光元件的示意图。
参照图15,发光元件ED可以是发光二极管。发光元件ED可以是具有纳米尺寸或微米尺寸并且由无机材料制成的无机发光二极管。当在两个电极之间在特定方向上形成电场时,发光元件ED可以在呈现极性的两个电极之间对准。
根据一个实施方式的发光元件ED可以具有在一个方向上伸长的形状。发光元件ED可以具有圆柱体、杆、线、管等的形状。然而,发光元件ED的形状不限于此,并且发光元件ED可以具有诸如规则立方体、长方体和六边形棱柱的多边形棱柱形状,或者可以具有诸如在一个方向上伸长并且具有部分倾斜的外表面的形状的各种形状。
发光元件ED可以包括掺杂有任何导电类型(例如,p型或n型)掺杂剂的半导体层。半导体层可以通过接收从外部电源施加的电信号来发射特定波长带的光。发光元件ED可以包括第一半导体层31、第二半导体层32、发光层36、电极层37和绝缘膜38。
第一半导体层31可以是n型半导体。第一半导体层31可以包括具有化学式AlxGayIn1-x-yN(0≤x≤1,0≤y≤1,0≤x+y≤1)的半导体材料。例如,第一半导体层31可以是掺杂有n型掺杂剂的AlGaInN、GaN、AlGaN、InGaN、AlN和InN中的任一种或更多种。掺杂到第一半导体层31中的n型掺杂剂可以是Si、Ge、Sn、Se等。
第二半导体层32设置在第一半导体层31上,且发光层36在第二半导体层32和第一半导体层31之间。第二半导体层32可以是p型半导体,并且第二半导体层32可以包括具有化学式AlxGayIn1-x-yN(0≤x≤1,0≤y≤1,0≤x+y≤1)的半导体材料。例如,第二半导体层32可以是掺杂有p型掺杂剂的AlGaInN、GaN、AlGaN、InGaN、AlN和InN中的任一种或更多种。掺杂到第二半导体层32中的p型掺杂剂可以是Mg、Zn、Ca、Ba等。
尽管在附图中示出了第一半导体层31和第二半导体层32各自被配置为一个层,但是本公开不限于此。根据发光层36的材料,第一半导体层31和第二半导体层32还可以包括更多数量的层,诸如包层或拉伸应变势垒减小(TSBR)层。例如,发光元件ED还可以包括设置在第一半导体层31和发光层36之间或设置在第二半导体层32和发光层36之间的另一半导体层。设置在第一半导体层31和发光层36之间的半导体层可以是掺杂有n型掺杂剂的AlGaInN、GaN、AlGaN、InGaN、AlN、InN和SLS中的一种或更多种,且设置在第二半导体层32和发光层36之间的半导体层可以是掺杂有p型掺杂剂的AlGaInN、GaN、AlGaN、InGaN、AlN和InN中的一种或更多种。
发光层36设置在第一半导体层31和第二半导体层32之间。发光层36可以包括具有单量子阱结构或多量子阱结构的材料。当发光层36包括具有多量子阱结构的材料时,多个量子层和阱层可以交替堆叠。发光层36可以根据通过第一半导体层31和第二半导体层32施加的电信号通过电子-空穴对的复合来发射光。发光层36可以包括诸如AlGaN、AlGaInN或InGaN的材料。例如,当发光层36具有其中量子层和阱层交替堆叠的多量子阱结构时,量子层可以包括诸如AlGaN或AlGaInN的材料,并且阱层可以包括诸如GaN或AlInN的材料。
发光层36可以具有其中具有大能带隙的半导体材料和具有小能带隙的半导体材料交替堆叠的结构,并且可以根据所发射的光的波长带包括其它III族至V族半导体材料。由发光层36发射的光不限于蓝色波长带的光,而是在一些实施方式中发光层36也可以发射红色波长带或绿色波长带的光。
电极层37可以是欧姆连接电极。然而,本公开不限于此,并且电极层37可以是肖特基连接电极。发光元件ED可以包括至少一个电极层37。发光元件ED可以包括一个或更多个电极层37,但是本公开不限于此,并且在一些实施方式中可以省略电极层37。
在显示装置10中,当发光元件ED电连接到电极或连接电极时,电极层37可以减小发光元件ED与电极或连接电极之间的电阻。电极层37可以包括导电金属。例如,电极层37可以包括铝(Al)、钛(Ti)、铟(In)、金(Au)、银(Ag)、ITO、IZO和ITZO中的至少一种。
绝缘膜38布置成围绕以上描述的多个半导体层和电极层的外表面。例如,绝缘膜38可以设置成至少围绕发光层36的外表面,并且可以形成为暴露发光元件ED在纵向方向上的两个端部(例如,相对的端部)。此外,在剖视图中,绝缘膜38可以在与发光元件ED的至少一个端部相邻的区域中具有圆化的顶表面。
绝缘膜38可以包括例如氧化硅(SiOx)、氮化硅(SiNx)、氮氧化硅(SiOxNy)、氮化铝(AlNx)、氧化铝(AlOx)、氧化锆(ZrOx)、氧化铪(HfOx)或氧化钛(TiOx)的具有绝缘性质的材料中的至少一种。绝缘膜38被示出为单层,但是本公开不限于此。在一些实施方式中,绝缘膜38可以形成为包括多个堆叠层的多层结构。
绝缘膜38可以保护发光元件ED的半导体层和电极层。绝缘膜38可以防止当电信号传输到其的电极与发光元件ED直接接触时可能在发光层36处发生的电短路。此外,绝缘膜38可以确保发光元件ED的发光效率。
此外,绝缘膜38的外表面可以被表面处理。发光元件ED可以以将其中分散有发光元件ED的墨水喷射在电极上的方式对准。绝缘膜38的表面可以被处理成具有疏水性或亲水性,以在墨水中将发光元件ED保持在分散状态而不与其它相邻的发光元件ED聚集。
在下文中,将参照其它附图描述显示装置10的各种实施方式。
图16是示出根据另一实施方式的设置在显示装置的一个像素中的波长转换层和光透射层的平面图。图17是沿图16的线N5-N5'截取的剖视图,并且是沿第一方向DR1截取的图16的第二子像素SPX2的剖视图。
参照图16和图17,在根据一个实施方式的显示装置10_1中,第二子像素SPX2的第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以设置成彼此接触而彼此不间隔开。作为设置在第二子像素SPX2中的颜色控制结构的第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以设置成填充在平面图中由堤层BNL和上堤层UBN围绕的区域。因为第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1设置成彼此接触,所以设置成覆盖第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1的第一盖层CPL1可以不与设置在颜色控制结构之下的第四绝缘层PAS4直接接触。
因为第二子像素SPX2的颜色控制结构设置成彼此接触,所以从发光元件ED发射的光中的一些可以入射在其它相邻的颜色控制结构上。例如,从设置成与第三波长转换层WCL3重叠的发光元件ED发射的光中的一些可以通过第三波长转换层WCL3入射在滤色器层CFL上,并且其中的另一些光可以通过第二波长转换层WCL2或第一光透射层TPL1入射在滤色器层CFL上。然而,即使从发光元件ED发射的光中的一些通过另一颜色控制结构发射,从第二子像素SPX2发射的光的量仍由设置在第二子像素SPX2中的发光元件ED的数量来确定。因此,即使在颜色控制结构设置成彼此接触时,所发射的光的量也几乎不会改变。此外,因为颜色控制结构设置成在第二子像素SPX2中覆盖发光元件ED,所以从发光元件ED发射的光之中的通过非预想的颜色控制结构入射在滤色器层CFL上的光的量可以非常小。
图18是示出根据另一实施方式的设置在显示装置的一个像素中的波长转换层和光透射层的平面图,且图19是沿图18的线N6-N6'截取的剖视图。
参照图18和图19,在根据一个实施方式的显示装置10_2中,第二子像素SPX2的第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以布置成彼此部分地重叠。作为设置在第二子像素SPX2中的颜色控制结构的第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以布置成填充在平面图中由堤层BNL和上堤层UBN围绕的区域。第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以设置成与其它相邻的颜色控制结构部分地重叠。例如,第二波长转换层WCL2可以设置成与第三波长转换层WCL3重叠,并且第三波长转换层WCL3可以设置成与第二波长转换层WCL2和第一光透射层TPL1重叠。在第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1依次形成的实施方式中,第二波长转换层WCL2可以相对设置在最下部分处,并且第一光透射层TPL1可以相对设置在最上部分处。因为第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1设置成彼此部分地重叠,所以设置成覆盖第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1的第一盖层CPL1可以不与颜色控制结构之下的第四绝缘层PAS4直接接触。
设置在第二子像素SPX2中的滤色器层CFL可以与颜色控制结构类似地设置成彼此部分地重叠,并且颜色图案CP1、CP2和CP3可以不设置在滤色器层CFL重叠的部分处。例如,设置在第二波长转换层WCL2上的第二滤色器层CFL2和设置在第三波长转换层WCL3上的第三滤色器层CFL3可以设置成彼此部分地重叠。设置在第三波长转换层WCL3上的第三滤色器层CFL3和设置在第一光透射层TPL1上的第四滤色器层CFL4可以设置成彼此部分地重叠。颜色图案CP1、CP2和CP3可以不设置在不同的滤色器层CFL重叠的部分上。
在第二子像素SPX2中,设置有不同的颜色控制结构,从而可以同时发射不同颜色的光,或者可以发射不同颜色的光的混合光。作为促进从第二子像素SPX2的第二光透射区域TA2发射红色光、绿色光和蓝色光的混合光的结构的第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以设置成彼此部分地重叠。
图20是示出根据另一实施方式的显示装置的像素的平面图,图21是示出设置在图20中所示的一个像素中的波长转换层和光透射层的平面图,以及图22是沿图21中的线N7-N7'截取的剖视图。
参照图20至图22,在根据一个实施方式的显示装置10_3中,堤层BNL可以设置成将第二子像素SPX2的第二发射区域EMA2划分成多个区域,并且上堤层UBN可以设置成划分多个子光透射区域STA1、STA2和STA3。在第二子像素SPX2中,第一电极RME1和第二电极RME2可以在第一方向DR1上跨多个子光透射区域STA1、STA2和STA3设置而不管由堤层BNL划分的区域如何,并且发光元件ED可以分布和设置在由堤层BNL划分的多个区域中。然而,多个发光元件ED可以电连接到相同的第一电极RME1和相同的第二电极RME2或相同的第一连接电极CNE1和相同的第二连接电极CNE2。
第二子像素SPX2的第二光透射区域TA2可以包括由上堤层UBN划分的多个子光透射区域STA1、STA2和STA3。第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以分别设置在由上堤层UBN划分的区域中。第二子像素SPX2的第二滤色器层CFL2、第三滤色器层CFL3和第四滤色器层CFL4可以分别设置在第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1上。第二滤色器层CFL2、第三滤色器层CFL3和第四滤色器层CFL4可以设置成延伸到与上堤层UBN重叠的区域,并且不同的相邻的滤色器层CFL可以彼此重叠。此外,包含与两个不同滤色器层CFL的着色剂不同的着色剂的颜色图案CP1、CP2和CP3可以设置在两个不同的滤色器层CFL重叠的部分处。
显示装置10_3的第二子像素SPX2可以包括设置在由上堤层UBN划分的区域中的不同的颜色控制结构,并且从发光元件ED发射的光可以经由颜色控制结构和滤色器层CFL同时从第二子像素SPX2的子光透射区域STA1、STA2和STA3发射。在第二子像素SPX2的第二光透射区域TA2中,不同颜色的光可以从不同的子光透射区域STA1、STA2和STA3同时发射,并且第二子像素SPX2可以显示混合颜色的光。
图23是示意性地示出根据另一实施方式的设置在显示装置的一个像素中的发射区域的平面图,且图24是示出设置在图23中所示的显示装置的一个像素中的光透射层的示意性布置的平面图。
参照图23和图24,在根据一个实施方式的显示装置10_4中,从子像素SPXn的发射区域EMA1、EMA2、EMA3和EMA4发射的光可以具有不同的颜色或不同的中心波长带。从发射区域EMA发射的光可以在没有颜色转换或波长转换的情况下通过设置在子像素SPXn中的光透射层TPL从光透射区域TA发射。每个像素PX的子像素SPXn可以从光透射区域TA发射不同颜色的光。
例如,第一子像素SPX1可以发射第一颜色的光,第三子像素SPX3可以发射第二颜色的光,以及第四子像素SPX4可以发射第三颜色的光。第二子像素SPX2可以发射第一颜色的光、第二颜色的光和第三颜色的光中的每个,或者可以发射作为第一颜色的光、第二颜色的光和第三颜色的光的混合光的第四颜色的光。例如,第一颜色可以是红色,第二颜色可以是绿色,以及第三颜色可以是蓝色。子像素SPXn可以包括发射不同颜色的光的发光元件ED,并且发射区域EMA和光透射区域TA可以发射不同颜色的光。
根据一个实施方式,设置在第一子像素SPX1中的发光元件ED可以发射第一颜色的红色光,并且所述光可以作为红色光通过设置在第一子像素SPX1中的光透射层TPL从第一光透射区域TA1发射。第一颜色的红色光可以从第一子像素SPX1的第一发射区域EMA1发射,并且第一颜色的红色光也可以从第一光透射区域TA1发射。
类似地,设置在第三子像素SPX3中的发光元件ED可以发射第二颜色的绿色光,并且所述光可以作为绿色光通过设置在第三子像素SPX3中的光透射层TPL从第三光透射区域TA3发射。设置在第四子像素SPX4中的发光元件ED可以发射第三颜色的蓝色光,并且所述光可以作为蓝色光通过设置在第四子像素SPX4中的光透射层TPL从第四光透射区域TA4发射。第二颜色的绿色光可以从第三子像素SPX3的第三发射区域EMA3发射,并且第二颜色的绿色光也可以从第三光透射区域TA3发射。第三颜色的蓝色光可以从第四子像素SPX4的第四发射区域EMA4发射,并且第三颜色的蓝色光也可以从第四光透射区域TA4发射。
发射不同颜色的光的多个发光元件ED可以设置在第二子像素SPX2中。第二子像素SPX2的发光元件ED中的一些可以发射第一颜色的红色光,发光元件ED中的另一些可以发射第二颜色的绿色光,以及发光元件ED中的又一些可以发射第三颜色的蓝色光。第二子像素SPX2的第二发射区域EMA2可以包括发射不同颜色的光的多个子发射区域SEA1、SEA2和SEA3。发射第一颜色的红色光的发光元件ED可以设置在第一子发射区域SEA1中以发射红色光,发射第二颜色的绿色光的发光元件ED可以设置在第二子发射区域SEA2中以发射绿色光,以及发射第三颜色的蓝色光的发光元件ED可以设置在第三子发射区域SEA3中以发射蓝色光。
然而,即使在第二发射区域EMA2包括多个子发射区域SEA1、SEA2和SEA3时,子发射区域SEA1、SEA2和SEA3也可以不通过物理界面来区分。附图中所示的、作为被区分以与将稍后描述的设置在第二子像素SPX2中的不同电极(例如图25和图26中示出的电极)对应的区域的多个子发射区域SEA1、SEA2和SEA3可以在没有在显示装置10_4的第二子像素SPX2中被物理区分的情况下形成一个第二发射区域EMA2。然而,本公开不限于此,并且第二发射区域EMA2可以根据设置在第二子像素SPX2中的堤层BNL的结构而包括彼此物理地间隔开的子发射区域SEA1、SEA2和SEA3。
在显示装置10_4中,除了发射不同颜色的光的子像素(例如,第一子像素SPX1、第三子像素SPX3和第四子像素SPX4)之外,像素PX中的每个可以包括同时发射不同颜色的光或发射不同颜色的光的混合光的子像素(例如,第二子像素SPX2)。这可以根据显示装置10_4的子像素SPXn的发光元件ED的布置和颜色控制结构的布置而变化。
图25是示出根据一个实施方式的显示装置的一个像素的平面图,图26是示出图25中所示的第二子像素的平面图,图27是沿图26的线E1-E1'截取的剖视图,图28是沿图26的线E2-E2'截取的剖视图,以及图29是沿图26中的线E3-E3'截取的剖视图。图27至图29示出了跨设置在第二子像素SPX2中的不同的发光元件ED(例如,ED1、ED2和ED3)的两个端部(例如,相对的端部)的截面。
除了图23和图24之外,还将参照图25至图29来描述设置在显示装置10_4的一个像素中的电极的结构。在以下描述中,将省略冗余的描述,同时主要描述差异。
显示装置10_4的像素PX中的每个可以包括多个子像素SPXn。例如,一个像素PX可以包括第一子像素SPX1、第二子像素SPX2、第三子像素SPX3和第四子像素SPX4。对像素PX的描述与以上所描述的相同。
显示装置10的每个子像素SPXn可以包括发射区域EMA和非发射区域。发射区域EMA可以是其中设置有发光元件ED以发射特定波长带的光的区域。非发射区域可以是其中未设置发光元件ED的区域并且是因为从发光元件ED发射的光不到达其而不从其发射光的区域。每个子像素SPXn还可以包括设置在非发射区域中的子区域SA。
显示装置10_4可以包括多个电极RME(例如,RME1、RME2、RME3、RME4、RME5和RME6)、阻障壁BP1和BP2、堤层BNL、发光元件ED(例如,ED1、ED2和ED3)以及连接电极CNE(例如,CNE1、CNE2、CNE3、CNE4、CNE5和CNE6)。
多个阻障壁BP1和BP2可以设置在每个子像素SPXn的发射区域EMA中。阻障壁BP1和BP2可以在第一方向DR1上延伸,并且可以设置成在第二方向DR2上彼此间隔开。例如,阻障壁BP1和BP2可以在每个子像素SPXn的发射区域EMA中包括在第二方向DR2上彼此间隔开的第一阻障壁BP1和第二阻障壁BP2。多个发光元件ED可以布置在第一阻障壁BP1和第二阻障壁BP2之间。
多个电极RME(例如,RME1、RME2、RME3、RME4、RME5和RME6)以在一个方向上延伸的形状设置在每个子像素SPXn中。多个电极RME中的一些可以在第一方向DR1上延伸成设置在子像素SPXn的子区域SA和发射区域EMA中,并且它们可以设置成在第二方向DR2上彼此间隔开。另一些电极RME可以设置成在子像素SPXn的发射区域EMA中与堤层BNL部分地重叠。
根据一个实施方式,在显示装置10_4中,每个像素PX可以包括设置在第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中的每个中的第一电极RME1和第二电极RME2。在相应子像素中,第一电极RME1在附图中相对于发射区域EMA的中心位于左侧上,并且第二电极RME2在附图中相对于发射区域EMA的中心位于右侧上同时在第二方向DR2上与第一电极RME1间隔开。第一电极RME1可以设置在第一阻障壁BP1上,且第二电极RME2可以设置在第二阻障壁BP2上。第一电极RME1和第二电极RME2可以在堤层BNL之上部分地布置在相应子像素SPXn和子区域SA中。不同子像素SPXn的第一电极RME1和第二电极RME2可以在设置于任一个子像素SPXn的子区域SA中的分离部分ROP处彼此间隔开或彼此分离。
除了第一电极RME1和第二电极RME2之外,第二子像素SPX2还可以包括在第一方向DR1上与第一电极RME1和第二电极RME2间隔开的第三电极RME3、第四电极RME4、第五电极RME5和第六电极RME6。
与设置在其它子像素SPXn中的电极RME相比,设置在第二子像素SPX2中的第一电极RME1、第二电极RME2、第三电极RME3、第四电极RME4、第五电极RME5和第六电极RME6可以具有在第一方向DR1上延伸的相对短的长度。第二子像素SPX2的电极RME1、RME2、RME3、RME4、RME5和RME6可以在发射区域EMA中分离成彼此间隔开。
第一电极RME1和第二电极RME2可以设置在发射区域EMA的上侧上以在第一方向DR1上延伸,并且可以在第二方向DR2上彼此间隔开以彼此面对。第一电极RME1和第二电极RME2可以分别设置在第一阻障壁BP1和第二阻障壁BP2上,并且可以从发射区域EMA延伸到设置在发射区域EMA的上侧上的子区域SA。第一电极RME1和第二电极RME2可以通过形成在与堤层BNL重叠的部分处的第一电极接触孔CTD和第二电极接触孔CTS电连接到第三导电层。第一电极RME1可以通过第一电极接触孔CTD电连接到第一-第一晶体管T1-1,且第二电极RME2可以通过第二电极接触孔CTS电连接到第二电压线VL2。
第三电极RME3和第四电极RME4可以设置在发射区域EMA的中央部分或中央区域处,以分别在第一方向DR1上与第一电极RME1和第二电极RME2间隔开。第三电极RME3和第四电极RME4可以包括在第一方向DR1上延伸的部分和从该部分在第二方向DR2上弯曲以与堤层BNL重叠的部分。第三电极RME3和第四电极RME4在第一方向DR1上延伸的部分可以分别设置在第一阻障壁BP1和第二阻障壁BP2上,并且可以通过形成在与堤层BNL重叠的部分处的第一电极接触孔CTD和第二电极接触孔CTS电连接到第三导电层。第三电极RME3可以通过第一电极接触孔CTD电连接到第一-第二晶体管T1-2,且第四电极RME4可以通过第二电极接触孔CTS电连接到第二电压线VL2。
第五电极RME5和第六电极RME6可以在附图中设置在发射区域EMA的下侧上以在第一方向DR1上延伸,并且可以分别在第一方向DR1上与第三电极RME3和第四电极RME4间隔开。第五电极RME5和第六电极RME6可以包括在第一方向DR1上延伸的部分和从该部分在第二方向DR2上弯曲以与堤层BNL重叠的部分。第五电极RME5和第六电极RME6可以分别设置在第一阻障壁BP1和第二阻障壁BP2上,并且可以从发射区域EMA延伸到设置在发射区域EMA下侧上的子区域SA。第五电极RME5和第六电极RME6可以通过形成在与堤层BNL重叠的部分处的第一电极接触孔CTD和第二电极接触孔CTS电连接到第三导电层。第五电极RME5可以通过第一电极接触孔CTD电连接到第一-第三晶体管T1-3,且第六电极RME6可以通过第二电极接触孔CTS电连接到第二电压线VL2。
第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中的每个可以包括一对电极(例如,第一电极RME1和第二电极RME2),并且设置在相应子像素SPXn中的多个发光元件ED可以设置在相同的电极RME1和RME2上。另一方面,第二子像素SPX2可以包括至少两对或更多对电极(例如,形成三对电极的第一电极RME1、第二电极RME2、第三电极RME3、第四电极RME4、第五电极RME5和第六电极RME6),并且设置在相应子像素SPXn中的多个发光元件ED可以被分类成设置在不同电极RME1、RME2、RME3、RME4、RME5和RME6上的发光元件ED。此外,在第二子像素SPX2中,不同对的电极RME可以被单独驱动。在第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中,两个电极RME1和RME2可以分别电连接到第一晶体管T1和第二电压线VL2,而第二子像素SPX2的不同对电极RME1、RME2、RME3、RME4、RME5和RME6可以电连接到不同的第一晶体管(例如,第一-第一晶体管T1-1、第一-第二晶体管T1-2和第一-第三晶体管T1-3)。如将稍后描述的,设置在多个子像素SPXn中的发光元件ED可以发射不同颜色的光,并且发射不同颜色的光的发光元件ED可以设置在第二子像素SPX2中。在第二子像素SPX2中,发射不同颜色的光的发光元件ED可以设置在不同对的电极RME1、RME2、RME3、RME4、RME5和RME6上,并且它们可以被单独驱动。例如,显示装置10_4的第二子像素SPX2可以具有9T3C像素电路结构。
堤层BNL可以设置成围绕多个子像素SPXn、发射区域EMA和子区域SA。堤层BNL可以设置于在第一方向DR1和第二方向DR2上相邻的子像素SPXn之间的边界处,并且还可以设置于发射区域EMA和子区域SA之间的边界处。堤层BNL可以包括在平面图中在第一方向DR1和第二方向DR2上延伸的部分,以遍及显示区域DPA的整个表面布置成栅格图案。
多个发光元件ED1、ED2和ED3可以设置在每个子像素SPXn的发射区域EMA中。发光元件ED可以设置在阻障壁BP1和BP2之间,并且可以设置成在第一方向DR1上彼此间隔开。
在一个实施方式中,设置在每个子像素SPXn中的发光元件ED1、ED2和ED3可以发射不同颜色的光,并且发射不同颜色的光的多个发光元件ED1、ED2和ED3可以设置在第二子像素SPX2中。
例如,发射第一颜色的红色光的第一发光元件ED1可以设置在第一子像素SPX1中。发射第二颜色的绿色光的第二发光元件ED2可以设置在第三子像素SPX3中,且发射第三颜色的蓝色光的第三发光元件ED3可以设置在第四子像素SPX4中。设置在第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中的每个中的第一发光元件ED1、第二发光元件ED2和第三发光元件ED3可以设置在彼此间隔开的第一电极RME1和第二电极RME2上。
发射第一颜色的红色光的第一发光元件ED1、发射第二颜色的绿色光的第二发光元件ED2以及发射第三颜色的蓝色光的第三发光元件ED3可以设置在第二子像素SPX2中。第一发光元件ED1可以设置在第一电极RME1和第二电极RME2上,第二发光元件ED2可以设置在第三电极RME3和第四电极RME4上,以及第三发光元件ED3可以设置在第五电极RME5和第六电极RME6上。第二子像素SPX2的第一发光元件ED1、第二发光元件ED2和第三发光元件ED3可以设置在不同对的电极RME1、RME2、RME3、RME4、RME5和RME6上,并且可以设置成在第一方向DR1上彼此间隔开。
设置在第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中的多个第一发光元件ED1、第二发光元件ED2和第三发光元件ED3可以在相应子像素SPXn中电连接到相同的电极RME,并且可以与设置在相应子像素SPXn中的相同类型的发光元件ED一起被驱动或发射光。另一方面,设置在第二子像素SPX2中的多个第一发光元件ED1、第二发光元件ED2和第三发光元件ED3可以在相应子像素SPXn中电连接到不同的电极RME,并且设置在相应子像素SPXn中的不同的发光元件ED可以被单独驱动或单独发射光。
由第一发光元件ED1发射的第一颜色的红色光可以从第一子像素SPX1的第一发射区域EMA1发射,由第二发光元件ED2发射的第二颜色的绿色光可以从第三子像素SPX3的第三发射区域EMA3发射,以及由第三发光元件ED3发射的第三颜色的蓝色光可以从第四子像素SPX4的第四发射区域EMA4发射。在第二子像素SPX2的第二发射区域EMA2中,可以同时发射分别由第一发光元件ED1、第二发光元件ED2和第三发光元件ED3发射的红色光、绿色光和蓝色光,或者可以发射作为它们的混合光的白色光。在显示装置10_4中,子像素SPXn可以包括不同的发光元件ED,以发射不同颜色的光。
多个连接电极CNE(例如,CNE1、CNE2、CNE3、CNE4、CNE5和CNE6)可以设置在多个电极RME以及阻障壁BP1和BP2上。连接电极CNE可以与发光元件ED接触,并且可以电连接到电极RME或设置在其之下的导电层。
连接电极CNE可以包括设置在第一子像素SPX1、第三子像素SPX3和第四子像素SPX4中的第一连接电极CNE1和第二连接电极CNE2。第一连接电极CNE1可以具有在第一方向DR1上延伸的形状,并且可以设置在第一电极RME1或第一阻障壁BP1上。第一连接电极CNE1可以在堤层BNL之上从发射区域EMA直到子区域SA进行设置。第二连接电极CNE2可以具有在第一方向DR1上延伸的形状,并且可以设置在第二电极RME2或第二阻障壁BP2上。第二连接电极CNE2可以在堤层BNL之上从发射区域EMA直到子区域SA进行设置。
连接电极CNE可以包括设置在第二子像素SPX2中的第一连接电极CNE1、第二连接电极CNE2、第三连接电极CNE3、第四连接电极CNE4、第五连接电极CNE5和第六连接电极CNE6。第二子像素SPX2的第一连接电极CNE1可以设置在第一电极RME1上以与第一发光元件ED1接触,并且可以电连接到第一电极RME1。第二连接电极CNE2可以设置在第二电极RME2上以与第二发光元件ED2接触,并且可以电连接到第二电极RME2。
类似地,设置在第二子像素SPX2中的第三连接电极CNE3和第四连接电极CNE4可以分别设置在第三电极RME3和第四电极RME4上以与第二发光元件ED2接触,并且可以电连接到第三电极RME3和第四电极RME4。设置在第二子像素SPX2中的第五连接电极CNE5和第六连接电极CNE6可以分别设置在第五电极RME5和第六电极RME6上以与第三发光元件ED3接触,并且可以电连接到第五电极RME5和第六电极RME6。
在显示装置10_4中,子像素SPXn包括不同类型的发光元件ED,并且设置在发光元件ED上的颜色控制结构可以不将从发光元件ED发射的光转换成另一种颜色的光。根据一个实施方式的显示装置10_4可以包括设置在不同的发光元件ED上的多个光透射层TPL,使得子像素SPXn可以显示不同颜色的光。
图30是示出设置在图25中所示的一个像素中的光透射层的平面图,图31是沿图30中的线E4-E4'截取的剖视图,以及图32是沿图30中的线E5-E5'截取的剖视图。
除了图23和图24之外,还将参照图30至图32来描述设置在显示装置10_4的一个像素中的光透射层TPL的结构。在以下描述中,将省略冗余的描述,并且将主要描述差异。
显示装置10_4可以包括设置于在平面图中由每个子像素SPXn的上堤层UBN围绕的区域中的多个光透射层TPL。在第一子像素SPX1、第二子像素SPX2、第三子像素SPX3和第四子像素SPX4中的每个中,光透射层TPL可以设置在发光元件ED上。光透射层TPL可以包括散射体SCP和基础树脂BRS,并且可以使从发光元件ED发射的光在没有转换的情况下在向上方向上发射。第一盖层CPL1、低折射层LRL、第二盖层CPL2、平坦化层PNL、滤色器层CFL和外涂层OC设置在光透射层TPL上。对其的详细描述与以上所描述的相同。
设置在第一子像素SPX1中的光透射层TPL设置成与多个第一发光元件ED1重叠。由第一发光元件ED1发射的第一颜色的红色光可以通过光透射层TPL和第一滤色器层CFL1发射,并且第一颜色的红色光可以从第一子像素SPX1的第一光透射区域TA1发射或显示。类似地,设置在第三子像素SPX3中的光透射层TPL设置成与多个第二发光元件ED2重叠。由第二发光元件ED2发射的第二颜色的绿色光可以通过光透射层TPL和第五滤色器层CFL5发射,并且第二颜色的绿色光可以从第三子像素SPX3的第三光透射区域TA3发射或显示。设置在第四子像素SPX4中的光透射层TPL设置成与多个第三发光元件ED3重叠。由第三发光元件ED3发射的第三颜色的蓝色光可以通过光透射层TPL和第六滤色器层CFL6发射,并且第三颜色的蓝色光可以从第四子像素SPX4的第四光透射区域TA4发射或显示。
设置在第二子像素SPX2中的光透射层TPL可以与多个第一发光元件ED1、第二发光元件ED2和第三发光元件ED3重叠。此外,光透射层TPL也可以与彼此间隔开的多个电极RME1、RME2、RME3、RME4、RME5和RME6重叠。从第一发光元件ED1、第二发光元件ED2和第三发光元件ED3发射的光可以分别通过光透射层TPL与第二滤色器层CFL2、第三滤色器层CFL3和第四滤色器层CFL4发射。在第二子像素SPX2的第二光透射区域TA2中,可以同时发射第一颜色的红色光、第二颜色的绿色光和第三颜色的蓝色光,或者可以发射第一颜色的红色光、第二颜色的绿色光和第三颜色的蓝色光的混合光。
不同于图9至图14中所示的实施方式,根据一个实施方式的显示装置10_4可以包括在子像素SPXn中发射不同颜色的光的发光元件ED,且光透射层TPL设置在发光元件ED上。然而,类似于以上描述的实施方式,显示装置10_4可以包括发射第一颜色的光、第二颜色的光和第三颜色的光中的任一种的第一类型子像素(例如,第一子像素SPX1、第三子像素SPX3和第四子像素SPX4)以及同时发射第一颜色的光、第二颜色的光和第三颜色的光或者发射第一颜色的光、第二颜色的光和第三颜色的光的混合光的第二类型子像素(例如,第二子像素SPX2)。
图33是示出根据另一实施方式的设置在显示装置的一个像素中的光透射层的平面图,且图34是沿图33的线E6-E6'截取的剖视图。
参照图33和图34,在根据一个实施方式的显示装置10_5中,堤层BNL可以设置成将第二子像素SPX2的第二发射区域EMA2划分成多个区域,并且上堤层UBN可以设置成区分多个子光透射区域STA1、STA2和STA3。在第二子像素SPX2中,不同对的电极RME1、RME2、RME3、RME4、RME5和RME6可以设置成与由堤层BNL区分的多个子发射区域SEA1、SEA2和SEA3对应。不同的第一发光元件ED1、第二发光元件ED2和第三发光元件ED3以及连接电极CNE也可以设置成与由堤层BNL区分的多个子发射区域SEA1、SEA2和SEA3对应。
第二子像素SPX2的第二光透射区域TA2可以包括由上堤层UBN区分的多个子光透射区域STA1、STA2和STA3。在第二子像素SPX2中,光透射层TPL可以设置在由上堤层UBN区分的多个区域中。设置在第二子像素SPX2中的光透射层TPL可以彼此间隔开,且上堤层UBN插置于彼此间隔开的光透射层TPL之间。
显示装置10_5可以包括在子像素SPXn中发射不同颜色的光的发光元件ED,并且堤层BNL和上堤层UBN的结构可以与图20中所示的实施方式中的结构相同。例如,显示装置10_5可以被理解为其中图20中所示的实施方式的方面和图25至图32中所示的实施方式的方面所组合的实施方式。对显示装置10_5的具体结构的描述与以上描述的实施方式中的描述基本上相同,并且将省略对其的详细描述。
图35是示出根据另一实施方式的显示装置的子像素的平面图,图36是沿图35的线Q1-Q1'截取的剖视图,以及图37是沿图35的线Q2-Q2'截取的剖视图。
图35示出了设置在显示装置10_6的一个像素PX中的电极RME(例如,RME1、RME2、RME3和RME4)、阻障壁BP1、BP2和BP3、堤层BNL、多个发光元件ED以及连接电极CNE(例如,CNE1、CNE2、CNE3、CNE4和CNE5)的平面布置。图36示出了跨设置在不同电极RME上的发光元件ED(例如,ED1、ED2、ED3和ED4)的两个端部(例如,相对的端部)的截面,且图37示出了跨多个接触部分CT1、CT2、CT3和CT4的截面。
参照图35至图37,显示装置10_6可以包括更多数量的电极RME(例如,RME1、RME2、RME3和RME4)、更多数量的阻障壁BP1、BP2和BP3、更多数量的发光元件ED(例如,ED1、ED2、ED3和ED4)以及更多数量的连接电极CNE(例如,CNE1、CNE2、CNE3、CNE4和CNE5)。显示装置10_6与图9中所示的实施方式的不同之处在于,在每个子像素SPXn中包括有更多数量的电极和更多数量的发光元件。在以下描述中,将省略冗余的描述,并且将主要描述差异。
阻障壁BP1、BP2和BP3还可以包括设置在第一阻障壁BP1和第二阻障壁BP2之间的第三阻障壁BP3。第一阻障壁BP1可以相对于发射区域EMA的中心在附图中位于左侧上,第二阻障壁BP2可以相对于发射区域EMA的中心在附图中位于右侧上,以及第三阻障壁BP3可以位于发射区域EMA的中心处。在第二方向DR2上测量的第三阻障壁BP3的宽度可以大于在第二方向DR2上测量的第一阻障壁BP1和第二阻障壁BP2的宽度。阻障壁BP1、BP2和BP3之间的在第二方向DR2上的间隙可以大于电极RME之间的间隙。第一阻障壁BP1可以设置成与第一电极RME1部分地重叠,且第二阻障壁BP2可以设置成与第四电极RME4部分地重叠。第三阻障壁BP3可以设置成与第二电极RME2和第三电极RME3部分地重叠。电极RME的至少一部分可以在不与阻障壁BP1、BP2和BP3重叠的情况下布置。
除了第一电极RME1和第二电极RME2之外,针对每个子像素SPXn布置的多个电极RME还可以包括第三电极RME3和第四电极RME4。
第三电极RME3可以设置在第一电极RME1和第二电极RME2之间,并且第四电极RME4可以在第二方向DR2上与第三电极RME3间隔开,且第二电极RME2插置在第四电极RME和第三电极RME3之间。如附图中所示,多个电极RME可以从子像素SPXn的左侧到右侧以第一电极RME1、第三电极RME3、第二电极RME2和第四电极RME4的顺序依次布置。电极RME可以在第二方向DR2上彼此面对并间隔开。多个电极RME可以在子区域SA的分离部分ROP处与在第一方向DR1上相邻的另一子像素SPXn的电极RME间隔开。
在多个电极RME之中,第一电极RME1和第二电极RME2可以分别通过设置在堤层BNL之下的电极接触孔CTD和CTS与设置在其之下的第一导电图案CDP1和第二电压线VL2接触,且第三电极RME3和第四电极RME4可以不与第一导电图案CDP1和第二电压线VL2接触。
第一绝缘层PAS1可以设置成与以上描述的实施方式中的结构类似的结构。第一绝缘层PAS1可以设置在整个显示区域DPA中,并且可以覆盖多个电极RME和阻障壁BP1、BP2和BP3。
多个发光元件ED可以布置在阻障壁BP1、BP2和BP3之间或不同的电极RME上。发光元件ED中的一些可以布置在第一阻障壁BP1和第三阻障壁BP3之间,并且另一些发光元件ED可以布置在第三阻障壁BP3和第二阻障壁BP2之间。根据一个实施方式,发光元件ED可以包括布置在第一阻障壁BP1和第三阻障壁BP3之间的第一发光元件ED1和第三发光元件ED3以及布置在第三阻障壁BP3和第二阻障壁BP2之间的第二发光元件ED2和第四发光元件ED4。第一发光元件ED1和第三发光元件ED3中的每个可以设置在第一电极RME1和第三电极RME3上方,且第二发光元件ED2和第四发光元件ED4中的每个可以设置在第二电极RME2和第四电极RME4上方。第一发光元件ED1和第二发光元件ED2可以布置成在附图中与相应子像素SPXn的发射区域EMA的下侧相邻或者与子区域SA相邻,且第三发光元件ED3和第四发光元件ED4可以布置成在附图中与相应子像素SPXn的发射区域EMA的上侧相邻。
然而,发光元件ED可以不根据发射区域EMA中的布置位置来分类,而是可以根据与连接电极CNE的连接关系来分类,这将稍后描述。每个发光元件ED的两个端部可以根据连接电极CNE的布置方法而与不同的连接电极CNE接触。发光元件ED可以根据与其接触的连接电极CNE的类型而被分类为不同类型的发光元件ED。
除了设置在第一电极RME1上的第一连接电极CNE1和设置在第二电极RME2上的第二连接电极CNE2之外,多个连接电极CNE还可以包括跨多个电极RME布置的第三连接电极CNE3、第四连接电极CNE4和第五连接电极CNE5。
不同于图9至图11中所示的实施方式,第一连接电极CNE1和第二连接电极CNE2中的每个可以具有在第一方向DR1上延伸的相对短的长度。第一连接电极CNE1和第二连接电极CNE2可以相对于发射区域EMA的中心布置在下侧上。第一连接电极CNE1和第二连接电极CNE2可以跨相应子像素SPXn的发射区域EMA和子区域SA设置,并且可以分别通过形成在子区域SA中的接触部分CT1和CT2与电极RME直接接触。第一连接电极CNE1可以在子区域SA中通过穿透第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3的第一接触部分CT1与第一电极RME1直接接触,且第二连接电极CNE2可以在子区域SA中通过穿透第一绝缘层PAS1、第二绝缘层PAS2和第三绝缘层PAS3的第二接触部分CT2与第二电极RME2直接接触。
第三连接电极CNE3可以包括设置在第三电极RME3上的第一延伸部分CN_E1、设置在第一电极RME1上的第二延伸部分CN_E2以及将第一延伸部分CN_E1连接到第二延伸部分CN_E2(例如,在第一延伸部分CN_E1和第二延伸部分CN_E2之间延伸)的第一连接部分CN_B1。第一延伸部分CN_E1可以在第二方向DR2上与第一连接电极CNE1间隔开,且第二延伸部分CN_E2可以在第一方向DR1上与第一连接电极CNE1间隔开。第一延伸部分CN_E1可以在附图中设置在相应子像素SPXn的发射区域EMA的下侧上,且第二延伸部分CN_E2可以在附图中设置在发射区域EMA的上侧上。第一延伸部分CN_E1和第二延伸部分CN_E2可以设置在发射区域EMA中。第一连接部分CN_B1可以在发射区域EMA的中央部分处跨第一电极RME1和第三电极RME3设置。第三连接电极CNE3可以具有基本上在第一方向DR1上延伸的形状,并且可以具有在第二方向DR2上弯曲并再次在第一方向DR1上延伸的形状。
第四连接电极CNE4可以包括设置在第四电极RME4上的第三延伸部分CN_E3、设置在第二电极RME2上的第四延伸部分CN_E4以及将第三延伸部分CN_E3连接到第四延伸部分CN_E4(例如,在第三延伸部分CN_E3和第四延伸部分CN_E4之间延伸)的第二连接部分CN_B2。第三延伸部分CN_E3可以面对第二连接电极CNE2并且可以在第二方向DR2上与第二连接电极CNE2间隔开,且第四延伸部分CN_E4可以在第一方向DR1上与第二连接电极CNE2间隔开。第三延伸部分CN_E3可以在附图中设置在相应子像素SPXn的发射区域EMA的下侧上,且第四延伸部分CN_E4可以在附图中设置在发射区域EMA的上侧上。第三延伸部分CN_E3和第四延伸部分CN_E4可以设置在发射区域EMA中。第二连接部分CN_B2可以跨第二电极RME2和第四电极RME4设置同时与发射区域EMA的中心相邻。第四连接电极CNE4可以具有基本上在第一方向DR1上延伸的形状,并且可以具有在第二方向DR2上弯曲并再次在第一方向DR1上延伸的形状。
第五连接电极CNE5可以包括设置在第三电极RME3上的第五延伸部分CN_E5、设置在第四电极RME4上的第六延伸部分CN_E6以及将第五延伸部分CN_E5连接到第六延伸部分CN_E6的第三连接部分CN_B3。第五延伸部分CN_E5可以面对第三连接电极CNE3的第二延伸部分CN_E2并且可以在第二方向DR2上与第三连接电极CNE3的第二延伸部分CN_E2间隔开,且第六延伸部分CN_E6可以面对第四连接电极CNE4的第四延伸部分CN_E4并且可以在第二方向DR2上与第四连接电极CNE4的第四延伸部分CN_E4间隔开。第五延伸部分CN_E5和第六延伸部分CN_E6中的每个可以布置在发射区域EMA的上侧上,且第三连接部分CN_B3可以跨第三电极RME3、第二电极RME2和第四电极RME4设置。第五连接电极CNE5可以设置成在平面图中围绕第四连接电极CNE4的第四延伸部分CN_E4。
第三连接电极CNE3可以在子区域SA中通过穿透第一绝缘层PAS1和第二绝缘层PAS2的第三接触部分CT3与第三电极RME3直接接触,且第四连接电极CNE4可以在子区域SA中通过穿透第一绝缘层PAS1和第二绝缘层PAS2的第四接触部分CT4与第四电极RME4直接接触。
然而,本公开不限于此。在一些实施方式中,在显示装置10_6中,连接电极CNE中的一些可以直接连接到第三导电层。例如,作为第一类型连接电极的第一连接电极CNE1和第二连接电极CNE2可以直接连接到第三导电层,并且可以不电连接到电极RME。第二类型连接电极和第三类型连接电极可以不电连接到电极RME,并且可以仅连接到发光元件ED。
第一连接电极CNE1和第二连接电极CNE2可以是分别与直接连接到第三导电层的电极RME1和RME2连接的第一类型连接电极。第三连接电极CNE3和第四连接电极CNE4可以是与未连接到第三导电层的电极RME3和RME4连接的第二类型连接电极。第五连接电极CNE5可以是未连接到电极RME的第三类型连接电极。第五连接电极CNE5可以在未连接到电极RME的情况下与发光元件ED接触,并且可以与其它连接电极CNE一起构成发光元件ED的电连接电路。
作为第二类型连接电极的第三连接电极CNE3和第四连接电极CNE4可以是其中在第一方向DR1上延伸的电极延伸部分在第二方向DR2上彼此不平行的连接电极。作为第三类型连接电极的第五连接电极CNE5可以是其中在第一方向DR1上延伸的电极延伸部分在第二方向DR2上彼此平行的连接电极。第三连接电极CNE3和第四连接电极CNE4可以具有弯曲的同时在第一方向DR1上延伸的形状,且第五连接电极CNE5可以具有在平面图中围绕另一连接电极的一部分的形状。
多个发光元件ED可以根据与发光元件ED的两个端部接触的连接电极CNE而被分类为不同的发光元件ED,以对应于连接电极CNE的布置结构。第一发光元件ED1和第二发光元件ED2可以具有与第一类型连接电极接触的第一端部和与第二类型连接电极接触的第二端部。第一发光元件ED1可以与第一连接电极CNE1和第三连接电极CNE3接触,且第二发光元件ED2可以与第二连接电极CNE2和第四连接电极CNE4接触。第三发光元件ED3和第四发光元件ED4可以具有与第二类型连接电极接触的第一端部和与第三类型连接电极接触的第二端部。第三发光元件ED3可以与第三连接电极CNE3和第五连接电极CNE5接触,且第四发光元件ED4可以与第四连接电极CNE4和第五连接电极CNE5接触。
多个发光元件ED可以通过多个连接电极CNE串联连接。因为根据本实施方式的显示装置10_6针对每个子像素SPXn包括更多数量的发光元件ED并且发光元件ED串联连接,所以可以进一步增加每单位面积的发光量。
图38是示出设置在图35中所示的第一子像素和第二子像素中的波长转换层和光透射层的平面图。
参照图38,在显示装置10_6中,设置在第一子像素SPX1和第二子像素SPX2中的颜色控制结构TPL和WCL可以具有不同的结构。如上所述,第一波长转换层WCL1可以设置在第一子像素SPX1中,且第二波长转换层WCL2、第三波长转换层WCL3和第一光透射层TPL1可以设置在第二子像素SPX2中。第四波长转换层WCL4可以设置在第三子像素SPX3中,且第二光透射层TPL2可以设置在第四子像素SPX4中。此外,第一滤色器层CFL1、第二滤色器层CFL2、第三滤色器层CFL3、第四滤色器层CFL4、第五滤色器层CFL5和第六滤色器层CFL6可以在每个子像素SPXn中设置成与颜色控制结构TPL和WCL对应。本实施方式与图9至图14中所示的实施方式的不同之处在于,在显示装置10_6的每个子像素SPXn中四个电极布置为一组并且更多数量的发光元件ED串联连接。其它描述与以上所描述的相同,并且将省略对其的详细描述。
在详细描述的最后,本领域的技术人员将理解,在基本上不背离本公开的原理的情况下,可以对本文中所描述的实施方式进行许多变型及修改。因此,所描述的本公开的实施方式应当以概述性和描述性的意义使用和理解,而不是出于限制的目的。

Claims (10)

1.一种显示装置,包括:
多个子像素,所述子像素包括在第一方向上延伸并且在第二方向上彼此间隔开的第一电极和第二电极以及在所述第一电极和所述第二电极上的多个发光元件;
堤层,在布置有所述子像素的所述多个发光元件的区域周围延伸;以及
多个波长转换层和多个光透射层,在由所述堤层界定的所述区域中,
其中,所述多个子像素包括:
第一子像素,包括在由所述堤层界定的所述区域中与所述多个发光元件重叠的第一波长转换层;以及
第二子像素,包括第二波长转换层、第三波长转换层和第一光透射层,所述第二波长转换层、所述第三波长转换层和所述第一光透射层中的每个在由所述堤层界定的所述区域中与所述多个发光元件中的一些重叠,
其中,所述第二子像素的所述第二波长转换层将由所述多个发光元件发射的第三颜色的光转换为第一颜色的光,所述第二子像素的所述第三波长转换层将由所述多个发光元件发射的所述第三颜色的光转换为不同于所述第一颜色的第二颜色的光。
2.根据权利要求1所述的显示装置,其中,所述多个发光元件中的分别与所述第二子像素的所述第二波长转换层、所述第三波长转换层和所述第一光透射层重叠的发光元件在相同的所述第一电极和相同的所述第二电极上。
3.根据权利要求2所述的显示装置,其中,所述第一波长转换层与所述第一子像素中的所述多个发光元件中的每个重叠,并且将由所述多个发光元件发射的所述第三颜色的光转换为所述第一颜色的光。
4.根据权利要求1所述的显示装置,还包括在所述第一子像素的所述第一波长转换层上的第一滤色器层、在所述第二波长转换层上的第二滤色器层、在所述第三波长转换层上的第三滤色器层以及在所述第二子像素的所述第一光透射层上的第四滤色器层,
其中,所述第二滤色器层、所述第三滤色器层和所述第四滤色器层中的至少两个彼此部分地重叠。
5.根据权利要求1所述的显示装置,其中,所述子像素还包括第三子像素,所述第三子像素包括在由所述堤层界定的所述区域中与所述多个发光元件重叠的第四波长转换层,以及
其中,所述第四波长转换层将由所述多个发光元件发射的所述第三颜色的光转换为所述第二颜色的光。
6.一种显示装置,包括:
多个子像素,所述子像素包括在第一方向上延伸并且在第二方向上彼此间隔开的第一电极和第二电极以及在所述第一电极和所述第二电极上的多个发光元件;
堤层,在布置有所述多个子像素的所述多个发光元件的区域周围延伸;以及
光透射层,在由所述堤层界定的所述区域中,
其中,所述多个子像素包括:
第一子像素,电连接到所述第一电极和所述第二电极并且包括配置成发射第一颜色的光的第一发光元件;以及
第二子像素,包括电连接到所述第一电极和所述第二电极并且配置成发射所述第一颜色的光的所述第一发光元件、配置成发射与所述第一颜色不同的第二颜色的光的第二发光元件以及配置成发射与所述第一颜色和所述第二颜色不同的第三颜色的光的第三发光元件,以及
其中,所述第二子像素包括:
第三电极和第四电极,电连接到所述第二发光元件并且在所述第一方向上分别与所述第一电极和所述第二电极间隔开;以及
第五电极和第六电极,电连接到所述第三发光元件并且在所述第一方向上分别与所述第三电极和所述第四电极间隔开。
7.根据权利要求6所述的显示装置,其中,所述第一子像素中的所述光透射层与所述第一子像素的所述第一发光元件重叠,以及
其中,所述第二子像素中的所述光透射层与所述第二子像素的所述第一发光元件、所述第二发光元件和所述第三发光元件中的每个重叠。
8.根据权利要求7所述的显示装置,其中,所述第二子像素的所述第一发光元件、所述第二发光元件和所述第三发光元件在所述第一方向上彼此间隔开,
其中,所述堤层在所述第二子像素中在布置有所述第一发光元件的区域、布置有所述第二发光元件的区域和布置有所述第三发光元件的区域中的每个周围延伸,以及
其中,所述第二子像素中的所述光透射层在所述第二子像素中在由所述堤层界定的所述区域中。
9.根据权利要求6所述的显示装置,其中,所述第二子像素包括电连接到所述第一电极的第一晶体管、电连接到所述第三电极的第二晶体管和电连接到所述第五电极的第三晶体管,以及
其中,所述第一晶体管、所述第二晶体管和所述第三晶体管分别电连接到配置成接收第一电力电压的第一电压线。
10.根据权利要求9所述的显示装置,其中,所述第一子像素的所述第二电极以及所述第二子像素的所述第二电极、所述第四电极和所述第六电极中的每个电连接到配置成接收与所述第一电力电压不同的第二电力电压的第二电压线,以及
其中,所述第一子像素包括电连接到所述第一电极和所述第一电压线的一个晶体管。
CN202320216402.XU 2022-02-14 2023-02-14 显示装置 Active CN219961262U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2022-0019009 2022-02-14
KR1020220019009A KR20230123051A (ko) 2022-02-14 2022-02-14 표시 장치

Publications (1)

Publication Number Publication Date
CN219961262U true CN219961262U (zh) 2023-11-03

Family

ID=85251840

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202310148519.3A Pending CN116598407A (zh) 2022-02-14 2023-02-14 显示装置
CN202320216402.XU Active CN219961262U (zh) 2022-02-14 2023-02-14 显示装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN202310148519.3A Pending CN116598407A (zh) 2022-02-14 2023-02-14 显示装置

Country Status (4)

Country Link
US (1) US20230261144A1 (zh)
EP (1) EP4239676A3 (zh)
KR (1) KR20230123051A (zh)
CN (2) CN116598407A (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210142038A (ko) * 2020-05-14 2021-11-24 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
KR20220014390A (ko) * 2020-07-24 2022-02-07 삼성디스플레이 주식회사 표시 장치
KR20220014470A (ko) * 2020-07-28 2022-02-07 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US20230261144A1 (en) 2023-08-17
KR20230123051A (ko) 2023-08-23
EP4239676A3 (en) 2023-11-15
EP4239676A2 (en) 2023-09-06
CN116598407A (zh) 2023-08-15

Similar Documents

Publication Publication Date Title
US20220223664A1 (en) Display device
US20240038943A1 (en) Display device
US20220216264A1 (en) Display device
US20230275197A1 (en) Display device
US20220069167A1 (en) Display device
US11798926B2 (en) Display device
CN219961262U (zh) 显示装置
CN219553636U (zh) 显示装置
CN220210915U (zh) 显示装置
CN220402270U (zh) 显示设备
US20230299254A1 (en) Display device
US20230275196A1 (en) Display device
US20230231096A1 (en) Display device
US20230260981A1 (en) Display device
US20230275189A1 (en) Display device
US20230411371A1 (en) Display device and method for manufacturing the same
US20230282795A1 (en) Display device and method of fabricating the same
US20230395753A1 (en) Display device
EP4120343A1 (en) Display device
US20230335689A1 (en) Display device and manufacturing method therefor
US20240081102A1 (en) Display device
US20230207738A1 (en) Display device
US20220302178A1 (en) Display device and method of manufacturing the same
US20220149111A1 (en) Display device
CN117352528A (zh) 显示装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant