CN215933602U - 半导体装置 - Google Patents

半导体装置 Download PDF

Info

Publication number
CN215933602U
CN215933602U CN202122186271.9U CN202122186271U CN215933602U CN 215933602 U CN215933602 U CN 215933602U CN 202122186271 U CN202122186271 U CN 202122186271U CN 215933602 U CN215933602 U CN 215933602U
Authority
CN
China
Prior art keywords
layer
storage node
semiconductor device
bottom electrode
electrode layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202122186271.9U
Other languages
English (en)
Inventor
陈敏腾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Jinhua Integrated Circuit Co Ltd
Original Assignee
Fujian Jinhua Integrated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Jinhua Integrated Circuit Co Ltd filed Critical Fujian Jinhua Integrated Circuit Co Ltd
Priority to CN202122186271.9U priority Critical patent/CN215933602U/zh
Priority to US17/673,804 priority patent/US20230070343A1/en
Application granted granted Critical
Publication of CN215933602U publication Critical patent/CN215933602U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Semiconductor Memories (AREA)

Abstract

本实用新型公开了半导体装置,包括衬底、多个存储节点焊盘、电容结构以及第一介面层。所述存储节点焊盘设置于所述衬底上。所述电容结构设置在所述存储节点焊盘上。所述第一介面层设置在所述存储节点焊盘以及所述电容之间。所述第一介面层可改善所述存储节点焊盘的晶粒大小,降低其表面粗糙度,进而提升存储节点与下方晶体管组件之间的电性连接。

Description

半导体装置
技术领域
本实用新型系关于一种半导体装置,特别是一种半导体存储装置。
背景技术
随着各种电子产品朝小型化发展之趋势,半导体存储装置的设计也必须符合高积集度及高密度之要求。对于具备凹入式闸极结构之动态随机存取存储器(dynamic randomaccess memory,DRAM)而言,由于其可以在相同的半导体衬底内获得更长的载子通道长度,以减少电容结构之漏电情形产生,因此在目前主流发展趋势下,其已逐渐取代仅具备平面闸极结构的动态随机存取记忆体。
一般来说,具备凹入式闸极结构的动态随机存取存储器是由数目庞大的存储单元(memory cell)聚集形成一阵列区,用来存储信息,而每一存储单元可由一晶体管组件与一电容器组件串联组成,以接收来自于字线(word line,WL)及位线(bit line,BL)的电压信息。因应产品需求,阵列区中的存储单元密度须持续提升,造成相关制作工艺与设计上的困难度与复杂度不断增加。因此,现有技术还待进一步改良以有效提升相关存储装置的效能及可靠度。
实用新型内容
本实用新型之一目的在于提供一种半导体装置的形成方法,其是透过至少一表面处理制作工艺,于存储节点焊盘(storage node pad,SN pad)上方及/或底电极层形成介面层,以改善所述存储节点焊盘及/或所述底电极层的晶粒大小(granular size),降低其表面粗糙度(roughness)。此外,所述介面层还可作为后续导电层形成时的成核层(nucleation layer),缩短后续导电层的形成时间,进而优化所述半导体装置的形成方法。
本实用新型之一目的在于提供一种半导体装置,其包括设置于存储节点焊盘上方及/或底电极层的下方或内部的介面层,以改善所述存储节点焊盘及/或所述底电极层的晶粒大小,降低其表面粗糙度。由此,本实用新型可获得结构更为优化的半导体装置,进而改善存储节点与下方晶体管组件之间的电性连接。
为达上述目的,本实用新型之一实施例提供一种半导体装置的形成方法,其包含以下步骤。提供衬底,于所述衬底上形成多条位线。于所述衬底上形成多个触点,所述位线以及所述触点相互交替排列。于所述触点以及所述位线上形成多个存储节点焊盘,所述存储节点焊盘分别对位于所述触点。于所述存储节点焊盘上形成电容结构,所述电容结构包括多个电容分别对位于所述存储节点焊盘。于所述存储节点焊盘以及所述电容之间形成第一介面层,所述第一介面层包含一金属氮化物材质。
为达上述目的,本实用新型之一实施例提供一种半导体装置,包括衬底、多条位线、多个触点、多个存储节点焊盘、电容结构以及第一介面层。所述位线、所述触点设置于所述衬底上,并且所述触点与所述位线交替且分隔地设置。所述存储节点焊盘设置于所述触点以及所述位线上,并分别对位于所述触点。所述电容结构设置在所述存储节点焊盘上,所述电容结构包括多个电容分别对位于所述存储节点焊盘。所述第一介面层设置在所述存储节点焊盘以及所述电容之间,所述第一介面层包含一金属氮化物材质。
附图说明
图1至图5为本实用新型第一实施例中半导体装置的形成方法的步骤示意图,其中:
图1为一半导体装置于形成支撑结构后的剖面示意图;
图2为一半导体装置于进行一表面处理制作工艺后的剖面示意图;
图3为一半导体装置于进行另一表面处理制作工艺后的剖面示意图;
图4为一半导体装置于形成一底电极层后的剖面示意图;以及
图5为一半导体装置于形成顶电极层后的剖面示意图。
图6至图10为本实用新型第二实施例中半导体装置的形成方法的步骤示意图,其中:
图6为一半导体装置于形成一导电层后的剖面示意图;
图7为一半导体装置于进行另一表面处理制作工艺的剖面示意图;
图8为一半导体装置于形成另一导电层后的剖面示意图;
图9为一半导体装置于移除部分支撑层后的剖面示意图;以及
图10为一半导体装置于形成顶电极层后的剖面示意图。
图11为本实用新型第三实施例中半导体装置的形成方法的步骤示意图。
其中,附图标记说明如下:
100、300、400、500 半导体装置
101 绝缘区
110 衬底
130 介电层
131 氧化物层
133 氮化物层
135 氧化物层
140 间隙壁结构
141 第一间隙壁
143 第二间隙壁
150 触点
160 位线
160a 位线触点
161 半导体层
163 阻障层
165 导电层
167 盖层
170 介电层
180 存储节点焊盘
190 支撑层结构
191 第一支撑层
192 开口
193 第二支撑层
195 第三支撑层
197 第四支撑层
200 第一介面层
210 第二介面层
220、320、420 电容结构
220a、320a、420a 电容
221、321、421 底电极层
223、323、423 电容介电层
225、325、425 顶电极层
321a 第一导电层
321b 第二导电层
330 第三介面层
P1 第一表面处理制作工艺
P2 第二表面处理制作工艺
P3 第三表面处理制作工艺
具体实施方式
为使熟悉本实用新型所属技术领域的一般技术者能更进一步了解本实用新型,下文特列举本实用新型的数个优选实施例,并配合所附的附图,详细说明本实用新型的构成内容及所欲达成的功效。熟习本实用新型所属领域的技术人员能在不脱离本实用新型的精神下,参考以下所举实施例,而将数个不同实施例中的特征进行替换、重组、混合以完成其他实施例。
请参照图1至图5,所绘示者为本实用新型第一实施例中半导体装置300之形成方法的步骤示意图。首先,如图1所示,提供一衬底110,例如是一硅衬底、含硅衬底(如SiC,SiGe等)或硅覆绝缘(silicon-on-insulator,SOI)衬底等,衬底110内还形成有至少一绝缘区101,例如是一浅沟渠隔离(shallow trench isolation,STI),而在衬底100上定义出多个有源区(active area,AA,未绘示)。在一实施例中,绝缘区101的形成例如是先利用蚀刻方式而于衬底100中形成多个沟渠(未绘示),再于所述沟渠中填入一绝缘材料(如氧化硅或氮氧化硅等),但并不以此为限。
此外,衬底110内还可形成多个埋藏式闸极(未绘示),所述埋藏式闸极例如是相互平行地沿着一方向(如x方向,未绘示)延伸并横跨所述有源区,以作为半导体装置300的埋藏式字线(buried word line,BWL,未绘示)。衬底110上方则可形成多个位线160以及多个触点150,其是分别延伸于垂直所述方向的另一方向(如y方向,未绘示)上,并且相互交替地排列。虽然本实施例的附图中并未具体绘出所述有源区、所述埋藏式闸极以及位线160的整体延伸方向,但本领域者应可轻易理解若由一俯视图来看,位线160应垂直于所述埋藏式闸极,并同时横跨所述有源区与所述埋藏式闸极。
细部来说,各位线160是相互分隔地形成在衬底110上并包含依序堆叠的半导体层(例如包含多晶硅)161、阻障层163(例如包含钛及/或氮化钛)、导电层165(例如包含钨、铝或铜等低阻质的金属)、以及盖层167(例如包含氧化硅、氮化硅或氮氧化硅等),但不以此为限。需注意的是,一部分的位线160是形成在衬底110上方的介电层130上,其中,介电层130优选地具有一复合层结构,例如是包含氧化物层131-氮化物层133-氧化物层135(oxide-nitride-oxide,ONO)结构,但不以此为限;另一部分的位线160则是于其下方还形成有一位线触点(bit line contact,BLC)160a,而可进一步伸入衬底110内。其中,所述部分的位线160以及所述另一部分的位线160例如是相互交替设置,并且位线触点160a系与所述另一部分的位线160的半导体层161一体成形,并直接接触下方的衬底110(所述有源区)。另一方面,各触点150同样是相互分隔地形成在衬底110上,并且进一步伸入衬底110内,如此,各触点150可作为半导体装置300的存储节点插塞(storage node contact,SNC),而直接接触下方的衬底110(包括所述有源区以及绝缘区101)。在一实施例中,触点150例如包括铝(aluminum,Al)、钛(titanium,Ti)、铜(copper,Cu)或钨(tungsten,W)等低阻值的金属材质,并且,各触点150与各位线160之间系透过间隙壁结构140相互绝缘。在一实施例中,间隙壁结构140可选择性地具有单层结构或是如图1所示的复合层结构,其例如包括依序堆叠的第一间隙壁141(例如包含氧化硅)以及第二间隙壁143(例如包含氮化硅),但不以此为限。
请再参照图1所示,衬底110上的介电层170内还形成多个存储节点焊盘(storagenode pad,SN pad)180,位于触点150以及位线160的上方并分别对位于触点150。在一实施例中,存储节点焊盘180同样包含铝、钛、铜或钨等低阻值金属材质,例如是不同于触点150的金属材质,但不以此为限。在另一实施例中,所述存储节点焊盘还可选择与触点150一体成形而可包含相同的材质。后续,则可在存储节点焊盘180上方继续形成电容结构220,以直接接触并电连接下方的存储节点焊盘180。在一实施例中,电容结构220的制作工艺包括但不限于以下步骤。首先,于衬底110上方形成支撑层结构190,其例如包括交替堆叠的至少一个氧化物层与至少一个氮化物层。在本实施例中,支撑层结构190例如包括由下而上依序堆栈的第一支撑层191(例如包括氧化硅)、第二支撑层193(例如包括氮化硅或碳氮化硅)、第三支撑层195(例如包括氧化硅)以及第四支撑层197(例如包括氮化硅或碳氮化硅等,但不以此为限)。优选地,第一支撑层191以及第三支撑层195可具有相对较大的厚度,例如是约为其他支撑层(第二支撑层193或第四支撑层197)的5倍至10倍以上,如图1所示,但不以此为限。由此,可使得支撑层结构190整体的厚度约达到1600埃(angstroms)至2000埃左右,但不以此为限。本领域者应可理解前述氧化物层(如第一支撑层191或第三支撑层195)以及前述氮化物层的具体堆叠数量(如第二支撑层193或第四支撑层197)不以前述数量为限,而可依据实际需求而调整,例如为3层、4层或其他数量等。然后,于支撑层结构190内形成多个开口192,依序贯穿第四支撑层197、第三支撑层195、第二支撑层193以及第一支撑层191,并对位于下方的存储节点焊盘180。如此,各个存储节点焊盘180可分别自各所述开口192暴露,如图1所示。
接着,如图2所示,于存储节点焊盘180上进行第一表面处理制作工艺P1,以在存储节点焊盘180上方选择性地形成第一介面层200。在一实施例中,第一表面处理制作工艺P1例如是一氮处理(nitridation treatment)制作工艺,系通入氮气与存储节点焊盘180的暴露表面进行反应,以改善存储节点焊盘180的晶粒大小,并藉此降低其表面粗糙度。如此,第一介面层200可包括一金属氮化物材质,如氮化钨(tungsten nitride,WN)、氮化铝(aluminum nitride,AlN)、氮化钛(titanium nitride,TiN)或氮化铜(copper nitride,CuN)等,或包括金属氮氧化物材质,但不以此为限。需注意的是,第一介面层200还可作为后续底电极(bottom electrode)层形成时的成核层,进而缩短所述底电极层的形成时间。
然后,如图3所示,于第一介面层200形成后,再于开口192内进行第二表面处理制作工艺P2,形成第二介面层210。优选地,第二表面处理制作工艺P2系非原位(ex-situ)处理制作工艺,系在破真空的环境下通入氧气进行一氧处理(oxidation treatment)制作工艺,进而与开口192表面以及第一介面层200进行反应,使得第二介面层210可整体性地形成在开口192表面以及第一介面层200之上,如图3所示。如此,第二介面层210可包括一金属氧化物材质(其含氧量极小),但不以此为限。并且,如图4所示,形成填满各开口192的底电极层221,其中,底电极层221例如包括铝、钛、铜或钨等低阻值金属材质,优选地包括钛,但不以此为限。需注意的是,因第二介面层210位在第一介面层200的上方以及底电极层221的下方,第二介面层210可作为底电极层221形成时的成核层,并缩短底电极层221的形成时间;此外,第二介面层210还可改善底电极层221的晶粒大小,并藉此降低其表面粗糙度,例如可将底电极层221的均方根粗糙度(Rq)由原本的0.814毫米(mm)约降低至0.594毫米,但不以此为限。
底电极层221形成之后,透过一掩膜层(未绘示)进行一蚀刻制作工艺,完全移除支撑层结构190内的所述氧化物层(如第一支撑层191或第三支撑层195),并部分移除支撑层结构190内的所述氮化物层(如第二支撑层193或第四支撑层197)。之后,如图5所示,于底电极层221上依序形成电容介电层223以及顶电极层225,其中,部分的电容介电层223以及部分的顶电极层225还可进一步填充于剩余的第二支撑层193以及第四支撑层197之间,并且,填充于剩余的第二支撑层193以及介电层170之间。在一实施例中,电容介电层223例如包括一高介电常数介电材质,其系选自由氧化铪(HfO2)、氧化铪硅(HfSiO4)、铪氧氮化硅(HfSiON)、氧化锌(ZrO2)、氧化钛(TiO2)以及氧化锆-氧化铝-氧化锆(ZAZ)组成的群组,优选地包括氧化锆-氧化铝-氧化锆;顶电极层225则例如包括铝、钛、铜或钨等低阻值金属材质,优选地包括钛,但不以此为限。
如此,即完成电容结构220的制作工艺。电容结构220包括依序堆叠的底电极层221、电容介电层223以及顶电极层225,而可构成垂直延伸的多个电容220a,以作为半导体装置300的存储节点(storage node,SN),所述存储节点可透过存储节点焊盘180以及存储节点插塞(即触点150)而与半导体装置300的晶体管组件(未绘示)电性连接,使得电容结构220与衬底110上设置的所述存储节点插塞之间可具有良好的接触关系。藉此,本实施例的半导体装置300即可形成一动态随机存取存储器(dynamic random access memory,DRAM)装置,系由至少一所述晶体管组件以及至少一电容220a构成动态随机存取存储器阵列中的最小组成单元(memory cell),以接收来自于位线160及所述埋藏式字线的电压信息。
由此,即完成本实用新型第一实施例中的半导体装置300。根据本实施例的形成方法,是额外地于存储节点焊盘180形成之后以及底电极层221形成之前进行表面处理制作工艺P1、P2,以在存储节点焊盘180的上方以及底电极层221的下方分别形成介面层200、210。藉此,透过表面处理制作工艺P1、P2的进行(介面层200、210的形成)可改善存储节点焊盘180以及底电极层221的晶粒大小,降低其表面粗糙度。同时,透过表面处理制作工艺P1、P2所形成的介面层200、210还可作为后续底电极层221形成时的成核层,缩短底电极层221的形成时间,进而可在简化制作工艺的前提下形成结构及功能皆更为优化的半导体装置300。
此外,本领域者应可轻易了解,为能满足实际产品需求的前提下,本实用新型形成半导体装置及其形成方法亦可能有其它态样,而不限于前述。举例来说,在另一实施例中,亦可选择省略前述的第一表面处理制作工艺,而仅进行前述的第二表面处理制作工艺(形成介面层210);或者是选择省略前述的第二表面处理制作工艺,而仅进行前述的第一表面处理制作工艺(形成介面层200),同样可达到改善所述存储节点焊盘以及所述底电极层的晶粒大小、缩短所述底电极层的形成时间等优点。下文将进一步针对本实用新型中半导体装置的方法的其他实施例或变化型进行说明。且为简化说明,以下说明主要针对各实施例不同之处进行详述,而不再对相同之处作重复赘述。此外,本实用新型之各实施例中相同之组件系以相同之标号进行标示,以利于各实施例间互相对照。
请参照图6至图10所示,其绘示本实用新型第二实施例中半导体装置400之形成方法的步骤示意图。本实施例中半导体装置400前端的形成步骤大体上与前述第一实施例中的半导体装置300前端的形成步骤相同,如图1至图2所示,于此不在赘述。本实施例与前述第一实施例主要差异在于,于第一介面层200形成后,接着形成底电极层321,底电极层321具有一复合层结构,而第三介面层330则形成于所述复合层结构之间。换言之,本实施例系省略前述第一实施例中第二表面处理制作工艺P2的进行、以及第二介面层210的形成。
细部来说,请参照图6所示,于第一介面层200形成后,再于开口192内形成第一导电层321a。第一导电层321a系连续且共型地覆盖在支撑层197的顶面、开口192的表面以及存储节点焊盘180的表面上,其例如包括铝、钛、铜或钨等低阻值金属材质,优选地包括钛,但不以此为限。然后,如图7所示,于第一导电层321a形成后,再于开口192内进行第三表面处理制作工艺P3,形成第三介面层330。其中,第三表面处理制作工艺P3例如同样为一非原位处理制作工艺,系在破真空的环境下通入氧气进行一氧处理制作工艺,进而与第一导电层321a的表面进行反应,使得第三介面层330可整体性地形成在第一导电层321a之上,如图7所示。如此,第三介面层330可包括一金属氧化物材质,如氧化钛(含氧量极小)等,但不以此为限。接着,依序进行沉积以及回蚀刻制作工艺,形成填满开口192的第二导电层321b,如图8所示,其中,第二导电层321b例如包括相同于第一导电层321a的低阻值金属材质,优选地包括钛,但不以此为限。如此,依序填入各开口192内的第一导电层321a、第三介面层330以及第二导电层321b可共同构成电容结构320的底电极层321,并透过第一介面层200而与下方的存储节点焊盘180电性连接,而第三介面层330则可设置在第一导电层321a以及第二导电层321b之间,如图8所示。需注意的是,本实施例的第三介面层330系形成在底电极层321内部,第三介面层330可改善第一导电层321a的晶粒大小,并藉此降低第一导电层321a表面粗糙度,例如可将第一导电层321a的均方根粗糙度由原本的0.814毫米(mm)约降低至0.594毫米,但不以此为限。并且,第三介面层330还可作为第二导电层321b形成时的成核层,进而缩短第二导电层321b的形成时间。
后续,请参照图9所示,底电极层321形成之后,透过一掩膜层(未绘示)进行一蚀刻制作工艺,完全移除支撑层结构190内的所述氧化物层(如第一支撑层191或第三支撑层195),并部分移除支撑层结构190内的所述氮化物层(如第二支撑层193或第四支撑层197)。之后,如图10所示,于底电极层321上依序形成电容介电层323以及顶电极层325,完成本实施例中电容结构320的制作工艺,其中,电容介电层323以及顶电极层325的材质选择大体上与前述第一实施例中的电容介电层223以及顶电极层225相同,于此不在赘述。在本实施例中,部分的电容介电层323以及部分的顶电极层325同样可进一步填充于剩余的第二支撑层193以及第四支撑层197之间,并且,填充于剩余的第二支撑层193以及介电层170之间,如图10所示。
本实施例的电容结构320包括依序堆叠的底电极层321(包括依序堆叠的第一导电层321a、第三介面层330以及第二导电层321b)、电容介电层323以及顶电极层325,而可构成垂直延伸的多个电容320a,以作为半导体装置400的存储节点,并且进一步透过存储节点焊盘180以及存储节点插塞(即触点150)而与半导体装置400的晶体管组件电性连接。藉此,本实施例的半导体装置400同样可形成一动态随机存取存储器装置,其系由至少一所述晶体管组件以及至少一电容320a构成动态随机存取存储器阵列中的最小组成单元,以接收来自于位线160及所述埋藏式字线的电压信息。
由此,即完成本实用新型第二实施例中的半导体装置400。根据本实施例的形成方法,是额外地于存储节点焊盘180形成之后以及底电极层321形成时(即第一导电层321a形成后、第二导电层321b形成前)进行表面处理制作工艺P1、P3,以在存储节点焊盘180的上方以及底电极层321的内部分别形成介面层200、330。藉此,透过表面处理制作工艺P1、P3的进行(介面层200、330的形成)可改善存储节点焊盘180以及底电极层321的晶粒大小,降低其表面粗糙度。同时,透过表面处理制作工艺P1、P3所形成的介面层200、330还可作为后续底电极层321形成时的成核层,缩短底电极层321的形成时间,进而可在简化制作工艺的前提下形成结构及功能皆更为优化的半导体装置400。
请参照图11所示,其绘示本实用新型第三实施例中半导体装置500之形成方法的步骤示意图。本实施例中半导体装置500前端的形成步骤大体上与前述第一实施例中的半导体装置300前端的形成步骤相同,如图1至图2所示,于此不在赘述。本实施例与前述第一实施例主要差异在于,于第一介面层200形成后,省略第二表面处理制作工艺P2的进行、以及第二介面层210的形成,并直接形成电容结构420。
细部来说,请参照图11所示,于第一介面层200形成后,直接于开口192内形成填满各开口192的底电极层421。然后,透过一掩膜层(未绘示)进行一蚀刻制作工艺,完全移除支撑层结构190内的所述氧化物层(如第一支撑层191或第三支撑层195),并部分移除支撑层结构190内的所述氮化物层(如第二支撑层193或第四支撑层197),再接着于底电极层421上依序形成电容介电层423以及顶电极层425,完成本实施例中电容结构420的制作工艺。其中,底电极层421、电容介电层423以及顶电极层425的材质选择大体上与前述第一实施例中的底电极层221、电容介电层223以及顶电极层225相同,于此不在赘述。在本实施例中,部分的电容介电层423以及部分的顶电极层425同样可进一步填充于剩余的第二支撑层193以及第四支撑层197之间,并且,填充于剩余的第二支撑层193以及介电层170之间,如图11所示。
由此,本实施例的电容结构420系包括依序堆叠的底电极层421、电容介电层423以及顶电极层425,而可构成垂直延伸的多个电容420a,以作为半导体装置500的存储节点,并且进一步透过存储节点焊盘180以及存储节点插塞(即触点150)而与半导体装置500的晶体管组件电性连接。藉此,本实施例的半导体装置500同样可形成一动态随机存取存储器装置,其系由至少一所述晶体管组件以及至少一电容420a构成动态随机存取存储器阵列中的最小组成单元,以接收来自于位线160及所述埋藏式字线的电压信息。根据本实施例的形成方法,是额外地于存储节点焊盘180形成之后以及底电极层421形成之前进行表面处理制作工艺P1,以在存储节点焊盘180的上方形成介面层200。藉此,透过表面处理制作工艺P1的进行(介面层200的形成)可改善存储节点焊盘180以及底电极层321的晶粒大小,降低其表面粗糙度。并且,透过表面处理制作工艺P1所形成的介面层200还可作为后续底电极层421形成时的成核层,缩短底电极层421的形成时间,进而可在简化制作工艺的前提下形成结构及功能皆更为优化的半导体装置500。
整体来说,本实用新型是透过至少一表面处理制作工艺,于存储节点焊盘的上方及/或底电极层的下方或内部形成介面层,以改善所述存储节点焊盘及/或所述底电极层的晶粒大小,降低其表面粗糙度。同时,透过所述至少一表面处理制作工艺所形成的所述介面层还可作为后续导电层(如所述底电极层)形成时的成核层,以有效地缩短所述导电层的形成时间,如此,可在简化制作工艺的前提下形成结构及功能皆更为优化的半导体装置。
以上所述仅为本实用新型的优选实施例而已,并不用于限制本实用新型,对于本领域的技术人员来说,本实用新型可以有各种更改和变化。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (6)

1.一种半导体装置,其特征在于包括:
衬底;
多个存储节点焊盘,设置于所述衬底上;
电容结构,设置在所述存储节点焊盘上,所述电容结构包括多个电容分别位于所述存储节点焊盘上;以及
第一介面层,设置在所述存储节点焊盘以及所述电容之间。
2.依据权利要求第1项所述的半导体装置,其特征在于,各个所述电容包括由下而上依序堆栈的底电极层、电容介电层、以及顶电极层。
3.依据权利要求第2项所述的半导体装置,其特征在于,还包括:
第二介面层,包含不同于所述第一介面层的材质并设置在所述第一介面层上方以及所述底电极层的下方。
4.依据权利要求第2项所述的半导体装置,其特征在于,还包括:
第三介面层,包含不同于所述第一介面层的材质,其中,所述底电极层具有一复合层结构,所述第三介面层设置在所述复合层结构之间。
5.依据权利要求第4项所述的半导体装置,其特征在于,所述复合层结构包括依序堆叠的第一导电层以及第二导电层,所述第三介面层设置在所述第一导电层以及所述第二导电层之间,所述第一导电层以及所述第二导电层包含相同的材质。
6.依据权利要求第2项所述的半导体装置,其特征在于,所述底电极层具有一柱状结构。
CN202122186271.9U 2021-09-09 2021-09-09 半导体装置 Active CN215933602U (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202122186271.9U CN215933602U (zh) 2021-09-09 2021-09-09 半导体装置
US17/673,804 US20230070343A1 (en) 2021-09-09 2022-02-17 Semiconductor device and method for forming the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202122186271.9U CN215933602U (zh) 2021-09-09 2021-09-09 半导体装置

Publications (1)

Publication Number Publication Date
CN215933602U true CN215933602U (zh) 2022-03-01

Family

ID=80419873

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202122186271.9U Active CN215933602U (zh) 2021-09-09 2021-09-09 半导体装置

Country Status (1)

Country Link
CN (1) CN215933602U (zh)

Similar Documents

Publication Publication Date Title
TWI222212B (en) Crown-type capacitor and its manufacturing method
CN114121962A (zh) 动态随机存取存储器装置及其形成方法
US11469181B2 (en) Memory device with air gaps for reducing capacitive coupling
US20230163179A1 (en) Semiconductor structure and forming method thereof
US11700720B2 (en) Memory device with air gaps for reducing capacitive coupling
CN215933602U (zh) 半导体装置
CN113764419B (zh) 半导体装置及其形成方法
US20230070343A1 (en) Semiconductor device and method for forming the same
CN216818341U (zh) 半导体存储装置
US12004340B2 (en) Semiconductor memory device and method for forming the same
CN113838852B (zh) 半导体存储装置及其形成方法
CN216435901U (zh) 半导体存储装置
CN218920890U (zh) 半导体器件
CN219437502U (zh) 半导体器件
US20230171948A1 (en) Semiconductor memory device and method for forming the same
US11930631B2 (en) Semiconductor memory device and method of fabricating the same
US20230403843A1 (en) Semiconductor device and method of fabricating the same
CN216563127U (zh) 半导体存储装置
US11974424B2 (en) Memory device and method of forming the same
CN113745227B (zh) 半导体存储装置及其形成方法
CN215418180U (zh) 半导体存储装置
CN218039204U (zh) 半导体装置
CN218941671U (zh) 半导体器件
CN217955857U (zh) 半导体装置
CN113097381B (zh) 电阻式存储器装置及其制造方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant