CN215770465U - 显示驱动电路及显示装置 - Google Patents
显示驱动电路及显示装置 Download PDFInfo
- Publication number
- CN215770465U CN215770465U CN202121946672.3U CN202121946672U CN215770465U CN 215770465 U CN215770465 U CN 215770465U CN 202121946672 U CN202121946672 U CN 202121946672U CN 215770465 U CN215770465 U CN 215770465U
- Authority
- CN
- China
- Prior art keywords
- circuit
- voltage
- power supply
- delay
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 52
- 238000001914 filtration Methods 0.000 claims description 27
- 230000003111 delayed effect Effects 0.000 claims description 8
- 239000004973 liquid crystal related substance Substances 0.000 abstract description 24
- 230000009471 action Effects 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 12
- 230000001934 delay Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本申请公开了一种显示驱动电路及显示装置,属于显示技术领域。所述显示驱动电路包括电源电路、延时电路和公共电压生成电路。其中,电源电路用于产生电源电压。延时电路用于获取电源电路产生的电源电压并延时输出。公共电压生成电路用于获取延时电路输出的电源电压并生成公共电压。当该显示驱动电路应用的显示装置开机上电时,在延时电路的作用下,显示驱动电路不会立即输出公共电压,如此位于像素电极与公共电极之间的液晶不会旋转,显示面板不会发光,从而解决了显示装置开机闪屏的问题。
Description
技术领域
本申请涉及显示技术领域,特别涉及一种显示驱动电路及显示装置。
背景技术
显示装置包括显示驱动电路和显示面板。显示面板包括多个液晶、多个像素电极和公共电极。每个液晶位于一个像素电极和公共电极之间。显示驱动电路用于向像素电极施加像素电压,向公共电极施加公共电压。当像素电极和公共电极之间形成电压差,位于像素电极和公共电极之间的液晶会在该电压差的作用下旋转,从而使光线透过液晶。
相关技术中,每个液晶连接有晶体管,显示驱动电路通过晶体管向像素电极施加像素电压。同时,显示驱动电路通过控制晶体管的栅极电压,控制晶体管的导通与关断。一般地,晶体管的栅极电压小于或等于-6V时,晶体管完全关断。
然而,在显示装置开机上电时,显示驱动电路无法及时输出小于或等于-6V的电压控制晶体管完全关断,导致晶体管在一定程度上导通。此时,若显示驱动电路输出像素电压和公共电压,就会使液晶旋转,从而使显示面板发光,造成显示装置开机闪屏的问题。
实用新型内容
本申请提供了一种显示驱动电路及显示装置,可以解决显示装置开机闪屏的问题。所述技术方案如下:
第一方面,提供了一种显示驱动电路,包括:电源电路、延时电路和公共电压生成电路;
所述电源电路用于产生电源电压;
所述延时电路的输入端与所述电源电路的输出端连接,所述延时电路的输出端与所述公共电压生成电路的输入端连接;
所述延时电路用于获取所述电源电路产生的电源电压,并对所述电源电压进行延时输出;所述公共电压生成电路用于获取所述延时电路输出的电源电压,以根据所述电源电压生成公共电压,并输出所述公共电压。
在本申请中,显示驱动电路包括电源电路、延时电路和公共电压生成电路。其中,电源电路用于产生电源电压。延时电路用于获取电源电路产生的电源电压并延时输出。公共电压生成电路用于获取延时电路输出的电源电压并生成公共电压。当该显示驱动电路应用的显示装置开机上电时,在延时电路的作用下,显示驱动电路不会立即输出公共电压,如此位于像素电极与公共电极之间的液晶不会旋转,显示面板不会发光,从而解决了显示装置开机闪屏的问题。
可选地,所述延时电路包括:开关器件和延时模块;
所述开关器件的第一端与所述电源电路的输出端连接,所述开关器件的第二端与所述公共电压生成电路的输入端连接,以当所述开关器件导通时,所述电源电路向所述公共电压生成电路输出电源电压;
所述延时模块的第一端与所述电源电路的输出端连接,所述延时模块的第二端与预设电压端连接,所述预设电压端的电压小于所述电源电压,所述延时模块的第三端与所述开关器件的控制端连接,所述延时模块用于通电时延时控制所述开关器件导通。
可选地,所述开关器件包括:第一晶体管;
所述第一晶体管的第一极与所述电源电路的输出端连接,所述第一晶体管的第二极与所述公共电压生成电路的输入端连接,所述第一晶体管的控制极与所述延时模块的第三端连接。
可选地,所述延时模块包括:第一电阻、第二电阻和第一电容;
所述第一电阻的第一端与所述电源电路的输出端连接;
所述第二电阻的第一端与所述第一电阻的第二端连接,所述第二电阻的第二端与所述预设电压端连接;
所述第一电容的第一极板与所述第一电阻的第一端连接,所述第一电容的第二极板与所述第一电阻的第二端连接,且与所述开关器件的控制端连接。
可选地,所述第一电阻、所述第二电阻中的至少一个为可调电阻。
可选地,所述延时电路还包括:滤波模块;
所述滤波模块的第一端与所述开关器件的第二端连接,所述滤波模块的第二端与所述预设电压端连接,以对所述开关器件输出的电源电压进行滤波。
可选地,所述滤波模块包括:第二电容;
所述第二电容的第一极板与所述开关器件的第二端连接,所述第二电容的第二极板与所述预设电压端连接。
可选地,所述预设电压端为地线。
第二方面,提供了一种显示驱动电路,包括:电源电路、公共电压生成电路和延时电路;
所述电源电路用于产生电源电压;
所述公共电压生成电路的输入端与所述电源电路的输出端连接,所述公共电压生成电路的输出端与所述延时电路的输入端连接;
所述公共电压生成电路用于获取所述电源电压,并根据所述电源电压生成公共电压;所述延时电路用于获取所述公共电压,并延时输出所述公共电压。
第三方面,提供了一种显示装置,包括显示面板和如第一方面或第二方面所述的显示驱动电路;
所述显示面板包括公共电极,所述显示驱动电路与所述公共电极连接,以输出所述公共电压至所述公共电极。
可以理解的是,上述第二方面、第三方面的有益效果可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的第一种显示驱动电路的结构示意图;
图2是本申请实施例提供的第一种延时电路的电路结构图;
图3是本申请实施例提供的第二种延时电路的电路结构图;
图4是本申请实施例提供的第三种延时电路的电路结构图;
图5是本申请实施例提供的第二种显示驱动电路的结构示意图;
图6是本申请实施例提供的第四种延时电路的电路结构图;
图7是本申请实施例提供的一种显示装置的结构示意图。
其中,各附图标号所代表的含义分别为:
10、显示驱动电路;
110、电源电路;
120、延时电路;
122、开关器件;
124、延时模块;
126、滤波模块;
130、公共电压生成电路;
20、显示装置;
210、背光源;
220、显示面板;
222、公共电极;
224、像素电极
226、液晶。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
应当理解的是,本申请提及的“多个”是指两个或两个以上。在本申请的描述中,除非另有说明,“/”表示或的意思,比如,A/B可以表示A或B;本文中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,比如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,为了便于清楚描述本申请的技术方案,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。
在对本申请实施例进行详细地解释说明之前,先对本申请实施例的应用场景予以说明。
显示装置包括显示驱动电路和显示面板。显示面板包括多个液晶、多个像素电极和公共电极。每个液晶位于一个像素电极和公共电极之间。显示驱动电路用于向像素电极施加像素电压,向公共电极施加公共电压。当像素电极和公共电极之间形成电压差,位于像素电极和公共电极之间的液晶会在该电压差的作用下旋转,从而使光线透过液晶。
相关技术中,每个液晶连接有晶体管,显示驱动电路通过晶体管向像素电极施加像素电压。同时,显示驱动电路通过控制晶体管的栅极电压,控制晶体管的导通与关断。例如,显示驱动电路可以通过输出门开启电压VGH控制晶体管导通,门开启电压VGH一般大于或等于15V;显示驱动电路可以通过输出门关断电压VGL控制晶体管关断,门关断电压VGL一般小于或等于-6V。栅极电压小于或等于-6V时,晶体管完全关断。
然而,在显示装置开机上电时,显示驱动电路无法及时输出小于或等于-6V的电压控制晶体管完全关断,导致晶体管在一定程度上导通。此时,若显示驱动电路输出像素电压和公共电压,就会使液晶旋转,从而使显示面板发光,造成显示装置开机闪屏的问题。
为此,本申请实施例提供了一种显示驱动电路及显示装置,可以解决显示装置开机闪屏的问题。
下面针对本申请实施例提供的显示驱动电路进行详细地解释说明。
图1是本申请实施例提供的一种显示驱动电路10的结构示意图。参见图1,在第一实施例中,显示驱动电路10包括电源电路110、延时电路120和公共电压生成电路130。
具体地,电源电路110用于产生电源电压VAA。电源电路110具有输出端,电源电路110的输出端用于输出电源电压VAA。电源电路110可以是一滤波电路,以获取时序控制板所提供的电压,并对时序控制板所提供的电压进行滤波后得到电源电压VAAA。电源电路110也可以是包括BUCK电路(降压式变换电路)或/和BOOST电路(升压式变换电路)的电压产生电路,用于获取时序控制板所提供的电压,并对时序控制板所提供的电压进行升降压后得到电源电压VAA。在一些具体地实施例中,电源电路110可以是脉宽调制芯片(PWM IC,PulseWidth Modulation Integrated Circuit)。脉宽调制芯片可以获取时序控制板所提供的电压,并输出稳定的电源电压VAA。
延时电路120具有输入端和输出端。延时电路120的输入端与电源电路110的输出端连接,以获取电源电路110产生的电源电压VAA,并对电源电压VAA进行延时输出。延时电路120的输出端与公共电压生成电路130的输入端连接。换句话说,延时电路120用于延长电源电压VAA从电源电路110的输出端传输至公共电压生成电路130的输入端的时间。
公共电压生成电路130用于获取延时电路120输出的电源电压VAA,并根据电源电压VAA生成公共电压VCOM。一般地,公共电压生成电路130的输出端可以与显示面板的公共电极连接,从而将公共电压VCOM输出至显示面板的公共电极。在一些具体地实施例中,公共电压生成电路130可以是可编程伽马校正芯片(P-GAMMA IC),可编程伽马校正芯片可以获取电源电压VAA,并输出稳定的公共电压VCOM。
显示驱动电路10工作时,电源电路110输出电源电压VAA至延时电路120。延时电路120将电源电压VAA延时输出至公共电压生成电路130。公共电压生成电路130用于根据延时电路120延时输出的电源电压VAA生成公共电压VCOM。当该显示驱动电路10应用的显示装置开机上电时,在延时电路120的作用下,显示驱动电路10不会立即输出公共电压VCOM。如此,在显示驱动电路10输出小于或等于-6V的电压控制晶体管完全关断之前,位于像素电极与公共电极之间的液晶不会旋转,显示面板不会发光,从而解决了显示装置开机闪屏的问题。
下面对延时电路120的电路结构进行详细地解释说明。
图2是本申请实施例提供的一种延时电路120的电路结构图。参见图2,在第二实施例中,延时电路120包括开关器件122和延时模块124。
开关器件122具有第一端a、第二端b和控制端c。开关器件122的第一端a与电源电路110的输出端连接,用于获取电源电路110产生并输出的电源电压VAA。开关器件122的第二端b与公共电压生成电路130的输入端连接。当开关器件122导通时,开关器件122的第一端a与第二端b之间连通,开关器件122可以将输入的电源电压VAA输出至公共电压生成电路130。当开关器件122关断时,开关器件122的第一端a和第二端b之间断开,公共电压生成电路130无法输入电源电压VAA。开关器件122的控制端c用于控制开关器件122的导通与断开。
延时模块124具有第一端d、第二端e和第三端f。延时模块124的第一端d与电源电路110的输出端连接,延时模块124的第二端e与预设电压端V1连接。预设电压端V1的电压小于电源电压VAA,以使电源电路110输出电源电压VAA时,延时模块124中有从第一端d流向第二端e的电信号。在一些具体地实施例中,如图3所示,预设电压端V1可以是地线GND,此时,预设电压端V1的电压为0V。延时模块124的第三端f与开关器件122的控制端c连接,以使延时模块124通电时,可以延时向开关器件122的控制端c输出电信号,从而延时控制开关器件122导通。
在第三实施例中,如图2或图3所示,开关器件122包括第一晶体管Q1。
第一晶体管Q1具有第一极、第二极和控制极。第一晶体管Q1的第一极与电源电路110的输出端连接,用于输入电信号,其可以是N型晶体管的漏极或P型晶体管的源极。第一晶体管Q1的第二极与公共电压生成电路130的输入端连接,用于输出电信号,其可以是N型晶体管的源极或P型晶体管的漏极。第一晶体管Q1的控制极与延时模块124的第三端f连接,用于控制第一晶体管Q1的第一极与第二极之间的导通与关断,其可以是晶体管的栅极。在图2和图3所示的实施例中,第一晶体管Q1为P型晶体管。
在第四实施例中,如图2或图3所示,延时模块124包括第一电阻R1、第二电阻R2和第一电容C1。
第一电阻R1的第一端与电源电路110的输出端连接。第二电阻R2的第一端与第一电阻R1的第二端连接,第二电阻R2的第二端与预设电压端V1连接。换句话说,第一电阻R1和第二电阻R2串联,且第一电阻R1和第二电阻R2形成的串联电路连接于电源电路110的输出端与预设电压端V1之间。
第一电容C1的第一极板与第一电阻R1的第一端连接,第一电容C1的第二极板与第一电阻R1的第二端连接。第一电容C1的第二极板还与开关器件122的控制端c连接。
该显示驱动电路10工作,电源电路110输出电源电压VAA时,电源电路110的输出端与预设电压端V1之间形成电压差。此时,第一电阻R1和第二电阻R2之间具有从电源电路110的输出端流向预设电压端V1的电信号,电源电压VAA对第一电容C1进行充电。第一电容C1的两个极板之间电压差即为第一晶体管Q1的第一极与控制极之间的电压差(源栅电压差)。当第一电容C1的两个极板之间的电压差满足第一晶体管Q1的导通阈值时,第一晶体管Q1导通。由于第一电容C1的充电过程需要消耗时间,从而可以实现延时控制第一晶体管Q1导通的效果,进而可以使延时电路120延时输出电源电压VAA。在该显示驱动电路10中,通过控制第一电阻R1、第二电阻R2和第一电容C1的大小,可以控制第一电容C1的充电速度,从而控制第一晶体管Q1的导通时间。
在第一个具体地实施例中,第一电阻R1和第二电阻R2中的至少一个为可调电阻器,从而可以通过调节第一电阻R1和第二电阻R2的大小,调节第一电容C1的充电速度,进而调节显示驱动电路10延时输出公共电压VCOM的延时时间。同时,通过调节R1和R2的阻值,还可以保护第一晶体管Q1不被损坏。例如,当电源电压VAA为16V,第一晶体管Q1的最大栅源电压差为-12V时,可以调节第二电阻R2的阻值等于第一电阻R1的阻值,从而使晶体管导通时,第一晶体管Q1的栅源电压差为-8V,进而保护第一晶体管Q1不被损坏。
在另一些具体地实施例中,第一电容C1为可调电容,从而可以通过调节第一电容C1的大小,调节第一电容C1的充电速度,进而调节显示驱动电路10延时输出公共电压VCOM的延时时间。
在第五实施例中,如图4所示,延时电路120还包括滤波模块126。
滤波模块126具有第一端g和第二端h。滤波模块126的第一端g与开关器件122的第二端b连接,滤波模块126的第二端h与预设电压端V1连接,从而对开关器件122的第二端b输出的电源电压VAA进行滤波。
在第二个具体地实施例中,滤波模块126可以是第二电容C2。第二电容C2的第一极板与开关器件122的第二端b连接,第二电容C2的第二极板与预设电压端V1连接。
在本申请实施例中,显示驱动电路10包括电源电路110、延时电路120和公共电压生成电路130。显示驱动电路10工作时,电源电路110输出电源电压VAA至延时电路120。延时电路120将电源电压VAA延时输出至公共电压生成电路130。公共电压生成电路130用于根据延时电路120延时输出的电源电压VAA生成公共电压VCOM。当该显示驱动电路10应用的显示装置开机上电时,在延时电路120的作用下,显示驱动电路10不会立即输出公共电压VCOM。如此,在显示驱动电路10输出小于或等于-6V的电压控制晶体管完全关断之前,位于像素电极与公共电极之间的液晶不会旋转,显示面板不会发光,从而解决了显示装置开机闪屏的问题。
延时模块124中的第一电阻R1和第二电阻R2中的至少一个为可调电阻,或/和第一电容C1为可调电容,可以对第一电容C1的充电速度进行调节,进而调节显示驱动电路10延时输出公共电压VCOM的延时时间,并保护第一晶体管Q1。延时电路120还可以包括滤波模块126,对开关器件122输出的电源电压VAA进行滤波,从而提高输入至公共电压生成电路130的电源电压VAA的稳定性。
图5是本申请实施例提供的另一种显示驱动电路10的的结构示意图。参见图5,在第六实施例中,显示驱动电路10包括电源电路110、公共电压生成电路130和延时电路120。
具体地,电源电路110用于产生电源电压VAA。公共电压生成电路130的输入端与电源电路110的输出端连接,公共电压生成电路130的输出端与延时电路120的输入端连接。公共电压生成电路130用于获取电源电压VAA,根据电源电压VAA生成公共电压VCOM,并将生成的公共电压VCOM输出至延时电路120。延时电路120用于获取公共电压VCOM,并延时输出公共电压VCOM。延时电路120的输出端可以与显示面板的公共电极连接,从而将公共电压VCOM延时输出至显示面板的公共电极。
显示驱动电路10工作时,电源电路110输出电源电压VAA至公共电压生成电路130。公共电压生成电路130用于根据电源电压VAA生成公共电压VCOM,并将公共电压VCOM输出至延时电路120。延时电路120用于将公共电压VCOM延时输出至显示面板的公共电极。当该显示驱动电路10应用的显示装置开机上电时,在延时电路120的作用下,显示驱动电路10不会立即输出公共电压VCOM至显示面板的公共电极。如此,在显示驱动电路10输出小于或等于-6V的电压控制晶体管完全关断之前,位于像素电极与公共电极之间的液晶不会旋转,显示面板不会发光,从而解决了显示装置开机闪屏的问题。
图6是本申请实施例提供的一种延时电路120的电路结构图。如图6所示,在第七实施例中,延时电路120包括开关器件122和延时模块124。
开关器件122的第一端a与公共电压生成电路130的输出端连接,开关器件122的第二端b用于与显示面板的公共电极连接,以当开关器件122导通时,公共电压生成电路130向显示面板的公共电极输出公共电压VCOM。
延时模块124的第一端d与公共电压生成电路130的输出端连接,延时模块124的第二端e与地线GND连接。延时模块124的第三端f与开关器件122的控制端c连接。延时模块124用于通电时控制开关器件122导通。
在一个具体地实施例中,开关器件122包括第一晶体管Q1。第一晶体管Q1的第一极与公共电压生成电路130的输出端连接,第一晶体管Q1的第二极用于与显示面板的公共电极连接。第一晶体管Q1的控制极与延时模块124的第三端连接。
在一个具体地实施例中,延时模块124包括第一电阻R1、第二电阻R2和第一电容C1。第一电阻R1的第一端与公共电压生成电路130的输出端连接,第二电阻R2的第一端与第一电阻R1的第二端连接,第二电阻R2的第二端与地线GND连接。第一电容C1的第一极板与第一电阻R1的第一端连接,第一电容C1的第二极板与第一电阻R1的第二端连接,且与开关器件122的控制端连接。
在一个具体地实施例中,第一电阻R1、第二电阻R2中的至少一个为可调电阻,或/和,第一电容C1为可调电容。
在第八实施例中,延时电路120还包括滤波模块126。滤波模块126的第一端g与开关器件122的第二端b连接,滤波模块126的第二端h与地线GND连接,以对开关器件122输出的公共电压VCOM进行滤波。
在一个具体地实施例中,滤波模块126包括第二电容C2。第二电容C2的第一极板与开关器件122的第二端b连接,第二电容C2的第二极板与地线GND连接。
在本申请实施例中,显示驱动电路10包括电源电路110、公共电压生成电路130和延时电路120。显示驱动电路10工作时,电源电路110输出电源电压VAA至公共电压生成电路130。公共电压生成电路130用于根据电源电压VAA生成公共电压VCOM,并将公共电压VCOM输出至延时电路120。延时电路120用于将公共电压VCOM延时输出至显示面板的公共电极。当该显示驱动电路10应用的显示装置开机上电时,在延时电路120的作用下,显示驱动电路10不会立即输出公共电压VCOM至显示面板的公共电极。如此,在显示驱动电路10输出小于或等于-6V的电压控制晶体管完全关断之前,位于像素电极与公共电极之间的液晶不会旋转,显示面板不会发光,从而解决了显示装置开机闪屏的问题。
延时模块124中的第一电阻R1和第二电阻R2中的至少一个为可调电阻,或/和第一电容C1为可调电容,可以对第一电容C1的充电速度进行调节,进而调节显示驱动电路10延时输出公共电压VCOM的延时时间,并保护第一晶体管Q1。延时电路120还包括滤波模块126,对开关器件122输出的公共电压VCOM进行滤波,从而提高输入至显示面板的公共电极的公共电压VCOM的稳定性。
图7是本申请实施例提供的一种显示装置的结构示意图。如图7所示,在第九实施例中,本申请实施例还提供一种显示装置20,包括如上述任意一个实施例中的显示驱动电路10和显示面板220。显示驱动电路10包括电源电路110、延时电路120和公共电压生成电路130。显示面板220包括公共电极222。
具体地,显示面板220包括背光源210、多个液晶226、多个像素电极224和公共电极222。每个液晶226位于一个像素电极224和公共电极222之间。显示驱动电路与公共电极222连接,用于向公共电极222施加公共电压。背光源210用于发出光线。当像素电极224和公共电极222之间形成电压差,位于像素电极224和公共电极222之间的液晶226会在该电压差的作用下旋转,从而使背光源210发出的光线透过液晶,实现图像显示。
在第一种可能的实现方式中,电源电路110用于产生电源电压。延时电路120的输入端与电源电路110的输出端连接,延时电路120的输出端与公共电压生成电路130的输入端连接。延时电路120用于获取电源电路110产生的电源电压,并对电源电压进行延时输出。公共电压生成电路130用于获取延时电路120输出的电源电压,以根据电源电压生成公共电压,并输出公共电压。公共电压生成电路130的输出端与显示面板220的公共电极222连接。
在第二种可能的实现方式中,电源电路110用于产生电源电压。公共电压生成电路130的输入端与电源电路110的输出端连接,公共电压生成电路130的输出端与延时电路120的输入端连接。公共电压生成电路130用于获取电源电压,并根据电源电压生成公共电压。延时电路120用于获取公共电压,并延时输出公共电压。延时电路120的输出端与显示面板220的公共电极222连接。
在一些实施例中,延时电路120包括:开关器件122和延时模块124。
开关器件122的第一端a与电源电路110的输出端连接,开关器件122的第二端b与公共电压生成电路130的输入端连接,以当开关器件122导通时,电源电路110向公共电压生成电路130输出电源电压。延时模块124的第一端d与电源电路110的输出端连接,延时模块124的第二端e与预设电压端V1连接,预设电压端V1的电压小于电源电压,延时模块124的第三端f与开关器件122的控制端c连接,延时模块124用于通电时延时控制开关器件122导通。
在一些实施例中,开关器件122包括:第一晶体管Q1。第一晶体管Q1的第一极与电源电路110的输出端连接,第一晶体管Q1的第二极与公共电压生成电路130的输入端连接,第一晶体管Q1的控制极与延时模块124的第三端f连接。
在一些实施例中,延时模块124包括:第一电阻R1、第二电阻R2和第一电容C1。
第一电阻R1的第一端与电源电路110的输出端连接。第二电阻R2的第一端与第一电阻R1的第二端连接,第二电阻R2的第二端与预设电压端V1连接。第一电容C1的第一极板与第一电阻R1的第一端连接,第一电容C1的第二极板与第一电阻R1的第二端连接,且与开关器件122的控制端c连接。
在一些实施例中,第一电阻R1、第二电阻R2中的至少一个为可调电阻。
在一些实施例中,延时电路120还包括:滤波模块126。滤波模块126的第一端g与开关器件122的第二端b连接,滤波模块126的第二端h与预设电压端V1连接,以对开关器件122输出的电源电压进行滤波。
在一些实施例中,滤波模块126包括:第二电容C2。第二电容C2的第一极板与开关器件122的第二端b连接,第二电容C2的第二极板与预设电压端V1连接。
在一些实施例中,预设电压端v1为地线GND。
在本申请实施例中,显示装置20包括上述的显示驱动电路10。显示驱动电路10包括电源电路110、延时电路120和公共电压生成电路130。显示驱动电路10工作时,电源电路110输出电源电压VAA,公共电压生成电路130根据电源电压VAA生成公共电压VCOM。延时电路120可以连接于电源电路110和公共电压生成电路130之间,从而将电源电压VAA延时输出至公共电压生成电路130。延时电路120也可以连接于公共电压生成电路130的输出端,从而将公共电压生成电路130生成的公共电压VCOM延时输出至显示面板220的公共电极222。当该显示驱动电路10应用的显示装置20开机上电时,在延时电路120的作用下,显示驱动电路10不会立即输出公共电压VCOM。如此,在显示驱动电路10输出小于或等于-6V的电压控制晶体管完全关断之前,位于像素电极224与公共电极222之间的液晶226不会旋转,显示面板220不会发光,从而解决了显示装置20开机闪屏的问题。
延时模块124中的第一电阻R1和第二电阻R2中的至少一个为可调电阻,或/和第一电容C1为可调电容,可以对第一电容C1的充电速度进行调节,进而调节显示驱动电路10延时输出公共电压VCOM的延时时间,并保护第一晶体管Q1。延时电路120还可以包括滤波模块126,对开关器件122输出的电源电压VAA进行滤波,从而提高输入至公共电压生成电路130的电源电压VAA的稳定性。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。
Claims (10)
1.一种显示驱动电路,包括电源电路和公共电压生成电路,其特征在于,所述显示驱动电路还包括延时电路;
所述电源电路用于产生电源电压;
所述延时电路的输入端与所述电源电路的输出端连接,所述延时电路的输出端与所述公共电压生成电路的输入端连接;
所述延时电路用于获取所述电源电路产生的电源电压,并对所述电源电压进行延时输出;所述公共电压生成电路用于获取所述延时电路输出的电源电压,以根据所述电源电压生成公共电压,并输出所述公共电压。
2.如权利要求1所述的显示驱动电路,其特征在于,所述延时电路包括:开关器件和延时模块;
所述开关器件的第一端与所述电源电路的输出端连接,所述开关器件的第二端与所述公共电压生成电路的输入端连接,以当所述开关器件导通时,所述电源电路向所述公共电压生成电路输出电源电压;
所述延时模块的第一端与所述电源电路的输出端连接,所述延时模块的第二端与预设电压端连接,所述预设电压端的电压小于所述电源电压,所述延时模块的第三端与所述开关器件的控制端连接,所述延时模块用于通电时延时控制所述开关器件导通。
3.如权利要求2所述的显示驱动电路,其特征在于,所述开关器件包括:第一晶体管;
所述第一晶体管的第一极与所述电源电路的输出端连接,所述第一晶体管的第二极与所述公共电压生成电路的输入端连接,所述第一晶体管的控制极与所述延时模块的第三端连接。
4.如权利要求2所述的显示驱动电路,其特征在于,所述延时模块包括:第一电阻、第二电阻和第一电容;
所述第一电阻的第一端与所述电源电路的输出端连接;
所述第二电阻的第一端与所述第一电阻的第二端连接,所述第二电阻的第二端与所述预设电压端连接;
所述第一电容的第一极板与所述第一电阻的第一端连接,所述第一电容的第二极板与所述第一电阻的第二端连接,且与所述开关器件的控制端连接。
5.如权利要求4所述的显示驱动电路,其特征在于,所述第一电阻、所述第二电阻中的至少一个为可调电阻。
6.如权利要求2所述的显示驱动电路,其特征在于,所述延时电路还包括:滤波模块;
所述滤波模块的第一端与所述开关器件的第二端连接,所述滤波模块的第二端与所述预设电压端连接,以对所述开关器件输出的电源电压进行滤波。
7.如权利要求6所述的显示驱动电路,其特征在于,所述滤波模块包括:第二电容;
所述第二电容的第一极板与所述开关器件的第二端连接,所述第二电容的第二极板与所述预设电压端连接。
8.如权利要求2至7任意一项所述的显示驱动电路,其特征在于,所述预设电压端为地线。
9.一种显示驱动电路,包括电源电路和公共电压生成电路,其特征在于,所述显示驱动电路还包括延时电路;
所述电源电路用于产生电源电压;
所述公共电压生成电路的输入端与所述电源电路的输出端连接,所述公共电压生成电路的输出端与所述延时电路的输入端连接;
所述公共电压生成电路用于获取所述电源电压,并根据所述电源电压生成公共电压;所述延时电路用于获取所述公共电压,并延时输出所述公共电压。
10.一种显示装置,其特征在于,包括显示面板和如权利要求1至9任意一项所述的显示驱动电路;
所述显示面板包括公共电极,所述显示驱动电路与所述公共电极连接,以输出所述公共电压至所述公共电极。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121946672.3U CN215770465U (zh) | 2021-08-18 | 2021-08-18 | 显示驱动电路及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121946672.3U CN215770465U (zh) | 2021-08-18 | 2021-08-18 | 显示驱动电路及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN215770465U true CN215770465U (zh) | 2022-02-08 |
Family
ID=80076257
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202121946672.3U Active CN215770465U (zh) | 2021-08-18 | 2021-08-18 | 显示驱动电路及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN215770465U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115576126A (zh) * | 2022-09-20 | 2023-01-06 | 惠科股份有限公司 | 液晶显示模组及液晶显示屏 |
CN115731896A (zh) * | 2022-11-29 | 2023-03-03 | 惠科股份有限公司 | 驱动电路的控制方法、驱动电路和显示装置 |
US11749209B1 (en) | 2022-06-30 | 2023-09-05 | HKC Corporation Limited | Drive circuit, display assembly, and display device |
-
2021
- 2021-08-18 CN CN202121946672.3U patent/CN215770465U/zh active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11749209B1 (en) | 2022-06-30 | 2023-09-05 | HKC Corporation Limited | Drive circuit, display assembly, and display device |
WO2024001001A1 (zh) * | 2022-06-30 | 2024-01-04 | 惠科股份有限公司 | 驱动电路、显示模组及显示装置 |
CN115576126A (zh) * | 2022-09-20 | 2023-01-06 | 惠科股份有限公司 | 液晶显示模组及液晶显示屏 |
CN115731896A (zh) * | 2022-11-29 | 2023-03-03 | 惠科股份有限公司 | 驱动电路的控制方法、驱动电路和显示装置 |
CN115731896B (zh) * | 2022-11-29 | 2023-11-17 | 惠科股份有限公司 | 驱动电路的控制方法、驱动电路和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN215770465U (zh) | 显示驱动电路及显示装置 | |
CN101221730B (zh) | 液晶显示器 | |
CN105632438B (zh) | 电平偏移单元、电平偏移电路及驱动方法、栅极驱动电路 | |
TWI453722B (zh) | 液晶顯示器之掃描線驅動裝置 | |
CN109523969B (zh) | 显示面板的驱动电路及其方法,以及显示装置 | |
TWI431939B (zh) | 閘脈波調變電路及其調變方法 | |
TWI417859B (zh) | 閘極驅動器及其運作方法 | |
JP4794542B2 (ja) | 多等級電気レベル駆動装置 | |
JP2007011346A (ja) | 表示装置及び表示装置用駆動装置 | |
US8289098B2 (en) | Gate pulse modulation circuit and sloping modulation method thereof | |
JP2009258733A (ja) | 液晶ディスプレーの駆動方法及び駆動装置 | |
US9741301B2 (en) | Driving circuit of display panel, display device, and method for driving the driving circuit of the display panel | |
US7642731B2 (en) | Inverter for driving lamp and method for driving lamp using the same | |
KR101747758B1 (ko) | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 | |
US11100876B2 (en) | Latch circuit based on thin-film transistor, pixel circuit and driving method, display apparatus | |
CN102262860A (zh) | 一种液晶显示器及其背光驱动装置 | |
CN113643644B (zh) | 电流控制电路、显示面板驱动装置及显示装置 | |
CN213277411U (zh) | 时序调节器件和显示装置 | |
KR20080046934A (ko) | 액정표시장치 및 이의 구동방법 | |
CN210378428U (zh) | 一种控制电路及显示装置 | |
CN109064957B (zh) | 点灯测试模组 | |
CN210110305U (zh) | 一种μLED像素驱动电路系统 | |
KR101778770B1 (ko) | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 | |
KR20100034242A (ko) | Lcd 드라이버 | |
KR102551574B1 (ko) | 전원 공급 장치 및 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |