CN215268214U - 迟滞可调节的比较器电路及电子设备 - Google Patents
迟滞可调节的比较器电路及电子设备 Download PDFInfo
- Publication number
- CN215268214U CN215268214U CN202121815803.4U CN202121815803U CN215268214U CN 215268214 U CN215268214 U CN 215268214U CN 202121815803 U CN202121815803 U CN 202121815803U CN 215268214 U CN215268214 U CN 215268214U
- Authority
- CN
- China
- Prior art keywords
- comparator
- hysteresis
- resistor
- adjustable
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
本实用新型实施例提供的一种迟滞可调节的比较器电路及电子设备,其中,该比较器电路包括:比较器和迟滞调节模块,迟滞调节模块设置有调节端、参考电压接收端、电平接收端和电压输入端;其中,迟滞调节模块的电平接收端与比较器的输出端连接;本申请可通过迟滞调节模块接收迟滞调节信号,向比较器的正向输入端输入迟滞调节信号对应的输入电压,以基于输入电压灵活调节比较器的迟滞特性,可在一定程度上扩大比较器的应用范围。
Description
技术领域
本实用新型涉及比较器技术领域,尤其是涉及一种迟滞可调节的比较器电路及电子设备。
背景技术
模拟信号转换为数字信号的比较器应用中,由于外部模拟信号本身抖动或者噪声干扰,导致在临近状态会产生毛刺或者亚稳态,对判决本身造成较大影响,对应的解决方式是,使用迟滞比较器。
迟滞比较器的工作原理是:比较器的比较阈值存在迟滞和对应迟滞区间,迟滞作用是,对于不稳定和带噪声的模拟输入,稳定比较判决,输出可靠的数字信号,避免“输出数字信号”随“输入模拟信号”的轻微波动或扰动而出现判决反复变动。
然而,现有迟滞比较器在使用时一旦电路固化下来其迟滞特性也就固定下来而不可被调整,这样的迟滞比较器在波动范围比较大的信号比较使用中存在一定的局限性,因此,无法将迟滞比较器应用到迟滞特性需要调节的电器设备中,使得迟滞比较器在使用中存在一定的局限性。
实用新型内容
有鉴于此,本实用新型的目的在于提供一种可调节的比较器电路及电子设备,可调整比较器的迟滞特性。
第一方面,本实用新型实施例提供了一种迟滞可调节的比较器电路,其中,该比较器电路包括:比较器和迟滞调节模块,迟滞调节模块设置有调节端、参考电压接收端、电平接收端和电压输出端;其中,迟滞调节模块的电平接收端与比较器的输出端连接,电压输出端与比较器的正向输入端连接;迟滞调节模块用于接收迟滞调节信号,通过电压输出端向比较器的正向输入端输入迟滞调节信号对应的输入电压,以基于输入电压调节比较器的迟滞特性;其中,迟滞调节信号包括通过调节端接收到的调节信号、通过参考电压接收端接收到的参考基准电源输出的参考基准电压,以及通过电平接收端接收到的比较器的输出端输出的电平信号。
结合第一方面,本实用新型实施例提供了第一方面的第一种可能的实施方式,其中,迟滞调节模块是由连接的可调变阻器和第一电阻构成的可调电阻网络;其中,参考基准电源,以及比较器的正向输入端和输出端均与可调电阻网络连接。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第二种可能的实施方式,其中,参考基准电源与第一电阻连接,比较器的正向输入端连接在可调变阻器和第一电阻的连接通路上,比较器的输出端与可调变阻器连接;或者,参考基准电压与可调变阻器连接,比较器的正向输入端连接在可调变阻器和第一电阻的连接通路上,比较器的输出端与第一电阻连接。
结合第一方面,本实用新型实施例提供了第一方面的第三种可能的实施方式,其中,迟滞调节模块包括依次连接的第二电阻、第三电阻和模拟乘法器;其中,模拟乘法器与比较器的输出端连接,比较器的正向输入端连接在第二电阻和第三电阻的连接通路上,第二电阻还与参考基准电源连接。
结合第一方面,本实用新型实施例提供了第一方面的第四种可能的实施方式,其中,迟滞调节模块包括依次连接的第四电阻、第五电阻和开关器件;其中,开关器件与比较器的输出端连接,比较器的正向输入端连接在第四电阻和第五电阻的连接通路上,第四电阻还与参考基准电源连接。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第五种可能的实施方式,其中,迟滞调节模块包括依次连接的可调电阻网络和模拟乘法器;参考基准电源和比较器的正向输入端均与可调电阻网络连接,模拟乘法器与比较器的输出端连接。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第六种可能的实施方式,其中,迟滞调节模块包括依次连接的可调电阻网络和开关器件;参考基准电源和比较器的正向输入端均与可调电阻网络连接,开关器件与比较器的输出端连接。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第七种可能的实施方式,其中,迟滞调节模块包括依次连接的可调电阻网络、模拟乘法器和开关器件;参考基准电源和比较器的正向输入端均与可调电阻网络连接,开关器件与比较器的输出端连接。
第二方面,本实用新型实施例还提供一种电子设备,其中,该电子设备配置有上述的迟滞可调节的比较器电路。
本实用新型实施例带来了以下有益效果:
本实用新型实施例提供的一种迟滞可调节的比较器电路及电子设备,其中,该比较器电路包括:比较器和迟滞调节模块,迟滞调节模块设置有调节端、参考电压接收端、电平接收端和电压输入端;其中,迟滞调节模块的电平接收端与比较器的输出端连接;本申请可通过迟滞调节模块接收迟滞调节信号,向比较器的正向输入端输入迟滞调节信号对应的输入电压,以基于输入电压灵活调节比较器的迟滞特性,可在一定程度上扩大比较器的应用范围。
本实用新型的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本实用新型而了解。本实用新型的目的和其他优点在说明书以及附图中所特别指出的结构来实现和获得。
为使本实用新型的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本实用新型具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施方式,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例一提供的一种迟滞可调节的比较器电路的结构示意图;
图2为本实用新型实施例二提供的一种迟滞可调节的比较器电路的电路图;
图3为本实用新型实施例二提供的另一种迟滞可调节的比较器电路的电路图;
图4为本实用新型实施例三提供的另一种迟滞可调节的比较器电路的电路图;
图5为本实用新型实施例四提供的另一种迟滞可调节的比较器电路的电路图;
图6为本实用新型实施例五提供的另一种迟滞可调节的比较器电路的电路图;
图7为本实用新型实施例六提供的另一种迟滞可调节的比较器电路的电路图;
图8为本实用新型实施例七提供的另一种迟滞可调节的比较器电路的电路图。
图标:
100-比较器;101-迟滞调节模块;102-参考基准电源;103-比较电压源;200-可调变阻器;400-模拟乘法器;500-开关器件;1-调节端;2-参考电压接收端;3-电平接收端;4-电压输出端;5-输出端;6-正向输入端;7-反向输入端;8-第一端子;9-第二端子。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
目前,现有迟滞比较器在使用时一旦电路固化下来其迟滞特性也就固定下来而不可被调整,这样的迟滞比较器在波动范围比较大的信号比较使用中存在一定的局限性,因此,无法将迟滞比较器应用到迟滞特性需要调节的电器设备中,使得迟滞比较器在使用中存在一定的局限性。
例如在光接收中,接收光的变化范围巨大,比如30dB动态范围;比较器前端往往是信号低噪放大电路;在小信号时,信号及噪声的幅度相对比较低,这个时候,需要迟滞比较小的处理,才能区分出信号;而大信号时,需要对应比较大的迟滞,来抑制相对加大的噪声,为了能够更好的区分信号以及抑制噪声需要比较器具有迟滞可调的特性,基于此,本实用新型实施例提供的一种迟滞可调节的比较器电路及电子设备,可通过迟滞调节模块调整比较器的迟滞特性,进而提高了比较器的使用范围,以及提高了比较器的灵敏度。
为便于对本实施例进行理解,首先对本实用新型实施例所公开的一种可调节的比较器电路进行详细介绍。
实施例一:
本实用新型实施例提供了一种迟滞可调节的比较器电路,如图1所示的一种迟滞可调节的比较器电路的结构示意图,如图1所示,该比较器电路包括:比较器100、迟滞调节模块101;其中,迟滞调节模块101设置有调节端1、参考电压接收端2、电平接收端3和电压输出端4;其中,迟滞调节模块101的电平接收端3与比较器100的输出端5连接,电压输出端4与比较器100的正向输入端6连接;迟滞调节模块101用于接收迟滞调节信号,通过电压输出端4向比较器100的正向输入端6输入迟滞调节信号对应的输入电压,以基于输入电压调节比较器的迟滞特性;其中,迟滞调节信号包括通过调节端1接收到的调节信号、通过参考电压接收端2接收到的参考基准电源102输出的参考基准电压,以及通过电平接收端3接收到的比较器100的输出端5输出的电平信号。
如图1所示,上述比较器100的反向输入端7与比较电压源103连接,通常,比较器可根据比较电压源103输出的比较电压V1和迟滞调节模块101输出的输入电压V2的大小输出对应的电平信号。
在实际使用时,迟滞调节模块接收到的迟滞调节信号可以是通过调节端1接收到的调节信号、通过参考电压接收端2接收到的参考基准电源输出的参考基准电压,以及通过电平接收端3接收到的比较器的输出端输出的电平信号的任意一种信号,或者任意三种信号的组合方式,在此不进行限定。
本实用新型实施例提供的一种迟滞可调节的比较器电路,其中,该比较器电路包括:比较器和迟滞调节模块,迟滞调节模块设置有调节端口、参考电压接收端口、电平接收端口;其中,迟滞调节模块的电平接收端口与比较器的输出端连接;本申请可通过迟滞调节模块接收迟滞调节信号,向比较器的正向输入端输入迟滞调节信号对应的输入电压,以基于输入电压灵活调节比较器的迟滞特性,可在一定程度上扩大比较器的应用范围。
实施例二:
上述迟滞调节模块是由连接的可调变阻器和第一电阻构成的可调电阻网络;其中,参考基准电源,以及比较器的正向输入端和输出端均与可调电阻网络连接。为了便于理解,图2示出了一种迟滞可调节的比较器电路的电路图,如图2所示,参考基准电源102与第一电阻R1连接,比较器100的正向输入端6连接在可调变阻器200和第一电阻R1的连接通路上,比较器100的输出端5与可调变阻器200连接。
或者,图3示出了另一种迟滞可调节的比较器电路的电路图,如图3所示,参考基准电源102与可调变阻器200连接,比较器100的正向输入端6连接在可调变阻器200和第一电阻R1的连接通路上,比较器100的输出端5与第一电阻R1连接。
图2和图3中的可调电阻网络仅是可调变阻器和第一电阻的连接次序不同,其中,上述可调变阻器200可为能够改变阻值的变阻器,可为滑动变阻器、温控变阻器等,变阻器是电路元件,它可以通过来改变自身的电阻,从而起到控制电路的作用。在电路分析中,变阻器既可以作为一个定值电阻,也可以作为一个变值电阻,它的工作原理是通过改变接入电路部分电阻线的长度来改变电阻的,从而逐渐改变电路中的电流的大小。
如图2或图3所示,可通过调节可调变阻器200的滑动端Bus来改变阻值大小,从而改变比较器的迟滞宽度。在本实施例中,以图3示出的电路为例进行说明,通过图3的电路图可知,比较器100的迟滞宽度为:Vcc*(RS/(RS+R1),其中,RS表示可调变阻器200的阻值,R1表示第一电阻R1的阻值,由上述公式可知,当RS变化时,迟滞宽度也发生变化,因此,本实施例可通过引入简单的可调变阻器实现对比较器迟滞特性的改变,节省了成本的同时提高了比较器的比较灵敏度。
实施例三:
在实际使用时,上述迟滞调节模块包括迟滞调节模块包括依次连接的第二电阻、第三电阻和模拟乘法器;为了便于理解,图4示出了另一种迟滞可调节的比较器电路的电路图,如图4所示,模拟乘法器400与比较器100的输出端5连接,比较器100的正向输入端6连接在第二电阻R2和第三电阻R3的连接通路上,第二电阻R2还与参考基准电源102连接。
模拟乘法器是对两个模拟信号(电压或电流)实现相乘功能的有源非线性器件,其中,模拟乘法器的模拟乘法运算可以用多种方法来实现,有对数-反对数相乘法,四分之一平方相乘法、三角波平均相乘法、时间分割相乘法和变跨到相乘法等,各种模拟乘法器各有其优缺点,其中,模拟乘法器便于集成化,内部元器件有较为一致的特性,因为具有较高的温度稳定性和运算精确度,且运算速度较高,因此,被广泛应用于电路中。
通过图4的电路图可知,比较器100的迟滞宽度为:k*Vcc*(R2/(R2+R3),其中,k表示模拟乘法器的乘法系数,R2表示第二电阻R2的阻值,R3表示第三电阻R3的阻值,由上述公式可知,当改变模拟乘法器的乘法系数k时,迟滞宽度也发生变化,如图4所示,通常可通过调节模拟乘法器400的调节模拟端DAC3来改变模拟乘法器的乘法系数k。
实施例四:
具体地,上述迟滞调节模块包括依次连接的第四电阻、第五电阻和开关器件;为了便于理解,图5示出了另一种迟滞可调节的比较器电路的电路图,如图5所示,开关器件500与比较器100的输出端5连接,比较器100的正向输入端6连接在第四电阻R4和第五电阻R5的连接通路上,第四电阻R4还与参考基准电源102连接。
为了便于说明,以图5中示出的开关器件500为一单刀双掷开关为例进行说明,在实际使用时,开关器件500也可以采用单刀单掷或其他型开关,在此不进行限定。
如图5所示,当比较器100的输出端5输出高电平时,开关接到单刀双掷开关的第一端子8上,而输出端5输出低电平时,开关接到单刀双掷开关的第二端子9上,这样,在不同的输出电平时,阈值电压Vt+及Vt-是不相同的,为了便于说明,依据图5的电路计算Vt+及Vt-。
其中,Vt+=Vref*[R4/(R5+R4)]+Vdac1*[R5/(R5+R4)];(1)
Vt-=Vref *[R4/(R5+R4)]+Vdac2*[ R5/(R5+R4)]; (2)
其中,Vref表示参考基准电压,R4表示第四电阻R4的阻值,R5表示第五电阻R5的阻值,Vdac1表示第一端子8的电压值,Vdac2表示第二端子9的电压值。
通常,Vdac1大于Vdac2时,比较器100的迟滞区间为Vt+-Vt-=(Vdac1-Vdac2)*R5/(R5+R4);通过切换开关的连接端子可以自由调整迟滞区间。特别地,当Vdac1,Vref,Vdac2为等差数列时,电路的迟滞中心电压为Vref,并且使得迟滞的门槛Vt+和Vcc波动无关的电路方案,在实际使用中,一般将第二端子9直接接地,第一端子8用来进行调整迟滞的大小。
对于图5的电路比较器的迟滞大小为:Vdac1*[R5/(R5+R4)];迟滞中心为0.5*(Vt++Vt-),结合上述(1)和(2)得到迟滞中心为:Vref*[R4/(R5+R4)]+0.5*Vdac1*[R5/(R5+R4)];这样,通过选取合适的电阻网络,并设计Vref及Vdac1,使得电路迟滞特性可以灵活调节,并且,由于上述电路中只用到1个开关,因此,该比较器电路非常合适于紧凑型板级电路的应用中。
实施例五:
在实际应用时,还可以将上述可调电阻网络、模拟乘法器和开关器件进行任意组合以实现对比较器迟滞特性的调节。
比如,通过可调电阻网络和模拟乘法器实现迟滞特性调节,即上述迟滞调节模块包括可调电阻网络和模拟乘法器,参考基准电源和比较器的正向输入端均与可调电阻网络连接,模拟乘法器与比较器的输出端连接,由于本实施例中的可调电阻网络有两种方式,因此,基于可调电阻网络和模拟乘法器构成的电路也有两种电路,为了便于理解,以图2中示出的可调电阻网络为例进行说明,图6示出了另一种迟滞可调节的比较器电路的电路图,如图6所示,比较器100的正向输入端6和第一电阻R1的一端均与可调变阻器200的一端连接,可调变阻器200的另一端与模拟乘法器400连接,第一电阻R1的另一端与参考基准电源102连接,模拟乘法器400的另一端与比较器100的输出端5连接。以图3中示出的可调电阻网络与模拟乘法器组合实现迟滞特性调节的电路与图6中示出的电路结构相似,只是调换了可调变阻器和第一电阻的位置,因此,在此不进行赘述。
如图6所示,可通过调整可调变阻器200的阻值和模拟乘法器的乘法系数k来实现对比较器迟滞宽度的改变。
实施例六:
在本实施例中,通过可调电阻网络和开关器件实现迟滞特性调节,即上述迟滞调节模块包括依次连接的可调电阻网络和开关器件;参考基准电源和比较器的正向输入端均与可调电阻网络连接,开关器件与比较器的输出端连接。由于本实施例中的可调电阻网络有两种方式,因此,基于可调电阻网络和开关器件构成的电路也有两种电路,为了便于理解,以图2中示出的可调电阻网络为例进行说明,图7示出了另一种迟滞可调节的比较器电路的电路图,如图7所示,比较器100的正向输入端6和第一电阻R1的一端均与可调变阻器200的一端连接,可调变阻器200的另一端与开关器件500的一端连接,开关器件500的另一端与比较器100的输出端5连接,第一电阻R1的另一端与参考基准电源102连接。以图3中示出的可调电阻网络与开关器件组合实现迟滞特性调节的电路与图7中示出的电路结构相似,只是调换了可调变阻器和第一电阻的位置,因此,在此不进行赘述。
图7中仍以开关器件500为一单刀双掷开关为例进行说明,在实际使用时,可通过调整可调变阻器200的阻值和单刀双掷开关的连接端子实现对比较器迟滞宽度的改变。
实施例七:
实际使用时,通过可调电阻网络、模拟乘法器和开关器件实现迟滞特性调节,即上述迟滞调节模块包括依次连接的可调电阻网络、模拟乘法器和开关器件;参考基准电源和比较器的正向输入端均与可调电阻网络连接,开关器件与比较器的输出端连接。在本实施例中,仍以图2中示出的可调电阻网络为例进行说明,为了便于理解,图8示出了另一种迟滞可调节的比较器电路的电路图,如图8所示,比较器100的正向输入端6和第一电阻R1的一端均与可调变阻器200的一端连接,可调变阻器200的另一端与模拟乘法器400的一端连接,模拟乘法器400的另一端与开关器件500的一端连接,开关器件500的另一端与比较器100的输出端5连接,第一电阻R1的另一端与参考基准电源102连接。以图3中示出的可调电阻网络与开关器件组合实现迟滞特性调节的电路与图8中示出的电路结构相似,只是调换了可调变阻器和第一电阻的位置,因此,在此不进行赘述。
图8中仍以开关器件500为一单刀双掷开关为例进行说明,在实际使用时,可通过调整可调变阻器200的阻值、模拟乘法器的乘法系数k和单刀双掷开关的连接端子实现对比较器迟滞宽度的改变。
上述第一电阻R1、第二电阻R2和第四电阻R4可为同一电阻,也可为不同电阻,上述第三电阻R3和第五电阻R5可为同一电阻,也可为不同电阻,在此不进行限定。
本实用新型实施例还提供一种电子设备,其中,该电子设备配置有上述的迟滞可调节的比较器电路。
本实用新型实施例提供的电子设备,与上述实施例提供的迟滞可调节的比较器电路具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的电子设备的具体工作过程,可以参考前述可调节的比较器电路实施例中的对应过程,在此不再赘述。
另外,在本实用新型实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本实用新型的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本实用新型各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
在本实用新型的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
最后应说明的是:以上实施例,仅为本实用新型的具体实施方式,用以说明本实用新型的技术方案,而非对其限制,本实用新型的保护范围并不局限于此,尽管参照前述实施例对本实用新型进行了详细的说明,本领域技术人员应当理解:任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本实用新型实施例技术方案的精神和范围,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以权利要求的保护范围为准。
Claims (9)
1.一种迟滞可调节的比较器电路,其特征在于,所述比较器电路包括:比较器和迟滞调节模块,所述迟滞调节模块设置有调节端、参考电压接收端、电平接收端和电压输出端;
其中,所述迟滞调节模块的电平接收端与所述比较器的输出端连接,所述电压输出端与所述比较器的正向输入端连接;所述迟滞调节模块用于接收迟滞调节信号,通过所述电压输出端向所述正向输入端输入所述迟滞调节信号对应的输入电压,以基于所述输入电压调节所述比较器的迟滞特性;
其中,所述迟滞调节信号包括通过所述调节端接收到的调节信号、通过所述参考电压接收端接收到的参考基准电源输出的参考基准电压,以及通过所述电平接收端接收到的所述比较器的输出端输出的电平信号。
2.根据权利要求1所述的比较器电路,其特征在于,所述迟滞调节模块是由连接的可调变阻器和第一电阻构成的可调电阻网络;
其中,所述参考基准电源,以及所述比较器的正向输入端和输出端均与所述可调电阻网络连接。
3.根据权利要求2所述的比较器电路,其特征在于,所述参考基准电源与所述第一电阻连接,所述比较器的正向输入端连接在所述可调变阻器和所述第一电阻的连接通路上,所述比较器的输出端与所述可调变阻器连接;
或者,所述参考基准电源与所述可调变阻器连接,所述比较器的正向输入端连接在所述可调变阻器和所述第一电阻的连接通路上,所述比较器的输出端与所述第一电阻连接。
4.根据权利要求1所述的比较器电路,其特征在于,所述迟滞调节模块包括依次连接的第二电阻、第三电阻和模拟乘法器;
其中,所述模拟乘法器与所述比较器的输出端连接,所述比较器的正向输入端连接在所述第二电阻和第三电阻的连接通路上,所述第二电阻还与参考基准电源连接。
5.根据权利要求1所述的比较器电路,其特征在于,所述迟滞调节模块包括依次连接的第四电阻、第五电阻和开关器件;
其中,所述开关器件与所述比较器的输出端连接,所述比较器的正向输入端连接在所述第四电阻和所述第五电阻的连接通路上,所述第四电阻还与参考基准电源连接。
6.根据权利要求2所述的比较器电路,其特征在于,所述迟滞调节模块包括依次连接的可调电阻网络和模拟乘法器;
所述参考基准电源和所述比较器的正向输入端均与所述可调电阻网络连接,所述模拟乘法器与所述比较器的输出端连接。
7.根据权利要求2所述的比较器电路,其特征在于,所述迟滞调节模块包括依次连接的可调电阻网络和开关器件;
所述参考基准电源和所述比较器的正向输入端均与所述可调电阻网络连接,所述开关器件与所述比较器的输出端连接。
8.根据权利要求2所述的比较器电路,其特征在于,所述迟滞调节模块包括依次连接的可调电阻网络、模拟乘法器和开关器件;
所述参考基准电源和所述比较器的正向输入端均与所述可调电阻网络连接,所述开关器件与所述比较器的输出端连接。
9.一种电子设备,其特征在于,所述电子设备配置有权利要求1-8任一项所述的迟滞可调节的比较器电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121815803.4U CN215268214U (zh) | 2021-08-04 | 2021-08-04 | 迟滞可调节的比较器电路及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121815803.4U CN215268214U (zh) | 2021-08-04 | 2021-08-04 | 迟滞可调节的比较器电路及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN215268214U true CN215268214U (zh) | 2021-12-21 |
Family
ID=79496923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202121815803.4U Active CN215268214U (zh) | 2021-08-04 | 2021-08-04 | 迟滞可调节的比较器电路及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN215268214U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114928024A (zh) * | 2022-05-16 | 2022-08-19 | 北京炎黄国芯科技有限公司 | 迟滞可调的过温保护电路及电子设备 |
-
2021
- 2021-08-04 CN CN202121815803.4U patent/CN215268214U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114928024A (zh) * | 2022-05-16 | 2022-08-19 | 北京炎黄国芯科技有限公司 | 迟滞可调的过温保护电路及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20160261187A1 (en) | Switching power converter, control circuit and integrated circuit therefor, and constant-current control method | |
CN215268214U (zh) | 迟滞可调节的比较器电路及电子设备 | |
EP2056461A1 (en) | Delta-sigma modulator | |
WO2007015182A2 (en) | Dc-dc converter with switchable estimators | |
Ignjatovic et al. | An interface circuit for measuring capacitance changes based upon capacitance-to-duty cycle (CDC) converter | |
US20110068961A1 (en) | A/d conversion device and servo control device | |
EP0435472A2 (en) | Active filter | |
US6388510B2 (en) | Transconductance-capacitance filter system | |
Dvorak et al. | Multifunctional electronically reconfigurable and tunable fractional-order filter | |
US20080204129A1 (en) | Simplified Sallen-Key Low-Pass Filter Circuit | |
EP1769299B1 (en) | Common-mode voltage generator for a battery-supplied handset apparatus | |
CN113556107A (zh) | 迟滞可调的比较器电路、数字振荡器电路及电子设备 | |
CN112114264B (zh) | 一种电池电量的检测系统 | |
CN112285423B (zh) | 一种通过拟合快速计算正负极对地绝缘电阻的方法与系统 | |
CN115765964A (zh) | 一种具有同构调幅功能的三角波忆阻保守信号发生器 | |
CN112114265B (zh) | 一种获知电池容量的方法 | |
US20080012633A1 (en) | Digital controlled filter system and filtering method | |
JPH06103328B2 (ja) | 比率測定回路及び装置 | |
JP2007122605A (ja) | インピーダンス回路、電源装置 | |
CN210041777U (zh) | 一种具有一阶滤波及电路时间常数校准功能的电路结构 | |
CN1780144A (zh) | 占空因数校正电路 | |
CN114389580A (zh) | 电阻模块、时钟电路、集成电路以及电子设备 | |
CN211629851U (zh) | 一种硬件保护电路及用电系统 | |
CN215818094U (zh) | 信号处理装置 | |
CN212850438U (zh) | 一种波形发生电路及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |