CN214674306U - 一种低功耗芯片的欠压保护电路 - Google Patents
一种低功耗芯片的欠压保护电路 Download PDFInfo
- Publication number
- CN214674306U CN214674306U CN202120953683.8U CN202120953683U CN214674306U CN 214674306 U CN214674306 U CN 214674306U CN 202120953683 U CN202120953683 U CN 202120953683U CN 214674306 U CN214674306 U CN 214674306U
- Authority
- CN
- China
- Prior art keywords
- pmos
- pmos transistor
- transistor
- tube
- nmos
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
Abstract
本申请提供一种低功耗芯片的欠压保护电路,包括:第一共源共栅电流镜、第二共源共栅电流镜、自偏置的共源共栅电流镜、PMOS管PM3、PMOS管PM4、PMOS管PM5、NMOS管NM5、反相器INV1和反相器INV2,所述PMOS管PM3的源极与电源VDD连接、漏极与PMOS管PM4的源极和PMOS管PM5的漏极连接,PMOS管PM3和PMOS管PM4的栅极均与一个温度无关的基准电压Vref连接,PMOS管PM5的栅极与反相器INV2的输出端连接,第二共源共栅电流镜与NMOS管NM5的漏极连接并且与反相器INV1的输入端连接,反相器INV1与反相器INV2串联,反相器INV2的输出信号Uvlo输出到后端的控制逻辑电路中控制芯片的不工作或正常工作,同时输出到PMOS管PM5的栅极使得PMOS管PM5截止或者导通,从而使得PMOS管PM3接入电路或者短路,实现迟滞的目的。
Description
技术领域
本实用新型涉及集成电路设计领域,更具体地,涉及一种低功耗芯片的欠压保护电路。
背景技术
在集成电路的上电过程中,欠压保护电路会检测电源电压的值,如果电源电压还处于比较低时,内部的一些电路未能达到足够高的电源电压条件而不能正常工作,此时欠压保护电路输出指示欠压的信号,强制关闭芯片等工作模块;当电源电压上升到比较高的电压值时,电路里的所有工作模块都达到了正常工作的条件,通过改变欠压保护电路模块输出的信号,指示此时的电源电压为不欠压状态,同时使能电路中所有的电路,使工作模块能够正常工作。此外,欠压保护电路输出的信号还可实现决定内部电路的上电次序、复位电路中的寄存器、锁存住修调信号等作用。欠压保护需要引入一个迟滞量,通过设置电源电压上电和掉电时的两个不同判断点,防止电源电压在某个电压值波动时,欠压保护电路一直输出来回跳转的信号。
传统的欠压保护电路如图1所示,NMOS管NM1作为开关管使用,运算放大器AMP作为比较器使用,运算放大器AMP的同相端接在了电阻R3的一端,反相端接了一个与温度无关的基准电压Vref,运算放大器AMP的输出端Uv l o为欠压保护模块的输出信号。其工作原理为:当电源处于上电状态并还处于比较低的值时,Vx<Vref,此时运算放大器AMP的输出为低电平,作为开关管的NMOS管NM1截止,电阻R2不被短路,此时输出的低电平指示当前的电源电压还未达到足够高的值,使芯片等工作模块的一些电路处于关闭状态;当电源电压持续上升,满足VX>Vref的条件时,运算放大器AMP的输出由低电平跳变为高电平,以此来指示此时的电源电压已经达到了足够高的值,使芯片等工作模块正常工作,同时NMOS管NM1导通,电阻R2被短路,因为电阻R2被短路,电源电压需要下降到比上升时的判断点更低时,运算放大器AMP的输出电平才会再一次的发生翻转,从高电平回到低电平。
但是,由于欠压保护电路需要时刻检测电源电压的值,故在芯片正常工作后,该电路仍需要一直处于工作的状态,在低功耗的芯片中,需要保证整体欠压保护电路消耗很低的静态电流,为了达到这一目的,传统的欠压保护电路结构中电阻的阻值势必巨大无比,其版图的面积也随之加大,使得芯片的制造成本增大。因此,传统的欠压保护电路已经不适合应用在低功耗芯片中。
有鉴于此,本申请提供一种低功耗芯片的欠压保护电路,不使用电阻,极大的减小了版图面积,降低成本,并且结构简单、功耗低。
实用新型内容
本实用新型的目的在于,提供一种低功耗芯片的欠压保护电路,不使用电阻,极大的减小了版图面积,降低成本,并且结构简单、功耗低。
一种低功耗芯片的欠压保护电路,包括:第一共源共栅电流镜、第二共源共栅电流镜、自偏置的共源共栅电流镜、PMOS管PM3、PMOS管PM4、PMOS管PM5、NMOS管NM5、反相器INV1和反相器INV2,所述自偏置的共源共栅电流镜由NMOS管NM1和NMOS管NM2组成的第一支路和由NMOS管NM3和NMOS管NM4串联组成的第二支路组成,所述第一共源共栅电流镜与所述第一支路连接、并且两者流过的电流均为I,所述第二支路流过的电流为MI,所述PMOS管PM3的源极与电源VDD连接、漏极与PMOS管PM4的源极和PMOS管PM5的漏极连接,PMOS管PM3和PMOS管PM4的栅极均与一个温度无关的基准电压Vref连接,PMOS管PM4的漏极与NMOS管NM3的漏极连接,NMOS管NM3的漏极还与NMOS管NM5的栅极连接,PMOS管PM5的源极与电源VDD连接、栅极与反相器INV2的输出端连接,第二共源共栅电流镜与NMOS管NM5的漏极连接并且与反相器INV1的输入端连接,反相器INV1与反相器INV2串联,反相器INV2的输出信号Uvlo输出到后端的控制逻辑电路中控制芯片的不工作或正常工作,同时输出到PMOS管PM5的栅极使得PMOS管PM5截止或者导通,从而使得PMOS管PM3接入电路或者短路,实现上电与掉电时的两个不同的判断点VH与VL,实现迟滞的目的。
在一些实施方式中,所有MOS管均为增强型MOS管,所述低功耗芯片的欠压保护电路中所有支路的电流都为纳安级。
在一些实施方式中,PMOS管PM1与PMOS管PM2组成第一共源共栅电流镜,PMOS管PM6与PMOS管PM7组成第二共源共栅电流镜,用于提高电流镜的复制精度,第一共源共栅电流镜和第二共源共栅电流镜的栅极分别接在了VG1、VG2的电压偏置上,VG1、VG2提供偏置电压。
进一步的,PMOS管PM1的栅极接在了VG1的电压偏置上、源极与电源VDD连接、漏极与PMOS管PM2的源极连接,PMOS管PM2的栅极接在了VG2的电压偏置上、漏极与NMOS管NM1的漏极连接,PMOS管PM6的栅极接在了VG1的电压偏置上、源极与电源VDD连接、漏极与PMOS管PM7的源极连接,PMOS管PM7的栅极接在了VG2的电压偏置上、漏极与NMOS管NM5的漏极连接并且与反相器INV1的输入端连接。
进一步的,第一共源共栅电流镜与第二共源共栅电流镜的宽长比(电流比)的比值为1:N,N>0。
进一步的,第一共源共栅电流镜与第二共源共栅电流镜的宽长比(电流比)的比值为1:1。
在一些实施方式中,所述自偏置的共源共栅电流镜能够更加精确得控制流过所述第二支路的电流,所述第一支路与第二支路的宽长比(电流比)的比值为1:M,M>0。
进一步的,自偏置的共源共栅电流镜的NMOS管NM1的源极与NMOS管NM2的漏极连接,NMOS管NM1的栅极与NMOS管NM3的栅极连接,NMOS管NM1的栅极与漏极连接,NMOS管NM2的栅极与漏极连接,NMOS管NM2的源极接地,NMOS管NM2的栅极与NMOS管NM4的栅极连接,NMOS管NM3的源极与NMOS管NM4的漏极连接,NMOS管NM4的源极接地。
进一步的,在不欠压状态时,NMOS管NM3的漏极电压会变得很高,利用了共源共栅电流镜的屏蔽效应,保证了电流复制的精确性。
在一些实施方式中,PMOS管PM3和PMOS管PM4的沟道宽度相同、均为W,PMOS管PM3的沟道长度为L3,PMOS管PM4的沟道长度为L4,PMOS管PM5作为开关管使用。
进一步的,在芯片上电过程中,当VDD<Vref+|VTHP|,|VTHP|为PM3、PM4管等效之后的MOS管的阈值电压,PMOS管PM3和PMOS管PM4不导通,所述第二支路没有电流,NMOS管NM3的漏端为低电平,NMOS管NM5截止,第二共源共栅电流镜输入反相器INV1的电压Vc跟随电源电压VDD变化,反相器inv1的输出端为低电平,反相器INV2的输出信号Uvlo也跟随电源电压变化,以此来指示芯片处于欠压状态,使芯片中的一些电路不工作;同时信号Uvlo输入到PMOS管PM5,PMOS管PM5截止,PMOS管PM3和PMOS管PM4可等效成一个PMOS管,PMOS管PM3和PMOS管PM4等效的PMOS管的宽长比约为W/(L3+L4)。
进一步的,当电源电压VDD继续上升,VDD>Vref+|VTHP|,使PMOS管PM3和PMOS管PM4导通PMOS管PM3和PMOS管PM4导通后工作在亚阈值区,PMOS管PM3和PMOS管PM4与NMOS管NM3和NMOS管NM4可视为一个电流比较器,通过设置M的值,使PMOS管PM3和PMOS管PM4导通时的电流小于流过所述第二支路的电流MI,并且此时所述第二支路的电流由PMOS管PM3和PMOS管PM4决定,NMOS管NM3的漏极还是处于低电平。
进一步的,当电源电压VDD继续上升且达到上升阶段的判断点VH时,在判断点VH时,由PMOS管PM3和PMOS管PM4所产生的电流大于NMOS管NM3和NMOS管NM4所复制的偏置电流MI,NMOS管NM3的漏极由低电平跳变为高电平,使NMOS管NM5导通,并将NMOS管NM5的漏端拉至低电平,反相器INV1输出高电平,反相器INV2的输出信号Uvlo也被拉低,以此来指示芯片此时的电源电压已经足够高,使芯片正常工作;同时,信号Uvlo输入到PMOS管PM5,PMOS管PM5被导通,使PMOS管PM3被短路,仅PMOS管PM4接入电路,PM4的宽长比为W/L4。
进一步的,电源电压VDD上升阶段的判断点VH的计算公式为S1:
其中,M为NM1、NM2与NM3、NM4的宽长比之比,I为流过第一支路的电流,μP为载流子迁移率,COX为单位面积栅氧电容,PMOS管PM3、PM4的沟道宽度相等,统一表示为W,L3为PMOS管PM3的沟道长度,L4为PMOS管PM4的沟道长度,η为亚阈值修正因子,VT为热电压,Vref为与温度无关的基准电压,VTHP为PMOS管PM3、PM4等效之后的PMOS管的阈值电压。
进一步的,由公式S1可知,设置I、Vref和M的值,可以控制欠压保护电路的上升阶段的判断点VH的值。当M、Vref的值一定时,I越大,VH越大,Vref越小,I越小;当I、M的值一定时,Vref越大,VH越大,Vref越小,VH越小;当I、Vref一定时,M越大,VH越大,M越小,VH越小。
进一步的,当电源电压VDD从高值往下降时,由于芯片正常工作时PMOS管PM4的宽长比大于芯片欠压状态时PMOS管PM3和PMOS管PM4等效的宽长比,电源电压VDD需下降到下降阶段的判断点VL时,输出信号Uvlo才会脱离低电平的状态,并且下降阶段的判断点VL比上升阶段的判断点VH低。
进一步的,电源电压VDD下降阶段的判断点VL的计算公式为S2:
其中,M为NM1、NM2与NM3、NM4的宽长比之比,I为流过第一支路的电流,μP为载流子迁移率,COX为单位面积栅氧电容,PMOS管PM3、PM4的沟道宽度相等,统一表示为W,L4W为PMOS管PM4的沟道长度,η为亚阈值修正因子,VT为热电压,Vref为与温度无关的基准电压,VTHP4为PMOS管PM4的阈值电压。
进一步的,由公式S2可知,设置PMOS管PM3的沟道长度L3可以控制迟滞量的大小,也即VL的值。当M、Vref和I的值一定时,L3越大迟滞量越大,VL的值越低,L3越小迟滞量越小,VL的值越高。
本申请的低功耗芯片的欠压保护电路,没有使用电阻,版图得到很大程度的缩减,降低了成本。并且,所述欠压保护电路,全部只使用到了普通增强型的MOS管,且对使用到的偏置电流的温度特性无特殊要求,对使用的工艺也无特殊要求,使用到的器件少,电路支路少,结构简单。由于该电路中各个支路上的电流都是偏置电流的倍数,设置合适的电流镜宽长比,可以很容易将该电路的功耗控制得很低,还具有功耗低的优点。
附图说明
图1为现有技术的一种欠压保护电路。
图2为本申请的低功耗芯片的欠压保护电路。
具体实施方式
描述以下实施例以辅助对本实用新型的理解。不意在且不应当以任何方式将实施例解释成为限制本实用新型的保护范围。
在以下描述中,本领域的技术人员将认识到,在本论述的全文中,组件可描述为单独的功能单元(可包括子单元),但是本领域的技术人员将认识到,各种组件或其部分可划分成单独组件,或者可整合在一起(包括整合在单个的系统或组件内)。
此外,附图内的组件或系统之间的连接并不旨在限于直接连接。相反,在这些组件之间的数据可由中间组件修改、重格式化、或以其它方式改变。另外,可使用另外或更少的连接。还应注意,术语“联接”、“连接”、或“输入”应理解为包括直接连接、通过一个或多个中间设备来进行的间接连接、和无线连接。
实施例1:
一种低功耗芯片的欠压保护电路,如图2所示,包括:第一共源共栅电流镜、第二共源共栅电流镜、自偏置的共源共栅电流镜、PMOS管PM3、PMOS管PM4、PMOS管PM5、NMOS管NM5、反相器INV1和反相器INV2,所述自偏置的共源共栅电流镜由NMOS管NM1和NMOS管NM2组成的第一支路和由NMOS管NM3和NMOS管NM4串联组成的第二支路组成,所述第一共源共栅电流镜与所述第一支路连接、并且两者流过的电流均为I,所述第二支路流过的电流为MI,所述PMOS管PM3的源极与电源VDD连接、漏极与PMOS管PM4的源极和PMOS管PM5的漏极连接,PMOS管PM3和PMOS管PM4的栅极均与一个温度无关的基准电压Vref连接,PMOS管PM4的漏极与NMOS管NM3的漏极连接,NMOS管NM3的漏极还与NMOS管NM5的栅极连接,PMOS管PM5的源极与电源VDD连接、栅极与反相器INV2的输出端连接,第二共源共栅电流镜与NMOS管NM5的漏极连接并且与反相器INV1的输入端连接,反相器INV1与反相器INV2串联,反相器INV2的输出信号Uvlo输出到后端的控制逻辑电路中控制芯片的不工作或正常工作,同时输出到PMOS管PM5的栅极使得PMOS管PM5截止或者导通,从而使得PMOS管PM3接入电路或者短路,实现上电与掉电时的两个不同的判断点VH与VL,实现迟滞的目的。
所有MOS管均为增强型MOS管,所述低功耗芯片的欠压保护电路中所有支路的电流都为纳安级。PMOS管PM1与PMOS管PM2组成第一共源共栅电流镜,PMOS管PM6与PMOS管PM7组成第二共源共栅电流镜,用于提高电流镜的复制精度,第一共源共栅电流镜和第二共源共栅电流镜的栅极分别接在了VG1、VG2的电压偏置上,VG1、VG2提供偏置电压。PMOS管PM1的栅极接在了VG1的电压偏置上、源极与电源VDD连接、漏极与PMOS管PM2的源极连接,PMOS管PM2的栅极接在了VG2的电压偏置上、漏极与NMOS管NM1的漏极连接,PMOS管PM6的栅极接在了VG1的电压偏置上、源极与电源VDD连接、漏极与PMOS管PM7的源极连接,PMOS管PM7的栅极接在了VG2的电压偏置上、漏极与NMOS管NM5的漏极连接并且与反相器INV1的输入端连接。第一共源共栅电流镜与第二共源共栅电流镜的宽长比(电流比)的比值为1:1。
所述自偏置的共源共栅电流镜能够更加精确得控制流过所述第二支路的电流,所述第一支路与第二支路的宽长比(电流比)的比值为1:M,M>0。自偏置的共源共栅电流镜的NMOS管NM1的源极与NMOS管NM2的漏极连接,NMOS管NM1的栅极与NMOS管NM3的栅极连接,NMOS管NM1的栅极与漏极连接,NMOS管NM2的栅极与漏极连接,NMOS管NM2的源极接地,NMOS管NM2的栅极与NMOS管NM4的栅极连接,NMOS管NM3的源极与NMOS管NM4的漏极连接,NMOS管NM4的源极接地。在不欠压状态时,NMOS管NM3的漏极电压会变得很高,利用了共源共栅电流镜的屏蔽效应,保证了电流复制的精确性。
PMOS管PM3和PMOS管PM4的沟道宽度相同、均为W,PMOS管PM3的沟道长度为L3,PMOS管PM4的沟道长度为L4,PMOS管PM5作为开关管使用。在芯片上电过程中,当VDD<Vref+|VTHP|,|VTHP|为PM3、PM4管等效之后的MOS管的阈值电压,PMOS管PM3和PMOS管PM4不导通,所述第二支路没有电流,NMOS管NM3的漏端为低电平,NMOS管NM5截止,第二共源共栅电流镜输入反相器INV1的电压Vc跟随电源电压VDD变化,反相器inv1的输出端为低电平,反相器INV2的输出信号Uvlo也跟随电源电压变化,以此来指示芯片处于欠压状态,使芯片中的一些电路不工作;同时信号Uvlo输入到PMOS管PM5,PMOS管PM5截止,PMOS管PM3和PMOS管PM4可等效成一个PMOS管,PMOS管PM3和PMOS管PM4等效的PMOS管的宽长比约为W/(L3+L4)。当电源电压VDD继续上升,VDD>Vref+|VTHP|,使PMOS管PM3和PMOS管PM4导通PMOS管PM3和PMOS管PM4导通后工作在亚阈值区,PMOS管PM3和PMOS管PM4与NMOS管NM3和NMOS管NM4可视为一个电流比较器,通过设置M的值,使PMOS管PM3和PMOS管PM4导通时的电流小于流过所述第二支路的电流MI,并且此时所述第二支路的电流由PMOS管PM3和PMOS管PM4决定,NMOS管NM3的漏极还是处于低电平。
当电源电压VDD继续上升且达到上升阶段的判断点VH时,在判断点VH时,由PMOS管PM3和PMOS管PM4所产生的电流大于NMOS管NM3和NMOS管NM4所复制的偏置电流MI,NMOS管NM3的漏极由低电平跳变为高电平,使NMOS管NM5导通,并将NMOS管NM5的漏端拉至低电平,反相器INV1输出高电平,反相器INV2的输出信号Uvlo也被拉低,以此来指示芯片此时的电源电压已经足够高,使芯片正常工作;同时,信号Uvlo输入到PMOS管PM5,PMOS管PM5被导通,使PMOS管PM3被短路,仅PMOS管PM4接入电路,PM4的宽长比为W/L4。电源电压VDD上升阶段的判断点VH的计算公式为S1:
其中,M为NM1、NM2与NM3、NM4的宽长比之比,I为流过第一支路的电流,μP为载流子迁移率,COX为单位面积栅氧电容,PMOS管PM3、PM4的沟道宽度相等,统一表示为W,L3为PMOS管PM3的沟道长度,L4为PMOS管PM4的沟道长度,η为亚阈值修正因子,VT为热电压,Vref为与温度无关的基准电压,VTHP为PMOS管PM3、PM4等效之后的PMOS管的阈值电压。由公式S1可知,设置I、Vref和M的值,可以控制欠压保护电路的上升阶段的判断点VH的值。当M、Vref的值一定时,I越大,VH越大,Vref越小,I越小;当I、M的值一定时,Vref越大,VH越大,Vref越小,VH越小;当I、Vref一定时,M越大,VH越大,M越小,VH越小。
当电源电压VDD从高值往下降时,由于芯片正常工作时PMOS管PM4的宽长比大于芯片欠压状态时PMOS管PM3和PMOS管PM4等效的宽长比,电源电压VDD需下降到下降阶段的判断点VL时,输出信号Uvlo才会脱离低电平的状态,并且下降阶段的判断点VL比上升阶段的判断点VH低。电源电压VDD下降阶段的判断点VL的计算公式为S2:
其中,M为NM1、NM2与NM3、NM4的宽长比之比,I为流过第一支路的电流,μP为载流子迁移率,COX为单位面积栅氧电容,PMOS管PM3、PM4的沟道宽度相等,统一表示为W,L4W为PMOS管PM4的沟道长度,η为亚阈值修正因子,VT为热电压,Vref为与温度无关的基准电压,VTHP4为PMOS管PM4的阈值电压。由公式S2可知,设置PMOS管PM3的沟道长度L3可以控制迟滞量的大小,也即VL的值。当M、Vref和I的值一定时,L3越大迟滞量越大,VL的值越低,L3越小迟滞量越小,VL的值越高。本申请的低功耗芯片的欠压保护电路,没有使用电阻,版图得到很大程度的缩减,降低了成本。并且,所述欠压保护电路,全部只使用到了普通增强型的MOS管,且对使用到的偏置电流的温度特性无特殊要求,对使用的工艺也无特殊要求,使用到的器件少,电路支路少,结构简单。由于该电路中各个支路上的电流都是偏置电流的倍数,设置合适的电流镜宽长比,可以很容易将该电路的功耗控制得很低,还具有功耗低的优点。
尽管本申请已公开了多个方面和实施方式,但是其它方面和实施方式对本领域技术人员而言将是显而易见的,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。本申请公开的多个方面和实施方式仅用于举例说明,其并非旨在限制本申请,本申请的实际保护范围以权利要求为准。
Claims (8)
1.一种低功耗芯片的欠压保护电路,其特征在于,包括:第一共源共栅电流镜、第二共源共栅电流镜、自偏置的共源共栅电流镜、PMOS管PM3、PMOS管PM4、PMOS管PM5、NMOS管NM5、反相器INV1和反相器INV2,所述自偏置的共源共栅电流镜由NMOS管NM1和NMOS管NM2组成的第一支路和由NMOS管NM3和NMOS管NM4串联组成的第二支路组成,所述第一共源共栅电流镜与所述第一支路连接、并且两者流过的电流均为I,所述第二支路流过的电流为MI,所述PMOS管PM3的源极与电源VDD连接、漏极与PMOS管PM4的源极和PMOS管PM5的漏极连接,PMOS管PM3和PMOS管PM4的栅极均与一个温度无关的基准电压Vref连接,PMOS管PM4的漏极与NMOS管NM3的漏极连接,NMOS管NM3的漏极还与NMOS管NM5的栅极连接,PMOS管PM5的源极与电源VDD连接、栅极与反相器INV2的输出端连接,第二共源共栅电流镜与NMOS管NM5的漏极连接并且与反相器INV1的输入端连接,反相器INV1与反相器INV2串联,反相器INV2的输出信号Uvlo输出到后端的控制逻辑电路中控制芯片的不工作或正常工作,同时输出到PMOS管PM5的栅极使得PMOS管PM5截止或者导通,从而使得PMOS管PM3接入电路或者短路,实现上电与掉电时的两个不同的判断点VH与VL,实现迟滞。
2.如权利要求1所述的低功耗芯片的欠压保护电路,其特征在于,所有MOS管均为增强型MOS管,所述低功耗芯片的欠压保护电路中所有支路的电流都为纳安级。
3.如权利要求1所述的低功耗芯片的欠压保护电路,其特征在于,PMOS管PM1与PMOS管PM2组成第一共源共栅电流镜,PMOS管PM6与PMOS管PM7组成第二共源共栅电流镜,用于提高电流镜的复制精度,第一共源共栅电流镜和第二共源共栅电流镜的栅极分别接在了VG1、VG2的电压偏置上,VG1、VG2提供偏置电压,第一共源共栅电流镜与第二共源共栅电流镜的宽长比的比值为1:N,N>0。
4.如权利要求3所述的低功耗芯片的欠压保护电路,其特征在于,PMOS管PM1的栅极接在了VG1的电压偏置上、源极与电源VDD连接、漏极与PMOS管PM2的源极连接,PMOS管PM2的栅极接在了VG2的电压偏置上、漏极与NMOS管NM1的漏极连接,PMOS管PM6的栅极接在了VG1的电压偏置上、源极与电源VDD连接、漏极与PMOS管PM7的源极连接,PMOS管PM7的栅极接在了VG2的电压偏置上、漏极与NMOS管NM5的漏极连接并且与反相器INV1的输入端连接。
5.如权利要求3所述的低功耗芯片的欠压保护电路,其特征在于,第一共源共栅电流镜与第二共源共栅电流镜的宽长比的比值为1:1。
6.如权利要求1所述的低功耗芯片的欠压保护电路,其特征在于,所述自偏置的共源共栅电流镜能够更加精确得控制流过所述第二支路的电流,所述第一支路与第二支路的宽长比的比值为1:M,M>0。
7.如权利要求6所述的低功耗芯片的欠压保护电路,其特征在于,自偏置的共源共栅电流镜的NMOS管NM1的源极与NMOS管NM2的漏极连接,NMOS管NM1的栅极与NMOS管NM3的栅极连接,NMOS管NM1的栅极与漏极连接,NMOS管NM2的栅极与漏极连接,NMOS管NM2的源极接地,NMOS管NM2的栅极与NMOS管NM4的栅极连接,NMOS管NM3的源极与NMOS管NM4的漏极连接,NMOS管NM4的源极接地。
8.如权利要求1所述的低功耗芯片的欠压保护电路,其特征在于,PMOS管PM3和PMOS管PM4的沟道宽度相同、均为W,PMOS管PM3的沟道长度为L3,PMOS管PM4的沟道长度为L4,PMOS管PM5作为开关管使用。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202120953683.8U CN214674306U (zh) | 2021-05-06 | 2021-05-06 | 一种低功耗芯片的欠压保护电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202120953683.8U CN214674306U (zh) | 2021-05-06 | 2021-05-06 | 一种低功耗芯片的欠压保护电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN214674306U true CN214674306U (zh) | 2021-11-09 |
Family
ID=78473093
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202120953683.8U Active CN214674306U (zh) | 2021-05-06 | 2021-05-06 | 一种低功耗芯片的欠压保护电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN214674306U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113054620A (zh) * | 2021-05-06 | 2021-06-29 | 苏州大学 | 一种低功耗芯片的欠压保护电路 |
CN116169637A (zh) * | 2023-04-06 | 2023-05-26 | 江苏帝奥微电子股份有限公司 | 一种适用于高压ldo的低功耗欠压锁定保护电路 |
-
2021
- 2021-05-06 CN CN202120953683.8U patent/CN214674306U/zh active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113054620A (zh) * | 2021-05-06 | 2021-06-29 | 苏州大学 | 一种低功耗芯片的欠压保护电路 |
CN113054620B (zh) * | 2021-05-06 | 2024-04-30 | 苏州大学 | 一种低功耗芯片的欠压保护电路 |
CN116169637A (zh) * | 2023-04-06 | 2023-05-26 | 江苏帝奥微电子股份有限公司 | 一种适用于高压ldo的低功耗欠压锁定保护电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7199623B2 (en) | Method and apparatus for providing a power-on reset signal | |
US20210356982A1 (en) | Voltage reference source circuit and low power consumption power supply system | |
CN214674306U (zh) | 一种低功耗芯片的欠压保护电路 | |
US9136827B2 (en) | Power-on reset circuit | |
JPH057931B2 (zh) | ||
CN112859998A (zh) | 一种低功耗芯片的过温保护电路 | |
JP4714353B2 (ja) | 基準電圧回路 | |
CN214335582U (zh) | 用于低功耗芯片的过温保护电路 | |
CN113054620B (zh) | 一种低功耗芯片的欠压保护电路 | |
JPH0766014B2 (ja) | Cmosパワ−オン検出回路 | |
CN110501548B (zh) | 一种用于mcu的微功耗低电压检测电路 | |
CN111446949B (zh) | 上电复位电路和集成电路 | |
CN114356017B (zh) | Ldo模块及其电压产生电路 | |
CN108829174B (zh) | 线性稳压器电路 | |
CN112947673A (zh) | 用于低功耗芯片的过温保护电路 | |
CN111721986B (zh) | 一种宽输入共模电压范围电流检测放大器电路 | |
CN210090550U (zh) | 一种低压零功耗cmos上电检测电路 | |
CN113359942A (zh) | 一种低功耗电压基准电路 | |
CN114442716A (zh) | 一种精确高速电压跟随电路及集成电路 | |
CN214474691U (zh) | 一种低功耗芯片的过温保护电路 | |
CN117459044B (zh) | 一种低压复位电路及复位方法 | |
CN110545096A (zh) | 一种快速启动电路 | |
CN114204653B (zh) | 一种零功耗线性充电电路 | |
US8901968B2 (en) | Active pull-up/pull-down circuit | |
CN116722853B (zh) | 一种适用于低电压低功耗应用下的上电复位电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |