CN213602708U - 一种低电磁干扰的摄像装置 - Google Patents

一种低电磁干扰的摄像装置 Download PDF

Info

Publication number
CN213602708U
CN213602708U CN202023073622.7U CN202023073622U CN213602708U CN 213602708 U CN213602708 U CN 213602708U CN 202023073622 U CN202023073622 U CN 202023073622U CN 213602708 U CN213602708 U CN 213602708U
Authority
CN
China
Prior art keywords
filter circuit
camera
capacitor
application processor
low
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202023073622.7U
Other languages
English (en)
Inventor
陆舟
于华章
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Feitian Technologies Co Ltd
Original Assignee
Feitian Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Feitian Technologies Co Ltd filed Critical Feitian Technologies Co Ltd
Priority to CN202023073622.7U priority Critical patent/CN213602708U/zh
Application granted granted Critical
Publication of CN213602708U publication Critical patent/CN213602708U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

本实用新型公开了一种低电磁干扰的摄像装置,涉及电子技术领域。该装置包括:PCB、应用处理器、主时钟滤波电路、像素时钟滤波电路和摄像头,应用处理器、主时钟滤波电路、像素时钟滤波电路和摄像头均布设在PCB上,主时钟滤波电路包括第一LC低通滤波电路,第一LC低通滤波电路连接在应用处理器和摄像头之间,靠近所述应用处理器,像素时钟滤波电路包括第二LC低通滤波电路,第二LC低通滤波电路连接在应用处理器和摄像头之间,靠近摄像头。本实用新型可以降低摄像头对天线的电磁干扰,提升摄像头工作的稳定性。

Description

一种低电磁干扰的摄像装置
技术领域
本实用新型涉及电子技术领域,尤其涉及一种低电磁干扰的摄像装置。
背景技术
随着科学技术的发展和电子设备普及,图像采集行业成为了一种热门的产业,该产业具有很强的市场引领作用。高清摄像头作为图像采集行业不可或缺的一部分,其像素的不断提高是一种必然的趋势。随着像素的不断提高,高清摄像头的时钟频率也越来越高,而时钟信号往往又是电路系统中频率最高和边沿最陡的信号,摄像头对天线的EMI(Electro Magnetic Interference,电磁干扰)问题的产生往往都和时钟信号有关,EMI会干扰天线灵敏度,使得电子设备的通信质量下降,甚至无法正常通信。因此,如何降低摄像头对天线的电磁干扰成为一个亟待解决的技术问题。
实用新型内容
为解决现有技术的不足,本实用新型提供了一种低电磁干扰的摄像装置。
本实用新型提供了一种低电磁干扰的摄像装置,该装置包括:应用处理器、摄像头、主时钟滤波电路、像素时钟滤波电路和PCB;应用处理器、摄像头、主时钟滤波电路和像素时钟滤波电路均布设在PCB上;
主时钟滤波电路包括第一LC低通滤波电路,第一LC低通滤波电路连接在应用处理器和摄像头之间,靠近应用处理器;像素时钟滤波电路包括第二LC低通滤波电路,第二LC低通滤波电路连接在应用处理器和摄像头之间,靠近摄像头;
应用处理器产生的高频主时钟信号通过主时钟滤波电路传输到摄像头;
摄像头产生的高频像素时钟信号通过像素时钟滤波电路传输到应用处理器。
可选地,主时钟滤波电路还包括第一π型滤波电路,第一π型滤波电路连接在第一LC低通滤波电路和摄像头之间,靠近摄像头;
像素时钟滤波电路还包括第二π型滤波电路,第二π型滤波电路连接在第二LC低通滤波电路和应用处理器之间,靠近应用处理器。
可选地,第一LC低通滤波电路包括第一电容和第一电感,第一电容的一端与应用处理器和第一电感的一端连接,另一端接地,第一电感的另一端与摄像头连接;
第二LC低通滤波电路包括第二电容和第二电感,第二电容的一端与摄像头和第二电感的一端连接,另一端接地,第二电感的另一端与应用处理器连接。
可选地,第一π型滤波电路包括第三电容、第四电容和第一电阻;第三电容的一端与第一电阻的一端和第一LC低通滤波电路连接,另一端接地;第四电容的一端与第一电阻的另一端和摄像头连接,另一端接地;
第二π型滤波电路包括第五电容、第六电容和第二电阻;第五电容的一端与第二电阻的一端和应用处理器连接,另一端接地;第六电容的一端与第二电阻的另一端和第二LC低通滤波电路连接,另一端接地。
可选地,PCB包括:元器件层、第一接地层、信号传输层、第二接地层和PCB基材;第一接地层位于元器件层和信号传输层之间,信号传输层位于第一接地层和第二接地层之间,元器件层和第一接地层之间、第一接地层和信号传输层之间以及信号传输层和第二接地层之间均填充PCB基材;
应用处理器、主时钟滤波电路、像素时钟滤波电路和摄像头均布设在元器件层上;
第一LC低通滤波电路和第一π型滤波电路通过金属化过孔与第一印制导线连接,第二LC低通滤波电路和第二π型滤波电路通过金属化过孔与第二印制导线连接;
第一印制导线和第二印制导线布设在信号传输层。
可选地,第一印制导线和第二印制导线平行且长度相等。
可选地,PCB上还布设有至少四个金属化过孔,第一LC低通滤波电路和第一π型滤波电路分别通过第一金属化过孔和第二金属化过孔与第一印制导线连接,第二LC低通滤波电路和第二π型滤波电路分别通过第三金属化过孔和第四金属化过孔与第二印制导线连接。
可选地,第一印制导线和第二印制导线的两侧分别布设包地线,包地线通过接地孔与第一接地层和第二接地层连接。
可选地,该装置还包括:数据线滤波电路,数据线滤波电路连接在应用处理器和摄像头之间,摄像头产生的数据信号通过数据线滤波电路传输到应用处理器。
本实用新型与现有技术相比,至少具有以下优点:
本实用新型提供了一种低电磁干扰的摄像装置,通过对摄像头工作时产生的在天线工作频率范围内的多次谐波进行滤波,降低了摄像头对天线的电磁干扰,通过将传输高频时钟信号的印制导线进行屏蔽处理,进一步降低了摄像头对天线的电磁干扰。同时,通过使用π型滤波电路对高频时钟信号在传输过程中受到的外部干扰信号进行滤波,确保了高频时钟信号不被串扰,提升了摄像头工作的稳定性。
附图说明
图1为本实用新型实施例中提供的一种低电磁干扰的摄像装置的一种模块框图;
图2为本实用新型实施例中提供的一种低电磁干扰的摄像装置的一种模块框图;
图3为本实用新型实施例中提供的一种低电磁干扰的摄像装置的一种电路图;
图4为本实用新型实施例中提供的一种低电磁干扰的摄像装置的立体图;
图5为本实用新型实施例中图4所示的低电磁干扰的摄像装置的主视图;
图6为本实用新型实施例中图4所示的低电磁干扰的摄像装置的金属化过孔的剖面图;
图7为本实用新型实施例中图4所示的低电磁干扰的摄像装置的接地通孔的剖面图。
具体实施方式
本实用新型提出一种低电磁干扰的摄像装置及包含该装置的电子设备,下面结合附图,对本申请具体实施方式进行详细说明。所述实施例的示例在附图中示出。下面通过参考附图描述的实施例是示例性的,仅用于解释本申请,而不能解释为对本申请的限制。
本技术领域技术人员可以理解,除非另外定义,这里使用的所有术语(包括技术术语和科学术语),具有与本申请所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语,应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非像这里一样被特定定义,否则不会用理想化或过于正式的含义来解释。
为使本实用新型的目的、技术方案和优点更加清楚,下面结合附图对本实用新型实施方式作进一步地详细描述。
本实用新型提供了一种低电磁干扰的摄像装置,如图1所示,包括PCB10、应用处理器11、主时钟滤波电路12、像素时钟滤波电路13和摄像头14;应用处理器11、主时钟滤波电路12、像素时钟滤波电路13和摄像头14均布设在PCB10上;
主时钟滤波电路12包括第一LC低通滤波电路121,第一LC低通滤波电路121连接在应用处理器11和摄像头14之间,靠近应用处理器11;
像素时钟滤波电路13包括第二LC低通滤波电路131,第二LC低通滤波电路131连接在应用处理器11和摄像头14之间,靠近摄像头14;
应用处理器11产生的高频主时钟信号通过主时钟滤波电路12传输到摄像头14;
摄像头14产生的高频像素时钟信号通过像素时钟滤波电路13传输到应用处理器11;
进一步地,如图2所示,主时钟滤波电路12还包括第一π型滤波电路122,第一π型滤波电路122连接在第一LC低通滤波电路121和摄像头14之间,靠近摄像头14;第一LC低通滤波电路121连接在应用处理器11和第一π型滤波电路122之间,靠近应用处理器11;
像素时钟滤波电路13还包括第二π型滤波电路132,第二π型滤波电路132连接在第二LC低通滤波电路131和应用处理器11之间,靠近应用处理器11,第二LC低通滤波电路131连接在摄像头14和第二π型滤波电路132之间,靠近摄像头14。
可选地,应用处理器11产生的高频主时钟信号通过第一LC低通滤波电路121和第一π型滤波电路122传输到摄像头14;
摄像头14产生的高频像素时钟信号通过第二LC低通滤波电路131和第二π型滤波电路132传输到应用处理器11。
可选地,第一LC低通滤波电路121,用于对应用处理器11产生的高频主时钟信号在传输过程中产生的在天线工作频率范围内的多次谐波进行滤波,第一π型滤波电路122,用于对高频主时钟信号在传输过程中受到的外部干扰信号进行滤波;第二LC低通滤波电路131,用于对摄像头14产生的高频像素时钟信号中在传输过程中产生的在天线工作频率范围内的多次谐波进行滤波,第二π型滤波电路132,用于对高频像素时钟信号在传输过程中受到的外部干扰信号进行滤波。
可选地,本实施例中,如图3所示,第一LC低通滤波电路121包括第一电容C93和第一电感L3,第一电容C93的一端与应用处理器11和第一电感L3的一端连接,另一端接地,第一电感L3的另一端与第一π型滤波电路122连接,第一π型滤波电路122与摄像头14连接,第一π型滤波电路122还与接地端连接;第二LC低通滤波电路131包括第二电容C1和第二电感L1,第二电容C1的一端与摄像头14和第二电感L1的一端连接,另一端接地,第二电感L1的另一端与第二π型滤波电路132连接,第二π型滤波电路132与应用处理器11连接,第二π型滤波电路132还与接地端连接。
可选地,本实施例中,第一π型滤波电路122包括第三电容C15、第四电容C16和第一电阻R1;第三电容C15的一端与第一电阻R1的一端和第一LC低通滤波电路121连接,另一端接地;第四电容C16的一端与第一电阻R1的另一端和摄像头14连接,另一端接地;第二π型滤波电路132包括第五电容C17、第六电容C18和第二电阻R2;第五电容C17的一端与第二电阻R2的一端和应用处理器11连接,另一端接地;第六电容C18的一端与第二电阻R2的另一端和第二LC低通滤波电路131连接,另一端接地。
可选地,本实施例中,如图4所示,PCB10包括:元器件层101、第一接地层102、信号传输层103、第二接地层104和PCB基材105;第一接地层102位于元器件层101和信号传输层103之间,信号传输层103位于第一接地层102和第二接地层104之间,元器件层101和第一接地层102之间、第一接地层102和信号传输层103之间以及信号传输层103和第二接地层104之间均填充PCB基材105;
可选地,本实施例中,第一接地层102和第二接地层104用于对信号传输层103进行屏蔽,减小信号传输层103中向外辐射的高频信号;
可选地,本实施例中,第一接地层102和第二接地层104均为铜箔。
可选地,本实施例中,PCB10可以为四层,也可以多于四层;当PCB10的层数多于四层时,至少包含一层元器件层,一层信号传输层,两层接地层,信号传输层需布设在两个接地层之间;
可选地,本实施例中,如图5所示,应用处理器11、主时钟滤波电路12、像素时钟滤波电路13和摄像头14均布设在元器件层101上;
第一LC低通滤波电路121和第一π型滤波电路122通过金属化过孔与第一印制导线17连接,第二LC低通滤波电路131和第二π型滤波电路132通过金属化过孔与第二印制导线18连接,第一印制导线17和第二印制导线18布设在信号传输层103。
可选地,本实施例中,金属化过孔可以为贯穿PCB10的通孔,也可以为贯穿元器件层101、第一接地层102和信号传输层103的埋孔。
可选地,本实施例中,第一印制导线17和第二印制导线18平行且长度相等。
可选地,本实施例中,如图6所示,PCB10上还布设有至少四个金属化过孔,金属化过孔贯穿PCB10,第一LC低通滤波电路121和第一π型滤波电路122分别通过第一金属化过孔151和第二金属化过孔152与第一印制导线17连接,第二LC低通滤波电路131和第二π型滤波电路132分别通过第三金属化过孔153和第四金属化过孔154与第二印制导线18连接。
可选地,本实施例中,如图7所示,第一印制导线17和第二印制导线18的两侧分别布设包地线19,包地线19通过接地孔16与第一接地层102和第二接地层104连接;接地孔16使得所述包地线19上各点的电位相等。
可选地,本实施例中,接地孔16可以为通孔,盲孔或埋孔,用于将包地线19与第一接地层102和第二接地层104连接。
可选地,本实施例中,接地孔16之间的间距不超过1000米尔。
可选地,本实施例中,该装置还包括:数据线滤波电路,数据线滤波电路连接在应用处理器11和所述摄像头14之间,摄像头14产生的数据信号通过数据线滤波电路传输到应用处理器11。
优选地,本实施例中,数据线滤波电路具体为π型滤波电路。
本实用新型提供了一种低电磁干扰的摄像装置,通过对摄像头工作时产生的在天线工作频率范围内的多次谐波进行滤波,降低了摄像头对天线的电磁干扰,通过将传输高频时钟信号的印制导线进行屏蔽处理,进一步降低了摄像头对天线的电磁干扰。同时,通过使用π型滤波电路对高频时钟信号在传输过程中受到的外部干扰信号进行滤波,确保了高频时钟信号不被串扰,提升了摄像头工作的稳定性。
以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以权利要求的保护范围为准。

Claims (9)

1.一种低电磁干扰的摄像装置,其特征在于,所述装置包括:应用处理器、摄像头、主时钟滤波电路、像素时钟滤波电路和PCB;所述应用处理器、所述摄像头、所述主时钟滤波电路和所述像素时钟滤波电路均布设在所述PCB上;
所述主时钟滤波电路包括第一LC低通滤波电路,所述第一LC低通滤波电路连接在所述应用处理器和所述摄像头之间,靠近所述应用处理器;所述像素时钟滤波电路包括第二LC低通滤波电路,所述第二LC低通滤波电路连接在所述应用处理器和所述摄像头之间,靠近所述摄像头;
所述应用处理器产生的高频主时钟信号通过所述主时钟滤波电路传输到所述摄像头;
所述摄像头产生的高频像素时钟信号通过所述像素时钟滤波电路传输到所述应用处理器。
2.如权利要求1所述的装置,其特征在于,所述主时钟滤波电路还包括第一π型滤波电路,所述第一π型滤波电路连接在所述第一LC低通滤波电路和所述摄像头之间,靠近所述摄像头;
所述像素时钟滤波电路还包括第二π型滤波电路,所述第二π型滤波电路连接在所述第二LC低通滤波电路和所述应用处理器之间,靠近所述应用处理器。
3.如权利要求1所述的装置,其特征在于,所述第一LC低通滤波电路包括第一电容和第一电感,所述第一电容的一端与所述应用处理器和所述第一电感的一端连接,另一端接地,所述第一电感的另一端与所述摄像头连接;
所述第二LC低通滤波电路包括第二电容和第二电感,所述第二电容的一端与所述摄像头和所述第二电感的一端连接,另一端接地,所述第二电感的另一端与所述应用处理器连接。
4.如权利要求2所述的装置,其特征在于,所述第一π型滤波电路包括第三电容、第四电容和第一电阻;所述第三电容的一端与所述第一电阻的一端和所述第一LC低通滤波电路连接,另一端接地;所述第四电容的一端与所述第一电阻的另一端和所述摄像头连接,另一端接地;
所述第二π型滤波电路包括第五电容、第六电容和第二电阻;所述第五电容的一端与所述第二电阻的一端和所述应用处理器连接,另一端接地;所述第六电容的一端与所述第二电阻的另一端和第二LC低通滤波电路连接,另一端接地。
5.如权利要求2所述的装置,其特征在于,所述PCB包括:元器件层、第一接地层、信号传输层、第二接地层和PCB基材;所述第一接地层位于所述元器件层和所述信号传输层之间,所述信号传输层位于所述第一接地层和所述第二接地层之间,所述元器件层和所述第一接地层之间、所述第一接地层和所述信号传输层之间以及所述信号传输层和所述第二接地层之间均填充所述PCB基材;
所述应用处理器、所述主时钟滤波电路、所述像素时钟滤波电路和所述摄像头均布设在所述元器件层上;
所述第一LC低通滤波电路和所述第一π型滤波电路通过金属化过孔与第一印制导线连接,所述第二LC低通滤波电路和所述第二π型滤波电路通过金属化过孔与第二印制导线连接;
所述第一印制导线和所述第二印制导线布设在所述信号传输层。
6.如权利要求5所述的装置,其特征在于,所述第一印制导线和所述第二印制导线平行且长度相等。
7.如权利要求5所述的装置,其特征在于,所述PCB上还布设有至少四个金属化过孔,所述第一LC低通滤波电路和所述第一π型滤波电路分别通过第一金属化过孔和第二金属化过孔与所述第一印制导线连接,所述第二LC低通滤波电路和所述第二π型滤波电路分别通过第三金属化过孔和第四金属化过孔与所述第二印制导线连接。
8.如权利要求7所述的装置,其特征在于,所述第一印制导线和所述第二印制导线的两侧分别布设包地线,所述包地线通过接地孔与所述第一接地层和所述第二接地层连接。
9.如权利要求1所述的装置,其特征在于,所述装置还包括:数据线滤波电路,所述数据线滤波电路连接在所述应用处理器和所述摄像头之间,所述摄像头产生的数据信号通过所述数据线滤波电路传输到所述应用处理器。
CN202023073622.7U 2020-12-19 2020-12-19 一种低电磁干扰的摄像装置 Active CN213602708U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202023073622.7U CN213602708U (zh) 2020-12-19 2020-12-19 一种低电磁干扰的摄像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202023073622.7U CN213602708U (zh) 2020-12-19 2020-12-19 一种低电磁干扰的摄像装置

Publications (1)

Publication Number Publication Date
CN213602708U true CN213602708U (zh) 2021-07-02

Family

ID=76598137

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202023073622.7U Active CN213602708U (zh) 2020-12-19 2020-12-19 一种低电磁干扰的摄像装置

Country Status (1)

Country Link
CN (1) CN213602708U (zh)

Similar Documents

Publication Publication Date Title
US4954929A (en) Multi-layer circuit board that suppresses radio frequency interference from high frequency signals
US7086869B1 (en) Flexible cable interconnect with integrated EMC shielding
JP3564053B2 (ja) フレキシブルケーブル
US12028966B2 (en) Printed circuit board including on-board integrated enclosure for electromagnetic compatibility shielding
CN107801296A (zh) 能够降低边缘辐射的印刷电路板及终端设备
JP2845210B2 (ja) 電磁放射を低減するグランド構成
CN213602708U (zh) 一种低电磁干扰的摄像装置
JPH0745962A (ja) 多層プリント板の電波対策パターン
JPH08242078A (ja) プリント基板
CN107959190A (zh) 抗电磁干扰高密度微矩形插座
US20210083489A1 (en) Charging circuit and charging method
CN212462081U (zh) 多层电路板与同轴缆线的导接结构
CN201742638U (zh) 一种印刷电路板
CA2010743C (en) Printed circuit board capable of preventing electromagnetic interference
CN201138709Y (zh) 抗干扰滤波连接器
CN207664363U (zh) 一种抗电磁干扰高密度微矩形插座
EP3425728B1 (en) Connector assembly
JPH0716116B2 (ja) 電子装置
JPH0682890B2 (ja) Emi対策用回路基板とその製造方法
US10729003B2 (en) Anti-electromagnetic interference circuit board
KR100868928B1 (ko) 전자 방사를 감소시키는 방법 및 장치
JP3703362B2 (ja) 電子機器
CN217389105U (zh) 转接板、电路板和电子设备
JP2003508936A (ja) Emi抑制配線プレートを備えた電気部品の組立体及びその製造方法並びにemi抑制配線プレート
CN109818684A (zh) 信号处理系统及终端设备

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant