CN213241941U - 一种新的eeprom存储阵列保护装置 - Google Patents
一种新的eeprom存储阵列保护装置 Download PDFInfo
- Publication number
- CN213241941U CN213241941U CN202022130747.2U CN202022130747U CN213241941U CN 213241941 U CN213241941 U CN 213241941U CN 202022130747 U CN202022130747 U CN 202022130747U CN 213241941 U CN213241941 U CN 213241941U
- Authority
- CN
- China
- Prior art keywords
- eeprom
- protection device
- memory array
- eeprom memory
- storage array
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Read Only Memory (AREA)
Abstract
本实用新型提出一种新的EEPROM存储阵列保护装置,其特征在减少了保护单元的器件同时减小了保护单元的面积,从而缩减了EEPROM储存阵列的整体面积;提高EEPROM存储阵列的可靠性;降低由于应力或者其他外界力对EEPROM存储阵列的损坏率;减少芯片内部模块或者外界的信号干扰对EEPROM存储阵列的影响。
Description
技术领域
本实用新型属于集成电路技术领域,具体来讲,属于独立的EEPROM芯片设计和以EEPROM为IP核的相关芯片设计的技术领域。
背景技术
现今,EEPROM已成为消费电子,手机,汽车电子,以及射频识别标签以及卡类芯片领域应用非常广泛的非挥发性存储器,它用来存储识别码或其他数据,EEPROM的容量可以从几比特到几万比特。
在EEPROM存储器设计中,速度、功耗和面积是三个最基本也是最关键的设计指标。一个典型的EEPROM电路包括:EEPROM存储单元、数字同步控制逻辑、行/列译码电路、读电路、高压电荷泵、读/写切换电路,以及时钟产生器和电源管理电路。
EEPROM电路的典型结构如图1所示。1)数字同步控制逻辑电路是EEPROM工作的控制模块,其主要的作用是接收系统发出的指令,在解析系统指令后,对各个功能模块发出更具体的操作指令,协调完成读/写操作;2)读电路是读操作核心模块,其主要由灵敏放大器(sense amplifier-SA)组成,根据EEPROM存储器架构,如果需要同时并行输出16位数据,则需要采用由16个并列的灵敏放大器组成的阵列(SA_Array);3)行/列译码器用于地址译码,选定需要操作的存储单元。为了减小面积与延时,译码器通常采用分步译码的方式搭建电路;4)读/写切换电路主要由电平移位电路与电压选择模块组成;5)EEPROM数据改写的基本原理是FN隧穿,其需要工作在大于15.5V的高压电场下。
EEPROM设计的核心问题之一即是EEPROM存储阵列的设计,其直接影响了EEPROM存储器的性能和面积。在图2中,同一page中所有存储单元的字线WL短接,不同page相同地址的存储单元的位线BL短接。字线WL共计16根,分别编号为:WL0、WL1、…、WL15;位线共计64根,分别编号为BL0、BL1、…、BL63。在该EEPROM存储器阵列上下左右四个方向分别布置了一列保护(dummy)单元,保护单元起到了保护存储器阵列和提高性能可靠性的目的,但是阵列上下方向分别布置的一列保护单元和一列存储单元的面积相同,这样就增加了存储阵列的整体面积。
发明内容
本实用新型提出一种新的EEPROM存储阵列保护装置,由EEPROM存储阵列上下两组保护装置构成,在EEPROM存储阵列上面的保护装置由SG器件组成;在EEPROM存储阵列下面的保护装置由CG器件和BSG器件组成。
本实用新型提出一种新的EEPROM存储阵列保护装置,其特征在于减少了保护单元的器件同时减小了保护单元的面积,从而缩减了EEPROM储存阵列的整体面积;提高EEPROM存储阵列的可靠性;降低由于应力或者其他外界力对EEPROM存储阵列的损坏率;减少芯片内部模块或者外界的信号干扰对EEPROM存储阵列的影响。
附图说明
图1为EEPROM电路架构。
图2为普通EEPROM存储阵列的保护装置。
图3为本实用新型EEPROM存储阵列的保护装置。
具体实施方式
以下根据图2和图3,具体说明较佳实施例。
如图2所示,普通EEPROM存储阵列上下保护装置由CG器件串联SG器件以及BSG器件组成;在EEPROM存储阵列中,CG、SG和BSG器件都属于高压工艺器件,面积比较大。
如图3所示,本实用新型EEPROM存储阵列保护装置,在EEPROM存储阵列上面,所述保护装置由SG器件组成;在EEPROM存储阵列的下面,所述保护装置由CG器件以及BSG器件组成。
比较上述2种保护装置可以看出:在存储阵列上面,本实用新型比普通保护装置少了多个CG器件和BSG器件;在存储阵列下面,本实用新型比普通保护装置少了多个SG器件。我们以SMIC 0.13um工艺上,1Kbit的EEPROM存储阵列为例,采用普通存储阵列保护装置的情况下,其EEPROM存储阵列的整体面积为1836.792平方微米;采用本实用新型EEPROM存储阵列保护装置的情况下,其EEPROM存储阵列的整体面积为1730.48平方微米;两者相比较,后者的面积比前者的面积减小了106平方微米,减小面积比例为5.8%。
尽管本实用新型的内容已经通过上述优选实施例作了详细介绍,在本领域技术人员阅读了上述内容后,对于本实用新型的多种修改和替代都将是显而易见的。以上的描述和附图仅仅是实施本实用新型的范例,但应当认识到上述的描述不应被认为是对本实用新型的限制。
Claims (3)
1.一种新的EEPROM存储阵列保护装置,其特征在于EEPROM存储阵列上面的保护装置由SG器件组成;EEPROM存储阵列下面的保护装置由CG器件和BSG器件组成。
2.如权利要求1所述的保护装置,其特征在于,比普通EEPROM存储阵列上面的保护装置减少了CG和BSG器件。
3.如权利要求1所述的保护装置,其特征在于,比普通EEPROM存储阵列下面的保护装置减少了SG管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022130747.2U CN213241941U (zh) | 2020-09-25 | 2020-09-25 | 一种新的eeprom存储阵列保护装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022130747.2U CN213241941U (zh) | 2020-09-25 | 2020-09-25 | 一种新的eeprom存储阵列保护装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN213241941U true CN213241941U (zh) | 2021-05-18 |
Family
ID=75878133
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202022130747.2U Active CN213241941U (zh) | 2020-09-25 | 2020-09-25 | 一种新的eeprom存储阵列保护装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN213241941U (zh) |
-
2020
- 2020-09-25 CN CN202022130747.2U patent/CN213241941U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8725927B2 (en) | Hot memory block table in a solid state storage device | |
US8832360B2 (en) | Solid state storage device controller with expansion mode | |
JP3703951B2 (ja) | 不揮発性半導体メモリ装置 | |
CN102087878A (zh) | 闪速存储器件及其编程方法 | |
CN102473453A (zh) | 半导体存储装置 | |
CN102165532A (zh) | 具有并行操作模式的固态存储装置控制器 | |
CN111009278A (zh) | 用于确定存储器单元的数据状态的设备及方法 | |
EP2888740B1 (en) | Apparatuses and methods involving accessing distributed sub-blocks of memory cells | |
CN115171750A (zh) | 存储器及其访问方法、电子设备 | |
US8942045B2 (en) | Memory apparatus and methods | |
CN115171751A (zh) | 存储器及其访问方法、电子设备 | |
US9368212B1 (en) | Memory with temperature coefficient trimming | |
US11004516B2 (en) | Erasing memory cells | |
CN213241941U (zh) | 一种新的eeprom存储阵列保护装置 | |
CN116580736A (zh) | 存储器装置、存储器数据写入方法以及存储系统 | |
CN111354403B (zh) | 读取存储器的存储器单元 | |
CN103065668A (zh) | 存储器及其读取方法 | |
CN115836347A (zh) | 一种存储器及数据迁移方法 | |
CN111797030B (zh) | 包含搜索逻辑的存储器和用于在存储器内执行搜索的方法 | |
CN111341366B (zh) | 用于存储器装置的种子操作 | |
CN110428861A (zh) | 一种减小eeprom存储器面积的方法 | |
US20240013821A1 (en) | Nonvolatile semiconductor memory device | |
CN111292782B (zh) | 非易失性随机存取存储器及存取方法 | |
CN103310830B (zh) | 字线驱动电路及存储器电路 | |
CN110428860A (zh) | 一种rfid芯片上的存储器阵列结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |