CN210722996U - 一种无需焊线的半导体芯片封装结构 - Google Patents

一种无需焊线的半导体芯片封装结构 Download PDF

Info

Publication number
CN210722996U
CN210722996U CN201922342795.5U CN201922342795U CN210722996U CN 210722996 U CN210722996 U CN 210722996U CN 201922342795 U CN201922342795 U CN 201922342795U CN 210722996 U CN210722996 U CN 210722996U
Authority
CN
China
Prior art keywords
semiconductor chip
packaging structure
model
utility
packaging
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201922342795.5U
Other languages
English (en)
Inventor
涂波
郑香奕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Jiejianda Innovation Technology Co ltd
Original Assignee
Shenzhen Jiejianda Innovation Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Jiejianda Innovation Technology Co ltd filed Critical Shenzhen Jiejianda Innovation Technology Co ltd
Priority to CN201922342795.5U priority Critical patent/CN210722996U/zh
Application granted granted Critical
Publication of CN210722996U publication Critical patent/CN210722996U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Wire Bonding (AREA)

Abstract

本实用新型公开了一种无需焊线的半导体芯片封装结构,半导体芯片封装结构包括至少一层封装结构,所述封装结构包括底材、在所述底材上排布有半导体芯片,所述半导体芯片的管脚连接经金属膜或者合金膜雕刻或者蚀刻而成的导电线路,还包括封装胶水层,所述封装胶水层覆盖所述半导体芯片和所述导电线路。本实用新型可以成百倍提高生产效率;本实用新型大幅提高了封装结构的耐冷热变化的性能。

Description

一种无需焊线的半导体芯片封装结构
技术领域
本实用新型涉及芯片封装技术领域,具体涉及一种无需焊线的半导体芯片封装结构。
背景技术
现有技术的半导体芯片封装方法一般采用在基板或支架上固定半导体芯片,然后对半导体芯片管脚与外部导线进行焊接、封胶的方法,或者采用在基板或支架上倒装固定半导体芯片,然后丝印锡膏,进行回流焊、封胶的方法。传统的半导体芯片封装方法还有DIP、PLCC、SOP、CSP等等。LED芯片封装方法包括直插式、SMD、COB、CSP等。现有技术的半导体芯片封装方法焊线设备成本高,焊线材料贵,烧球温度高,压力及其他参数控制不易,导致封装产品良率损失,而且焊垫容易损伤,由于需要焊线,导致封装时间长、生产效率低。而倒装芯片封装方法需要丝印锡膏,材料成本高,回流焊温度高,控制复杂,金、银、锡或金、锡共晶的过程不好控制,高温对封装材料有破坏。
实用新型内容
本实用新型要解决的技术问题在于,提供一种无需焊线的半导体芯片封装结构,克服现有技术半导体芯片封装工艺,焊线设备成本高,焊线材料贵,烧球温度高,压力及其他参数不易控制,导致封装产品良品率低,而且焊垫容易损伤的缺陷以及需要焊线,导致封装时间长、生产效率低的缺陷。
本实用新型为解决上述技术问题所采用的技术方案为:
一种无需焊线的半导体芯片封装结构,包括至少一层封装结构,所述封装结构包括底材、在所述底材上排布有半导体芯片,所述半导体芯片的管脚连接经金属膜或者合金膜雕刻或者蚀刻而成的导电线路,还包括封装胶水层,所述封装胶水层覆盖所述半导体芯片和所述导电线路。
根据本实用新型的实施例,所述金属膜或者所述合金膜由真空蒸镀、磁控溅镀、连续镀膜、水电镀膜或者化学镀膜方式成膜。
根据本实用新型的实施例,所述导电线路由激光雕刻或蚀刻形成。
根据本实用新型的实施例,所述封装胶水层经电磁波固化。
根据本实用新型的实施例,所述底材设为玻璃或者塑料或PCB板,所述封装结构设为2层至96层的封装结构。
实用新型的有益效果:本实用新型金属膜或者合金膜利用常温真空蒸镀或溅镀,亦可用水电镀,化学镀等方式,镀膜方式多样化;本实用新型金属膜或者合金膜经雕刻或蚀刻形成导电及导热线路,免去焊线过程,而雕刻或蚀刻的方式可以一体成形,非常迅速,这样就可以成百倍提高生产效率;本实用新型的封装结构可以堆叠出多层的封装结构,而工艺不变,因此极大地改善了封装半导体芯片的工艺水平;本实用新型对设备使用要求低,设备现有中国机器供应商中即可提供,不需另外研发;本实用新型因对焊垫不施加垂直方向的力,所以不会损害焊垫,本实用新型封装结构各面的热膨胀力均衡,因此大幅提高了封装结构的耐冷热变化的性能。
附图说明
下面通过参考附图并结合实例具体地描述本实用新型,本实用新型的优点和实现方式将会更加明显,其中附图所示内容仅用于对本实用新型的解释说明,而不构成对本实用新型的任何意义上的限制,在附图中:
图1为本实用新型半导体芯片封装结构示意图;
图2为本实用新型半导体芯片封装方法实施例流程图。
具体实施方式
如图1所示,本实用新型无需焊线的半导体芯片封装结构包括至少一层封装结构10,封装结构10包括底材11、在底材11上排布有半导体芯片12,半导体芯片12的管脚连接经金属膜或者合金膜13雕刻或者蚀刻而成的导电线路14,还包括封装胶水层15,封装胶水层15覆盖半导体芯片12和导电线路14。根据本实用新型的实施例,金属膜或者合金膜13由真空蒸镀、磁控溅镀、连续镀膜、水电镀膜或者化学镀膜方式成膜。导电线路14由激光雕刻形成。封装胶水层15经电磁波固化。底材11设为玻璃或者塑料,封装结构10设为2层至96层的封装结构。
如图2所示,本实用新型无需焊线的半导体芯片封装方法,包括步骤:
A1、在底材上排布半导体芯片;
A2、在所述半导体芯片的周围制作金属膜或者合金膜;
A3、对所述金属膜或者所述合金膜雕刻或者蚀刻形成导电线路;
A4、在所述半导体芯片和所述导电线路的上方覆盖封装胶水层。
根据本实用新型的实施例,所述金属膜或者所述合金膜由真空蒸镀、磁控溅镀、连续镀膜、水电镀膜或者化学镀膜方式成膜。所述导电线路由激光雕刻形成。所述封装胶水层经电磁波固化。所述底材设为玻璃或者塑料。
本实用新型是全球唯一半导体芯片免基板、锡膏、焊线、回流焊、烤箱的半导体封装工艺。
本实用新型与现有技术半导体芯片封装工艺比较:
免基板:省去时间成本,甚至省掉固晶胶。
免焊线:降低工作周期节省时间,提高良率,提升可靠性。
免锡膏:不会污染环境,并减少操作步骤。
免回流焊:避免高温步骤,节省能源,并减少封装胶受损。
免烤箱:采用电磁波固化,节省时间,降低能耗,使全工艺得以提高自动化。
利用中国已发展成熟的镀膜机器及工艺,包含真空蒸镀磁控溅射。水电镀、化学镀等等。市场上可以轻易取得,且可以国产化的机器,不受制于外国。利用自行研发的材料及工艺,使用电磁波固化胶水,降低生产能耗及时间,并且大幅节省场地,人力、提升可靠性及产能。本实用新型为零排放,全回收工艺,生产过程中无废水、废气、废酸、废碱的产生,为全部常温工作。不排废热,极大的节省能源及材料,可以是绿色环保的典范。所有材料可以回收再利用。本实用新型可以提升封装后的产品性能。
本实用新型为确保生活环境完全不受污染,将半导体芯片封装工艺及LED照明封装结构在产品架构、材料、机器、工艺上全盘考量后,做出独创性的改善,达成最少能耗、场地,最短时间,尽量提高自动化,以利于全球化的竞争。
本实用新型在金属膜或者合金膜镀膜的基础上,将半导体芯片或LED与溅镀胶面用模具平坦化,使胶面高低平整度误差小于10微米;用真空蒸镀,磁控溅射,连续镀膜,水电镀、化学镀等各种镀膜方式,在胶面与芯片上镀上一层或多层金属或合金,形成透明或不透明导线。用掩膜再镀或镀膜后蚀刻,或镀膜后雕刻去掉不必要的导线,形成各种线路。实施芯片及导线的保护。封装后切割,分光及逻辑测试,并适当分级。包装入库及品保测试后出货。
本领域技术人员不脱离本实用新型的实质和精神,可以有多种变形方案实现本实用新型,以上所述仅为本实用新型较佳可行的实施例而已,并非因此局限本实用新型的权利范围,凡运用本实用新型说明书及附图内容所作的等效结构变化,均包含于本实用新型的权利范围之内。

Claims (5)

1.一种无需焊线的半导体芯片封装结构,其特征在于:包括至少一层封装结构,所述封装结构包括底材、在所述底材上排布有半导体芯片,所述半导体芯片的管脚连接经金属膜或者合金膜雕刻或者蚀刻而成的导电线路,还包括封装胶水层,所述封装胶水层覆盖所述半导体芯片和所述导电线路。
2.根据权利要求1所述的无需焊线的半导体芯片封装结构,其特征在于:所述金属膜或者所述合金膜由真空蒸镀、磁控溅镀、连续镀膜、水电镀膜或者化学镀膜方式成膜。
3.根据权利要求1所述的无需焊线的半导体芯片封装结构,其特征在于:所述导电线路由激光雕刻或蚀刻形成。
4.根据权利要求1所述的无需焊线的半导体芯片封装结构,其特征在于:所述封装胶水层经电磁波固化。
5.根据权利要求1至4任一所述的无需焊线的半导体芯片封装结构,其特征在于:所述底材设为玻璃或者塑料、PCB板,所述封装结构设为2层至96层的封装结构。
CN201922342795.5U 2019-12-24 2019-12-24 一种无需焊线的半导体芯片封装结构 Active CN210722996U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201922342795.5U CN210722996U (zh) 2019-12-24 2019-12-24 一种无需焊线的半导体芯片封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201922342795.5U CN210722996U (zh) 2019-12-24 2019-12-24 一种无需焊线的半导体芯片封装结构

Publications (1)

Publication Number Publication Date
CN210722996U true CN210722996U (zh) 2020-06-09

Family

ID=70930956

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201922342795.5U Active CN210722996U (zh) 2019-12-24 2019-12-24 一种无需焊线的半导体芯片封装结构

Country Status (1)

Country Link
CN (1) CN210722996U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110896058A (zh) * 2019-12-24 2020-03-20 深圳市洁简达创新科技有限公司 一种无需焊线的半导体芯片封装结构和封装方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110896058A (zh) * 2019-12-24 2020-03-20 深圳市洁简达创新科技有限公司 一种无需焊线的半导体芯片封装结构和封装方法

Similar Documents

Publication Publication Date Title
CN207781575U (zh) 经封装的电子装置
CN102142513B (zh) Led封装及制作led封装的方法
CN102916112B (zh) 一种大功率led器件及其制造方法
CN102543907B (zh) 一种热增强型四边扁平无引脚倒装芯片封装及制造方法
CN103474406A (zh) 一种aaqfn框架产品无铜扁平封装件及其制作工艺
CN102446882A (zh) 一种半导体封装中封装系统结构及制造方法
CN108461459A (zh) 一种负极对接双向整流二极管及其制造工艺
CN107275463A (zh) 一种新型led封装制作技术
CN210722996U (zh) 一种无需焊线的半导体芯片封装结构
TWM558999U (zh) 發光封裝元件
CN113241338B (zh) 一种无引线预塑封半导体封装支架制备方法
CN103887256A (zh) 一种高散热芯片嵌入式电磁屏蔽封装结构及其制作方法
CN102237481B (zh) 一种表面贴装型功率led支架制造方法及其产品
CN210156364U (zh) 一种大尺寸芯片的分层隔离封装结构
CN112271175A (zh) 一种led封装结构及封装方法
CN112992839B (zh) 一种用于芯片封装的引线框架及制备方法
CN202075772U (zh) 接触式ic卡模块
CN106340581A (zh) 一种csp灯珠封装的方法
CN105489741A (zh) 一种led倒装芯片的压模封装工艺
CN110896058A (zh) 一种无需焊线的半导体芯片封装结构和封装方法
CN102290504B (zh) 基于高导热基板倒装焊技术的cob封装led模块和生产方法
CN104979298B (zh) 一种封装基板及其制作工艺
CN203787410U (zh) 一种高散热芯片嵌入式电磁屏蔽封装结构
CN104185371A (zh) 一种led灯的电路板、led灯板和电路板生产工艺
CN202495438U (zh) 一种热增强型四边扁平无引脚倒装芯片封装

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Assignee: Shenzhen Jinbangxin Technology Co.,Ltd.

Assignor: SHENZHEN JIEJIANDA INNOVATION TECHNOLOGY Co.,Ltd.

Contract record no.: X2022440020023

Denomination of utility model: A Solderless Semiconductor Chip Packaging Structure

Granted publication date: 20200609

License type: Exclusive License

Record date: 20221116

EE01 Entry into force of recordation of patent licensing contract