CN210722692U - 一种双组电感器 - Google Patents
一种双组电感器 Download PDFInfo
- Publication number
- CN210722692U CN210722692U CN201922140494.4U CN201922140494U CN210722692U CN 210722692 U CN210722692 U CN 210722692U CN 201922140494 U CN201922140494 U CN 201922140494U CN 210722692 U CN210722692 U CN 210722692U
- Authority
- CN
- China
- Prior art keywords
- inductor
- magnetic core
- terminals
- core
- component
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Coils Or Transformers For Communication (AREA)
Abstract
本实用新型公开了一种双组电感器,所述双组电感器包括第一电感器组件以及设置在所述第一电感器组件上的第二电感器组件;所述第一电感器组件包含第一磁芯及连接于所述第一磁芯的两个第一端子;所述第二电感器组件包括第二磁芯及连接于所述第二磁芯的两个第二端子,其中,所述两个第二端子延伸至所述第一电感器组件以设置在所述第一磁芯上。本实用新型通过一个电感器具有双电感的特性,满足客户端的双电感使用需求,并节省了客户端采用两个产品的成本。
Description
技术领域
本实用新型涉及电器元件技术领域,尤其涉及的是一种双组电感器。
背景技术
随着电子商品的功能需求越来越多,对于电路板上电子组件的密集度要求也随之提高,此外,将电子商品小型化以提高可移植性,更是目前发展的趋势之一。可以理解的是,电子商品中许多被动组件,例如电阻、电容、电感等的尺寸亦需进一步缩小。
此外,不同的电感器通常提供不同的电感,然而对于经常安装于行动装置上的功率放大器而言,其所需的电感可能不只一种,故须使用多颗电感器才能实现多种电感,如此将导致占据了电路板的使用空间,对于节约整体电感空间以及提高功率密度之方面来说并无改善。
因此,现有技术还有待改进和发展。
实用新型内容
本实用新型要解决的技术问题在于,针对现有技术的上述缺陷,提供一种双组电感器,旨在解决现有技术中使用多颗电感器会占据电路板的使用空间等问题。
本实用新型解决技术问题所采用的技术方案如下:
一种双组电感器,其中,所述双组电感器包括第一电感器组件以及设置在所述第一电感器组件上的第二电感器组件;
所述第一电感器组件包含第一磁芯及连接于所述第一磁芯的两个第一端子;
所述第二电感器组件包括第二磁芯及连接于所述第二磁芯的两个第二端子,其中,所述两个第二端子延伸至所述第一电感器组件以设置在所述第一磁芯上。
在一种实施方式中,所述第一电感器组件的第一磁芯包括容纳所述两个第一端子的两个第一凹部以及容纳所述两个第二端子的两个第二凹部。
在一种实施方式中,所述两个第一凹部形成在所述第一磁芯的相对的两个侧面并延伸至底面,而所述两个第二凹部形成在所述第一磁芯的相对的另两个侧面并延伸至该底面。
在一种实施方式中,所述第一电感器组件还包括嵌埋于所述第一磁芯内的第一线圈,且所述第一线圈的两末端自所述第一磁芯伸出以构成所述两个第一端子。
在一种实施方式中,所述两个第一端子各自具有焊接面。
在一种实施方式中,所述第一电感器组件为利用磁性粉末包覆所述第一线圈再经压铸而一体成形的组件。
在一种实施方式中,所述第二电感器组件还包括嵌埋于所述第二磁芯内的第二线圈,所述第二线圈的两个末端自所述第二磁芯伸出以构成所述两个第二端子。
在一种实施方式中,所述两个第二端子各自具有焊接面。
在一种实施方式中,所述第二电感器组件系为利用磁性粉末包覆该第二线圈再经压铸而一体成形的组件。
在一种实施方式中,所述双组电感器还包括两组电感量,且所述双组电感器在电路板上的占用面积等于所述第一电感器组件或所述第二电感器组件在所述电路板上的占用面积。
本实用新型的技术效果:本实用新型的双组电感器中通过第二磁芯堆栈于第一磁芯上且第二端子自第二磁芯延伸至第一磁芯并扣在第二凹部上,使得第二电感器组件得以堆栈于第一电感器组件上,进而构成具有两组电感量之双组电感器。本实用新型中的双组电感器在电路板上的占用面积,实质上等同于第一电感器组件或第二电感器组件在该电路板上的占用面积,因此可节省电路板的使用面积。因此,本实用新型通过一电感器具有双电感的特性,满足客户端的双电感使用需求,并节省了客户端采用两个产品的成本。
附图说明
图1是本实用新型提供的双组电感器的立体图。
图2是本实用新型提供的双组电感器的另一视角的立体图。
图3是本实用新型提供的双组电感器的分解图。
图4是本实用新型提供的双组电感器的磁芯内所嵌埋的线圈的第一实施例的结构示意图。
图5是本实用新型提供的双组电感器的磁芯内所嵌埋的线圈的第二实施例的结构示意图。
图6是本实用新型提供的双组电感器的磁芯内所嵌埋的线圈的第三实施例的结构示意图,
具体实施方式
为使本实用新型的目的、技术方案及优点更加清楚、明确,以下参照附图并举实施例对本实用新型进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
需要说明,若本实用新型实施例中有涉及方向性指示(诸如上、下、左、右、前、后……),则所述方向性指示仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果所述特定姿态发生改变时,则所述方向性指示也相应地随之改变。
另外,若本实用新型实施例中有涉及“第一”、“第二”等的描述,则所述“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个所述特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本实用新型要求的保护范围之内。
如图1、图2和图3所示,本实施例的双组电感器包括第一电感器组件1和第二电感器组件2。第一电感器组件1包括第一磁芯11和第一端子12,第一磁芯11又包括第一凹部111、第二凹部112、侧面113、底面114。第二电感器组件2包括第二磁芯21和第二端子22,第二磁芯21又包括凹部211和212、侧面213、底面214。
如图1和图2所示,所述第一磁芯11具有两个第一凹部111,且两个第一凹部111分别设置在第一磁芯11的相对的两个侧面113并延伸至底面114,呈现朝第一磁芯11内凹入的L形,以供容纳连接于第一磁芯11的第一端子12。此外,第一磁芯11还具有两个第二凹部112,且两个第二凹部112分别设置在第一磁芯11的相对的另两个侧面113并延伸至底面114,呈现朝第一磁芯11内凹入的L形,以供容纳连接于第二磁芯21的第二端子22。
又如图1和图3所示,图3中的点划线表示的是双组电感器的装配方向。第二磁芯21可具有两个凹部211和两个凹部212,且两个凹部211 分别设置在第二磁芯21的相对的两个侧面213并延伸至底面214,而两个凹部212分别设置在第二磁芯21的相对的另两个侧面213并延伸至底面214,又两个凹部212可供第二端子22延伸时经过。
优选地,本实施例中的所述第一端子12,如图2和图3所示其数量为两个,实可为嵌埋于第一磁芯11内的线圈(未图示)的两末端。具体地,线圈嵌埋在第一磁芯11中并露出两末端,所述两末端经弯折以容纳在两个第一凹部111中进而成为两个第一端子12,如图4或图6所示。此外,所述第二端子22,如图2和图3所示其数量为两个,实可为嵌埋在第二磁芯21内的线圈(未图示)的两末端。具体地,线圈嵌埋在第二磁芯21中并露出两末端,所述两末端延伸至第一磁芯11再经弯折以容纳在两个第二凹部112中进而成为两个第二端子22,如图4或图6所示。
优选地,所述第一磁芯11和第一端子12为一体成形的,又第二磁芯21和第二端子22也可为一体成形的。具体实施时,首先可将线圈和磁芯粉末放置于模具中且磁芯粉末须将线圈完全包覆仅露出线圈的两末端,其中线圈使用铜线绕制而成。还可如图4、图5或者图6所示,线圈的两末端可打扁出线、再焊接端子片或直接出线以构成端子32、端子32’或32”。接着进行压铸成形作业,即利用冲头对模具中的磁芯粉末和线圈进行冲压,以一体成形嵌埋有线圈并外露有端子的磁芯。
进一步地,如图4、图5以及图6所示,所述第一磁芯11或第二磁芯21所嵌埋的线圈,可包括由绝缘导线环绕形成的绕圈部31、31”及由所述绝缘导线的两末端延伸形成的端子32、32’或32”,如第图4 所示,端子32可由该绝缘导线之压扁的两末端所构成,以形成SMD焊接面;如图5所示,端子32’可由该绝缘导线的两末端各自再连接端子片所构成,端子片上的焊接面即形成SMD焊接面;如图6所示,线圈本身即为扁平的导线故具有扁平的绕圈部31”和扁平的端子32”。
综上所述,本实用新型提供的一种双组电感器,所述双组电感器包括第一电感器组件以及设置在所述第一电感器组件上的第二电感器组件;所述第一电感器组件包含第一磁芯及连接于所述第一磁芯的两个第一端子;所述第二电感器组件包括第二磁芯及连接于所述第二磁芯的两个第二端子,其中,所述两个第二端子延伸至所述第一电感器组件以设置在所述第一磁芯上。本实用新型的双组电感器中通过第二磁芯堆栈于第一磁芯上且第二端子自第二磁芯延伸至第一磁芯并扣在第二凹部上,使得第二电感器组件得以堆栈于第一电感器组件上,进而构成具有两组电感量之双组电感器。本实用新型中的双组电感器在电路板上的占用面积,实质上等同于第一电感器组件或第二电感器组件在该电路板上的占用面积,因此可节省电路板的使用面积。因此,本实用新型通过一电感器具有双电感的特性,满足客户端的双电感使用需求,并节省了客户端采用两个产品的成本。
应当理解的是,本实用新型的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本实用新型所附权利要求的保护范围。
Claims (10)
1.一种双组电感器,其特征在于,所述双组电感器包括第一电感器组件以及设置在所述第一电感器组件上的第二电感器组件;
所述第一电感器组件包含第一磁芯及连接于所述第一磁芯的两个第一端子;
所述第二电感器组件包括第二磁芯及连接于所述第二磁芯的两个第二端子,其中,所述两个第二端子延伸至所述第一电感器组件以设置在所述第一磁芯上。
2.根据权利要求1所述的双组电感器,其特征在于,所述第一电感器组件的第一磁芯包括容纳所述两个第一端子的两个第一凹部以及容纳所述两个第二端子的两个第二凹部。
3.根据权利要求2所述的双组电感器,其特征在于,所述两个第一凹部形成在所述第一磁芯的相对的两个侧面并延伸至底面,而所述两个第二凹部形成在所述第一磁芯的相对的另两个侧面并延伸至该底面。
4.根据权利要求1所述的双组电感器,其特征在于,所述第一电感器组件还包括嵌埋于所述第一磁芯内的第一线圈,且所述第一线圈的两末端自所述第一磁芯伸出以构成所述两个第一端子。
5.根据权利要求1所述的双组电感器,其特征在于,所述两个第一端子各自具有焊接面。
6.根据权利要求4所述的双组电感器,其特征在于,所述第一电感器组件为利用磁性粉末包覆所述第一线圈再经压铸而一体成形的组件。
7.根据权利要求1所述的双组电感器,其特征在于,所述第二电感器组件还包括嵌埋于所述第二磁芯内的第二线圈,所述第二线圈的两个末端自所述第二磁芯伸出以构成所述两个第二端子。
8.根据权利要求1所述的双组电感器,其特征在于,所述两个第二端子各自具有焊接面。
9.根据权利要求7所述的双组电感器,其特征在于,所述第二电感器组件系为利用磁性粉末包覆该第二线圈再经压铸而一体成形的组件。
10.根据权利要求1所述的双组电感器,其特征在于,所述双组电感器还包括两组电感量,且所述双组电感器在电路板上的占用面积等于所述第一电感器组件或所述第二电感器组件在所述电路板上的占用面积。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201922140494.4U CN210722692U (zh) | 2019-12-03 | 2019-12-03 | 一种双组电感器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201922140494.4U CN210722692U (zh) | 2019-12-03 | 2019-12-03 | 一种双组电感器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN210722692U true CN210722692U (zh) | 2020-06-09 |
Family
ID=70932952
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201922140494.4U Active CN210722692U (zh) | 2019-12-03 | 2019-12-03 | 一种双组电感器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN210722692U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113593843A (zh) * | 2021-07-13 | 2021-11-02 | 三积瑞科技(苏州)有限公司 | 一种超低电阻的热压非耦合双电感及其制造方法 |
-
2019
- 2019-12-03 CN CN201922140494.4U patent/CN210722692U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113593843A (zh) * | 2021-07-13 | 2021-11-02 | 三积瑞科技(苏州)有限公司 | 一种超低电阻的热压非耦合双电感及其制造方法 |
CN113593843B (zh) * | 2021-07-13 | 2024-05-03 | 三积瑞科技(苏州)有限公司 | 一种超低电阻的热压非耦合双电感及其制造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7667565B2 (en) | Current measurement using inductor coil with compact configuration and low TCR alloys | |
JP4140632B2 (ja) | 多連チョークコイルおよびそれを用いた電子機器 | |
US7492246B2 (en) | Winding structure of transformer | |
US7446637B1 (en) | Parent-child leadframe type transformer | |
US20160300659A1 (en) | Power module and power converting device using the same | |
EP1763044B1 (en) | Inductor | |
US6621397B2 (en) | Low profile inductor | |
KR20120014563A (ko) | 표면 실장 자성 부품 및 그 제작 방법 | |
US20080088401A1 (en) | Transformer | |
US20060049906A1 (en) | Configuration and method to manufacture compact inductor coil with low production cost | |
US6879238B2 (en) | Configuration and method for manufacturing compact high current inductor coil | |
US8878640B2 (en) | Common-mode choke coil | |
CN210722692U (zh) | 一种双组电感器 | |
US11908608B2 (en) | Coil component | |
US20090146768A1 (en) | Magnetic device unit and fixing component thereof | |
CN107452465A (zh) | 低剖面功率电感器 | |
US20230411068A1 (en) | Inductor and method for manufacturing inductor | |
CN112509783B (zh) | 一种功率电感及其制备方法、系统级封装模组 | |
JP4372399B2 (ja) | 面実装型チョークコイル | |
CN209980908U (zh) | 一种贴片式电感器 | |
CN218730314U (zh) | 一种新型电感器 | |
CN215868933U (zh) | 电感器 | |
JPH11273941A (ja) | トランスおよびトランスの実装方法 | |
CN215868864U (zh) | 网络变压器 | |
CN215342247U (zh) | 表面贴装电感及电路板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |