CN210575830U - 半导体器件 - Google Patents
半导体器件 Download PDFInfo
- Publication number
- CN210575830U CN210575830U CN201922001214.1U CN201922001214U CN210575830U CN 210575830 U CN210575830 U CN 210575830U CN 201922001214 U CN201922001214 U CN 201922001214U CN 210575830 U CN210575830 U CN 210575830U
- Authority
- CN
- China
- Prior art keywords
- mask
- strip
- layer
- mask layer
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Semiconductor Memories (AREA)
Abstract
本实用新型涉及一种半导体器件,半导体器件包括:待刻蚀层;图形化的第一掩膜层,形成于待刻蚀层上;图形化的第二掩膜层,形成于待刻蚀层上,第二掩膜层和第一掩膜层共同定义出开口,开口暴露待刻蚀层。上述半导体器件使得在器件特征尺寸相同的情况下,第一掩膜层和第二掩膜层的特征尺寸变大,而且为器件特征尺寸的进一步缩小成为可能,还能提高器件的良率,节约成本。
Description
技术领域
本实用新型涉及半导体领域,特别是涉及一种半导体器件。
背景技术
集成电路(integrated circuit,IC),或称微电路(microcircuit)、微芯片(microchip)、芯片(chip),在电子学中是一种把电路(主要包括半导体器件,也包括被动组件等)小型化的方式,并通常制造在半导体晶圆表面上。比如,DRAM(Dynamic RandomAccess Memory),即动态随机存取存储器芯片,是最为常见的内存芯片。这些年来,DRAM持续向更小的外型尺寸发展,使得每个芯片可以封装更多的电路。这样增加了每单位面积容量,可以降低成本和增加功能,然而需要集成电路设计的最小线宽和间距的不断缩小。但是,当曝光线条的特征尺寸接近于曝光系统的理论分辨极限时,硅片表面的成像就会发生严重的畸变,从而导致光刻图形质量的严重下降。
实用新型内容
基于此,针对上述问题,本实用新型提供一种半导体器件,包括:待刻蚀层;图形化的第一掩膜层,形成于所述待刻蚀层上;图形化的第二掩膜层,形成于所述待刻蚀层上,所述第二掩膜层和所述第一掩膜层共同定义出开口,所述开口暴露所述待刻蚀层。
上述半导体器件使得在器件特征尺寸相同的情况下,第一掩膜层和第二掩膜层的特征尺寸变大,而且为器件特征尺寸的进一步缩小成为可能,还能提高器件的良率,节约成本。
在其中一个实施例中,所述第一掩膜层包括若干相互平行的第一条状掩膜,所述第二掩膜层包括若干相互平行的第二条状掩膜,所述若干第一条状掩膜与所述若干第二条状掩膜交替平行排布。
在其中一个实施例中,所述若干第一条状掩膜等距排列,所述若干第二条状掩膜等距排列。
在其中一个实施例中,所述第一条状掩膜的至少1个侧边具有等距排列的凹部,所述第二条状掩膜的至少1个侧边具有等距排列的凹部,所述第一条状掩膜的所述凹部与所述第二条状掩膜构成所述开口,所述第二条状掩膜的所述凹部与所述第一条状掩膜构成所述开口。
在其中一个实施例中,所述第一条状掩膜的2个侧边和所述第二条状掩膜的2个侧边都具有等距排列的凹部,所述第一条状掩膜的所述凹部与所述第二条状掩膜的所述凹部构成所述开口。
在其中一个实施例中,所述第一条状掩膜或所述第二条状掩膜的2个侧边具有等距排列的凹部,所述第一条状掩膜的所述凹部与所述第二条状掩膜构成所述开口或所述第二条状掩膜的所述凹部与所述第一条状掩膜构成所述开口。
在其中一个实施例中,所述凹部的形状包括三角形、弧形或矩形。
在其中一个实施例中,所述第一掩膜层包括若干第一窗口,所述第二掩膜层包括若干第二窗口,所述第一掩膜层与所述第二掩膜层错位排布以构成所述开口。
在其中一个实施例中,所述若干第一窗口呈阵列排布,所述若干第二窗口呈阵列排布。
在其中一个实施例中,所述第一窗口和所述第二窗口的形状包括矩形。
附图说明
图1为本实用新型的半导体器件的制备方法的流程图;
图2~图5为本实用新型的半导体器件的制备方法各步骤所呈现的结构示意图;
图6a为本实用新型一个实施例中的半导体器件中第一掩膜层的俯视图;
图6b为本实用新型一个实施例中的半导体器件中第二掩膜层的俯视图;
图6c为本实用新型一个实施例中的半导体器件中第一掩膜层和第二掩膜层的俯视图;
图7a为本实用新型另一个实施例中的半导体器件中第一掩膜层的俯视图;
图7b为本实用新型另一个实施例中的半导体器件中第二掩膜层的俯视图;
图7c为本实用新型另一个实施例中的半导体器件中第一掩膜层和第二掩膜层的俯视图;
图8a为本实用新型另一个实施例中的半导体器件中第一掩膜层的俯视图;
图8b为本实用新型另一个实施例中的半导体器件中第二掩膜层的俯视图;
图8c为本实用新型另一个实施例中的半导体器件中第一掩膜层和第二掩膜层的俯视图;
图9a为本实用新型另一个实施例中的半导体器件中第一掩膜层的俯视图;
图9b为本实用新型另一个实施例中的半导体器件中第二掩膜层的俯视图;
图9c为本实用新型另一个实施例中的半导体器件中第一掩膜层和第二掩膜层的俯视图;
图10a为本实用新型另一个实施例中的半导体器件中第一掩膜层的俯视图;
图10b为本实用新型另一个实施例中的半导体器件中第二掩膜层的俯视图;
图10c为本实用新型另一个实施例中的半导体器件中第一掩膜层和第二掩膜层的俯视图;
图11a为本实用新型另一个实施例中的半导体器件中第一掩膜层的俯视图;
图11b为本实用新型另一个实施例中的半导体器件中第二掩膜层的俯视图;
图11c为本实用新型另一个实施例中的半导体器件中第一掩膜层和第二掩膜层的俯视图。
10 | 待刻蚀层 |
20 | 第一掩膜层 |
201 | 第一条状掩膜 |
202 | 第一窗口 |
30 | 第二掩膜层 |
301 | 第二条状掩膜 |
302 | 第二窗口 |
40 | 开口 |
50 | 凹部 |
具体实施方式
为了便于理解本实用新型,下面将参照相关附图对本实用新型进行更全面的描述。附图中给出了本实用新型的首选实施例。但是,本实用新型可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本实用新型的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本实用新型的技术领域的技术人员通常理解的含义相同。本文中在本实用新型的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本实用新型。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
在本实用新型的描述中,需要理解的是,术语“上”、“下”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方法或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
一个实施例,如图1所示,提供一种半导体器件的制备方法,包括:提供待刻蚀层10;于待刻蚀层10上形成图形化的第一掩膜层20;于待刻蚀层10上形成图形化的第二掩膜层30,第二掩膜层30和第一掩膜层20共同定义出开口40,开口40暴露待刻蚀层10;以第一掩膜层20和第二掩膜层30为掩膜,刻蚀待刻蚀层10,以形成待刻蚀图形。
在本实施例中,上述半导体器件的制备方法使得在器件特征尺寸相同的情况下,第一掩膜层20和第二掩膜层30的特征尺寸变大,而且为器件特征尺寸的进一步缩小成为可能,还能提高器件的良率,节约成本。
S10:提供待刻蚀层10,如图2所示。
S20:于待刻蚀层10上形成图形化的第一掩膜层20,如图3所示。
在一个实施例中,形成第一掩膜层20的方法包括化学气相沉积或原子层沉积工艺,第一掩膜层20的材质包括氧化硅、氮化硅、碳化硅、氮氧化硅、无定形碳、多晶硅、氧化铪、氧化钛、氧化锆、氮化钛、氮化钽、钛中的一种或几种。
S30:于待刻蚀层10上形成图形化的第二掩膜层30,第二掩膜层30和第一掩膜层20共同定义出开口40,开口40暴露待刻蚀层10,如图4所示。
在一个实施例中,形成第二掩膜层30的方法包括化学气相沉积或原子层沉积工艺,第二掩膜层30的材质包括氧化硅、氮化硅、碳化硅、氮氧化硅、无定形碳、多晶硅、氧化铪、氧化钛、氧化锆、氮化钛、氮化钽、钛中的一种或几种。
S40:以第一掩膜层20和第二掩膜层30为掩膜,刻蚀待刻蚀层10,以形成待刻蚀图形,如图5所示。
在本实施例中,第一掩膜层20的材质与第二掩膜层30的材质不同且要有大的刻蚀选择比。
在另外一个实施例中,在S20与S30之间还包括,于第一掩膜层20上形成介质层。于第一掩膜层20上形成介质层之后,于介质层上形成第二掩膜层30,此时,第一掩膜层20与第二掩膜层30不位于同一平面上。介质层的材质与第一掩膜层20的材质和第二掩膜层30的材质不同且要有大的刻蚀选择比,其中,第一掩膜层20的材质与第二掩膜层30的材质可以相同。
在一个实施例中,形成介质层的方法包括化学气相沉积或原子层沉积工艺,介质层的材质包括氧化硅、氮化硅、碳化硅、氮氧化硅、无定形碳、多晶硅、氧化铪、氧化钛、氧化锆、氮化钛、氮化钽、钛中的一种或几种。
在一个实施例中,开口40包括位线接触孔。
在一个实施例中,第一掩膜层20包括若干相互平行的第一条状掩膜201,第二掩膜层30包括若干相互平行的第二条状掩膜301,若干第一条状掩膜201与若干第二条状掩膜301交替平行排布。
在本实施例中,若干第一条状掩膜201等距排列,若干第二条状掩膜301等距排列。
在一个实施例中,第一条状掩膜201的至少1个侧边具有等距排列的凹部50,第二条状掩膜301的至少1个侧边具有等距排列的凹部50,第一条状掩膜201的凹部50与第二条状掩膜301定义出开口40,第二条状掩膜301的凹部50与第一条状掩膜201定义出开口40,例如,第一条状掩膜201的1个侧边和第二条状掩膜301的1个侧边具有等距排列的凹部50,第一条状掩膜201的凹部50与第二条状掩膜301的凹部50定义出开口40,如图8a、图8b、图8c所示。
在一个实施例中,第一条状掩膜201的2个侧边和第二条状掩膜301的2个侧边都具有等距排列的凹部50,第一条状掩膜201的凹部50与第二条状掩膜301的凹部50定义出开口40,如图6a、图6b、图6c所示。
在一个实施例中,第一条状掩膜201或第二条状掩膜301的2个侧边具有等距排列的凹部50,第一条状掩膜201的凹部50与第二条状掩膜301定义出开口40或第二条状掩膜301的凹部50与第一条状掩膜201定义出开口40,如图7a、图7b、图7c所示。
在一个实施例中,凹部50的形状包括三角形、弧形或矩形。
在其中一个实施例中,凹部50的形状为三角形,如图6a、图6b、图6c所示。
在其中一个实施例中,凹部50的形状为弧形,如图10a、图10b、图10c所示。
在其中一个实施例中,凹部50的形状为矩形,如图9a、图9b、图9c所示。
在一个实施例中,第一掩膜层20包括若干第一窗口202,第二掩膜层30包括若干第二窗口302,第一掩膜层20与第二掩膜层30错位排布以定义出开口40,如图11a、图11b、图11c所示。
在本实施例中,第一窗口202呈阵列排布,第二窗口302呈阵列排布,第一窗口202和第二窗口302的形状包括矩形但不限于矩形。
一个实施例,如图4所示,提供一种半导体器件,包括:待刻蚀层10;图形化的第一掩膜层20,形成于待刻蚀层10上;图形化的第二掩膜层30,形成于待刻蚀层10上,第二掩膜层30和第一掩膜层20共同定义出开口40,开口40暴露待刻蚀层10。
在本实施例中,上述半导体器件使得在器件特征尺寸相同的情况下,第一掩膜层20和第二掩膜层30的特征尺寸变大,而且为器件特征尺寸的进一步缩小成为可能,还能提高器件的良率,节约成本。
在一个实施例中,第一掩膜层20的材质包括氧化硅、氮化硅、碳化硅、氮氧化硅、无定形碳、多晶硅、氧化铪、氧化钛、氧化锆、氮化钛、氮化钽、钛中的一种或几种。
在一个实施例中,第二掩膜层30的材质包括氧化硅、氮化硅、碳化硅、氮氧化硅、无定形碳、多晶硅、氧化铪、氧化钛、氧化锆、氮化钛、氮化钽、钛中的一种或几种。
在本实施例中,第一掩膜层20的材质与第二掩膜层30的材质不同且要有大的刻蚀选择比。
在另外一个实施例中,在第一掩膜层20与第二掩膜层30之间还包括介质层。介质层的材质与第一掩膜层20的材质和第二掩膜层30的材质不同且要有大的刻蚀选择比。
在一个实施例中,介质层的材质包括氧化硅、氮化硅、碳化硅、氮氧化硅、无定形碳、多晶硅、氧化铪、氧化钛、氧化锆、氮化钛、氮化钽、钛中的一种或几种。
在一个实施例中,开口40包括位线接触孔。
在一个实施例中,第一掩膜层20包括若干相互平行的第一条状掩膜201,第二掩膜层30包括若干相互平行的第二条状掩膜301,若干第一条状掩膜201与若干第二条状掩膜301交替平行排布。
在本实施例中,若干第一条状掩膜201等距排列,若干第二条状掩膜301等距排列。
在一个实施例中,第一条状掩膜201的至少1个侧边具有等距排列的凹部50,第二条状掩膜301的至少1个侧边具有等距排列的凹部50,第一条状掩膜201的凹部50与第二条状掩膜301定义出开口40,第二条状掩膜301的凹部50与第一条状掩膜201定义出开口40,例如,第一条状掩膜201的1个侧边和第二条状掩膜301的1个侧边具有等距排列的凹部50,第一条状掩膜201的凹部50与第二条状掩膜301的凹部50定义出开口40,如图8a、图8b、图8c所示。
在一个实施例中,第一条状掩膜201的2个侧边和第二条状掩膜301的2个侧边都具有等距排列的凹部50,第一条状掩膜201的凹部50与第二条状掩膜301的凹部50定义出开口40,如图6a、图6b、图6c所示。
在一个实施例中,第一条状掩膜201或第二条状掩膜301的2个侧边具有等距排列的凹部50,第一条状掩膜201的凹部50与第二条状掩膜301定义出开口40或第二条状掩膜301的凹部50与第一条状掩膜201定义出开口40,如图7a、图7b、图7c所示。
在一个实施例中,凹部50的形状包括三角形、弧形或矩形。
在其中一个实施例中,凹部50的形状为三角形,如图6a、图6b、图6c所示。
在其中一个实施例中,凹部50的形状为弧形,如图10a、图10b、图10c所示。
在其中一个实施例中,凹部50的形状为矩形,如图9a、图9b、图9c所示。
在一个实施例中,第一掩膜层20包括若干第一窗口202,第二掩膜层30包括若干第二窗口302,第一掩膜层20与第二掩膜层30错位排布以定义出开口40,如图11a、图11b、图11c所示。
在本实施例中,第一窗口202呈阵列排布,第二窗口302呈阵列排布,第一窗口202和第二窗口302的形状包括矩形但不限于矩形。
以上第一掩膜层20和第二掩膜层30的形成顺序以及位置可以互换,开口40相对于待刻蚀层10的布局方向可以根据需求任意调节,第一掩膜层20和第二掩膜层30相对于待刻蚀层10的布局方向可以根据需求任意调节,上述都应当认为是本说明书记载的范围。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上实施例仅表达了本实用新型的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种半导体器件,其特征在于,包括:
待刻蚀层;
图形化的第一掩膜层,形成于所述待刻蚀层上;
图形化的第二掩膜层,形成于所述待刻蚀层上,所述第二掩膜层和所述第一掩膜层共同定义出开口,所述开口暴露所述待刻蚀层。
2.根据权利要求1所述的半导体器件,其特征在于,所述第一掩膜层包括若干相互平行的第一条状掩膜,所述第二掩膜层包括若干相互平行的第二条状掩膜,所述若干第一条状掩膜与所述若干第二条状掩膜交替平行排布。
3.根据权利要求1所述的半导体器件,其特征在于,所述若干第一条状掩膜等距排列,所述若干第二条状掩膜等距排列。
4.根据权利要求2所述的半导体器件,其特征在于,所述第一条状掩膜的至少1个侧边具有等距排列的凹部,所述第二条状掩膜的至少1个侧边具有等距排列的凹部,所述第一条状掩膜的所述凹部与所述第二条状掩膜构成所述开口,所述第二条状掩膜的所述凹部与所述第一条状掩膜构成所述开口。
5.根据权利要求4所述的半导体器件,其特征在于,所述第一条状掩膜的2个侧边和所述第二条状掩膜的2个侧边都具有等距排列的凹部,所述第一条状掩膜的所述凹部与所述第二条状掩膜的所述凹部构成所述开口。
6.根据权利要求2所述的半导体器件,其特征在于,所述第一条状掩膜或所述第二条状掩膜的2个侧边具有等距排列的凹部,所述第一条状掩膜的所述凹部与所述第二条状掩膜构成所述开口或所述第二条状掩膜的所述凹部与所述第一条状掩膜构成所述开口。
7.根据权利要求4~6中任意一项所述的半导体器件,其特征在于,所述凹部的形状包括三角形、弧形或矩形。
8.根据权利要求1所述的半导体器件,其特征在于,所述第一掩膜层包括若干第一窗口,所述第二掩膜层包括若干第二窗口,所述第一掩膜层与所述第二掩膜层错位排布以构成所述开口。
9.根据权利要求8所述的半导体器件,其特征在于,所述若干第一窗口呈阵列排布,所述若干第二窗口呈阵列排布。
10.根据权利要求8所述的半导体器件,其特征在于,所述第一窗口和所述第二窗口的形状包括矩形。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201922001214.1U CN210575830U (zh) | 2019-11-19 | 2019-11-19 | 半导体器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201922001214.1U CN210575830U (zh) | 2019-11-19 | 2019-11-19 | 半导体器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN210575830U true CN210575830U (zh) | 2020-05-19 |
Family
ID=70661995
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201922001214.1U Active CN210575830U (zh) | 2019-11-19 | 2019-11-19 | 半导体器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN210575830U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021098324A1 (zh) * | 2019-11-19 | 2021-05-27 | 长鑫存储技术有限公司 | 半导体器件及半导体器件的制备方法 |
-
2019
- 2019-11-19 CN CN201922001214.1U patent/CN210575830U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021098324A1 (zh) * | 2019-11-19 | 2021-05-27 | 长鑫存储技术有限公司 | 半导体器件及半导体器件的制备方法 |
US11990340B2 (en) | 2019-11-19 | 2024-05-21 | Changxin Memory Technologies, Inc. | Semiconductor device and method of manufacturing the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20190139767A1 (en) | Method for preparing a semiconductor structure | |
US9941285B2 (en) | Pattern forming method and semiconductor device manufacturing method using the same | |
US10474027B2 (en) | Method for forming an aligned mask | |
US6534376B2 (en) | Process flow for sacrificial collar scheme with vertical nitride mask | |
CN210575830U (zh) | 半导体器件 | |
CN112908837A (zh) | 半导体器件及半导体器件的制备方法 | |
US11342333B2 (en) | Semiconductor device | |
US6383866B1 (en) | Semiconductor device and manufacturing method thereof | |
US20230039823A1 (en) | Semiconductor device and manufacturing method | |
CN113437071B (zh) | 半导体存储装置及其制作工艺 | |
KR100544596B1 (ko) | 반도체 장치 제조시 블랙 실리콘 감소 방법 및 반도체 장치 | |
CN112017951B (zh) | 图案布局的形成方法 | |
CN114068420B (zh) | 一种存储器的形成方法和存储器 | |
US10573725B1 (en) | Semiconductor structure and manufacturing method thereof | |
US20050139905A1 (en) | Dummy layer in semiconductor device and fabricating method thereof | |
CN111799226A (zh) | 确定存储器阵列的特征的叠加 | |
US8030697B2 (en) | Cell structure of semiconductor device having an active region with a concave portion | |
CN210575831U (zh) | 半导体器件 | |
US20040180297A1 (en) | Method for forming pattern in semiconductor device | |
US11848188B2 (en) | Semiconductor device and method for manufacturing the same | |
KR100330716B1 (ko) | 도전층 패턴과 그 하부 콘택홀 간의 얼라인먼트 마진을개선할수 있는 반도체 장치의 패턴 레이아웃 구조 | |
US20040152317A1 (en) | Method and structures for increasing the structure density and the storage capacitance in a semiconductor wafer | |
US7205075B2 (en) | Method of forming a vertical memory device with a rectangular trench | |
CN112825300A (zh) | 半导体器件及其制备方法 | |
JP2003229497A (ja) | 半導体装置の製造方法および半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |