CN209544335U - 一种低热阻的厚膜多层布线结构 - Google Patents
一种低热阻的厚膜多层布线结构 Download PDFInfo
- Publication number
- CN209544335U CN209544335U CN201920175266.8U CN201920175266U CN209544335U CN 209544335 U CN209544335 U CN 209544335U CN 201920175266 U CN201920175266 U CN 201920175266U CN 209544335 U CN209544335 U CN 209544335U
- Authority
- CN
- China
- Prior art keywords
- thick film
- substrate
- thermal resistance
- via hole
- conductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本实用新型的一种低热阻的厚膜多层布线结构,可解决厚膜多层布线产品大功率芯片散热不佳的技术问题。包括基板,所述基板为厚膜基板,所述基板下表面印刷背面金属化材料,所述金属化材料为厚膜导体,所述基板上表面印刷内层导体和顶层焊区;所述内层导体为厚膜导体,所述内层导体为N个,1≤N≤3,所述内层导体之间印刷介质,所述介质为厚膜介质;所述介质上纵向设置过孔,所述过孔上设置厚膜过孔导体;所述顶层焊区为厚膜焊接导体,所述顶层焊区上表面上组装功率芯片。本实用新型的一种低热阻的厚膜多层布线基板通过阵列式过孔结构,为混合集成电路功率芯片提供了有效的散热通道,实现了厚膜多层布线基板上降低功率芯片散热通路热阻的技术目标。
Description
技术领域
本实用新型涉及混合集成电路多层布线领域,具体涉及一种低热阻的厚膜多层布线结构。
背景技术
功率芯片温升是考核厚膜混合集成电路设计可靠性的重要参数,其主要考核电路加电工作至稳态后,电路内部功率芯片温升情况。厚膜混合集成电路中,功率芯片通常采用焊接工艺焊接至陶瓷基板厚膜导体上,陶瓷基板再通过焊接工艺焊接至金属封装外壳上,从而形成功率芯片的散热通道。
随着厚膜混合集成电路的小型化发展需求,厚膜多层布线工艺应用越来越广泛。厚膜多层布线工艺主要使用介质层将各层导体间进行绝缘隔离,而厚膜介质层热阻较大,因此厚膜多层布线上功率芯片散热通道的热阻将增大,从而导致功率芯片最终温升较高。一般情况下,设计师常把功率部分与信号部分分开以解决散热问题,而对于布图空间有限的小尺寸产品,则不适用。
实用新型内容
本实用新型提出的一种低热阻的厚膜多层布线结构,可解决厚膜多层布线产品大功率芯片散热不佳的技术问题。
为实现上述目的,本实用新型采用了以下技术方案:
一种低热阻的厚膜多层布线结构,包括厚膜基板,所述厚膜基板下表面印刷背面金属化材料;所述厚膜基板上表面依次印刷内层导体、介质、层间过孔(via)、顶层焊区及组装功率芯片;
所述厚膜基板优选氧化铍基片,此外可选用氧化铝基片;
所述背面金属化材料为厚膜导体;
所述厚膜基板上表面印刷的内层导体为厚膜导体;
所述厚膜基板上表面印刷的介质为厚膜介质;
所述厚膜基板上表面印刷的层间过孔为厚膜过孔导体;
所述厚膜基板上表面印刷的顶层焊区为厚膜焊接导体;
进一步的,所述内层导体,其版图结构应具备以下特点:功率芯片垂直向下对应的内层导体,其图形覆盖范围应不小于功率芯片投影面积;
进一步的,所述介质,其版图结构应具有以下特点:与对应的层间过孔互补,即印刷过孔的位置介质开窗口,其余位置铺满介质;
进一步的,所述过孔,其版图结构应具有以下特点:功率芯片垂直向下对应的位置,过孔成矩阵排列;阵列式过孔实现顶层焊区、内层导体间层间互连,且提供功率芯片散热通道;单个过孔尺寸为0.5mm*0.5mm,各过孔间距0.3-0.4mm;
由上述技术方案可知,本实用新型提供了一种厚膜多层布线产品大功率芯片散热技术问题的解决方案。该方案包括:内层导体、层间介质、阵列式层间过孔、顶层导体结构的设计与制造。本实用新型所设计的厚膜多层布线基板,工艺实施难度低,可靠性高,在厚膜印制工艺的基础上,实现一种低热阻的厚膜多层布线结构。
本实用新型的一种低热阻的厚膜多层布线基板通过阵列式过孔结构,为混合集成电路功率芯片提供了有效的散热通道,实现了厚膜多层布线基板上降低功率芯片散热通路热阻的技术目标。
附图说明
图1是本实用新型的结构示意图;
图2是本实用新型制备方法步骤流程图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。
如图1所示,本实施所述的低热阻的厚膜多层布线结构,包括厚膜基板1,所述厚膜基板1下表面印刷背面金属化材料;所述厚膜基板1上表面印刷内层导体2和顶层焊区5,内层导体2为中间层,顶层焊区5位于顶层,内层导体2 为多个,内层导体2之间印刷介质3,顶层焊区5上表面上组装功率芯片6;
所述印刷介质3上设置层间过孔(via)4;
功率芯片6垂直向下对应的位置,过孔成矩阵排列;阵列式过孔实现顶层焊区5、内层导体2间层间互连,且提供功率芯片6散热通道;单个过孔尺寸为0.5mm*0.5mm,各过孔间距0.3-0.4mm;
所述厚膜基板1优选氧化铍基片,此外可选用氧化铝基片。
所述金属化材料为厚膜导体;
所述厚膜基板1上表面印刷的内层导体2为厚膜导体;所述上表面印刷的内层导体2,其版图结构应具备以下特点:功率芯片6垂直向下对应的内层导体2,其图形覆盖范围应不小于功率芯片投影面积;
所述厚膜基板1上表面印刷的介质3为厚膜介质;所述上表面印刷的介质3,其版图结构应具有以下特点:与对应的层间过孔互补,即印刷过孔的位置介质开窗口,其余位置铺满介质;
所述厚膜基板1上表面印刷的层间过孔为厚膜过孔导体;所述上表面印刷的层间过孔,其版图结构应具有以下特点:功率芯片6垂直向下对应的位置,过孔成矩阵排列;阵列式过孔实现顶层焊区、内层导体间层间互连,且提供功率芯片散热通道;单个过孔尺寸为0.5mm*0.5mm,各过孔间距0.3-0.4mm;
所述厚膜基板上表面印刷的顶层焊区为厚膜焊接导体。
下面结合本实用新型的制作工艺具体说明本实施例:
如图2所示,本实用新型实施例的具体制作工艺如下:
S100、在基片下表面印刷背面金属化材料;
S200、在基片上表面依次印刷内层导体和介质;
S300、在介质上印刷过孔;
S400、在最上层介质上印刷顶层焊区;
S500、在顶层焊区上表面上组装功率芯片。
进一步的,所述S300在介质上印刷过孔之后再重复操作依次印刷介质和过孔,重复操作至少2次以上。
具体本实施例采用3层导体结构,具体步骤如下:
在基片1下表面印刷背面金属化;
在基片1上表面印刷第一层导体;
在基片1上表面印刷第一层介质(第一层导体与第二层导体之间的介质);
在基片1上表面印刷第一层介质对应的过孔;
在基片1上表面再次印刷第一层介质(介质加厚);
在基片1上表面再次印刷第一层介质对应的过孔;
在基片1上表面第三次印刷第一层介质(介质加厚);
在基片1上表面第三次印刷第二层导体;
在基片1上表面印刷第二层介质(第二层导体与第三层导体之间的介质);
在基片1上表面印刷第二层介质对应的过孔;
在基片1上表面再次印刷第二层介质(介质加厚);
在基片1上表面再次印刷第二层介质对应的过孔;
在基片1上表面第三次印刷第二层介质(介质加厚);
在基片1上表面印刷顶层焊区5;
在基片上表面印刷其它功能的膜层;
上述为典型的3层导体结构制备步骤,一般不超过4层导体。
综上,本实用新型实施例是采用阵列式过孔结构,为混合集成电路功率芯片提供了有效的散热通道,实现了厚膜多层布线基板上降低功率芯片散热通路热阻的技术目标,工艺实施难度低,可靠性高。
以上实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的精神和范围。
Claims (6)
1.一种低热阻的厚膜多层布线结构,包括基板(1),所述基板(1)为厚膜基板,其特征在于:所述基板(1)下表面印刷背面金属化材料,所述金属化材料为厚膜导体,所述基板(1)上表面印刷内层导体(2)和顶层焊区(5);
所述内层导体(2)为厚膜导体,所述内层导体(2)为N个,1≤N≤3,所述内层导体(2)之间印刷介质(3),所述介质(3)为厚膜介质;
所述介质(3)上纵向设置过孔(4),所述过孔(4)上设置厚膜过孔导体;
所述顶层焊区(5)为厚膜焊接导体,所述顶层焊区(5)上表面上组装功率芯片(6)。
2.根据权利要求1所述的低热阻的厚膜多层布线结构,其特征在于:所述过孔(4)为多个,所述过孔(4)成矩阵排列。
3.根据权利要求2所述的低热阻的厚膜多层布线结构,其特征在于:所述单个过孔(4)尺寸为0.5mm*0.5mm,各过孔(4)间距0.3-0.4mm。
4.根据权利要求1所述的低热阻的厚膜多层布线结构,其特征在于:所述基板(1)为氧化铍基片。
5.根据权利要求1所述的低热阻的厚膜多层布线结构,其特征在于:所述基板(1)为氧化铝基片。
6.根据权利要求1所述的低热阻的厚膜多层布线结构,其特征在于:所述内层导体(2)个数N=2。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201920175266.8U CN209544335U (zh) | 2019-01-31 | 2019-01-31 | 一种低热阻的厚膜多层布线结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201920175266.8U CN209544335U (zh) | 2019-01-31 | 2019-01-31 | 一种低热阻的厚膜多层布线结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN209544335U true CN209544335U (zh) | 2019-10-25 |
Family
ID=68272697
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201920175266.8U Active CN209544335U (zh) | 2019-01-31 | 2019-01-31 | 一种低热阻的厚膜多层布线结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN209544335U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109686721A (zh) * | 2019-01-31 | 2019-04-26 | 中国电子科技集团公司第四十三研究所 | 一种低热阻的厚膜多层布线结构及其制备方法 |
-
2019
- 2019-01-31 CN CN201920175266.8U patent/CN209544335U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109686721A (zh) * | 2019-01-31 | 2019-04-26 | 中国电子科技集团公司第四十三研究所 | 一种低热阻的厚膜多层布线结构及其制备方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5488542A (en) | MCM manufactured by using thin film multilevel interconnection technique | |
JP2960276B2 (ja) | 多層配線基板、この基板を用いた半導体装置及び多層配線基板の製造方法 | |
US5313361A (en) | Ceramic substrate | |
EP2450950A2 (en) | Dual-sided heat removal system | |
EP0378211A2 (en) | Circuit board, electronic circuit chip-mounted circuit board and circuit board apparatus | |
US20100220448A1 (en) | Component-containing module | |
JP4570610B2 (ja) | 熱伝導が高められた半導体ダイのパッケージ | |
JPS6035598A (ja) | 高冷却効率を有する回路モジユール | |
CN1115169A (zh) | 安装基板 | |
US7407883B2 (en) | Electronic package with improved current carrying capability and method of forming the same | |
US5700549A (en) | Structure to reduce stress in multilayer ceramic substrates | |
US20080017402A1 (en) | Substrate module with high thermal conductivity and its fabrication method of same | |
KR20010104237A (ko) | 집적 회로 전원 장치 | |
CN209544335U (zh) | 一种低热阻的厚膜多层布线结构 | |
CN102045986A (zh) | 散热基板 | |
CN110268520B (zh) | 用于集成功率芯片以及形成散热器的汇流条的方法 | |
CN105374771A (zh) | 功率半导体模块以及用于冷却功率半导体模块的方法 | |
JPWO2008111408A1 (ja) | 多層配線基板及びその製造方法 | |
CN109686721A (zh) | 一种低热阻的厚膜多层布线结构及其制备方法 | |
US20040216916A1 (en) | Technique for improving power and ground flooding | |
CN110383473A (zh) | 配备有形成散热器的汇流条的电力电子电路及集成方法 | |
JPH065994A (ja) | 多層プリント配線板 | |
CN218473480U (zh) | 一种便于焊接零件的易散热耐腐蚀电路板 | |
CN214481477U (zh) | 一种耐高压绝缘印制电路板 | |
CN108347822A (zh) | 一种电路板、终端设备及电路板的制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |