CN209345119U - 一种减小失调电压的比较器、存储芯片及存储器 - Google Patents

一种减小失调电压的比较器、存储芯片及存储器 Download PDF

Info

Publication number
CN209345119U
CN209345119U CN201920167587.3U CN201920167587U CN209345119U CN 209345119 U CN209345119 U CN 209345119U CN 201920167587 U CN201920167587 U CN 201920167587U CN 209345119 U CN209345119 U CN 209345119U
Authority
CN
China
Prior art keywords
oxide
semiconductor
metal
floating
drain electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920167587.3U
Other languages
English (en)
Inventor
马亮
张登军
查小芳
赵士钰
刘大海
杨小龙
安友伟
李迪
张亦锋
逯钊琦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Boya Technology Co.,Ltd.
Original Assignee
Zhuhai Boya Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Boya Technology Co Ltd filed Critical Zhuhai Boya Technology Co Ltd
Priority to CN201920167587.3U priority Critical patent/CN209345119U/zh
Application granted granted Critical
Publication of CN209345119U publication Critical patent/CN209345119U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Semiconductor Memories (AREA)

Abstract

本实用新型公开了一种减小失调电压的比较器、存储芯片及存储器,包括次级放大电路和作为输入对管的第一浮栅管和第二浮栅管,所述第一浮栅管的漏极和第二浮栅管的漏极分别连接到所述次级放大电路,使用浮栅管作为比较器的输入对管,实际上利用了浮栅管的阈值电压可以调整的特性,利用相应的测试模式测试和调整阈值电压,从而精密控制失调电压到很低的级别,同时硬件开销微小。

Description

一种减小失调电压的比较器、存储芯片及存储器
技术领域
本实用新型涉及一种比较器,特别是一种减小失调电压的比较器、存储芯片及存储器。
背景技术
比较器在闪存设计中广泛采用,但是随着半导体制程的提高,传统形式的比较器的失调电压变得更加严重,按照通常的做法,在不改变比较器结构的前提下,采用动态校准等方法来减小失调电压,但这需要额外的硬件开销,使得闪存的成本增加,不利于企业发展。
实用新型内容
为解决上述问题,本实用新型提供了一种减小失调电压的比较器、存储芯片及存储器,利用浮栅管的特性和调试优势,使比较器的失调电压大大减小。
本实用新型解决其问题所采用的技术方案是:
一种减小失调电压的比较器,包括次级放大电路和作为输入对管的第一浮栅管和第二浮栅管,所述第一浮栅管的漏极和第二浮栅管的漏极分别连接到所述次级放大电路。
进一步,还包括源极电压控制MOS管,所述第一浮栅管和第二浮栅管的源极相连接并接到所述源极电压控制MOS管的漏极,所述源极电压控制MOS管的源极连接数字地。
进一步,所述次级放大电路包括第一MOS管、第二MOS管、第三MOS管和第四MOS管,所述第一MOS管和第二MOS管共源极,所述第一MOS管的漏极和第二MOS管的漏极分别连接所述第三MOS管的漏极和第四MOS管的漏极,所述第三MOS管的源极和第四MOS管的源极分别连接第一浮栅管的漏极和第二浮栅管的漏极,所述第一MOS管的栅极和第三MOS管的栅极均连接到所述第二MOS管的漏极,所述第二MOS管的栅极和第四MOS管的栅极均连接到所述第一MOS管的漏极。
进一步,还包括用于使能控制的第一使能MOS管和第二使能MOS管,所述第一使能MOS管与第一MOS管并联且所述第一使能MOS管的源极与所述第一MOS管的源极连接,所述第二使能MOS管与第二MOS管并联且所述第二使能MOS管的源极与所述第二MOS管的源极连接,所述第一使能MOS管、第二使能MOS管、第一MOS管和第二MOS管的源极均连接到Vcc供电端。
进一步,所述第一MOS管和第二MOS管为P型MOS管,所述第三MOS管和第四MOS管为N型MOS管。
一种存储芯片,包括有如上面任一所述的一种减小失调电压的比较器。
一种存储器,包括一个以上如上面所述的一种存储芯片。
本实用新型实施例中提供的一个或多个技术方案,至少具有如下有益效果:使用浮栅管作为比较器的输入对管,实际上利用了浮栅管的阈值电压可以调整的特性,利用相应的测试模式测试和调整阈值电压,从而精密控制失调电压到很低的级别,同时硬件开销微小。
附图说明
下面结合附图和实施例对本实用新型作进一步说明。
图1是本实用新型实施例的电路图;
图2是传统比较器的失调电压分布图;
图3是本实用新型的失调电压分布图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。需要说明的是,如果不冲突,本实用新型实施例中的各个特征可以相互结合,均在本实用新型的保护范围之内。
第一方面,参照图1,本实用新型的一个实施例提供了一种减小失调电压的比较器,包括次级放大电路和作为输入对管的第一浮栅管和第二浮栅管,所述第一浮栅管的漏极和第二浮栅管的漏极分别连接到所述次级放大电路。
本实施例对传统的比较器进行改进,由于传统的比较器在闪存制程日益进步的情况下,失调电压逐渐增大,原因在于输入对管的性能低下,如果针对传统的输入对管附加动态校准电路,则会造成额外的硬件开销,采用浮栅管做输入对管,可以利用相应的测试模式敬慕调整浮栅管的阈值电压,从而实现精密控制整个比较器的失调电压,同时硬件开销也非常微小。具体来说,浮栅管通过专门的电路进行擦除和编程操作,还可以附加专门的测试模式测试其Vt的值,因此使用浮栅管作为输入对管的比较器的失调电压可以做到很小。
优选地,本实用新型的一个实施例提供了一种减小失调电压的比较器,还包括源极电压控制MOS管,所述第一浮栅管和第二浮栅管的源极相连接并接到所述源极电压控制MOS管的漏极,所述源极电压控制MOS管的源极连接数字地。
本实施例中的输入对管的接地需经过源极电压控制MOS管,通过在所述源极电压控制MOS管的栅极施加使能信号,控制其导通和截止,从而控制输入对管的接地情况。
优选地,本实用新型的一个实施例提供了一种减小失调电压的比较器,所述次级放大电路包括第一MOS管、第二MOS管、第三MOS管和第四MOS管,所述第一MOS管和第二MOS管共源极,所述第一MOS管的漏极和第二MOS管的漏极分别连接所述第三MOS管的漏极和第四MOS管的漏极,所述第三MOS管的源极和第四MOS管的源极分别连接第一浮栅管的漏极和第二浮栅管的漏极,所述第一MOS管的栅极和第三MOS管的栅极均连接到所述第二MOS管的漏极,所述第二MOS管的栅极和第四MOS管的栅极均连接到所述第一MOS管的漏极。
本实施例中说明了所述次级放大电路的结构,基于四个MOS管构成放大电路。
优选地,本实用新型的一个实施例提供了一种减小失调电压的比较器,还包括用于使能控制的第一使能MOS管和第二使能MOS管,所述第一使能MOS管与第一MOS管并联且所述第一使能MOS管的源极与所述第一MOS管的源极连接,所述第二使能MOS管与第二MOS管并联且所述第二使能MOS管的源极与所述第二MOS管的源极连接,所述第一使能MOS管、第二使能MOS管、第一MOS管和第二MOS管的源极均连接到Vcc供电端。
本实施例中在所述第一MOS管和第二MOS管两侧分别附加两个并联连接的使能MOS管,两个使能MOS管的栅极均连接使能信号作控制,适用于闪存中的动态锁存比较器。
优选地,本实用新型的一个实施例提供了一种减小失调电压的比较器,所述第一MOS管和第二MOS管为P型MOS管,所述第三MOS管和第四MOS管为N型MOS管。
本实施例中,根据MOS管之间的源极和栅极的连接关系,可以安排不同类型的MOS管,实际上由于P型MOS管和N型MOS管相类似的特性,比较器电路中MOS管类型可以进行相应的调整,在此不一一详述。
第二方面,本实用新型的一个实施例提供了一种存储芯片,包括有如上面任一所述的一种减小失调电压的比较器。
第三方面,本实用新型的一个实施例提供了一种存储器,包括一个以上如上面所述的一种存储芯片。
参照图1,本实用新型的一个实施例提供了一种减小失调电压的比较器,本实施例中描述的是动态锁存比较器,其结构及连接关系包括:次级放大电路和作为输入对管的第一浮栅管MN1和第二浮栅管MN2,所述第一浮栅管MN1的漏极和第二浮栅管MN2的漏极分别连接到所述次级放大电路。
还包括源极电压控制MOS管MN0,所述第一浮栅管MN1和第二浮栅管MN2的源极相连接并接到所述源极电压控制MOS管MN0的漏极,所述源极电压控制MOS管MN0的源极连接数字地。
所述次级放大电路包括第一MOS管MP1、第二MOS管MP2、第三MOS管MN3和第四MOS管MN4,所述第一MOS管MP1和第二MOS管MP2共源极,所述第一MOS管MP1的漏极和第二MOS管MP2的漏极分别连接所述第三MOS管MN3的漏极和第四MOS管MN4的漏极,所述第三MOS管MN3的源极和第四MOS管MN4的源极分别连接第一浮栅管MN1的漏极和第二浮栅管MN2的漏极,所述第一MOS管MP1的栅极和第三MOS管MN3的栅极均连接到所述第二MOS管MP2的漏极,所述第二MOS管MP2的栅极和第四MOS管MN4的栅极均连接到所述第一MOS管MP1的漏极。
还包括用于使能控制的第一使能MOS管MP0和第二使能MOS管MP4,所述第一使能MOS管MP0与第一MOS管MP1并联且所述第一使能MOS管MP0的源极与所述第一MOS管MP1的源极连接,所述第二使能MOS管MP4与第二MOS管MP2并联且所述第二使能MOS管MP4的源极与所述第二MOS管MP2的源极连接,所述第一使能MOS管MP0、第二使能MOS管MP4、第一MOS管MP1和第二MOS管MP2的源极均连接到Vcc供电端。
参照图2-3,表示一定次数模拟试验下,不同情况下的失调电压值的分布规律,通过比较可以知道,采用传统比较器的失调电压的情况下,最大分布范围是-10mV到10mV,而采用浮栅管作为输入对管的比较器,在浮栅管经过调修的情况下,失调电压的最大分布范围是0到0.15mV,因此在实验数据上,可知采用浮栅管作为输入对管的失调电压非常微小,由于实际使用中调试是通过测试工具修调的,因此在硬件开销上也很小。
以上所述,只是本实用新型的较佳实施例而已,本实用新型并不局限于上述实施方式,只要其以相同的手段达到本实用新型的技术效果,都应属于本实用新型的保护范围。

Claims (7)

1.一种减小失调电压的比较器,其特征在于:包括次级放大电路和作为输入对管的第一浮栅管和第二浮栅管,所述第一浮栅管的漏极和第二浮栅管的漏极分别连接到所述次级放大电路。
2.根据权利要求1所述的一种减小失调电压的比较器,其特征在于:还包括源极电压控制MOS管,所述第一浮栅管和第二浮栅管的源极相连接并接到所述源极电压控制MOS管的漏极,所述源极电压控制MOS管的源极连接数字地。
3.根据权利要求1所述的一种减小失调电压的比较器,其特征在于:所述次级放大电路包括第一MOS管、第二MOS管、第三MOS管和第四MOS管,所述第一MOS管和第二MOS管共源极,所述第一MOS管的漏极和第二MOS管的漏极分别连接所述第三MOS管的漏极和第四MOS管的漏极,所述第三MOS管的源极和第四MOS管的源极分别连接第一浮栅管的漏极和第二浮栅管的漏极,所述第一MOS管的栅极和第三MOS管的栅极均连接到所述第二MOS管的漏极,所述第二MOS管的栅极和第四MOS管的栅极均连接到所述第一MOS管的漏极。
4.根据权利要求3所述的一种减小失调电压的比较器,其特征在于:还包括用于使能控制的第一使能MOS管和第二使能MOS管,所述第一使能MOS管与第一MOS管并联且所述第一使能MOS管的源极与所述第一MOS管的源极连接,所述第二使能MOS管与第二MOS管并联且所述第二使能MOS管的源极与所述第二MOS管的源极连接,所述第一使能MOS管、第二使能MOS管、第一MOS管和第二MOS管的源极均连接到Vcc供电端。
5.根据权利要求3所述的一种减小失调电压的比较器,其特征在于:所述第一MOS管和第二MOS管为P型MOS管,所述第三MOS管和第四MOS管为N型MOS管。
6.一种存储芯片,其特征在于:包括有如权利要求1-5任一所述的一种减小失调电压的比较器。
7.一种存储器,其特征在于:包括一个以上如权利要求6所述的一种存储芯片。
CN201920167587.3U 2019-01-30 2019-01-30 一种减小失调电压的比较器、存储芯片及存储器 Active CN209345119U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920167587.3U CN209345119U (zh) 2019-01-30 2019-01-30 一种减小失调电压的比较器、存储芯片及存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920167587.3U CN209345119U (zh) 2019-01-30 2019-01-30 一种减小失调电压的比较器、存储芯片及存储器

Publications (1)

Publication Number Publication Date
CN209345119U true CN209345119U (zh) 2019-09-03

Family

ID=67762236

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920167587.3U Active CN209345119U (zh) 2019-01-30 2019-01-30 一种减小失调电压的比较器、存储芯片及存储器

Country Status (1)

Country Link
CN (1) CN209345119U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109600130A (zh) * 2019-01-30 2019-04-09 珠海博雅科技有限公司 一种减小失调电压的比较器、存储芯片及存储器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109600130A (zh) * 2019-01-30 2019-04-09 珠海博雅科技有限公司 一种减小失调电压的比较器、存储芯片及存储器

Similar Documents

Publication Publication Date Title
JP2009532821A (ja) 低リーク電流でプログラミングおよびベリファイを行うフラッシュメモリ
CN102385029A (zh) 高压mos器件测试方法
CN107066008B (zh) 参考电压产生电路
CN209345119U (zh) 一种减小失调电压的比较器、存储芯片及存储器
CN103105570A (zh) 一种开启电压的测试方法及系统
CN102262206A (zh) pMOSFET器件负偏置温度不稳定性寿命预测方法
US20190214086A1 (en) I/o buffer offset mitigation
CN106911315A (zh) 差分放大器电路、电压调节器和包括其的半导体存储器件
US6912161B2 (en) Nonvolatile semiconductor memory device
US20090015294A1 (en) Leakage dependent online process variation tolerant technique for internal static storage node
Kovačević et al. Uncertainty evaluation of the conducted emission measurements
CN100520968C (zh) 非易失性半导体存储器件
US20040174746A1 (en) Apparatus and method for a configurable mirror fast sense amplifier
CN101196754A (zh) 自动自适应装置及形成该装置的方法
CN109600130A (zh) 一种减小失调电压的比较器、存储芯片及存储器
CN104253589A (zh) 静态电流均衡方法、输出级电路、ab类放大器及电子设备
US8614921B2 (en) Nonvolatile semiconductor memory device
CN103592990B (zh) 一种线性稳压电源及其电压调整方法
CN107621845A (zh) 一种低压差稳压器
CN116569261A (zh) 增强状态双存储器单元
US20030016556A1 (en) System for reference current tracking in a semiconductor device
CN103123512B (zh) 带隙基准电路
US9142267B1 (en) Power generator for data line of memory apparatus
US10675881B2 (en) Method for reading an EEPROM and corresponding device
KR20000039712A (ko) 비휘발성 메모리의 전하 이득 스트레스 테스트 회로 및 그 테스트 방법

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 519000 unit a1106-1107, block a, entrepreneurship building, Tsinghua Science Park, 101 University Road, Tangjiawan Town, Zhuhai City, Guangdong Province

Patentee after: Zhuhai Boya Technology Co.,Ltd.

Address before: Unit a1005-1007, block a, pioneering building, Tsinghua Science Park, 101 University Road, Tangjiawan Town, Zhuhai City, Guangdong Province, 519080

Patentee before: ZHUHAI BOYA TECHNOLOGY Co.,Ltd.