CN207995052U - 一种去噪脉宽检测滤波电路 - Google Patents

一种去噪脉宽检测滤波电路 Download PDF

Info

Publication number
CN207995052U
CN207995052U CN201820344123.0U CN201820344123U CN207995052U CN 207995052 U CN207995052 U CN 207995052U CN 201820344123 U CN201820344123 U CN 201820344123U CN 207995052 U CN207995052 U CN 207995052U
Authority
CN
China
Prior art keywords
flip flop
type flip
pin
input terminal
phase inverter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201820344123.0U
Other languages
English (en)
Inventor
周晓辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN201820344123.0U priority Critical patent/CN207995052U/zh
Application granted granted Critical
Publication of CN207995052U publication Critical patent/CN207995052U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

本实用新型公开一种去噪脉宽检测滤波电路,包括输入端、单稳触发器、D触发器、反相器以及输出端,其中所述单稳触发器的TR+端为输入端,且所述单稳触发器的输出端Q‑与所述D触发器的输入端第三引脚CLK端连接,所述单稳触发器的输入端TR+以及所述D触发器的第四引脚R端之间设置所述D触发器,且所述反相器的第十一引脚与所述单稳触发器的输入端TR+端连接,所述反相器的第十引脚与所述D触发器的第四引脚R端连接,其中所述反相器的第十一引脚与所述D触发器的第五引脚D端连接。本实用新型能够有效地电路中的噪声,输出较为纯净的波形。

Description

一种去噪脉宽检测滤波电路
技术领域
本实用新型涉及电子线路中脉宽检测技术领域,且更具体地涉及一种去噪脉宽检测滤波电路。
背景技术
随着电子技术的飞速发展,电子信息产品已经渗透到我们生活的各个角落,诸如通信设备、医疗电子设备以及器械、计算机行业产品、家用电子产品、电子电器产品等,这些产品无一不采用电子检测技术以满足其质量的合格需求,通常,在电子设备的应用中,对电子防静电、杂波滤除要求都很高,如何在电子线路检测电路中去除不必要的杂波、去噪就显得尤其重要。
实用新型内容
针对上述所提及的技术问题,本实用新型的目的在于提供一种去噪脉宽检测滤波电路,能够有效地除去电路中的噪声。
本实用新型采用以下技术方案:一种去噪脉宽检测滤波电路,包括输入端、单稳触发器、D触发器、反相器以及输出端,其中所述单稳触发器的TR+端为输入端,且所述单稳触发器的输出端Q-与所述D触发器的输入端第三引脚CLK端连接,所述单稳触发器的输入端TR+以及所述D触发器的第四引脚R端之间设置所述D触发器,且所述反相器的第十一引脚与所述单稳触发器的输入端TR+端连接,所述反相器的第十引脚与所述D触发器的第四引脚R端连接,其中所述反相器的第十一引脚与所述D触发器的第五引脚D端连接。
作为本实用新型进一步的技术方案,所述单稳触发器的型号为CD4098触发器。
作为本实用新型进一步的技术方案,所述D触发器的型号为CD4018触发器。
作为本实用新型进一步的技术方案,所述反相器的型号为CD4069TTL反相器。
积极有益效果:
本实用新型通过采用单稳触发器串联连接D触发器,并在D触发器和单稳触发器的输入端连接D触发器,使得电路中的噪声去除,输出纯净的波形。
附图说明
图1为本实用新型一种去噪脉宽检测滤波电路的电路原理示意图;
图2为本实用新型一种去噪脉宽检测滤波电路具体实施例中去除噪声的波形示意图。
具体实施方式
以下结合附图对本实用新型的优选实施例进行说明,应当理解,此处所描述的实施例仅用于说明和解释本实用新型,并不用于限定本实用新型。
如图1所示,一种去噪脉宽检测滤波电路,包括输入端、单稳触发器、D触发器、反相器以及输出端,其中所述单稳触发器的TR+端为输入端,且所述单稳触发器的输出端Q-与所述D触发器的输入端第三引脚CLK端连接,所述单稳触发器的输入端TR+以及所述D触发器的第四引脚R端之间设置所述D触发器,且所述反相器的第十一引脚与所述单稳触发器的输入端TR+端连接,所述反相器的第十引脚与所述D触发器的第四引脚R端连接,其中所述反相器的第十一引脚与所述D触发器的第五引脚D端连接。
在本实用新型中,所述单稳触发器的型号为CD4098触发器。
在本实用新型中,所述D触发器的型号为CD4018触发器。
在本实用新型中,所述反相器的型号为CD4069TTL反相器。
结合上述实施例和图2,下面对本实用做进一步的说明。
在图2中,为输入时的波形图,波形S2为经过CD4098触发器后的波形,波形S3为经过D触发器后的波形图。在本实用新型中,单稳触发器的单稳态触发电路里有脉冲延时电路,一个芯片中有两个单稳态触发器,第一个用于上升沿触发,第一个输出连接到第二个单稳态的输入,第二个单稳态连接成下降沿触发,设计好RC时间,就可以脉冲延时了。在具体实施时,单稳态触发器只有一个稳定状态,一个暂态。没有触发脉冲时,触发器输出端可以保持的状态,就是稳态。在触发脉冲作用下,单稳态触发器由稳态翻转到暂态,暂态保持一段时间后,将自动变回稳态,暂态维持的时间就是单稳态触发器的输出脉宽。当在输入端给触发信号时,其波形如图2中的波形S1所示,其含有一定的噪声。在通过CD4098触发器后,见图2中的波形2,其波形通过反相器进行反转。然后数字信号再通过D触发器进行触发,而D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。在数字系统和计算机中有着广泛的应用。D触发器具有两个稳定状态,即"0"和"1",在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。D触发器有集成触发器和门电路组成的触发器。触发方式有电平触发和边沿触发两种。D触发器在时钟脉冲CP的前沿(正跳变0→1)发生翻转,触发器的次态取决于CP的脉冲上升沿到来之前D端的状态,即次态=D。因此,它具有置0、置1两种功能。由于在CP=1期间电路具有维持阻塞作用,所以在CP=1期间,D端的数据状态变化,不会影响触发器的输出状态。D触发器应用很广,可用做数字信号的寄存,移位寄存,分频和波形发生器等。波形通过D触发器触发后,见图2中的波形3,噪声被滤除。
虽然以上描述了本实用新型的具体实施方式,但是本领域的技术人员应当理解,这些具体实施方式仅是举例说明,本领域的技术人员在不脱离本实用新型的原理和实质的情况下,可以对上述方法和系统的细节进行各种省略、替换和改变。例如,合并上述方法步骤,从而按照实质相同的方法执行实质相同的功能以实现实质相同的结果则属于本实用新型的范围。因此,本实用新型的范围仅由所附权利要求书限定。

Claims (4)

1.一种去噪脉宽检测滤波电路,包括输入端、单稳触发器、D触发器、反相器以及输出端,其特征在于:所述单稳触发器的TR+端为输入端,且所述单稳触发器的输出端Q-与所述D触发器的输入端第三引脚CLK端连接,所述单稳触发器的输入端TR+以及所述D触发器的第四引脚R端之间设置所述D触发器,且所述反相器的第十一引脚与所述单稳触发器的输入端TR+端连接,所述反相器的第十引脚与所述D触发器的第四引脚R端连接,其中所述反相器的第十一引脚与所述D触发器的第五引脚D端连接。
2.根据权利要求1所述的一种去噪脉宽检测滤波电路,其特征在于:所述单稳触发器的型号为CD4098触发器。
3.根据权利要求1所述的一种去噪脉宽检测滤波电路,其特征在于:所述D触发器的型号为CD4018触发器。
4.根据权利要求1所述的一种去噪脉宽检测滤波电路,其特征在于:所述反相器的型号为CD4069TTL反相器。
CN201820344123.0U 2018-03-14 2018-03-14 一种去噪脉宽检测滤波电路 Expired - Fee Related CN207995052U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201820344123.0U CN207995052U (zh) 2018-03-14 2018-03-14 一种去噪脉宽检测滤波电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201820344123.0U CN207995052U (zh) 2018-03-14 2018-03-14 一种去噪脉宽检测滤波电路

Publications (1)

Publication Number Publication Date
CN207995052U true CN207995052U (zh) 2018-10-19

Family

ID=63826888

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201820344123.0U Expired - Fee Related CN207995052U (zh) 2018-03-14 2018-03-14 一种去噪脉宽检测滤波电路

Country Status (1)

Country Link
CN (1) CN207995052U (zh)

Similar Documents

Publication Publication Date Title
US20090315399A1 (en) Semiconductor device
CN107562163B (zh) 一种具有稳定复位控制的数字逻辑电路
CN102931944A (zh) 数字毛刺滤波器
CN109039307A (zh) 双沿防抖电路结构
CN107665033A (zh) 一种具有复位去毛刺功能的数字逻辑电路模块
CN103544129A (zh) Spi接口以及经由spi接口的串行通信方法
CN103166605B (zh) 一种多相非交叠时钟电路
CN103208980A (zh) 一种窗口电压比较装置
CN110945372A (zh) 用于检测电信号中的至少一个毛刺的方法和用于实施该方法的装置
CN207995052U (zh) 一种去噪脉宽检测滤波电路
CN107565936B (zh) 一种输入时钟稳定电路的逻辑实现装置
CN111934655B (zh) 一种脉冲时钟产生电路、集成电路和相关方法
TW389839B (en) Frequency detecting circuit
CN103036545A (zh) 电子电路
CN104682942A (zh) 半导体装置
CN105406839B (zh) 一种电路和电子装置
CN101888234B (zh) 一种人体触摸检测电路
CN203552172U (zh) 单片机及其片内上电复位电路
CN102568598B (zh) 一种基于移位寄存器的抗干扰方法
CN203813760U (zh) 移位分频器电路
CN108832918A (zh) 一种基于传输门和set检测的抗辐射触发器电路
CN201409121Y (zh) 改进的人体触摸检测电路
CN100379150C (zh) 电压控制振荡器及使用其的电子系统
CN113676163A (zh) 消除毛刺的电路
CN203135818U (zh) 一种多相非交叠时钟电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20181019

Termination date: 20200314

CF01 Termination of patent right due to non-payment of annual fee