CN207441245U - 动态随机存储单元及动态随机存储器 - Google Patents

动态随机存储单元及动态随机存储器 Download PDF

Info

Publication number
CN207441245U
CN207441245U CN201721692214.5U CN201721692214U CN207441245U CN 207441245 U CN207441245 U CN 207441245U CN 201721692214 U CN201721692214 U CN 201721692214U CN 207441245 U CN207441245 U CN 207441245U
Authority
CN
China
Prior art keywords
diode
voltage
node
bit line
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201721692214.5U
Other languages
English (en)
Inventor
洪根刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Ruili Integrated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ruili Integrated Circuit Co Ltd filed Critical Ruili Integrated Circuit Co Ltd
Priority to CN201721692214.5U priority Critical patent/CN207441245U/zh
Application granted granted Critical
Publication of CN207441245U publication Critical patent/CN207441245U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Semiconductor Memories (AREA)
  • Static Random-Access Memory (AREA)

Abstract

本实用新型一种动态随机存储单元及动态随机存储器,动态随机存储单元包括:晶体管、第一二极管和第二二极管;晶体管的栅极与地址译码器的字线电连接,晶体管的漏极与地址译码器的位线电连接;位线与电源电压连接;第一二极管正负与第二二极管正负极依次连接;第一节点为第一二极管和第二二极管的一侧连接线与晶体管的源极连接节点;第二节点为第一二极管和第二二极管的另一侧连接线与一节点电压连接节点;动态随机存储器包括地址译码器和动态随机存储单元。本实用新型动态随机存储单元减少自身功耗,提高了动态随机存储器的数据传输性能。

Description

动态随机存储单元及动态随机存储器
技术领域
本实用新型涉及动态随机存储器,具体涉及一种动态随机存单元及动态随机存储器。
背景技术
动态随机存储器(Dynamic Random Access Memory,DRAM)建立在一个晶体管(Transistor)和一个电容器(Capacitor)存储单元结构的基础上,通过对DRAM存储单元的晶体管施加电压,对存储单元的电容器充电,并每比特数据存储在电容器中,由于时间的推移,当晶体管关闭时,电容器中的电荷会泄露或者放电,因此电容器中存储的数据必须每预定时间内刷新一次,但每次的刷新将导致系统不必要的能量功耗。
其次,现有技术中电子设备的存储带宽需要快速增加,然而时钟延时器和时钟处理器到DRAM的数据传输器件延时一直保持相对恒定,因此随着电子设备的带宽要求越来越高,现阶段的DRAM的存储速度渐渐无法满足需求。
实用新型内容
本实用新型提供一种动态随机存单元及动态随机存储器,以至少解决现有技术中的以上技术问题。
本实用新型一种动态随机存储单元,包括:
晶体管,所述晶体管的栅极与地址译码器的字线(Word line)电连接,所述晶体管的漏极与地址译码器的位线(Bit line)电连接;所述位线与电源电压连接;
其特征在于,所述动态随机存储单元还包括:
第一二极管;
第二二极管,所述第二二极管的正极与所述第一二极管的负极连接到第一节点,所述第二二极管的负极与所述第一二极管的正极连接到第二节点;
所述第一节点连接到所述晶体管的源极;
所述第二节点连接到一节点电压;
其中,所述节点电压与所述电源电压差值的绝对值小于所述第一二极管和所述第二二极管的导通电压。
在一种可实施方式中,还包括:
电流感应放大器(Current-sensing Sense Amplifier),所述电流感应放大器一端与所述位线连接,所述电流感应放大器另一端与所述第一节点连接,所述电流感应放大器用于感测所述位线和所述第一节点之间的电流并对所述电流进行放大读取。
在一种可实施方式中,所述节点电压具有相当于所述电源电压的一半电压值。
在一种可实施方式中,所述第一二极管和所述第二二极管均包括电荷存储二极管。
本实用新型一种动态随机存储器,包括:
地址译码器,所述地址译码器包括多条字线和多条位线,所述多条字线和所述多条位线交叉分布形成矩阵,所述位线用于写入和读取数据;
所述动态随机存储器还包括:
如上述可实施方式中任意一个所述动态随机存储单元,所述动态随机存储单元位于所述矩阵内,并且所述动态随机存储单元分别与至少一条所述位线和至少一条所述字线连接。
本实用新型采用上述技术方案,具有如下优点:
本实用新型采用两个二极管顺次连接的方式替代电容器进行数据存储,不需要进行每次刷新维持数据保存,节省了自身的功耗,同时二极管的存储电荷的时间短于电容器存储的时间,加快了数据输送速度。
上述概述仅仅是为了说明书的目的,并不意图以任何方式进行限制。除上述描述的示意性的方面、实施方式和特征之外,通过参考附图和以下的详细描述,本实用新型进一步的方面、实施方式和特征将会是容易明白的。
附图说明
在附图中,除非另外规定,否则贯穿多个附图相同的附图标记表示相同或相似的部件或元素。这些附图不一定是按照比例绘制的。应该理解,这些附图仅描绘了根据本实用新型公开的一些实施方式,而不应将其视为是对本实用新型范围的限制。
图1为本实用新型实施例中动态随机存储单元的电路连接简图。
图2为本实用新型实施例中动态随机存储器包括动态随机存储单元的结构简图。
附图标记:
100 动态随机存储单元,
110 位线,
120 字线,
130 晶体管,
140 第一二极管,
150 第二二极管,
160 第一节点,
170 第二节点,
180 节点电压,
190 电流感应放大器,
其中,VDD为电源电压。
具体实施方式
在下文中,仅简单地描述了某些示例性实施例。正如本领域技术人员可认识到的那样,在不脱离本实用新型的精神或范围的情况下,可通过各种不同方式修改所描述的实施例。因此,附图和描述被认为本质上是示例性的而非限制性的。
在本实用新型的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本实用新型的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本实用新型中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接,还可以是通信;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。
在本实用新型中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本实用新型的不同结构。为了简化本实用新型的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本实用新型。此外,本实用新型可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本实用新型提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
实施例1
本实施例一种动态随机存储单元100,包括:
晶体管130,所述晶体管130的栅极与地址译码器的字线120电连接,所述晶体管130的漏极与地址译码器的位线110电连接。
字线与一开启电压连接,字线120用于控制晶体管130的导通;位线与电源电压(VDD)连接,位线110用于数据的写入和读取。
动态随机存储单元100还包括:
第一二极管140;
第二二极管150,所述第二二极管150的正极与所述第一二极管140的负极连接到第一节点160,所述第二二极管150的负极与所述第一二极管140的正极连接到第二节点170;
所述第一节点160连接到所述晶体管130的源极;
所述第二节点170连接到一节点电压180;
其中,所述节点电压180与电源电压差值的绝对值小于所述第一二极管140和所述第二二极管150的导通电压。
字线120接通开启电压,晶体管130导通,位线110接通电源电压,位线110与节点电压180之间的电压差值小于第一二二极管和第二二极管的导通电压,电流流入两个二极管并不能导通以使电流存储在二极管中,从而使位线110中数据一并存储且不需要刷新维持数据。
基于实施例1,在一具体实施例中,还包括:
电流感应放大器190,所述电流感应放大器190一端与所述位线110连接,所述电流感应放大器190另一端与所述第一节点160连接。
基于实施例1,在一具体实施例中,所述节点电压180具有相当于所述电源电压的一半电压值。
基于实施例1,在一具体实施例中,所述第一二极管140和所述第二二极管150包括电荷存储二极管。
本实施例使用正负极依次连接的二极管作为动态随机存储单元100,不仅不需要对存储的数据进行刷新,减小自身的功耗,同时采用二极管进行数据存储的时间短于电容器存储速度,提高数据输送能力。
实施例2
本实施例一种动态随机存储器,包括:
地址译码器,所述地址译码器包括多条字线120和多条位线110,所述多条字线120和所述多条位线110交叉分布形成存储矩阵。
还包括:
动态随机存储单元100,所述动态随机存储单元100位于存储矩阵内,并且所述动态随机存储单元100分别与至少一条所述位线110和至少一条所述字线120连接。
所述动态随机存储单元100,包括:
晶体管130,所述晶体管130的栅极与地址译码器的字线120电连接,所述晶体管130的漏极与地址译码器的位线110电连接;所述位线110包括写入位线和读取位线。
所述动态随机存储单元100还包括:
第一二极管140;
第二二极管150,所述第二二极管150的正极与所述第一二极管140的负极连接,所述第二二极管150的负极与所述第一二极管140的正极连接;
第一节点160,所述第一节点160位于所述第一二极管140和所述第二二极管150的一侧连接线上,所述第一节点160与所述晶体管130的源极连接;
第二节点170,所述第二节点170位于所述第一二极管140和所述第二二极管150的另一侧连接线上,所述第二节点170与一节点电压180连接;
其中,第一二极管140和第二二极管150的位置可交换连接,第一节点160和第二节点170只是便于说明,并没有对位置进行限定,晶体管130的源极与两个二极管的连接线一侧连接,而两个二极管的连接线的另一侧连接电压。
其中,所述节点电压180与所述电源电压差值的绝对值小于所述第一二极管140和所述第二二极管150的导通电压,从而使电荷存储于第一二极管和第二二极管中且不能导通流出。
基于实施例2,在一具体实施例中,还包括:
电流感应放大器190,所述电流感应放大器190一端与所述位线110连接,所述电流感应放大器190另一端与所述第一节点160连接,所述电流感应放大器190包括但不局限电流感应放大器。
基于实施例2,在一具体实施例中,所述节点电压180具有相当于所述电源电压的一半电压值,通常情况下设定电源电压为1V。
基于实施例2,在一具体实施例中,所述第一二极管140和所述第二二极管150包括但不局限电荷存储二极管。
本实施例动态随机存储器使用正负极依次连接的二极管作为动态随机存储单元100,不仅不需要对存储的数据进行刷新,减小自身的功耗,同时采用二极管进行数据存储的时间短于电容器存储速度,提高数据输送能力。
实施例3
结合实施例2中装置,本实施例一种动态随机存储器存储方法,包括:
提供一动态随机存储器,包括地址译码器以及如上述可实施方式中任意一个所述动态随机存储单元100,所述地址译码器包括多条字线120和多条位线110,所述多条字线120和所述多条位线110交叉分布形成矩阵,所述位线110用于写入和读取数据;所述动态随机存储单元100位于所述矩阵内,并且所述动态随机存储单元100分别与至少一条所述位线110和至少一条所述字线120连接;及,
将数据存储在所述第一二极管140和所述第二二极管150中。
还包括:
写入所述数据时,先对所述字线120施加开启电压使所述晶体管130导通,之后对所述位线110施加所述电源电压;以及
读取所述数据时,先对所述位线110施加所述电源电压,之后对所述字线120施加所述开启电压使所述晶体管130导通。
具体步骤包括:
数据写入和数据读取;
所述数据写入包括:
写入数据“1”:
对字线120施加开启电压使所述晶体管130导通;
对位线110施加电源电压“1”使第一节点160的电压等于电源电压“1”;
对第二节点170施加小于电源电压“1”的节点电压180;
要写入的“1”通过所述晶体管130导入第一二极管140和第二二极管150中保存并移除所述开启电压使所述晶体管130关闭。
写入数据“0”:
对所述字线120施加开启电压使所述晶体管130导通;
对所述位线110施加的电源电压减小到电压“0”使所述第一节点160的电压等于电压“0”;
对所述第二节点170施加小于电源电压“1”的节点电压180;
要写入的“0”通过所述晶体管130导入所述第一二极管140和所述第二二极管150中保存并移除所述开启电压使所述晶体管130关闭。
所述数据读取包括:
读取数据“1”:
对所述位线110施加电源电压“1”;
对所述字线120施加开启电压使所述晶体管130导通;
感测所述位线110和第一节点160之间没有电流;
读取所述第一二极管140和所述第二二极管150保存的数据“1”。
读取数据“0”:
对所述位线110施加电源电压“1”;
对所述字线120施加开启电压使所述晶体管130导通;
感测所述位线110和所述第一节点160之间电流;
读取所述第一二极管140和所述第二二极管150保存的数据“0”。
其中,施加在所述第二节点170上的所述节点电压180与电源电压差值的绝对值小于所述第一二极管140和所述第二二极管150的导通电压。
所述第一二极管140和所述第二二极管150用于存储信息,并以电荷数量表示,则数据“0”表示无电荷,数据“1”表示存在电荷,所述电源电压为非固定电压而表示为写入和读取时当前状态的电压,则电源电压“1”表示高电平,电压“0”表示低电平。
基于实施例3,在一具体实施例中,所述位线110和所述第一节点160之间的电流通过电流感应放大器190感测和放大并读取。
基于实施例3,在一具体实施例中,施加在所述第二节点170上的所述节点电压180具有相当于所述电源电压的一半电压值。
本实施例动态随机存储器使用正负极依次连接的二极管作为动态随机存储单元100,存储数据不需要对存储的数据进行刷新,减小自身的功耗,同时采用电流感应放大器190感测所述位线110和第一节点160之间的电流来进行数据读取提高动态随机存储器数据输送能力。
实施例4
结合实施例3,本实施例一种动态随机存储器存储方法,包括:
提供一动态随机存储器,包括地址译码器以及如上述可实施例中任意一个所述动态随机存储单元100,所述地址译码器包括多条字线120和多条位线110,所述多条字线120和所述多条位线110交叉分布形成矩阵,所述位线110用于写入和读取数据;所述动态随机存储单元100位于所述矩阵内,并且所述动态随机存储单元100分别与至少一条所述位线110和至少一条所述字线120连接;及,
将数据存储在所述第一二极管140和所述第二二极管150中。
具体步骤包括数据写入和数据读取;
所述数据写入包括:
写入“1”:
对字线120施加开启电压使所述晶体管130导通,开启电压等于电源电压和晶体管130阈值电压的总和;即开启电压(Vtn)=电源电压(VDD)+阈值电压(Vth)。
对位线110中写入位线施加为1V的电源电压使第一节点160的电压等于电源电压,即第一节点160的电压为1V;
对第二节点170施加电源电压一半的节点电压180,即节点电压180为0.5V;
节点电压180与第一节点160电压之间存在电压差,且节点电压180与电源电压的差值的绝对值为0.5V,设定第一二极管140和第二二极管150为硅二极管,导通电压为0.7V,则节点电压180与电源电压的差值的绝对值小于硅二极管的导通电压,第一二极管140和第二二极管150无法导通。
写入位线中要写入的数据“1”通过所述晶体管130导入第一二极管140和第二二极管150中保存并移除所述开启电压使所述晶体管130关闭以将数据“1”存储在二极管中。
写入“0”:
对所述字线120施加开启电压使所述晶体管130导通;开启电压等于电源电压和晶体管130阈值电压的总和;即开启电压(Vtn)=电源电压(VDD)+阈值电压(Vth);
对所述位线110的写入位线施加的电源电压减小至0V电压使所述第一节点160的电压等于0V,即第一节点160电压为0V;
对所述第二节点170施加1V电源电压一半的节点电压180,即节点电压180为0.5V,设定第一二极管140和第二二极管150为硅二极管,其导通电压为0.7V,节点电压180无法导通所述第一二极管140和所述第二二极管150,且所述写入位线上的电源电压与所述节点电压180之间为反向电压差,即节点电压180高于写入位线的电源电压,则写入位线没有电压导入节点电压180,即为数据“0”。
写入位线要写入的“0”通过所述晶体管130导入所述第一二极管140和所述第二二极管150中保存并移除所述开启电压使所述晶体管130关闭;
所述数据读取包括:
读取“1”:
对所述位线110中读取位线施加1V电源电压,保证读取位线的电压不小于第一节点160的电压;
对所述字线120施加开启电压使所述晶体管130导通,开启电压为1V电源电压和晶体管130阈值电压的总和,即开启电压(Vtn)=电源电压(VDD)+阈值电压(Vth)。
使用电流感应放大器190感测所述位线110和第一节点160之间没有电流,即位线110上的1V电源电压等于第一节点160电压,即第一二极管140和第二二极管150中存在1V电压,则第一二极管140和第二二极管150中存在数据“1”;
读取位线读取第一二极管140和第二二极管150保存的数据“1”。
读取“0”:
对所述位线110施加1V电源电压,保证读取位线的电压不小于第一节点160的电压;
对所述字线120施加开启电压使所述晶体管130导通,开启电压为1V电源电压和晶体管130阈值电压的总和,即开启电压(Vtn)=电源电压(VDD)+阈值电压(Vth);
使用电流感应放大器190感测所述位线110和所述第一节点160之间电流并对该电流进行放大,所述位线110和所述第一节点160之间电流即所述位线110上电源电压大于第一节点160电压,第一节点160电压小于1V,则可根据上述的写入操作可知,第一二极管140和第二二极管150之间无电压,即存储数据“0”。
读取位线读取所述第一二极管140和所述第二二极管150保存的数据“0”。
其中,施加在所述第二节点170上的所述节点电压180与电源电压差值的绝对值小于所述第一二极管140和所述第二二极管150的导通电压。
所述第一二极管140和所述第二二极管150用于存储信息,并以电荷数量表示,则“0”表示无电荷,“1”表示存在电荷。
基于实施例3,在一具体实施例中,所述位线110和所述第一节点160之间的电流通过电流感应放大器190感测。
基于实施例3,在一具体实施例中,施加在所述第二节点170上的所述节点电压180等于所述电源电压的一半,即节点电压等于0.5V。
本实施例动态随机存储器使用正负极依次连接的二极管作为动态随机存储单元100,存储数据不需要对存储的数据进行刷新,减小自身的功耗,同时采用电流感应放大器190感测所述位线110和第一节点160之间的电流来进行数据读取提高动态随机存储器数据输送能力。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到其各种变化或替换,这些都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以权利要求的保护范围为准。

Claims (5)

1.一种动态随机存储单元,包括:
晶体管,所述晶体管的栅极与地址译码器的字线电连接,所述晶体管的漏极与地址译码器的位线电连接;所述位线与电源电压连接;
其特征在于,所述动态随机存储单元还包括:
第一二极管;
第二二极管,所述第二二极管的正极与所述第一二极管的负极连接到第一节点,所述第二二极管的负极与所述第一二极管的正极连接到第二节点;
所述第一节点连接到所述晶体管的源极;
所述第二节点连接到一节点电压;
其中,所述节点电压与所述电源电压差值的绝对值小于所述第一二极管和所述第二二极管的导通电压。
2.如权利要求1所述的随机存储单元,其特征在于,还包括:
电流感应放大器,所述电流感应放大器一端与所述位线连接,所述电流感应放大器另一端与所述第一节点连接,所述电流感应放大器用于感测所述位线和所述第一节点之间的电流并对所述电流进行放大读取。
3.如权利要求1所述的随机存储单元,其特征在于,所述节点电压具有相当于所述电源电压的一半电压值。
4.如权利要求1所述的随机存储单元,其特征在于,所述第一二极管和所述第二二极管均包括电荷存储二极管。
5.一种动态随机存储器,包括:
地址译码器,所述地址译码器包括多条字线和多条位线,所述多条字线和所述多条位线交叉分布形成矩阵,所述位线用于写入和读取数据;
其特征在于,所述动态随机存储器还包括:
如权利要求1至4中任意一个所述动态随机存储单元,所述动态随机存储单元位于所述矩阵内,并且所述动态随机存储单元分别与至少一条所述位线和至少一条所述字线连接。
CN201721692214.5U 2017-12-07 2017-12-07 动态随机存储单元及动态随机存储器 Active CN207441245U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721692214.5U CN207441245U (zh) 2017-12-07 2017-12-07 动态随机存储单元及动态随机存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721692214.5U CN207441245U (zh) 2017-12-07 2017-12-07 动态随机存储单元及动态随机存储器

Publications (1)

Publication Number Publication Date
CN207441245U true CN207441245U (zh) 2018-06-01

Family

ID=62285977

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721692214.5U Active CN207441245U (zh) 2017-12-07 2017-12-07 动态随机存储单元及动态随机存储器

Country Status (1)

Country Link
CN (1) CN207441245U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108053854A (zh) * 2017-12-07 2018-05-18 睿力集成电路有限公司 动态随机存储单元、动态随机存储器及存储方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108053854A (zh) * 2017-12-07 2018-05-18 睿力集成电路有限公司 动态随机存储单元、动态随机存储器及存储方法
CN108053854B (zh) * 2017-12-07 2023-08-25 长鑫存储技术有限公司 动态随机存储单元、动态随机存储器及存储方法

Similar Documents

Publication Publication Date Title
US7643326B2 (en) Semiconductor memory device with ferroelectric device
CN102194507B (zh) 用于存储器的纳米灵敏放大器
WO2017189579A2 (en) Data caching
CN102246294A (zh) 具有结场效应晶体管装置结构的低功率存储器装置
CN207441245U (zh) 动态随机存储单元及动态随机存储器
CN110428858B (zh) 基于具有滞回特性器件的静态存储器
CN107195319A (zh) 灵敏放大器电路
CN101593552A (zh) 半导体存储装置
CN101393771A (zh) 半导体器件和dram控制器
CN108053854A (zh) 动态随机存储单元、动态随机存储器及存储方法
CN204904842U (zh) 一种存储单元及包括该存储单元的nor闪存存储器
CN102867541B (zh) 低功耗静态存储器sram
JP2008140493A (ja) 強誘電体記憶装置および電子機器
CN102855930B (zh) 存储器、存储阵列的编程控制方法及装置
CN107369466A (zh) 一种基于FinFET器件的三字线存储单元
CN104464810A (zh) 存储器及其擦除、编程和读取方法
TW201719645A (zh) 動態隨機存取記憶體電路及其電壓控制方法
CN105895147B (zh) 一种基于开放位线结构的动态存储器
CN110428857B (zh) 一种基于滞回特性器件的存储器
CN103811062A (zh) 存储器及存储器的读取方法
CN220357814U (zh) Dram存储单元电路及dram存储器
CN206505724U (zh) 超低静态功耗随机存储器
CN220065192U (zh) Dram存储单元电路及dram存储器
CN103824861A (zh) 一种鳍状背栅的存储结构及其浮体单元的自动刷新方法
CN103943139A (zh) 存储器漏电控制装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20180929

Address after: 230000 room 630, Hai Heng mansion 6, Cui Wei Road, Hefei economic and Technological Development Zone, Anhui

Patentee after: Changxin Storage Technology Co., Ltd.

Address before: 230000 room 526, Hai Heng mansion 6, Cui Wei Road, Hefei economic and Technological Development Zone, Anhui

Patentee before: Ever power integrated circuit Co Ltd