CN206595294U - 相变存储器单元、芯片及电子系统 - Google Patents

相变存储器单元、芯片及电子系统 Download PDF

Info

Publication number
CN206595294U
CN206595294U CN201621479730.5U CN201621479730U CN206595294U CN 206595294 U CN206595294 U CN 206595294U CN 201621479730 U CN201621479730 U CN 201621479730U CN 206595294 U CN206595294 U CN 206595294U
Authority
CN
China
Prior art keywords
heating element
conductive
phase
insulation layer
electric insulation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201621479730.5U
Other languages
English (en)
Inventor
P·祖里亚尼
G·孔法洛涅里
A·吉拉尔迪尼
C·L·佩瑞里尼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SRL
Original Assignee
STMicroelectronics SRL
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SRL filed Critical STMicroelectronics SRL
Application granted granted Critical
Publication of CN206595294U publication Critical patent/CN206595294U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/066Shaping switching materials by filling of openings, e.g. damascene method
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • H10N70/8413Electrodes adapted for resistive heating
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/861Thermal details
    • H10N70/8616Thermal insulation means
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

本公开的实施例涉及一种相变存储器单元、芯片及电子系统。相变存储器单元(1’)包括:衬底(2),容纳包括第一导电电极(4)的用于选择存储器单元(1’)的晶体管(15);在选择晶体管(15)上的第一电绝缘层(10);穿过电绝缘层(10)的第一导电通孔(11a),被电耦合至第一导电电极(4);加热器元件(34’),包括与第一导电通孔(11a)电接触的第一部分和与第一部分电连续且正交于第一部分延伸的第二部分;第一保护元件(32’),在加热器元件(34’)的第一和第二部分上延伸;第二保护元件(40’),与加热器元件(34’)的第一部分并与第一保护元件(32’)直接横向接触地延伸;以及相变区域(50),在加热器元件(34’)之上与加热器元件(34’)电且热接触地延伸。

Description

相变存储器单元、芯片及电子系统
技术领域
本实用新型涉及相变存储器单元。特别地,本公开涉及相变存储器单元的加热器的制作。
背景技术
如已知的,相变存储器使用具有在有着不同的电特性的两个相之间切换的性质的一类材料,该两个相与材料的两种不同晶体结构相关联并且确切地说是无序非晶相和有序结晶相或多晶相。两个相因此与彼此颇为不同(甚至相差两个或更多数量级)的电阻率的值相关联。
当前,可以在相变存储器单元中使用周期表的XVI族元素,诸如例如Te或Se,也称为硫族化合物材料(chalcogenide material)或硫族化合物。如例如从P.Zuliani等人在IEEE关于电子器件的学报 (IEEE Transactions on Electron Devices)2013年11月1日第60卷第 12期第4020至4026页发表的“利用优化的GexSbyTez克服相变存储器中的温度限制(Overcoming Temperature Limitations in Phase Change Memories With OptimizedGexSbyTez)”中已知的,可以使用通过适当地选取形成Ge、Sb和Te的合金(GexSbyTez,例如Ge2Sb2Te5)的元素的百分比而优化的所述合金。
发生相转变所处的温度取决于所使用的相变材料。在Ge2Sb2Te5合金的情况中,例如,低于150℃时非晶相和结晶相两者是稳定的。如果温度被增加超过200℃,则注意到存在晶体的快速重新排列,并且材料变成结晶的。为了使硫族化合物进入非晶态,有必要进一步增加温度直到熔点(近似600℃)并接着迅速将其冷却。
已知利用相变材料作为用于存储两个稳定状态(非晶态和结晶态)的元件的许多存储器,两个稳定状态可以各与处于“1”或“0”的相应位相关联。在这些存储器中,多个存储器单元成行和列地布置以形成阵列。各存储器单元被耦合至可通过诸如PN二极管、双极结型晶体管或MOS晶体管等的任何开关器件来实施的相应选择元件,并且典型地包括与电阻触点(也称为加热器)接触的硫族化合物区域。存储元件形成在硫族化合物区域与加热器之间的接触区中。加热器被连接至选择元件的导电端子。
事实上,从电的角度,结晶温度和熔化温度通过引起经过电阻触点的电流的流动从而通过焦耳效应将其加热来获得,电阻触点与硫族化合物材料直接接触地延伸或者在功能上被耦合至硫族化合物材料。
根据现有技术,已知相变存储器单元的制作的各种工艺,然而这些工艺呈现出一些缺点和限制。特别地,已知类型的工艺正常情况下要求许多制造步骤以形成选择元件、硫族化合物区域、加热器及用于将选择元件和存储元件连接至位线和字线的触点。例如在EP1 729 355中描述了该类型的相变存储器器件的实施例的示例。
通过硫族化合物区域的、加热器的和触点的自对齐的技术部分解决了这些问题。然而,制造步骤并且特别是制作加热器所要求的精确度以及用于使加热器与硫族化合物区域之间的接触区最小化所需的解决方案(具有亚光刻尺寸的厚度和/或直径的加热器的形成)致使用于该类型存储器单元的制造的工艺有问题、长且容易经受误差。
此外,存在着旨在将相变存储器集成在CMOS平台中从而提供嵌入式类型的器件或电路的越来越多地要求的努力,CMOS平台设置有具有范围广泛的功能的逻辑器件(例如,微控制器)。
因此感到有提供将克服上面所陈述的缺陷的相变存储器单元和用于制造该相变存储器单元的方法的需要。
实用新型内容
本公开的目的是提供一种相变存储器单元,以至少部分地解决现有技术中的上述问题。
根据本实用新型,结果是提供了如随附权利要求中所限定的相变存储器单元和用于制造该相变存储器单元的方法。
根据本公开的一个方面,提供了一种相变存储器单元,包括:
衬底,容纳包括第一导电电极的用于选择所述存储器单元的晶体管;
在所述选择晶体管上的第一电绝缘层;
穿过所述电绝缘层的第一导电通孔,被电耦合至所述第一导电电极;
加热器元件,包括与所述第一导电通孔电接触的第一部分和与所述第一部分电连续且正交于所述第一部分延伸的第二部分;
第一保护元件,在所述加热器元件的所述第一部分和所述第二部分上延伸;
第二保护元件,与所述加热器元件的所述第一部分并与所述第一保护元件直接横向接触地延伸;以及
相变区域,在所述加热器元件之上与所述加热器元件电且热接触地延伸。
在一个实施例中,所述加热器元件的所述第一部分在横向截面图中沿着平行于所述衬底的平放的平面的第一方向延伸,并且所述加热器元件的所述第二部分在横向截面图中沿着正交于所述衬底的所述平放的平面的第二方向延伸。
在一个实施例中,所述加热器元件的所述第一部分的在所述第一方向上的空间延伸等于所述第一保护元件的在所述第一方向上的厚度。
在一个实施例中,所述第二保护元件的沿着所述第二方向的空间延伸等于所述加热器元件的所述第一部分的厚度与所述第一保护元件的沿着所述第二方向的厚度的总和。
在一个实施例中,所述加热器元件由经受氧化的电阻材料制成,并且所述第一保护元件和所述第二保护元件由被设计成抑制对所述加热器元件的所述氧化的电阻材料制成。
在一个实施例中,所述存储器单元进一步包括:在所述相变区域上的第二电绝缘层;在所述第二电绝缘层上的导线;以及穿过所述第二电绝缘层的第二导电通孔,所述第二导电通孔在所述导线与所述相变区域之间形成电连接。
在一个实施例中,所述的存储器单元进一步包括在所述相变区域之上并与之接触地延伸的阻挡区域,以及在所述阻挡区域与所述第二电绝缘层之间延伸的密封层,所述第二导电通孔穿透所述密封层。
在一个实施例中,由所述衬底容纳的所述选择晶体管进一步包括第二导电电极和控制电极,所述第一导电电极是形成所述存储器单元的位线选择器的漏极电极,所述第二导电电极是源极电极,并且所述控制电极是形成所述存储器单元的字线选择器的栅极电极。
根据本公开的另一方面,提供了一种芯片,包括:
多个相变存储器单元;
控制逻辑,包括:
一个或多个控制晶体管,至少部分嵌入所述第一电绝缘层中;
一个或多个第一控制通孔,其延伸穿过所述电绝缘层并且被耦合至所述一个或多个控制晶体管的相应导电电极;以及
一个或多个第二控制通孔,其与相应的第一控制通孔对齐地延伸穿过所述第二电绝缘层,以在所述一个或多个控制晶体管与所述芯片的正面侧之间形成导电路径。
根据本公开的又一方面,提供了一种电子系统,包括:
处理单元;
接口,被耦合至所述处理单元;以及
相变存储器器件,被耦合至所述处理单元并且包括:
多个如上所述的相变存储器单元;和/或
如上所述所述的芯片。
具有双保护的加热器的形成有效地防止了其在制造步骤期间的氧化。
附图说明
为了更好地理解本实用新型,现在纯粹通过非限制性示例的方式并参照附图来描述其优选实施例,其中:
-图1是在制造工艺的初始步骤中的晶片的容纳相变存储器和逻辑器件的部分的透视图;
-图2是图1的晶片的部分的俯视图;
-图3是沿着图2的截线III-III截取的图1和图2的晶片的部分的横向截面图;
-图4是在随后的制造步骤中的图1的晶片的部分的透视图;
-图5至图13示出图4的晶片的部分的放大细节,并且与继图 4的步骤之后的制造步骤有关;
-图14重现与图1和图4的视图相同的透视图,并且图示出继图13的步骤之后的制造步骤;
-图15以横向截面图图示出图14的晶片的部分;
-图16以透视图示出在继图14的步骤之后的制造步骤中的图14的晶片的部分;
-图17以横向截面图图示出图16的晶片的部分;
-图18是在继图16的步骤之后的制造步骤中的图16的晶片的部分的透视图;
-图19以横向截面图图示出图18的晶片的部分;
-图20是在继图19的步骤之后的制造步骤中的图19的晶片的部分的横向截面图;
-图21是在继图20的步骤之后的制造步骤中的图20的晶片的部分的横向截面图;和
-图22是使用根据本公开的相变存储器器件的系统的示意性表示。
具体实施方式
联合参照图1(透视图)、图2(俯视图)和图3(沿着图2的截线III-III的截面图)图示出的是晶片1(特别是晶片1的一部分,用于表示的简单性)。晶片1被表示在三轴系统X、Y、Z中,其中轴线X、Y和Z相互正交。
使包括衬底2(例如P型的衬底)的晶片1经受标准类型的前段处理步骤,特别是CMOS工艺的制造步骤。特别地,形成在衬底2 中的是界定有源区4的绝缘区域(未图示)。接着形成(例如,注入) 在有源区4中的是相应MOS晶体管的漏极区域5、源极区域8和栅极区域9。
接下来,为了栅极区域9的电绝缘,沉积一个或多个电介质层10 并将其平面化,典型地是金属前电介质(PMD)层。在漏极区域5和源极区域8之上的电介质层10中形成开口,并且用钨填充所述开口以形成多个塞,该多个塞具有前面提到的MOS晶体管的漏极触点11a和源极触点11b的功能。漏极触点11a特别地与注入的漏极区域5电接触,并且源极触点11b与注入的源极区域8电接触。
在用钨填充之前,可以以本身已知的方式用第一阻挡层(例如 Ti/TiN层)覆盖形成在电介质层10中的开口。
图1中的晶片1的表示的左手侧专用于创建相变存储器并且结果是将在描述的后续中被标识为存储器侧1’;图1中的晶片1的表示的右手侧专用于创建逻辑器件16,逻辑器件16将形成与容纳相变存储器的芯片集成在相同的芯片中的嵌入式电路,并且结果是将在描述的后续中被标识为逻辑侧1”。显然术语“右手”和“左手”的使用排他性地具有参照附图的视图的描述的目的,并且决不是限制本公开的目的。
形成在存储器侧1’上的漏极区域5、源极区域8和栅极区域9形成用于相变存储器的单元的nMOS类型的选择晶体管15,而形成在逻辑侧1”上的源极区域8和栅极区域9形成逻辑器件16的晶体管。
如可以注意到的,各选择晶体管15的源极触点11b平行于栅极区域9在轴线Y的方向上以连续的方式延伸。该实施例呈现出使得能够实现晶片1的专用区中的栅极区域9和源极触点11b的电接触的优点,从而简化了存储器的触点的布线。
漏极触点11a以柱的形式延伸并且使得属于同一选择晶体管15 的漏极触点11a在方向Y上相对于彼此对齐。属于不同选择晶体管的漏极触点11a在方向X上彼此对齐地延伸。
一旦完成了用于形成选择晶体管15(存储器侧1’)的和逻辑器件 16(逻辑侧1”)的晶体管的步骤,就将保护层20(例如氮化硅Si3N4的保护层)和电介质层21(例如氧化硅SiO2的电介质层)沉积在晶片1,上并接着通过光刻与蚀刻步骤进行限定以在存储器侧1’上形成沟槽24。沟槽24具有沿着Y的主(主要)延伸和沿着X的辅(次要) 延伸。
在各沟槽24中露出了漏极触点11a的相应顶面,其沿着平行于方向Y的同一方向相对于彼此对齐。
更特别地,执行对保护层20的和电介质层21的光刻与蚀刻的步骤,使得各沟槽24的侧壁24a与漏极触点11a的顶面并排或者部分在其之上延伸。漏极触点11a因此穿过相应的沟槽24完全或部分露出。漏极触点11a的顶面仅部分露出的事实保证在对齐误差的情况中的一定的安全裕度。以该方式,解决了有关壁24a可能会从漏极触点 11a的顶面在方向X上以过大的距离延伸的事实的问题。事实上各沟槽24的侧壁24a很方便与相应漏极触点11a相邻或在其附近延伸(甚至在未对齐的情况中)。壁24a与漏极触点11a的中心(质心)之间的沿着X测得的可接受距离例如介于0nm(邻近或部分重叠的状况) 与30nm之间。
应该注意的是,保护层20的和电介质层21的沉积的步骤在整个晶片1之上执行,并因此也在晶片1的逻辑侧1”上执行。接着将保护层20和电介质层21的在逻辑侧1”上延伸的部分去除。
参照图5至图9图示出的是根据本公开的一个方面的在沟槽24 内制作加热器的方法。为了表示的简单性,图5至图9与沟槽24的一部分有关。显然参照其所描述的内容适用于设置在存储器侧1’上的晶片1中的所有沟槽24。
首先(图5),执行沉积电阻层26(例如钛硅氮(TiSiN))的步骤,以覆盖晶片1并且特别是沟槽24的壁和底部。电阻层26在侧壁24a之上并且与漏极触点11a的通过沟槽24露出的顶面直接接触地延伸。
因为用于电阻层26的材料趋向于经历在空气中的快速氧化并因此其自己的电特性趋向于劣化,所以执行在电阻层26上(特别是在沟槽24的侧壁24a上)沉积保护层28(例如诸如氮化硅(Si3N4)等的电介质材料的保护层)的步骤。保护层28具有几十纳米(例如在20nm与100nm之间)的在侧壁24a上沿着X测得的厚度,或者在任何情况中具有大于侧壁24a与在所考虑的沟槽24中延伸的漏极触点 11a之间的沿着X的距离的厚度。
接着(图6),在箭头29的方向(即,在方向Z)上执行对保护层28的干法蚀刻的第一步骤,例如各向异性等离子体蚀刻。该第一蚀刻使得能够实现去除保护层28的平行于平面XY延伸的部分,从而维持了其平行于平面YZ延伸(即在沟槽24内侧的侧壁上并且特别是在侧壁24a上)的部分基本上不变。因此形成了图6的保护壁32’和32”。
通过适当选取保护层28的厚度,在图6的蚀刻步骤之后,沟槽 24的侧壁24a上的保护壁32’的在方向X上的延伸是如此的,以致于至少部分上覆在漏极触点11a的顶面上(在俯视图中)。以该方式,在随后去除电阻层26的选择性部分期间,电阻层26的在保护壁32’、32”下方延伸的区域也将至少部分上覆在漏极触点11a上(并且,更特别地,将与其直接电接触)。该步骤参照图7图示出并且可以与蚀刻保护层28的步骤同时执行,或者在单独且随后的蚀刻步骤中执行。电阻层26的选择性部分因此被从晶片1上去除,除了其由保护壁32’、32”保护(掩蔽)的区域之外。
因此形成了电阻区域34’和34”,其在平面XZ中的横向截面图中基本上是L形并且覆盖沟槽24的侧壁(L的长腿)并且部分覆盖沟槽24的底部(L的短腿)。电阻区域34’在沟槽24的侧壁24a之上延伸并且电连续地继续到它电接触(至少部分电接触)漏极触点11a。优选地,电阻区域34’完全覆盖漏极触点11a在沟槽24的底壁之上延伸。在图7的步骤之后,电阻区域34’、34”在沟槽24的底部处呈现出露出区域,在沟槽24的底部处不存在保护壁32’、32”的覆盖。
接下来(图8),执行在晶片1上沉积进一步的保护层38(例如氮化硅(Si3N4))的步骤。保护层38具有几十纳米(例如在10nm 与60nm之间)的在侧壁24a上沿着X测得的厚度,并且在任何情况中具有以免完全阻塞沟槽24的厚度。
接着(图9),执行干法蚀刻步骤以从晶片1的正面并且部分从沟槽24去除保护层38,除了保护层38的与保护壁32’、32”共面延伸的部分之外。
因此形成了进一步的保护壁40’、40”,其与保护壁32’、32”并与电阻区域34’、34”的从先前的蚀刻步骤得到的露出部分接触地在沟槽24中延伸。以该方式,电阻区域34’、34”被有效且完全地保护免于氧化现象。
接下来(图10),执行在晶片1上的=沉积电介质材料(特别是氧化硅SiO2)的步骤,以形成在晶片1之上延伸并完全填充沟槽24 的填充层42。填充层42的在沟槽24外侧延伸的部分通过化学机械抛光(CMP)的步骤去除。CMP在整个晶片1之上执行。
参照图11,CMP步骤将在沟槽24外侧延伸的填充层42完全去除,并因此也将电介质层21从整个晶片1上完全去除,停止于保护层20处。如果CMP步骤继续超过电介质层21,则保护层20的任何可能的最小顶部部分的去除都不会牵涉到显著问题。在去除电介质层 21的步骤期间,CMP技术在实践中关于Si3N4层和关于用于在沟槽 24中延伸的电阻层26的材料不是选择性的,Si3N4层和用于电阻层 26的材料因此也被部分去除直到到达保护层20延伸所至的沿着Z的最大高度。保护层20的厚度和CMP工艺的持续时间因此限定了电阻区域34’、34”的和保护壁32’、32”及40’、40”的沿着Z的最大延伸。
随后以本身已知的方式形成相变材料层(以下称作“PCM层”) 50(图12),例如通过沉积硫族化合物(诸如GST(Ge-Sb-Te)化合物,例如Ge2Sb2Te5)。可以使用其他相变材料。PCM层50的形成在整个晶片1之上执行。在PCM层50上形成金属材料(例如TiN) 的阻挡层51以保护PCM层50免于氧化现象,并且同样以形成用于随后的电接触步骤的低电阻率层。
随后是(图13)沉积蚀刻保护层或“硬掩模”52(例如由氮化硅制成)和光刻与蚀刻步骤以便去除阻挡层51的和PCM层50的通过硬掩模52露出的选择性部分,以在存储器侧1’上创建电阻位线54。蚀刻在方向Z上继续进行,使得去除保护层20的在相邻的电阻位线 54之间的露出部分。在该步骤中,电阻区域34’、34”的、保护壁32’、 32”的、保护壁40’、40”的和填充层42的在一个电阻位线54与相邻的电阻位线之间在俯视图XY中延伸的选择性部分同样被去除。
图14是再现了参照图13描述的制造步骤之后的晶片1的图1和图4的视图的透视图,并且图15是再现了图14中图示出的晶片1的部分的视图的在平面XZ中的横向截面图。
根据作为图14中图示出的实施例的替代方案的实施例,电阻位线54具有局部加宽的区域,即,具有局部增加的沿着Y的延伸的区域。这些区域形成在例如存储器侧1’上的源极触点11b处或者在任何情况中形成在如下区域中:在该区域中,在随后的制造步骤(见图18 和图19)中将形成导电过孔以提供顶部电接触,以便使得能够实现对电阻位线54的电访问。局部加宽的区域具有补偿可能的不期望的未对齐的功能。
如图13至图15中图示出的,硫族化合物的电阻位线54彼此电分离地在方向X上延伸,它们的每一个与多个电阻区域34’热接触。所述电阻区域34’中的每一个进而与相应的漏极触点11a电接触,并且在使用时形成被设计成当由电流经过时通过焦耳效应生成热的加热器,热具有引起它被热耦合所至的电阻位线的相应部分中的相变的值。
可以注意到的是,因为电阻区域34”没有被电耦合至任何漏极触点11a,或其他电触点,所以它们在存储器阵列的使用期间没有起到有源作用。
跟在图14和图15的步骤之后,接着可以去除硬掩模52。然而,因为它在随后的处理步骤期间不产生问题,所以去除硬掩模52的步骤是可选的。
接着(图16和图17),将电介质材料(例如氮化硅)的密封层 58沉积在晶片1上,密封层58具有保护硫族化合物材料以免暴露于空气以及使电阻位线54之间电绝缘的功能。密封层58沉积在硬掩模 52上并且在一个电阻位线54与相邻的电阻位线之间的间隙中。密封层58同样沉积在逻辑侧1”上、在电介质层10上、并且在逻辑侧1”上的通过电介质层10露出的漏极触点11a和源极触点11b上。
电阻位线54不适合于用于传输用于选择待读取/写入的存储器单元的电信号,只要它们的电阻率太高。因此继续进行通过通孔与电阻位线54电接触的金属材料的导电位线的形成是适宜的。
为此目的,如图18和图19中图示出的,在密封层58之上将电介质层60(例如氧化硅层)沉积在晶片1上,并且通过光刻与蚀刻步骤,在电介质层60中形成多个开口62a、62b。开口62a沿着Z与相应的电阻位线54对齐地形成在存储器侧1’上,使得各开口62a形成朝向相应电阻位线54的路径。开口62a优选地形成在与加热器相距一段距离处,例如在源极触点11b处。
通过选取密封层58的和电介质层60的材料使得它们可以相对于彼此被选择性地蚀刻,密封层58在形成开口62a、62b的步骤期间具有蚀刻停止层的功能。
开口62a的形成因此包括选择性去除电介质层60直到露出密封层58的表面部分,以及去除密封层58的如此露出的部分。在其中硬掩模52在先前的制造步骤中没有被去除的情况中,去除硬掩模52的通过如此形成的开口露出的部分直到到达并露出阻挡层51的表面区域是有利的。
开口62b形成在逻辑侧1”上使得各开口62b沿着Z与相应的漏极触点11a和源极触点11b(可以存在以本身已知的方式用于该目的的对齐标记)对齐。开口62b事实上具有在随后的制造步骤期间形成与逻辑侧1”上的漏极触点11a和源极触点11b电接触的导电路径的功能。
开口62b的形成因此包括逻辑侧1”上选择性去除电介质层60直到露出密封层58的表面部分,以及去除密封层58的如此露出的部分,直到到达并露出漏极触点11a和源极触点11b。
开口62a和62b的形成有利地使用单个蚀刻掩模来执行。
随后是用导电材料(例如金属材料)填充开口62a、62b的步骤,以形成与电阻位线54(存储器侧1’)并与漏极触点11a和源极触点 11b(逻辑侧1”)电接触的导电过孔。
在清洁晶片1的正面以便去除在填充开口62a、62b期间形成在其中的金属层的步骤之后,可以继续进行已知类型的处理步骤。特别地,图20,根据未形成本公开的主题的期望的模式,形成有在晶片1 的正面上的导电位线64(存储器侧1’),和用于信号的路由的路径 66(逻辑侧1”)。特别地,各导电位线64沿着Z平行于相应的电阻位线54并与其对齐地延伸。
如图21中图示出的,随后是在导电位线64和路径66之上在晶片1上沉积进一步的电介质层68的步骤,和用于形成存储器侧1’上的字线70的对金属层的沉积和光刻限定的步骤。字线70通过延伸穿过电介质层68和电介质层60的导电过孔(未图示)被电耦合至栅极区域9。金属路径72同样可以根据需要并根据未形成本实用新型的主题的实施例形成在逻辑侧1”上的电介质层68上。
图22图示出根据本公开的实施例的系统200的一部分。系统200 可以实施在诸如例如PDA、便携式计算机、电话、摄影照相机、视频照相机等等的各种设备中。
系统200可以包括通过总线系统250连接在一起的控制器210 (例如,微处理器)、输入/输出设备220(例如键区和显示器)、以集成形式容纳相变存储器器件1’和控制逻辑1”(作为整体用附图标记1来指定)中的芯片外壳、无线接口240和随机读取存储器(RAM) 260。根据一个实施例,系统200可以由电池280供电,或者备选地由市电电源供电。很清楚的是本公开的范围不限于包括图22的所有组成部件的实施例。例如,来自随机读取存储器(RAM)260、无线接口240、电池280和输入/输出设备220之中的一个或多个可以被省略。
本公开的优点从上述描述中清楚地显现。
特别地,具有双保护的加热器的形成有效地防止了其在制造步骤期间的氧化。
此外,通过在与容纳逻辑电路装置的晶片相同的晶片中提供存储器,可以与用于逻辑电路装置的触点的导电过孔62b的形成同时地 (即,利用同一掩模)获得用于存储器的位线触点的导电过孔62a。
最后,很清楚的是可以对本文中所描述和图示的内容做出修改和变化,而不会由此脱离如随附权利要求所限定的本实用新型的范围。

Claims (10)

1.一种相变存储器单元(1’),其特征在于,包括:
衬底(2),容纳包括第一导电电极(4)的用于选择所述存储器单元(1’)的晶体管(15);
在所述选择晶体管(15)上的第一电绝缘层(10);
穿过所述电绝缘层(10)的第一导电通孔(11a),被电耦合至所述第一导电电极(4);
加热器元件(34’),包括与所述第一导电通孔(11a)电接触的第一部分和与所述第一部分电连续且正交于所述第一部分延伸的第二部分;
第一保护元件(32’),在所述加热器元件(34’)的所述第一部分和所述第二部分上延伸;
第二保护元件(40’),与所述加热器元件(34’)的所述第一部分并与所述第一保护元件(32’)直接横向接触地延伸;以及
相变区域(50),在所述加热器元件(34’)之上与所述加热器元件(34’)电且热接触地延伸。
2.根据权利要求1所述的存储器单元,其特征在于,所述加热器元件(34’)的所述第一部分在横向截面图中沿着平行于所述衬底(2)的平放的平面的第一方向(X)延伸,并且所述加热器元件(34’)的所述第二部分在横向截面图中沿着正交于所述衬底(2)的所述平放的平面的第二方向(Z)延伸。
3.根据权利要求1或权利要求2所述的存储器单元,其特征在于,所述加热器元件(34’)的所述第一部分的在所述第一方向(X)上的空间延伸等于所述第一保护元件(32’)的在所述第一方向(X)上的厚度。
4.根据权利要求1或2所述的存储器单元,其特征在于,所述第二保护元件(40’)的沿着所述第二方向(Z)的空间延伸等于所述加热器元件(34’)的所述第一部分的厚度与所述第一保护元件(32’) 的沿着所述第二方向(Z)的厚度的总和。
5.根据权利要求1或2所述的存储器单元,其特征在于,所述加热器元件(34’)由经受氧化的电阻材料制成,并且所述第一保护元件和所述第二保护元件(32’,40’)由被设计成抑制对所述加热器元件(34’)的所述氧化的电阻材料制成。
6.根据权利要求1或2所述的存储器单元,其特征在于,进一步包括:
在所述相变区域(50)上的第二电绝缘层(60);
在所述第二电绝缘层(60)上的导线(64);以及
穿过所述第二电绝缘层(60)的第二导电通孔(62a),所述第二导电通孔(62a)在所述导线(64)与所述相变区域(50)之间形成电连接。
7.根据权利要求6所述的存储器单元,其特征在于,进一步包括在所述相变区域(50)之上并与之接触地延伸的阻挡区域(51),以及在所述阻挡区域(51)与所述第二电绝缘层(60)之间延伸的密封层(52),所述第二导电通孔(62a)穿透所述密封层(52)。
8.根据权利要求1或2所述的存储器单元,其特征在于,由所述衬底容纳的所述选择晶体管(15)进一步包括第二导电电极(8)和控制电极(9),所述第一导电电极是形成所述存储器单元(1’)的位线选择器的漏极电极,所述第二导电电极(8)是源极电极,并且所述控制电极(9)是形成所述存储器单元(1’)的字线选择器的栅极电极。
9.一种芯片,其特征在于,包括:
-多个根据权利要求6或权利要求7所述的相变存储器单元;
-控制逻辑(1”),包括:
一个或多个控制晶体管(16),至少部分嵌入所述第一电绝缘层(10)中;
一个或多个第一控制通孔(11a,11b),其延伸穿过所述电绝缘层(10)并且被耦合至所述一个或多个控制晶体管(16)的相应导电电极;以及
一个或多个第二控制通孔(62b),其与相应的第一控制通孔对齐地延伸穿过所述第二电绝缘层(60),以在所述一个或多个控制晶体管与所述芯片的正面侧之间形成导电路径。
10.一种电子系统(200),其特征在于,包括:
处理单元(210);
接口,被耦合至所述处理单元(210);以及
相变存储器器件,被耦合至所述处理单元(210)并且包括:
多个根据权利要求1至8中的任一项所述的相变存储器单元(1’);和/或
根据权利要求9所述的芯片。
CN201621479730.5U 2016-06-24 2016-12-30 相变存储器单元、芯片及电子系统 Active CN206595294U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP16425063.1 2016-06-24
EP16425063.1A EP3261141A1 (en) 2016-06-24 2016-06-24 Phase-change memory cell, and method for manufacturing the phase-change memory cell

Publications (1)

Publication Number Publication Date
CN206595294U true CN206595294U (zh) 2017-10-27

Family

ID=56851532

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201611259533.7A Active CN107546324B (zh) 2016-06-24 2016-12-30 相变存储器单元和用于制造相变存储器单元的方法
CN201621479730.5U Active CN206595294U (zh) 2016-06-24 2016-12-30 相变存储器单元、芯片及电子系统

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201611259533.7A Active CN107546324B (zh) 2016-06-24 2016-12-30 相变存储器单元和用于制造相变存储器单元的方法

Country Status (3)

Country Link
US (1) US9991316B2 (zh)
EP (1) EP3261141A1 (zh)
CN (2) CN107546324B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT201700123399A1 (it) * 2017-10-30 2019-04-30 St Microelectronics Srl Dispositivo di memoria non volatile e non programmabile elettricamente e relativo procedimento di fabbricazione
CN109768012A (zh) * 2017-11-09 2019-05-17 意法半导体(格勒诺布尔2)公司 包括含相变材料的板载非易失性存储器的芯片

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108807531B (zh) * 2017-04-26 2021-09-21 中芯国际集成电路制造(上海)有限公司 半导体装置及其制造方法
CN110277389B (zh) * 2018-03-14 2021-10-08 联华电子股份有限公司 具有导电线的半导体结构以及停止层的制作方法
FR3086452B1 (fr) 2018-09-21 2021-05-21 St Microelectronics Rousset Cellule a memoire resistive

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004052611A1 (de) * 2004-10-29 2006-05-04 Infineon Technologies Ag Verfahren zur Herstellung einer mit einem Füllmaterial mindestens teilweise gefüllten Öffnung, Verfahren zur Herstellung einer Speicherzelle und Speicherzelle
DE602005011111D1 (de) 2005-06-03 2009-01-02 St Microelectronics Srl Selbstjustiertes Verfahren zur Herstellung von Phasenwechselspeicherzellen
EP1845567A1 (en) 2006-04-11 2007-10-17 STMicroelectronics S.r.l. Phase-change memory device and manufacturing process thereof.
KR20110135285A (ko) * 2010-06-10 2011-12-16 삼성전자주식회사 상변화 메모리 소자의 제조방법
US9070858B2 (en) * 2012-03-16 2015-06-30 Micron Technology, Inc. Method, system, and device for storage cell, such as for memory
US9112150B2 (en) * 2013-07-23 2015-08-18 Micron Technology, Inc. Methods of forming memory cells and arrays
US9312481B2 (en) * 2014-03-26 2016-04-12 Micron Technology, Inc. Memory arrays and methods of forming memory arrays
FR3038133B1 (fr) * 2015-06-23 2017-08-25 St Microelectronics Crolles 2 Sas Cellule memoire a changement de phase ayant une structure compacte

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT201700123399A1 (it) * 2017-10-30 2019-04-30 St Microelectronics Srl Dispositivo di memoria non volatile e non programmabile elettricamente e relativo procedimento di fabbricazione
US10755777B2 (en) 2017-10-30 2020-08-25 Stmicroelectronics S.R.L. Transformed non-reprogrammable memory array devices and methods of manufacture
CN109768012A (zh) * 2017-11-09 2019-05-17 意法半导体(格勒诺布尔2)公司 包括含相变材料的板载非易失性存储器的芯片
US11653582B2 (en) 2017-11-09 2023-05-16 Stmicroelectronics (Crolles 2) Sas Chip containing an onboard non-volatile memory comprising a phase-change material
CN109768012B (zh) * 2017-11-09 2023-12-08 意法半导体(格勒诺布尔2)公司 包括含相变材料的板载非易失性存储器的芯片

Also Published As

Publication number Publication date
US9991316B2 (en) 2018-06-05
CN107546324B (zh) 2021-01-12
US20170373120A1 (en) 2017-12-28
CN107546324A (zh) 2018-01-05
EP3261141A1 (en) 2017-12-27

Similar Documents

Publication Publication Date Title
CN206595294U (zh) 相变存储器单元、芯片及电子系统
US8212233B2 (en) Forming phase-change memory using self-aligned contact/via scheme
US8779410B2 (en) Resistance change memory and method of manufacturing the same
US8987700B2 (en) Thermally confined electrode for programmable resistance memory
US20060278895A1 (en) Reprogrammable fuse structure and method
CN100568569C (zh) 半导体结构及其制造方法
US20070187801A1 (en) Semiconductor device
CN104518085A (zh) 具有横向偏移的beva/teva的rram单元结构
CN106133840A (zh) 存储器阵列及形成存储器阵列的方法
CN108122923A (zh) 存储器件及制造其的方法
US20140264244A1 (en) Nonvolative memory
US20190326510A1 (en) Phase-change memory cell having a compact structure
CN111971808A (zh) 电阻式3d存储器
KR100642634B1 (ko) 게이트 상전이막 패턴을 갖는 피이. 램들 및 그 형성방법들
US8981330B2 (en) Thermally-confined spacer PCM cells
US20150123068A1 (en) Fin-type memory
CN101794735B (zh) 形成接触结构的方法和使用接触结构制造的半导体器件
US10833267B2 (en) Structure and method to form phase change memory cell with self- align top electrode contact
US12010928B2 (en) Memory cell, semiconductor device having the same, and methods of manufacturing the same
CN105428525B (zh) 相变化记忆体及其制造方法
CN105428533B (zh) 相变化记忆体的制造方法
KR20220100645A (ko) 저저항 교차점 아키텍처
CN105428529A (zh) 相变化记忆体及其制造方法
KR101178835B1 (ko) 상변환 기억 소자의 제조방법
US20180090542A1 (en) Phase-change memory cell

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant