CN206133348U - 一种具有迟滞功能的低阈值使能电路 - Google Patents

一种具有迟滞功能的低阈值使能电路 Download PDF

Info

Publication number
CN206133348U
CN206133348U CN201621181018.7U CN201621181018U CN206133348U CN 206133348 U CN206133348 U CN 206133348U CN 201621181018 U CN201621181018 U CN 201621181018U CN 206133348 U CN206133348 U CN 206133348U
Authority
CN
China
Prior art keywords
nmos tube
pmos
grid
drain electrode
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201621181018.7U
Other languages
English (en)
Inventor
廖建平
林桂江
陈跃鸿
杨瑞聪
任连峰
杨凤炳
吴丹
沈滨旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Xinye Microelectronics Technology Co Ltd
Original Assignee
Xiamen Xinye Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Xinye Microelectronics Technology Co Ltd filed Critical Xiamen Xinye Microelectronics Technology Co Ltd
Priority to CN201621181018.7U priority Critical patent/CN206133348U/zh
Application granted granted Critical
Publication of CN206133348U publication Critical patent/CN206133348U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

本实用新型公开了一种具有迟滞功能的低阈值使能电路,利用PTAT基准电流源产生一个受工艺和电源电压影响较小的基准电压,用于迟滞比较器的比较基准,从而实现了使能电路的低阈值和迟滞功能,解决了现有使能电路存在无法满足部分芯片的低阈值要求以及在NMOS管的阈值电压附近存在振荡风险的问题。

Description

一种具有迟滞功能的低阈值使能电路
技术领域
本实用新型涉及电子电路技术领域,尤其涉及一种具有迟滞功能的低阈值使能电路。
背景技术
现有的使能电路,其翻转电平一般都会超过NMOS管的阈值电压,因此,无法满足部分芯片对使能电路低阈值的特殊要求,且一般的使能电路没有迟滞功能,这样会存在阈值附近有振荡的风险。
也就是说,现有使能电路存在无法满足部分芯片的低阈值要求以及在NMOS管的阈值电压附近存在振荡风险的问题。
实用新型内容
本实用新型提供了一种具有迟滞功能的低阈值使能电路,用以解决现有使能电路存在无法满足部分芯片的低阈值要求以及在NMOS管的阈值电压附近存在振荡风险的问题。
本实用新型提供了一种具有迟滞功能的低阈值使能电路,其特征在于,包括依次电性连接的偏置启动电路、偏置电路和低阈值使能电路;
所述偏置启动电路包括PMOS管MP1,PMOS管MP2,NMOS管MN1,NMOS管MN2,NMOS管MN3;
所述偏置电路包括PMOS管MP3,PMOS管MP4,NMOS管MN4,NMOS管MN5,PNP型晶体管QP1,PNP型晶体管QP2,电阻R1;
所述低阈值使能电路包括PMOS管MP5,PMOS管MP6,PMOS管MP7,NMOS管MN6,NMOS管MN7,NMOS管MN8,NMOS管MN9,反相器INV1,反相器INV2,反相器INV3,反相器INV4,电阻R2,电阻R3;
所述偏置启动电路的连接关系如下:PMOS管MP1的源极和PMOS管MP2的源极均连接至电源VDD;PMOS管MP1的栅极、NMOS管MN1的源极、NMOS管MN2的源极和NMOS管MN3的源极均接地;PMOS管MP1的漏极与NMOS管MN3的栅极、NMOS管MN1的漏极相连;PMOS管MP2的漏极与NMOS管MN2的漏极相连;NMOS管MN2的漏极与栅极相连;NMOS管MN1的栅极与NMOS管MN2的栅极相连;PMOS管MP2的栅极、NMOS管MN3的漏极与所述低阈值使能电路中的PMOS管MP7的栅极相连;
所述偏置电路的连接关系如下:PMOS管MP3的源极和PMOS管MP4的源极均连接至电源VDD;PMOS管MP3的栅极、PMOS管MP4的栅极与所述低阈值使能电路中的PMOS管MP7的栅极相连;PMOS管MP4的栅极与漏极相连,漏极与NMOS管MN5的漏极相连;PMOS管MP3的漏极与NMOS管MN4的漏极相连;NMOS管MN4的漏极与栅极相连,源极与PNP型晶体管QP1的发射极相连,栅极与NMOS管MN5的栅极相连;NMOS管MN5的源极与电阻R1的第一端相连;电阻R1的第二端与PNP型晶体管QP2的发射极相连;PNP型晶体管QP2的基极与PNP型晶体管QP1的基极相连并接地;PNP型晶体管QP2的集电极与PNP型晶体管QP1的集电极均接地;
所述低阈值使能电路的连接关系如下:PMOS管MP5的源极、PMOS管MP6的源极和PMOS管MP7的源极均连接至电源VDD;PMOS管MP5的栅极、PMOS管MP6的栅极与PMOS管MP7的栅极相连;PMOS管MP5的漏极与NMOS管MN6的漏极、反相器INV1的第一端相连;反相器INV1的第二端与NMOS管MN9的栅极、反相器INV2的第一端相连;NMOS管MN6的栅极与NMOS管MN7的栅极相连,源极为电压输入端EN_in;PMOS管MP6的漏极与NMOS管MN7的漏极相连;NMOS管MN7的栅极与漏极相连,源极与电阻R2的第一端相连;电阻R2的第二端与电阻R3的第一端、NMOS管MN8的漏极相连;NMOS管MN8的栅极与反相器INV2的第二端相连;反相器INV2的第一端与NMOS管MN8的栅极相连;电阻R3的第二端、NMOS管MN8的源极和NMOS管MN9的源极均接地;PMOS管MP7的漏极与反相器INV3的第一端、NMOS管MN9的漏极相连;反相器INV3的第二端与反相器INV4的第一端相连;反相器INV4的第二端为电压输出端EN_out。
进一步地,记(W/L)MPn为第n个PMOS管的宽长比,n=1,2,3…,(W/L)MNn为第n个NMOS管的宽长比,n=1,2,3…,则两个宽长比关系如下:
(W/L)MP6=2*(W/L)MP4
(W/L)MN6=4*(W/L)MN7
(W/L)MP1=(W/L)MP2
(W/L)MP3=(W/L)MP4
(W/L)MP4=(W/L)MP5
进一步地,记AE1,AE2分别为PNP型晶体管QN1和PNP型晶体管QN2的发射区面积,则其发射区面积比如下:AE1:AE2=1:N,其中,N为大于1的正整数。
本实用新型有益效果如下:
本实用新型提供了一种具有迟滞功能的低阈值使能电路,利用PTAT基准电流源产生一个受工艺和电源电压影响较小的基准电压,用于迟滞比较器的比较基准,从而实现了使能电路的低阈值和迟滞功能,解决了现有使能电路存在无法满足部分芯片的低阈值要求以及在NMOS管的阈值电压附近存在振荡风险的问题。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1所示为本实用新型实施例中一种具有迟滞功能的低阈值使能电路的电路原理图。
具体实施方式
为了使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型作进一步地详细描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本实用新型保护的范围。
本实用新型实施例提供了一种具有迟滞功能的低阈值使能电路,如图1所示,包括依次电性连接的偏置启动电路100、偏置电路200和低阈值使能电路300;
所述偏置启动电路100包括PMOS管MP1,PMOS管MP2,NMOS管MN1,NMOS管MN2,NMOS管MN3。
所述偏置电路200包括PMOS管MP3,PMOS管MP4,NMOS管MN4,NMOS管MN5,PNP型晶体管QP1,PNP型晶体管QP2,电阻R1。
所述低阈值使能电路300包括PMOS管MP5,PMOS管MP6,PMOS管MP7,NMOS管MN6,NMOS管MN7,NMOS管MN8,NMOS管MN9,反相器INV1,反相器INV2,反相器INV3,反相器INV4,电阻R2,电阻R3。
具体地,所述偏置启动电路100的连接关系如下:PMOS管MP1的源极和PMOS管MP2的源极均连接至电源VDD;PMOS管MP1的栅极、NMOS管MN1的源极、NMOS管MN2的源极和NMOS管MN3的源极均接地;PMOS管MP1的漏极与NMOS管MN3的栅极、NMOS管MN1的漏极相连;PMOS管MP2的漏极与NMOS管MN2的漏极相连;NMOS管MN2的漏极与栅极相连;NMOS管MN1的栅极与NMOS管MN2的栅极相连;PMOS管MP2的栅极、NMOS管MN3的漏极与所述低阈值使能电路300中的PMOS管MP7的栅极相连。
所述偏置电路200的连接关系如下:PMOS管MP3的源极和PMOS管MP4的源极均连接至电源VDD;PMOS管MP3的栅极、PMOS管MP4的栅极与所述低阈值使能电路300中的PMOS管MP7的栅极相连;PMOS管MP4的栅极与漏极相连,漏极与NMOS管MN5的漏极相连;PMOS管MP3的漏极与NMOS管MN4的漏极相连;NMOS管MN4的漏极与栅极相连,源极与PNP型晶体管QP1的发射极相连,栅极与NMOS管MN5的栅极相连;NMOS管MN5的源极与电阻R1的第一端相连;电阻R1的第二端与PNP型晶体管QP2的发射极相连;PNP型晶体管QP2的基极与PNP型晶体管QP1的基极相连并接地;PNP型晶体管QP2的集电极与PNP型晶体管QP1的集电极均接地。
所述低阈值使能电路300的连接关系如下:PMOS管MP5的源极、PMOS管MP6的源极和PMOS管MP7的源极均连接至电源VDD;PMOS管MP5的栅极、PMOS管MP6的栅极与PMOS管MP7的栅极相连;PMOS管MP5的漏极与NMOS管MN6的漏极、反相器INV1的第一端相连;反相器INV1的第二端与NMOS管MN9的栅极、反相器INV2的第一端相连;NMOS管MN6的栅极与NMOS管MN7的栅极相连,源极为电压输入端EN_in;PMOS管MP6的漏极与NMOS管MN7的漏极相连;NMOS管MN7的栅极与漏极相连,源极与电阻R2的第一端相连;电阻R2的第二端与电阻R3的第一端、NMOS管MN8的漏极相连;NMOS管MN8的栅极与反相器INV2的第二端相连;反相器INV2的第一端与NMOS管MN8的栅极相连;电阻R3的第二端、NMOS管MN8的源极和NMOS管MN9的源极均接地;PMOS管MP7的漏极与反相器INV3的第一端、NMOS管MN9的漏极相连;反相器INV3的第二端与反相器INV4的第一端相连;反相器INV4的第二端为电压输出端EN_out。
进一步地,为了保证低阈值使能电路300使能关断时电路正常输出低电平,器件参数设置如下:记(W/L)MPn为第n个PMOS管的宽长比,n=1,2,3…,(W/L)MNn第n个NMOS管的宽长比,n=1,2,3…,则其宽长比如下:
(W/L)MP6=2*(W/L)MP4
(W/L)MN6=4*(W/L)MN7
(W/L)MP1=(W/L)MP2
(W/L)MP3=(W/L)MP4
(W/L)MP4=(W/L)MP5
较佳的:记AE1,AE2分别为PNP型晶体管QN1和PNP型晶体管QN2的发射区面积,则其发射区面积比如下:AE1:AE2=1:N,其中,N为大于1的正整数。
进一步地,分别对带偏置启动电路100、偏置电路200和低阈值使能电路300的工作原理进行说明。
1、偏置启动电路100的工作原理:
具体地,偏置启动电路100的作用是消除偏置简并点,使偏置电路200能正常启动工作,其工作原理如下:当电源VDD上电时,VDD通过PMOS管MP1将a点电位拉高,则NMOS管MN3导通,使得偏置电路200中的PMOS管MP3和PMOS管MP4两条支路中均有电流流过,偏置电路200开始工作,此时PMOS管MP2、NMOS管MN2支路中也有电流流过,使得NMOS管MN1导通,将a点电位拉低,NMOS管MN3截止,使偏置启动电路100和偏置电路200脱离,偏置电路200开始正常工作。
2、偏置电路200的工作原理:
偏置电路200是一个PTAT基准电流源电路,给低阈值使能电路300提供电流源。其器件参数设置如下:
(W/L)MP1=(W/L)MP2
(W/L)MP3=(W/L)MP4
(W/L)MN4=(W/L)MN5
(W/L)MN4=(W/L)MN5
AE1:AE2=1:N。
其中,(W/L)MPn为第n个PMOS管的宽长比,n=1,2,3…,(W/L)MNn第n个NMOS管的宽长比,n=1,2,3…;AE1,AE2分别为PNP型晶体管QN1和PNP型晶体管QN2的发射区面积,N为大于1的正整数。
由于PMOS管MP3和PMOS管MP4的宽长比相等,NMOS管MN4和NMOS管MN5的宽长比也相等,则可得到当偏置电路200正常工作后,b点和c点电位相等,则:
式中,VEB是PNP型晶体管的发射极与基极电压差,VT=kT/q为热电压,k为玻尔兹曼常数,q为电荷量;IQ1,IQ2分别为流过PNP型晶体管QP1和PNP型晶体管QP2的集电极电流,IS1,IS2分别为PNP型晶体管QP1和PNP型晶体管QP2的集电极饱和电流。
由于PNP型晶体管QP1和PNP型晶体管QP2的发射区面积比AE1:AE2=1:N,则:
IS1:IS2=AE1:AE2=1:N…………(2)
由于PMOS管MP1和PMOS管MP2的宽长比相等,且工作在饱和区,则:
IQ1:IQ2=1:1…………(3)
将式(2)(3)代入到式(1)中,可得:
△VR1=VTln N,则:
因此,这是一个PTAT电流源,其大小与绝对温度成正比,与电源电压无关。
3、低阈值使能电路300的工作原理:
为保证使能关断时电路正常输出低电平,器件参数设置如下:
(W/L)MP6=2*(W/L)MP4
(W/L)MN6=4*(W/L)MN7
低阈值使能电路300主要通过一个低阈值的迟滞比较器实现,通过PTAT电流源流过电阻R2和电阻R3,在f点产生一个低位的基准电压Vf,当输入电压EN_in低于Vf时,电压输出端EN_out输出低电平信号,当输入电压EN_in高于Vf时,电压输出端EN_out输出高电平信号。
电路工作原理如下:
当输入电压EN_in为GND时,NMOS管MN6导通,将d点电位拉低,反相器INV1输出高电平,NMOS管MN9导通,将h点拉低,再经过反相器INV3和反相器INV4二级反相,电压输出端EN_out输出低电平,控制芯片关断,此时反相器INV2输出低电平,NMOS管MN8截止,电阻R3接入电路中,则:
Vf=IMP6*(R2+R3);
由于(W/L)MP6=2*(W/L)MP4,则有IMP6=2*IQ2,可得:
Vf=2IQ2*(R2+R3);
当输入电压EN_in从GND开始上升,上升到2IQ2*(R2+R3)时,NMOS管MN6截止,则Vd变成高电平,反相器INV1输出低电平,NMOS管MN9截止,Vh变高电平,再经过反相器INV3和反相器INV4二级反相,电压输出端EN_out输出高电平,控制芯片开启,此时反相器INV2输出高电平,NMOS管MN8导通,电阻R3两端短接,则此时,
Vf=IMP6*R2=2IQ2*R2;
因此,低阈值使能电路300从开启到关断,需要输入电压EN_in下降到2IQ2*R2,而从关断到开启,需要输入电压EN_in上升到2IQ2*(R2+R3),迟滞量为2IQ2*R3
由于则可推知,
低阈值使能电路300的开启阈值VTH+,关断阈值VTH-以及迟滞量VHYS分别是:
可见,通过调整电阻R1、R2、R3的阻值比例即可得到不同的阈值电压,且能做到比NMOS管的阈值电压Vthn小得多的电压值,实现使能关断与开启低阈值的设置。分压电阻使用的是同种类型的电阻,对于同一晶圆上同种电阻的偏差配置在同一个比例,因此,电压VTH+,VTH-,VHYS可以保持不变。
本实用新型提供了一种具有迟滞功能的低阈值使能电路,利用PTAT基准电流源产生一个受工艺和电源电压影响较小的基准电压,用于迟滞比较器的比较基准,从而实现了使能电路的低阈值和迟滞功能,解决了现有使能电路存在无法满足部分芯片的低阈值要求以及在NMOS管的阈值电压附近存在振荡风险的问题。
尽管已描述了本实用新型的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,附权利要求意欲解释为包括优选实施例以及落入本实用新型范围的所有变更和修改。

Claims (3)

1.一种具有迟滞功能的低阈值使能电路,其特征在于,包括依次电性连接的偏置启动电路、偏置电路和低阈值使能电路;
所述偏置启动电路包括PMOS管MP1,PMOS管MP2,NMOS管MN1,NMOS管MN2,NMOS管MN3;
所述偏置电路包括PMOS管MP3,PMOS管MP4,NMOS管MN4,NMOS管MN5,PNP型晶体管QP1,PNP型晶体管QP2,电阻R1;
所述低阈值使能电路包括PMOS管MP5,PMOS管MP6,PMOS管MP7,NMOS管MN6,NMOS管MN7,NMOS管MN8,NMOS管MN9,反相器INV1,反相器INV2,反相器INV3,反相器INV4,电阻R2,电阻R3;
所述偏置启动电路的连接关系如下:PMOS管MP1的源极和PMOS管MP2的源极均连接至电源VDD;PMOS管MP1的栅极、NMOS管MN1的源极、NMOS管MN2的源极和NMOS管MN3的源极均接地;PMOS管MP1的漏极与NMOS管MN3的栅极、NMOS管MN1的漏极相连;PMOS管MP2的漏极与NMOS管MN2的漏极相连;NMOS管MN2的漏极与栅极相连;NMOS管MN1的栅极与NMOS管MN2的栅极相连;PMOS管MP2的栅极、NMOS管MN3的漏极与所述低阈值使能电路中的PMOS管MP7的栅极相连;
所述偏置电路的连接关系如下:PMOS管MP3的源极和PMOS管MP4的源极均连接至电源VDD;PMOS管MP3的栅极、PMOS管MP4的栅极与所述低阈值使能电路中的PMOS管MP7的栅极相连;PMOS管MP4的栅极与漏极相连,漏极与NMOS管MN5的漏极相连;PMOS管MP3的漏极与NMOS管MN4的漏极相连;NMOS管MN4的漏极与栅极相连,源极与PNP型晶体管QP1的发射极相连,栅极与NMOS管MN5的栅极相连;NMOS管MN5的源极与电阻R1的第一端相连;电阻R1的第二端与PNP型晶体管QP2的发射极相连;PNP型晶体管QP2的基极与PNP型晶体管QP1的基极相连并接地;PNP型晶体管QP2的集电极与PNP型晶体管QP1的集电极均接地;
所述低阈值使能电路的连接关系如下:PMOS管MP5的源极、PMOS管MP6的源极和PMOS管MP7的源极均连接至电源VDD;PMOS管MP5的栅极、PMOS管MP6的栅极与PMOS管MP7的栅极相连;PMOS管MP5的漏极与NMOS管MN6的漏极、反相器INV1的第一端相连;反相器INV1的第二端与NMOS管MN9的栅极、反相器INV2的第一端相连;NMOS管MN6的栅极与NMOS管MN7的栅极相连,源极为电压输入端EN_in;PMOS管MP6的漏极与NMOS管MN7的漏极相连;NMOS管MN7的栅极与漏极相连,源极与电阻R2的第一端相连;电阻R2的第二端与电阻R3的第一端、NMOS管MN8的漏极相连;NMOS管MN8的栅极与反相器INV2的第二端相连;反相器INV2的第一端与NMOS管MN8的栅极相连;电阻R3的第二端、NMOS管MN8的源极和NMOS管MN9的源极均接地;PMOS管MP7的漏极与反相器INV3的第一端、NMOS管MN9的漏极相连;反相器INV3的第二端与反相器INV4的第一端相连;反相器INV4的第二端为电压输出端EN_out。
2.如权利要求1所述的具有迟滞功能的低阈值使能电路,其特征在于:记(W/L)MPn为第n个PMOS管的宽长比,n=1,2,3…,(W/L)MNn为第n个NMOS管的宽长比,n=1,2,3…,则其宽长比具有如下关系:
(W/L)MP6=2*(W/L)MP4
( W / L ) M P 5 = 1 2 * ( W / L ) M P 4 ;
(W/L)MN6=4*(W/L)MN7
(W/L)MP1=(W/L)MP2
(W/L)MP3=(W/L)MP4
(W/L)MN4=(W/L)MN5
3.如权利要求1所述的具有迟滞功能的低阈值使能电路,其特征在于:记AE1,AE2分别为PNP型晶体管QN1和PNP型晶体管QN2的发射区面积,则其发射区面积比如下:AE1:AE2=1:N,其中,N为大于1的正整数。
CN201621181018.7U 2016-10-27 2016-10-27 一种具有迟滞功能的低阈值使能电路 Withdrawn - After Issue CN206133348U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201621181018.7U CN206133348U (zh) 2016-10-27 2016-10-27 一种具有迟滞功能的低阈值使能电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201621181018.7U CN206133348U (zh) 2016-10-27 2016-10-27 一种具有迟滞功能的低阈值使能电路

Publications (1)

Publication Number Publication Date
CN206133348U true CN206133348U (zh) 2017-04-26

Family

ID=58577519

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201621181018.7U Withdrawn - After Issue CN206133348U (zh) 2016-10-27 2016-10-27 一种具有迟滞功能的低阈值使能电路

Country Status (1)

Country Link
CN (1) CN206133348U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106354189A (zh) * 2016-10-27 2017-01-25 厦门新页微电子技术有限公司 一种具有迟滞功能的低阈值使能电路
CN109612596A (zh) * 2018-11-01 2019-04-12 珠海亿智电子科技有限公司 一种温度检测电路
CN110134174A (zh) * 2018-02-08 2019-08-16 华邦电子股份有限公司 具有磁滞功能的电源启动重置电路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106354189A (zh) * 2016-10-27 2017-01-25 厦门新页微电子技术有限公司 一种具有迟滞功能的低阈值使能电路
CN106354189B (zh) * 2016-10-27 2017-09-29 厦门新页微电子技术有限公司 一种具有迟滞功能的低阈值使能电路
CN110134174A (zh) * 2018-02-08 2019-08-16 华邦电子股份有限公司 具有磁滞功能的电源启动重置电路
CN109612596A (zh) * 2018-11-01 2019-04-12 珠海亿智电子科技有限公司 一种温度检测电路

Similar Documents

Publication Publication Date Title
CN104362585B (zh) 一种过温保护电路
CN206133348U (zh) 一种具有迟滞功能的低阈值使能电路
CN102385407B (zh) 一种带隙基准电压源
CN101470457B (zh) 带隙基准电压发生电路
CN107272819B (zh) 一种低功耗低温漂cmos亚阈值基准电路
CN106406410B (zh) 一种自偏置结构带隙基准源电路
CN106354189B (zh) 一种具有迟滞功能的低阈值使能电路
CN103378830A (zh) 上电复位电路
CN107664711A (zh) 掉电侦测器
CN105871354A (zh) 恒压电路及振荡装置
CN105846397A (zh) 一种高精度过温保护电路
CN108594924A (zh) 一种超低功耗全cmos亚阈工作的带隙基准电压电路
CN108415503A (zh) 一种低压低功耗基准电路
CN105159377B (zh) 一种低功耗的电源调节电路
CN108494385A (zh) 低频振荡电路及偏置电压和电流产生电路
CN102789255B (zh) 翻转阈值可调欠压锁存和基准电压电路
CN204361662U (zh) 一种过温保护电路
CN107908216B (zh) 一种非带隙无电阻基准源
CN106843350A (zh) 带隙基准电路
CN103825556B (zh) 振荡电路
CN107959476A (zh) 低功耗电流饥饿型振荡器电路
CN108563280A (zh) 一种提升电源抑制比的带隙基准源
CN206099297U (zh) 一种高精度的低压保护电路
CN103926967A (zh) 低压低功耗基准电压源及低基准电压产生电路
CN108123683A (zh) 一种晶振电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
AV01 Patent right actively abandoned
AV01 Patent right actively abandoned

Granted publication date: 20170426

Effective date of abandoning: 20170929