CN205721749U - 具动态设定错误更正码组态的结构 - Google Patents

具动态设定错误更正码组态的结构 Download PDF

Info

Publication number
CN205721749U
CN205721749U CN201620483940.5U CN201620483940U CN205721749U CN 205721749 U CN205721749 U CN 205721749U CN 201620483940 U CN201620483940 U CN 201620483940U CN 205721749 U CN205721749 U CN 205721749U
Authority
CN
China
Prior art keywords
unit
host apparatus
error correcting
correcting code
flash memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620483940.5U
Other languages
English (en)
Inventor
陈炳杰
陈孟豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asolid Technology Co Ltd
Original Assignee
Asolid Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asolid Technology Co Ltd filed Critical Asolid Technology Co Ltd
Priority to CN201620483940.5U priority Critical patent/CN205721749U/zh
Application granted granted Critical
Publication of CN205721749U publication Critical patent/CN205721749U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

一种具动态设定错误更正码组态的结构,其包含有一主机装置;一与主机装置连接的直接内存访问单元;一与主机装置连接的错误码侦测单元;一与主机装置连接的中央处理器;一与主机装置连接的缓冲存储器;一与缓冲存储器连接的群组区分单元;以及一与主机装置连接的闪存。藉此,可对闪存进行测试评估后分为若干群组,而各群组各有对应的优化错误更正码组态与内存页面,并依据组态选择任一群组对应写入数据,而达到增加闪存可靠度的功效。

Description

具动态设定错误更正码组态的结构
技术领域
本实用新型是有关于一种具动态设定错误更正码组态的结构,尤指一种可对闪存进行测试评估后分为若干群组,而各群组各有对应的优化错误更正码组态与内存页面,并依据组态选择任一群组对应写入数据,而达到增加闪存可靠度功效的结构。
背景技术
一般现有的内存错误更正结构,如中国台湾专利公开第201447562号的“基于可用内存空间选择冗余储存组态”、公开第201015561号“具有错误修正码容量设定单元之闪存控制器及其方法”、公开第201108239号的“内存装置内错误更正的动态数据储存系统及方法”、公开第201025346号的“闪存控制器、其错误更正码控制器及其方法和系统”、公开第201108238号的“应用可变动错误更正码容量的闪存控制方法”以及公开第200945024号的“决定非挥发性内存中错误更正码区块之位数的方法”。
然而,上述各公开专利案虽可达到对内存进行错误码更正的效果,但是以各公开专利案而言,其皆是以固定大小的方式对内存进行错误码更正处理,一旦有某一区块损坏,该区块便无法使用。
因此,为改善上述缺失,本案的创作人特潜心研究,开发本实用新型,以有效改善现有技术的缺点。
实用新型内容
本实用新型的主要目的在于,提供一种具动态设定错误更正码组态的结构,可对闪存进行测试评估后分为若干群组,而各群组各有对应的优化错误更正码组态与内存页面,并依据组态选择任一群组对应写入数据,而达到增加闪存可靠度的功效。
为达上述目的,本实用新型所采用的技术方案是:一种具动态设定错误更正码组态的结构,其特点是,其包括有一主机装置、一直接内存访问单元、一错误码侦测单元、一中央处理器、一缓冲存储器、一群组区分单元及闪存,该直接内存访问单元、错误码侦测单元、中央处理器、缓冲存储器及闪存皆与主机装置连接;该群组区分单元与该缓冲存储器连接。
所述主机装置、直接内存访问单元、错误码侦测单元、中央处理器、缓冲存储器以及群组区分单元皆设于一壳体中,且该主机装置更进一步连接有与闪存对接的连接器,该连接器设于壳体的一侧。
所述直接内存访问单元可读取闪存的内存数据。
所述错误码侦测单元可修正直接内存访问单元于读取闪存时所产生的错误。
所述中央处理器可供作为主机装置、直接内存访问单元、错误码侦测单元、缓冲存储器以及群组区分单元运作时的处理。
所述缓冲存储器可存放直接内存访问单元所读取的内存数据。
所述群组区分单元可利用缓冲存储器中的内存数据进行测试、分群、写入数据及检查。
附图说明
图1是本实用新型的外观示意图。
图2是本实用新型的方块示意图。
标号对照:
主机装置1
连接器11
直接内存访问单元2
错误码侦测单元3
中央处理器4
缓冲存储器5
群组区分单元6
闪存7
壳体8。
具体实施方式
请参阅图1及图2所示,分别为本实用新型的外观示意图及本实用新型的方块示意图。如图所示:本实用新型为一种具动态设定错误更正码组态的结构,其至少包含有一主机装置1、一直接内存访问单元2、一错误码侦测单元3、一中央处理器4、一缓冲存储器5、一群组区分单元6以及一闪存7所构成,而该主机装置1、直接内存访问单元2、错误码侦测单元3、中央处理器4、缓冲存储器5以及群组区分单元6皆设于一壳体8中。
上述所提的主机装置1进一步连接有一连接器11,该连接器11设于壳体8的一侧。
该直接内存访问单元2与主机装置1连接。
该错误码侦测单元3与主机装置1连接。
该中央处理器4与主机装置1连接,而该中央处理器4可供作为主机装置1、直接内存访问单元2、错误码侦测单元3、缓冲存储器5以及群组区分单元6运作时的处理。
该缓冲存储器5与主机装置1连接。
该群组区分单元6与缓冲存储器5连接。
该闪存7与主机装置1的连接器11对接。如是,藉由上述结构构成一全新的具动态设定错误更正码组态的结构。
当本实用新型于运用时,是以直接内存访问单元2读取闪存7的内存数据,且由错误码侦测单元3依所需修正直接内存访问单元2于读取闪存7时所产生的错误,并将直接内存访问单元2所读取的内存数据存放缓冲存储器5中,之后再由群组区分单元6以缓冲存储器5中的内存数据进行测试评估,而将闪存7的内存数据分成若干群组,并使各群组各有对应的优化错误更正码组态与内存页面,之后开始写入其中一群组数据,再检查该群组的内存页面是否已用完,若该群组的内存页面已用完,则再挑选下一群组进行检查,若该群组的内存页面尚未用完,则依该错误更正码组态写入闪存7的内存区块,藉以动态调整错误更正码组态,而达到增加闪存可靠度的功效。
综上所述,本实用新型的具动态设定错误更正码组态的结构可有效改善现有技术的种种缺点,可对闪存进行测试评估后分为若干群组,而各群组各有对应的优化错误更正码组态与内存页面,并依据组态选择任一群组对应写入数据,而达到增加闪存可靠度的功效;进而能使本实用新型产生更进步、更实用、更符合使用者所须,确已符合实用新型专利申请的要件,依法提出专利申请。
惟以上所述,仅为本实用新型的较佳实施例而已,当不能以此限定本实用新型实施的范围。故,凡依本实用新型申请专利范围及创作说明书内容所作的简单的等效变化与修饰,皆应仍属本实用新型专利涵盖的范围内。

Claims (7)

1.一种具动态设定错误更正码组态的结构,其特征在于,其包括有一主机装置、一直接内存访问单元、一错误码侦测单元、一中央处理器、一缓冲存储器、一群组区分单元及闪存,该直接内存访问单元、错误码侦测单元、中央处理器、缓冲存储器及闪存皆与主机装置连接;该群组区分单元与该缓冲存储器连接。
2.如权利要求1所述的具动态设定错误更正码组态的结构,其特征在于,所述主机装置、直接内存访问单元、错误码侦测单元、中央处理器、缓冲存储器以及群组区分单元皆设于一壳体中,且该主机装置更进一步连接有与闪存对接的连接器,该连接器设于壳体的一侧。
3.如权利要求2所述的具动态设定错误更正码组态的结构,其特征在于,所述直接内存访问单元可读取闪存的内存数据。
4.如权利要求3所述的具动态设定错误更正码组态的结构,其特征在于,所述错误码侦测单元可修正直接内存访问单元于读取闪存时所产生的错误。
5.如权利要求4所述的具动态设定错误更正码组态的结构,其特征在于,所述中央处理器可供作为主机装置、直接内存访问单元、错误码侦测单元、缓冲存储器以及群组区分单元运作时的处理。
6.如权利要求5所述的具动态设定错误更正码组态的结构,其特征在于,所述缓冲存储器可存放直接内存访问单元所读取的内存数据。
7.如权利要求6所述的具动态设定错误更正码组态的结构,其特征在于,所述群组区分单元可利用缓冲存储器中的内存数据进行测试、分群、写入数据及检查。
CN201620483940.5U 2016-05-25 2016-05-25 具动态设定错误更正码组态的结构 Active CN205721749U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620483940.5U CN205721749U (zh) 2016-05-25 2016-05-25 具动态设定错误更正码组态的结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620483940.5U CN205721749U (zh) 2016-05-25 2016-05-25 具动态设定错误更正码组态的结构

Publications (1)

Publication Number Publication Date
CN205721749U true CN205721749U (zh) 2016-11-23

Family

ID=57299395

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620483940.5U Active CN205721749U (zh) 2016-05-25 2016-05-25 具动态设定错误更正码组态的结构

Country Status (1)

Country Link
CN (1) CN205721749U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111506523A (zh) * 2019-01-31 2020-08-07 森富科技股份有限公司 配置内存结构
CN112162890A (zh) * 2020-09-24 2021-01-01 深圳市航顺芯片技术研发有限公司 一种mcu的dma压力测试方法、设备及存储介质

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111506523A (zh) * 2019-01-31 2020-08-07 森富科技股份有限公司 配置内存结构
CN111506523B (zh) * 2019-01-31 2023-05-16 森富科技股份有限公司 配置内存结构
CN112162890A (zh) * 2020-09-24 2021-01-01 深圳市航顺芯片技术研发有限公司 一种mcu的dma压力测试方法、设备及存储介质
CN112162890B (zh) * 2020-09-24 2021-09-21 深圳市航顺芯片技术研发有限公司 一种mcu的dma压力测试方法、设备及存储介质

Similar Documents

Publication Publication Date Title
CN103425597B (zh) 数据储存装置和快闪存储器的区块管理方法
CN103473146B (zh) 存储器控制方法、存储器控制器以及电子装置
CN106484316A (zh) 用来管理一记忆装置的方法以及记忆装置与控制器
US11145386B2 (en) Chip testing method, device, electronic apparatus and computer readable medium
CN109933280A (zh) 数据存储装置及其操作方法
CN205721749U (zh) 具动态设定错误更正码组态的结构
CN106997317A (zh) 通过检测泄漏电流及感测时间的快速软数据读取
CN110415240A (zh) 样本图像生成方法及装置、电路板缺陷检测方法及装置
CN103364016A (zh) 传感器数据记录装置、方法和程序
CN107493469A (zh) 一种确定sfr测试卡的感兴趣区域的方法及装置
CN106155830A (zh) 数据储存装置以及错误校正方法
CN111104246A (zh) 提升dram的错误检测与纠错的验证效率的方法、装置、计算机设备及存储介质
US10446238B2 (en) Pseudo single pass NAND memory programming
CN103839592A (zh) 用于嵌入式快闪存储器的内建自测试方法及装置
CN109102549A (zh) 图像光源颜色的检测方法、装置、计算机设备及存储介质
CN112420117A (zh) 测试sram的方法、装置、计算机设备及存储介质
CN109634826B (zh) 控制器极限性能分析方法、装置、计算机设备及存储介质
CN110570892A (zh) 控制存储器刷新的方法、装置以及控制器
DE102021121974A1 (de) Speicher-steuereinheit und speichersystem, welches diese enthält
CN114627959A (zh) 闪存检测方法、闪存检测装置、设备及介质
CN112270948B (zh) 支持DRAM x16颗粒的测试方法及装置、DRAM存储器的测试设备
CN106571165B (zh) 一种ddr器件读写信号的测试方法及装置
TW202236288A (zh) 一種應用于Flash智慧分析檢測的檢測方法、系統、智慧終端機以及電腦可讀儲存介質
CN108109670A (zh) 一种基于Matlab的Nand Flash测试系统及方法
CN114333973A (zh) 一种阈值电压分布的获取方法、系统及相关组件

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant