CN204731785U - 基于云平台管理的验证码智能采集设备 - Google Patents

基于云平台管理的验证码智能采集设备 Download PDF

Info

Publication number
CN204731785U
CN204731785U CN201520492394.7U CN201520492394U CN204731785U CN 204731785 U CN204731785 U CN 204731785U CN 201520492394 U CN201520492394 U CN 201520492394U CN 204731785 U CN204731785 U CN 204731785U
Authority
CN
China
Prior art keywords
circuit
cloud
cloud platform
chip microcomputer
identifying code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201520492394.7U
Other languages
English (en)
Inventor
门涛
费怡敏
汪舟
孙燕
曹代第
张贵红
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Leshan Normal University
Original Assignee
Leshan Normal University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Leshan Normal University filed Critical Leshan Normal University
Priority to CN201520492394.7U priority Critical patent/CN204731785U/zh
Application granted granted Critical
Publication of CN204731785U publication Critical patent/CN204731785U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

本实用新型公开了基于云平台管理的验证码智能采集设备,主要由云平台、一级处理电路组成,云平台连接一级处理电路;云平台内设置有云服务器、云管理系统及云存储器,云管理系统方便连接云服务器和云存储器,云管理系统通过有线或无线网络与一级处理电路连接;一级处理电路内设置有图文采集电路、解码电路、单片机及电源电路,图文采集电路连接解码电路,解码电路连接单片机,电源电路与单片机连接,单片机通过无线或有线网络与云管理系统连接;通过云计算技术进行有效管理,使得在进行图文采集时只需要采集所需要的图文信息而屏蔽掉不需要的图文信息,在进行采集时需通过验证环节才能使得前端采集器正常工作,以达到降低资源浪费的目的。

Description

基于云平台管理的验证码智能采集设备
技术领域
本实用新型涉及验证码技术、云计算技术、智能采集技术等领域,具体的说,是基于云平台管理的验证码智能采集设备。
背景技术
云计算(cloud computing)是基于互联网的相关服务的增加、使用和交付模式,通常涉及通过互联网来提供动态易扩展且经常是虚拟化的资源。云是网络、互联网的一种比喻说法。过去在图中往往用云来表示电信网,后来也用来表示互联网和底层基础设施的抽象。因此,云计算甚至可以让你体验每秒10万亿次的运算能力,拥有这么强大的计算能力可以模拟核爆炸、预测气候变化和市场发展趋势。用户通过电脑、笔记本、手机等方式接入数据中心,按自己的需求进行运算。
现阶段广为接受的是美国国家标准与技术研究院(NIST)定义:云计算是一种按使用量付费的模式,这种模式提供可用的、便捷的、按需的网络访问, 进入可配置的计算资源共享池(资源包括网络,服务器,存储,应用软件,服务),这些资源能够被快速提供,只需投入很少的管理工作,或与服务供应商进行很少的交互。
验证码(CAPTCHA)是“Completely Automated Public Turing test to tell Computers and Humans Apart”(全自动区分计算机和人类的图灵测试)的缩写,是一种区分用户是计算机还是人的公共全自动程序。可以防止:恶意破解密码、刷票、论坛灌水,有效防止某个黑客对某一个特定注册用户用特定程序暴力破解方式进行不断的登陆尝试,实际上用验证码是现在很多网站通行的方式,我们利用比较简易的方式实现了这个功能。这个问题可以由计算机生成并评判,但是必须只有人类才能解答。由于计算机无法解答CAPTCHA的问题,所以回答出问题的用户就可以被认为是人类。常用的验证码识别技术包括文字识别、图片识别、视频识别、音频识别等。
现有技术在图文采集时,往往是将需要的和不需要的置于采集区域内的所有图文信息皆采集下来,为此将造成极大的资源浪费,同时在采集时无验证环节,使得采集系统一直处于工作状态,为此也将造成极大的资源浪费。
实用新型内容
本实用新型的目的在于设计出基于云平台管理的验证码智能采集设备,解决了现有技术在在进行图文采集时易出现极大资源浪费的弊端,通过云计算技术进行有效管理,使得在进行图文采集时只需要采集所需要的图文信息而屏蔽掉不需要的图文信息,并且结合验证码技术,在进行采集时需通过验证环节才能使得前端采集器正常工作,以达到降低资源浪费的目的。
本实用新型通过下述技术方案实现:基于云平台管理的验证码智能采集设备,主要由云平台、一级处理电路组成,所述云平台连接一级处理电路;所述云平台内设置有云服务器、云管理系统及云存储器,所述云管理系统方便连接云服务器和云存储器,所述云管理系统通过有线或无线网络与一级处理电路连接;所述一级处理电路内设置有图文采集电路、解码电路、单片机及电源电路,所述图文采集电路连接解码电路,所述解码电路连接单片机,所述电源电路与单片机连接,所述单片机通过无线或有线网络与云管理系统连接。
为更好地实现本实用新型,进一步的,在所述一级处理电路内还设置有复位电路和时钟电路,所述单片机分别与复位电路和时钟电路连接。
为更好地实现本实用新型,进一步的,在所述一级处理电路内还设置有接口电路,所述接口电路连接单片机。
为更好地实现本实用新型,进一步的,还包括二级处理电路,所述二级处理电路内设置有存储电路、FPGA处理器及信号处理电路,所述FPGA处理器方便连接存储电路、单片机及信号处理电路。
为更好地实现本实用新型,进一步的,所述存储电路包括随机存储器和FLASH存储器。
为更好地实现本实用新型,进一步的,所述FPGA处理器采用型号为Virtex-II的FPGA芯片。
为更好地实现本实用新型,进一步的,所述单片机采用51系列单片机。
为更好地实现本实用新型,进一步的,所述随机存储器采用静态随机存储器或动态随机存储器。
本实用新型与现有技术相比,具有以下优点及有益效果:
(1)本实用新型解决了现有技术在在进行图文采集时易出现极大资源浪费的弊端,通过云计算技术进行有效管理,使得在进行图文采集时只需要采集所需要的图文信息而屏蔽掉不需要的图文信息,并且结合验证码技术,在进行采集时需通过验证环节才能使得前端采集器正常工作,以达到降低资源浪费的目的。
(2)本实用新型利用云平台进行管理,根据云平台所提供的数据进行针对性的采集,使得整个系统的工作效率更高,同时也避免出现资源浪费的情况发生。
(3)本实用新型能够完全实现智能化采集的目的,整个系统的工作都受云平台管控,从而降低人工成本的投入。
(4)本实用新型为保障前端采集的稳定、高效且提高前端采集的处理性能,特将前端采集电路设置成两级处理。
(5)本实用新型采用现有成熟的单片机及FPGA处理技术,有效保障整个系统的安全稳定运行。
附图说明
图1为本实用新型的结构图。
具体实施方式
下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
实施例1:
本实用新型提出了基于云平台管理的验证码智能采集设备,如图1所示,主要由云平台、一级处理电路组成,所述云平台连接一级处理电路;所述云平台内设置有云服务器、云管理系统及云存储器,所述云管理系统方便连接云服务器和云存储器,所述云管理系统通过有线或无线网络与一级处理电路连接;所述一级处理电路内设置有图文采集电路、解码电路、单片机及电源电路,所述图文采集电路连接解码电路,所述解码电路连接单片机,所述电源电路与单片机连接,所述单片机通过无线或有线网络与云管理系统连接。
在设计使用时,电源电路提供电源使得单片机工作,云平台内的云管理系统根据云服务器及云存储器内所存储的资源信息下发需要采集的数据信息而后通过无线或有线网络传输至单片机内,单片机将对其进行解析后下发采集指令至解码电路内的传输电路中,而后解码电路内的传输电路将该指令发送至图文采集电路中,根据采集指令内的采集要求对置于采集区域内的图文信息中所需要的信息进行采集;同时单片机还将通过解码电路内的传输电路发送验证信息至图文采集电路内,图文采集电路将自动的判断该验证信息是否正确,若正确才能根据采集指令内的采集要求进行图文采集,如若不正确,将反馈代表验证错误的回复信息至云管理系统中,云管理系统进行策略调节,直到验证正确,开始采集为止;解决了现有技术在在进行图文采集时易出现极大资源浪费的弊端,通过云计算技术进行有效管理,使得在进行图文采集时只需要采集所需要的图文信息而屏蔽掉不需要的图文信息,并且结合验证码技术,在进行采集时需通过验证环节才能使得前端采集器正常工作,以达到降低资源浪费的目的。
实施例2:
本实施例是在上述实施例的基础上进一步优化,为更好地实现本实用新型,进一步的,如图1所示,特别设置有下述结构:在所述一级处理电路内还设置有复位电路和时钟电路,所述单片机分别与复位电路和时钟电路连接,所述时钟电路,可给单片机提供一个合适的起振时钟信号,复位电路,能够避免单片机出现程序跑飞,从而宕机的情况发生。
实施例3:
本实施例是在上述任一实施例的基础上进一步优化,为更好地实现本实用新型,进一步的,如图1所示,特别设置有下述结构:在所述一级处理电路内还设置有接口电路,所述接口电路连接单片机,接口电路方便进行单片机的调试及资源的拷贝。
实施例4:
本实施例是在上述任一实施例的基础上进一步优化,为更好地实现本实用新型,进一步的,为保障前端采集的稳定、高效且提高前端采集的处理性能,特将前端采集电路设置成两级处理,如图1所示,特别设置有下述结构:还包括二级处理电路,所述二级处理电路内设置有存储电路、FPGA处理器及信号处理电路,所述FPGA处理器方便连接存储电路、单片机及信号处理电路,前端采集电路(一级处理电路和二级处理电路),对图文信息进行采集并处理,一边反馈至云平台内,在使用时,为进一步提高处理性能,上行或下行的数据都将通过二级处理电路进一步进行数据整合,使得所处理出来的数据根据符合云平台或一级处理电路的需求;其中,FPGA处理器在二级处理电路内起中央控制的作用,为二级处理电路的核心;存储电路,起到数据存储及与FPGA处理器之间的数据交互的作用;信号处理电路,将由无线或有线网络所接收到的云平台下行的数据进行相关处理后可被FPGA处理器进行再次处理;或将由FPGA处理器处理后发往云平台的上行数据进行相关处理后适宜无线或有线网络传输至云平台中。
实施例5:
本实施例是在上述任一实施例的基础上进一步优化,为更好地实现本实用新型,进一步的,所述存储电路包括随机存储器和FLASH存储器,外扩的FLASH存储器采用SPR4096A,主要用来存储系统需要的语音数据。SPR4096A FJash具有如下特征:512K×8位的存储空间;内嵌4K×8位的SRAM;外部CPU可以通过串行接口或8位并行接口来访问Flash/SRAM;I/O接口的电压范围为2.25~3.6 V,并支持stand by的省电模式。可以大大降低系统的成本。在使用时,数据处理过程中,单片机结合随机存储器和FLASH存储器可有效完成数据交换,以达到良好的数据处理效果。
实施例6:
本实施例是在上述任一实施例的基础上进一步优化,为更好地实现本实用新型,进一步的,所述随机存储器采用静态随机存储器或动态随机存储器;静态存储器(SRAM)的特点是工作速度快,只要电源不撤除,写入SRAM的信息就不会消失,不需要刷新电路,同时在读出时不破坏原来存放的信息,一经写入可多次读出,但集成度较低,功耗较大,在本实用新型中作高速缓冲存储器(Cache)使用。DRAM是动态随机存储器(Dynamic Random Access Memory),它是利用场效应管的栅极对其衬底间的分布电容来保存信息,以存储电荷的多少,即电容端电压的高低来表示“1”和“0”,在本实用新型中作为主存储器使用。
实施例7:
本实施例是在上述任一实施例的基础上进一步优化,为更好地实现本实用新型,进一步的,所述FPGA处理器采用型号为Virtex-II的FPGA芯片。
Virtex-II FPGA芯片内部资源包括RAM,乘法器,IOB,可编程互联线,数字时钟管理器DCM和可编程逻辑阵列CLB。
CLB:每个CLB包括开关阵列、4个slice、两条单独的进位链及本地布线资源。slice包含了基本的逻辑单元,开关阵列用于同基本的布线资源相连接,本地互联线用于连接内部slice以及相邻CLB中的slice。
slice:slice是XilinxFPGA中的基本逻辑单元,在一般的设计中,逻辑资源的使用情况用已使用的slice的个数来衡量。每个slice包括两个四输入查找表(LUT)、一条进位链以及两个寄存器,还包括一些多路选择器。
multiplier:乘法器输入位宽为18bit,输出36bit,每个18*18的乘法器可作为2个9*9乘法器使用。在芯片内部,乘法器和内嵌RAM是相邻的。
IOB:输入:2个DDR寄存器。输出:2个DDR寄存器、两个3态使能DDR寄存器。输入输出有单独的时钟和使能,共享复位和置位信号。提供可选的电平标准: LVTTL, LVCMOS (3.3V, 2.5V, 1.8V,1.5V)、 PCI-X (133 MHz)PCI (3.3V 33 MHz & 66 MHz)、GTL、GTLP等。 RAM:双端口RAM,每个端口拥有同步的读写使能,两个端口有使用单独的时钟,在器件内部,RAM与乘法器相邻,以获得更高速度。
DCM:每个器件多达12个DCM,分布在顶部和底部的边缘,提供DLL,DFS,DPS。DCM输出能直接驱动互联线。
实施例8:
本实施例是在上述任一实施例的基础上进一步优化,为更好地实现本实用新型,进一步的,所述单片机采用51系列单片机。
以上所述,仅是本实用新型的较佳实施例,并非对本实用新型做任何形式上的限制,凡是依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化,均落入本实用新型的保护范围之内。

Claims (9)

1.基于云平台管理的验证码智能采集设备,其特征在于:主要由云平台、一级处理电路组成,所述云平台连接一级处理电路;所述云平台内设置有云服务器、云管理系统及云存储器,所述云管理系统方便连接云服务器和云存储器,所述云管理系统通过有线或无线网络与一级处理电路连接;所述一级处理电路内设置有图文采集电路、解码电路、单片机及电源电路,所述图文采集电路连接解码电路,所述解码电路连接单片机,所述电源电路与单片机连接,所述单片机通过无线或有线网络与云管理系统连接。
2.根据权利要求1所述的基于云平台管理的验证码智能采集设备,其特征在于:在所述一级处理电路内还设置有复位电路和时钟电路,所述单片机分别与复位电路和时钟电路连接。
3.根据权利要求1所述的基于云平台管理的验证码智能采集设备,其特征在于:在所述一级处理电路内还设置有接口电路,所述接口电路连接单片机。
4.根据权利要求1-3任一项所述的基于云平台管理的验证码智能采集设备,其特征在于:还包括二级处理电路,所述二级处理电路内设置有存储电路、FPGA处理器及信号处理电路,所述FPGA处理器方便连接存储电路、单片机及信号处理电路。
5.根据权利要求4所述的基于云平台管理的验证码智能采集设备,其特征在于:所述存储电路包括随机存储器和FLASH存储器。
6.根据权利要求5所述的基于云平台管理的验证码智能采集设备,其特征在于:所述随机存储器采用静态随机存储器或动态随机存储器。
7.根据权利要求4所述的基于云平台管理的验证码智能采集设备,其特征在于:所述FPGA处理器采用型号为Virtex-II的FPGA芯片。
8.根据权利要求4所述的基于云平台管理的验证码智能采集设备,其特征在于:所述单片机采用51系列单片机。
9.根据权利要求1或2或3或5或6或7所述的基于云平台管理的验证码智能采集设备,其特征在于:所述单片机采用51系列单片机。
CN201520492394.7U 2015-07-09 2015-07-09 基于云平台管理的验证码智能采集设备 Expired - Fee Related CN204731785U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520492394.7U CN204731785U (zh) 2015-07-09 2015-07-09 基于云平台管理的验证码智能采集设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520492394.7U CN204731785U (zh) 2015-07-09 2015-07-09 基于云平台管理的验证码智能采集设备

Publications (1)

Publication Number Publication Date
CN204731785U true CN204731785U (zh) 2015-10-28

Family

ID=54390120

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520492394.7U Expired - Fee Related CN204731785U (zh) 2015-07-09 2015-07-09 基于云平台管理的验证码智能采集设备

Country Status (1)

Country Link
CN (1) CN204731785U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105893629A (zh) * 2016-05-25 2016-08-24 江苏斯因信息科技有限公司 基于物联网与云计算的能源监管系统及其监管软件
CN109558262A (zh) * 2018-11-30 2019-04-02 武汉推杰网络科技有限公司 一种基于计算机验证码识别的大数据分析系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105893629A (zh) * 2016-05-25 2016-08-24 江苏斯因信息科技有限公司 基于物联网与云计算的能源监管系统及其监管软件
CN109558262A (zh) * 2018-11-30 2019-04-02 武汉推杰网络科技有限公司 一种基于计算机验证码识别的大数据分析系统

Similar Documents

Publication Publication Date Title
CN103258066B (zh) 逻辑簇的布局方法
CN106575145A (zh) 芯片上系统中存储器访问的功率管理
CN104391770B (zh) 一种嵌入式数据安全系统用soc芯片的在线调试及上位机通讯模块
US20040040005A1 (en) Method for effectively embedding various integrated circuits within field programmable gate arrays
CN204731785U (zh) 基于云平台管理的验证码智能采集设备
CN109857541A (zh) 一种服务器的资源分配方法、系统及相关组件
CN104850516B (zh) 一种ddr变频设计方法和装置
CN103164789A (zh) 一种带安全校验的debug电路结构及其实现方法
CN106815128A (zh) 日志输出方法及装置、电子设备
CN105760558B (zh) Fpga芯片中多输入查找表的布局方法
CN100568252C (zh) 可实现数据自保护的片上系统的ip核
Bonamy et al. Power consumption models for the use of dynamic and partial reconfiguration
CN103220150A (zh) 一种基于fpga的税收校验卡
CN105718679A (zh) 一种fpga的资源布局方法及装置
CN107566499A (zh) 数据同步的方法、装置和系统
CN104424142A (zh) 一种多核处理器系统中访问共享资源的方法与装置
CN105893036A (zh) 一种嵌入式系统的兼容式加速器扩展方法
CN106934187A (zh) 一种提高芯片fpga原型验证效率的调试方法及系统
CN102591817A (zh) 一种多总线桥控制器及其实现方法
CN116010331A (zh) 到多个定时域的访问
US20230119051A1 (en) Method and apparatus for constructing fpga chip top-level schematic and storage medium
CN106133838A (zh) 一种可扩展可配置的fpga存储结构和fpga器件
CN107870878A (zh) 存储系统、终端及计算机装置
Jin et al. FPGA prototype design of the computation nodes in a cluster based MPSoC
CN114397834A (zh) 一种基于虚拟机器人控制器模拟fpga系统及其使用方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20151028

Termination date: 20180709

CF01 Termination of patent right due to non-payment of annual fee