CN203118952U - 阵列基板、显示装置 - Google Patents

阵列基板、显示装置 Download PDF

Info

Publication number
CN203118952U
CN203118952U CN 201320148552 CN201320148552U CN203118952U CN 203118952 U CN203118952 U CN 203118952U CN 201320148552 CN201320148552 CN 201320148552 CN 201320148552 U CN201320148552 U CN 201320148552U CN 203118952 U CN203118952 U CN 203118952U
Authority
CN
China
Prior art keywords
active layer
oxide active
oxide
area
battery lead
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 201320148552
Other languages
English (en)
Inventor
成军
陈江博
孔祥永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN 201320148552 priority Critical patent/CN203118952U/zh
Application granted granted Critical
Publication of CN203118952U publication Critical patent/CN203118952U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本实用新型实施例公开了一种阵列基板、显示装置,涉及显示装置技术领域,利用透明氧化物有源层第二区域形成储存电容的第一电极板,增加了阵列基板的开口率。本实用新型实施例的阵列基板,包括:氧化物有源层、像素电极,所述氧化物有源层包括氧化物有源层第一区域以及氧化物有源层第二区域的图案,所述像素电极与所述氧化物有源层第二区域相对应的部分形成储存电容,所述氧化物有源层第二区域构成储存电容的第一电极板,所述与氧化物有源层第二区域相对应的像素电极构成储存电容的第二电极板,所述第一电极板与第二电极板之间的膜层构成储存电容的介电质。

Description

阵列基板、显示装置
技术领域
本实用新型涉及显示装置技术领域,尤其涉及一种阵列基板、显示装置。
背景技术
近年来,随着科技水平的不断进步和提高,显示技术得到了快速的发展。基于其高品质的图像显示、自发光、响应速度快、宽视角等优势特点,OLED(Organic Light-Emitting Diode,有机发光二极管显示器)在显示领域中占据了广阔的市场,越来越多的OLED显示装置为人们所熟知并在日常生活领域中得到了广泛的应用。
然而发明人发现现有技术阵列基板至少存在如下问题:现有技术中OLED驱动电路中的储存电容是由不透明的金属电极与像素电极形成的,因此,不透明的金属电极直接影响了开口率的大小,进而增加了显示装置发光所需要的电流强度,缩短了显示装置的使用寿命。
发明内容
本实用新型的实施例提供一种阵列基板、显示装置,通过透明氧化物有源层第二区域形成储存电容的第一电极板,增加阵列基板的开口率。
为解决上述技术问题,本实用新型的实施例采用如下技术方案:
本申请的一方面,提供一种阵列基板,包括:氧化物有源层、像素电极,所述氧化物有源层包括氧化物有源层第一区域以及氧化物有源层第二区域的图案,所述像素电极与所述氧化物有源层第二区域相对应的部分形成储存电容,所述氧化物有源层第二区域构成储存电容的第一电极板,所述与氧化物有源层第二区域相对应的像素电极构成储存电容的第二电极板,所述第一电极板与第二电极板之间的膜层构成储存电容的介电质。
优选的,所述第一电极板是由对氧化物有源层第二区域进行氢等离子体工艺处理形成的,所述第一电极板的电阻率小于5×10-3Ω·cm。
进一步的,所述阵列基板还包括刻蚀阻挡层和/或钝化层,所述第一电极板与第二电极板之间的膜层包括钝化层和/或刻蚀阻挡层。
进一步的,氧化物有源层的材质为氧化铟镓锌、氧化铟锌、氧化铟锡或者氧化铟镓锡。
进一步的,所述刻蚀阻挡层以及所述钝化层分别为硅的氧化物、硅的氮化物、铪的氧化物、硅的氮氧化物或者铝的氧化物中的任意一种或多种形成的透明单层或复合层结构。
本申请的另一方面,提供一种显示装置,包括上述阵列基板。
本申请的再一方面,提供一种阵列基板的制作方法,包括形成氧化物有源层、像素电极图案,沉积氧化物薄膜后,通过构图工艺形成包括氧化物有源层第一区域以及氧化物有源层第二区域的图案,所述像素电极与所述氧化物有源层第二区域相对应的部分形成储存电容,所述氧化物有源层第二区域构成储存电容的第一电极板,所述与氧化物有源层第二区域相对应的像素电极构成储存电容的第二电极板,所述第一电极板与第二电极板之间的膜层构成储存电容的介电质。
优选的,通过对氧化物有源层第二区域进行氢等离子体工艺处理形成包括第一电极板的图案,所述第一电极板的电阻率小于5×10-3Ω·cm。
优选的,所述氢等离子体处理工艺的处理时间为150S,处理功率为800~2000W,氢等离子流量为80SCCM。
进一步的,所述阵列基板还包括刻蚀阻挡层和/或钝化层,所述第一电极板与第二电极板之间的膜层包括钝化层和/或刻蚀阻挡层。
本实用新型申请提供的阵列基板、显示装置,利用透明氧化物材料形成储存电容的第一电极板,使得形成的储存电容结构具有透光性,从而增加阵列基板的开口率,降低显示装置发光所需的电流强度,延长了显示装置的使用寿命。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为AMOLED阵列基板的驱动电路图;
图2为本实用新型实施例阵列基板的布局示意图;
图3为图2所述阵列基板A-A向的层间剖面示意图;
图4为本实用新型实施例层间剖面示意图之二;
图5为本实用新型实施例阵列基板制作方法的流程示意图;
图6为本实用新型实施例阵列基板制作方法的流程示意图;
图7为本实用新型实施例涂覆光刻胶处理氧化物有源层第二区域的示意图。
附图标记说明:
1—基板;
2—栅极;
3—栅绝缘层;
401—氧化物有源层第一区域;
402—氧化物有源层第二区域;
5—刻蚀阻挡层;
6—源极;
7—漏极;
8—钝化层;
9—像素电极;
10—重叠区域;
11—栅线;
12—数据线;
13—电源线;
201—第一栅极;
202—第二栅极;
601—第一源极;
602—第二源极;
701—第一漏极;
702—第二漏极;
111—第一过孔;
112—第二过孔;
113—第三过孔。
具体实施方式
本实用新型实施例提供了一种阵列基板、显示装置,通过透明氧化物有源层第二区域形成储存电容的第一电极板,增加阵列基板的开口率。
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。附图中各层薄膜厚度和区域大小形状不反映AMOLED(Active MatrixOLED,主动式矩阵有机发光二极管)阵列基板的真实比例,目的只是示意说明本实用新型内容。
下面结合下述附图对本实用新型实施例做详细描述。
本实施例提供一种AMOLED的阵列基板,所述阵列基板的驱动电路示意图可参考图1所示的电路图。如图1所示,图1为一种AMOLED的像素结构的驱动电路图,该像素单元电路结构包括两个薄膜晶体管以及一个电容,其中,栅线电连接于第一薄膜晶体管的栅电极,数据线电连接于第一薄膜晶体管的漏电极。栅线提供的电信号使第一薄膜晶体管处于导通/关断状态;当第一薄膜晶体管打开时,数据线提供的电信号使第二薄膜晶体管处于导通/关断状态;当第二薄膜晶体管打开时,电源线输入的信号通过第二薄膜晶体管驱动AMOLED发光。
如图2和图3所示,图2为本实用新型实施例阵列基板像素单元的布局示意图,图3为图2中A-A向的剖面图。图3为本实用新型薄膜晶体管的剖面图,所反映的是一个薄膜晶体管的结构。本实施例薄膜晶体管的主体结构包括形成在基板1上的栅极2、栅绝缘层3、氧化物有源层、刻蚀阻挡层5、源极6、漏极7、钝化层8、像素电极9。所述薄膜晶体管尤其包括氧化物有源层第一区域401以及氧化物有源层第二区域402,具体地,氧化物有源层第一区域401以及氧化物有源层第二区域402在同一次构图工艺中形成,当然,也可以根据需要使上述图案不在同一次构图工艺中形成。其中,所述像素电极9与所述氧化物有源层第二区域402相对应的部分形成储存电容,所述氧化物有源层第二区域402构成储存电容的第一电极板,所述与氧化物有源层第二区域402相对应的像素电极9构成储存电容的第二电极板,所述第一电极板与第二电极板之间的膜层构成储存电容的介电质。
具体的,如图2所示,本实施例AMOLED阵列基板的主体结构包括栅线11、数据线12、电源线13,数据线12和电源线13与栅线11垂直,并与两个相邻的栅线11一起限定了像素区域。像素区域内分别形成有作为寻址元件的第一薄膜晶体管(也称开关薄膜晶体管)、用于控制有机发光二极管的第二薄膜晶体管(也称驱动薄膜晶体管)以及像素电极9,第一薄膜晶体管位于栅线11与数据线12交叉点的位置,第二薄膜晶体管位于栅线11与电源线13交叉点的位置,其中第一薄膜晶体管的第一漏极701通过第一过孔111与第二薄膜晶体管的第二栅极202相连接,亦或者将第一薄膜晶体管的第一漏极701做到第二薄膜晶体管栅极所在位置,直接作为第二栅极202。
如图2所示,本实施例中第一栅极201、第二栅极202、栅线11设置在基板1上并在同一次构图工艺中形成,其中第一栅极201与栅线11连接,第二栅极202不与栅线11相连,同时第一栅极201与第二栅极202不相连。栅绝缘层3形成在第一栅极201、第二栅极202、栅线11上并覆盖整个基板1。通过第二次构图工艺形成包括氧化物有源层的图案,其中,氧化物有源层第一区域401形成第一薄膜晶体管半导体沟道以及第二薄膜晶体管半导体沟道,第一薄膜晶体管半导体沟道设置在第一栅极201上方,第二薄膜晶体管半导体沟道设置在第二栅极202上方,第一薄膜晶体管半导体沟道与第二薄膜晶体管半导体沟道互不相连。刻蚀阻挡层5形成在氧化物有源层第一区域401以及氧化物有源层第二区域402上并覆盖整个基板1。然后,数据线12、第一源极601、第一漏极701及电源线13、第二源极602、第二漏极702在同一次构图工艺中形成,其中,第一源极601的一端与数据线12连接,第一源极601和第一漏极701之间通过第一薄膜半导体沟道区域相连;第二源极602的一端与电源线13连接,第二源极602和第二漏极702之间通过第二薄膜半导体沟道区域相连。钝化层8形成在数据线12、第一源极601、第一漏极701及电源线13、第二源极602、第二漏极702上并覆盖整个基板1。然后通过第四次构图工艺形成像素电极9的图案。
需要说明的是,阵列基板源极和漏极的名称,因电流的流动方向不同而异,在本实用新型中为了方便描述,将与像素电极相连接的称为漏极。
需要补充说明的是,在形成刻蚀阻挡层5后,其上开设有第一过孔111、第二过孔112,其中第一过孔111开设在第二栅极202的上方,穿透刻蚀阻挡层5、栅绝缘层3到达第二栅极202,第一漏极701通过第一过孔111与第二栅极202相连;第二过孔112开设在氧化物有源层第二区域402的上方,穿透刻蚀阻挡层5到达氧化物有源层第二区域402,第一漏极701通过第二过孔112与氧化物有源层第二区域402相连。在形成钝化层8后,其上开设有第三过孔113,其中第三过孔113开设在第二漏极702上方,穿透钝化层8到达第二漏极702,像素电极9通过第三过孔113与第二漏极702相连。
将完成上述步骤的阵列基板中氧化物有源层第二区域402与像素电极9相对应的部分称为重叠区域10。如图2所示,重叠区域10即为储存电容所在区域。其中,氧化物有源层第二区域402构成储存电容的第一电极板,与氧化物有源层第二区域402相对应的像素电极9构成储存电容的第二电极板,第一电极板与第二电极板之间的膜层构成储存电容的介电质。由于储存电容均由透明材料构成,因此储存电容呈现透光性。
另外,栅极、栅线、源极、漏极以及数据线可为由钼(Mo)、钼铌合金(MoNb)、铝(Al)、铝钕合金(AlNd)、钛(Ti)、铬(Cr)、铜(Cu)等中的任意一种或多种材料形成的单层或多层的复合叠层结构。上述材质中包含不透光的金属材料,因此形成的栅极、栅线、源极、漏极以及数据线结构为不透光结构。优选的,栅极、栅线、源极、漏极以及数据线为Mo、Al或含Mo、Al的合金组成的单层或多层复合膜结构,其形成的膜层厚度为100nm~3000nm。
栅绝缘层可为由硅的氧化物(SiOx)、硅的氮化物(SiNx)、铪的氧化物(HfOx)、硅的氮氧化物(SiON)、铝的氧化物(AlOx)等中的任意一种或任意两种材料形成的多层复合膜结构。氧化物有源层由包含In(铟)、Ga(镓)、Zn(锌)、O(氧)、Sn(锡)等元素的薄膜形成,其中该薄膜中必须包含氧元素和其他两种或两种以上的元素,例如氧化物有源层的材质可为IGZO(氧化铟镓锌)、IZO(氧化铟锌)、InSnO(氧化铟锡)、InGaSnO(氧化铟镓锡)等。
刻蚀阻挡层、钝化层可为由硅的氧化物(SiOx)、硅的氮化物(SiNx)、铪的氧化物(HfOx)、铝的氧化物(AlOx)中的任意一种或任意两种材料形成的多层复合透明膜层结构。刻蚀阻挡层以及钝化层其特点是膜层中含有较低的低氢含量,并且具有很好的表面特性。
像素电极可为氧化铟锡(ITO)或者氧化铟锌(IZO)或者其它透明氧化物制作而成。以ITO材质为例,通常使用溅射成膜的方法制备形成非晶态的ITO,再通过退火工艺使之晶体化。优选的,像素电极的膜层厚度为20~150nm。
本实用新型实施例所述的阵列基板储存电容为平行板电容结构。根据平行板电容结构的计算公式,所述储存电容满足C=εS/4πkd。其中,ε为介电常数,S为储存电容的两极板的对应面积,d为储存电容的两极板间的距离,k是静电力常量。储存电容的两极板对应面积取决于氧化物有源层第二区域与像素电极的相对应的区域,极板间的距离取决于氧化物有源层第二区域与像素电极之间夹置的膜层厚度。因此,通过调整对应的区域以及夹置的膜层厚度可生成所需的储存电容。另外,本领域技术人员可以明白,氧化物有源层第二区域与像素电极的相对应的区域由氧化物有源层第二区域与像素电极共同决定,因此形成的相对应区域的形状可有多种可能,例如:形成的相对应的区域可为长方形、正方形、三角形等常见形状或者不规则的形状。另外,形成的相对应的区域还可由多块区域共同形成,而不仅限于由一块区域形成。
需要说明的是,本实用新型所述的阵列基板仅列举了底栅型结构,本实用新型所提及的技术方案也同样适用于顶栅型结构,包括源漏极形成在基板上,其上依次形成钝化层、氧化物有源层、栅绝缘层以及栅极的结构;也或者如图4所示,包括氧化物有源层形成在基板上,其上依次形成钝化层、源漏极、钝化层、栅绝缘层以及栅极的结构。与底栅型结构的阵列基板相比,共同点在于氧化物有源层所起的作用以及氧化物有源层第二区域的设置,因此,顶栅型结构的阵列基板同样适用于本技术方案,以上所述两种结构的顶栅型结构及其制造方法在此不再赘述。
另外,需要说明的是,本实用新型仅列举了2T1C型像素结构的阵列基板,即阵列基板中像素驱动电路中包括2个薄膜晶体管以及一个电容。其中,氧化物有源层包括氧化物有源层第一区域以及氧化物有源层第二区域,氧化物有源层第一区域用于构成薄膜晶体管的半导体沟道区域,氧化物有源层第二区域用于构成储存电容的第一电极板,使得形成的储存电容具有可透光性,最终增加了阵列基板的开口率。显然,本实用新型所提及的技术方案形成的阵列基板也可具有其它变化,例如:阵列基板的像素驱动电路由三个薄膜晶体管构成或由四个薄膜晶体管构成,与上述实施例阵列基板相比,共同点在于氧化物有源层所起的作用以及氧化物有源层第二区域的设置,在此不作赘述。
本实用新型实施例的阵列基板,利用透明氧化物有源层第二区域形成储存电容的第一电极板、与透明氧化物有源层第二区域对应的像素电极形成储存电容的第二电极板,使得形成的储存电容结构具有透光性,从而增加阵列基板的开口率,降低显示装置发光所需的电流强度,延长了显示装置的使用寿命。
优选的,此后,对完成上述工艺的基板进行氢等离子体处理,第一电极板是由对氧化物有源层第二区域进行氢等离子体工艺处理形成的,使得所述第一电极板的电阻率小于5×10-3Ω·cm,其导电性能更接近于金属电极板。
以用IGZO(In-Ga-Zn-Ox,铟镓锌氧化物)作为氧化物有源层为例,对氧化物有源层第二区域进行氢等离子体处理,处理过程通过反应离子刻蚀装置或者等离子体增强型化学气相沉积装置来完成,处理时间为150S,处理功率为800~2000W,处理使用的氢气流量为80SCCM(英文:standard-state cubic centimeterper minute,中文:标况毫升每分)。处理完成后,氧化物有源层第二区域的电阻率变为1×10-3Ω·cm,构成储存电容的第一电极板,体现导体特性;而未经处理的氧化物有源层第一区域的电阻率大于106Ω·cm,构成薄膜晶体管的半导体沟道区域,体现半导体特性。
具体的,如图7所示,本实施例中在基板上1形成栅极2以及栅线、栅绝缘层3、氧化物有源层,通过一次构图工艺形成氧化物有源层第一区域401以及氧化物有源层第二区域402的图案。然后,在上述基板上涂覆光刻胶,经构图工艺除去氧化物有源层第二区域402上方的光刻胶,对完成上述工艺的基板进行氢等离子体工艺处理,以使经处理过程后的氧化物有源层第二区域402表现为导体特性。具体的,处理完成后,氧化物有源层第二区域402的电阻率变为1×10-3Ω·cm。需要说明的是,由于光刻胶的保护,氧化物有源层第一区域并不受氢等离子体工艺处理的影响,因此,在除去光刻胶后,氧化物有源层第一区域的电阻率仍大于106Ω·cm,构成薄膜晶体管的半导体沟道区域,体现半导体特性。
进一步的,所述阵列基板还包括刻蚀阻挡层和/或钝化层,所述第一电极板与第二电极板之间的膜层包括钝化层和/或刻蚀阻挡层。钝化层和/或刻蚀阻挡层均为透明的绝缘膜层,因此可用于构成储存电容的介电质结构。
进一步的,氧化物有源层的材质为氧化铟镓锌、氧化铟锌、氧化铟锡或者氧化铟镓锡。
进一步的,所述刻蚀阻挡层以及所述钝化层分别为硅的氧化物、硅的氮化物、铪的氧化物、硅的氮氧化物或者铝的氧化物中的任意一种或多种形成的透明单层或复合层结构。
本实用新型实施例的阵列基板,利用透明氧化物有源层第二区域402形成储存电容的第一电极板、与透明氧化物有源层第二区域402对应的像素电极9形成储存电容的第二电极板,使得形成的储存电容结构具有透光性,从而增加阵列基板的开口率,降低显示装置发光所需的电流强度,延长了显示装置的使用寿命。
本实用新型的另一方面,提供一种显示装置,包括上述的阵列基板。其中,所述阵列基板的结构以及工作原理同上述实施例,在此不再赘述。另外,显示装置的其他部分的结构可以参考现有技术,对此本文不再详细描述。
本实用新型实施例的显示装置,其中的阵列基板利用透明氧化物材料形成储存电容的第一电极板,使得形成的储存电容结构具有透光性,从而增加阵列基板的开口率,降低显示装置发光所需的电流强度,延长了显示装置的使用寿命。
本实用新型的再一方面,提供一种阵列基板的制作方法,如图5所示,包括以下步骤:
步骤S1、在基板上沉积栅金属薄膜,通过构图工艺形成包括栅极、栅线的图形;
步骤S2、在完成前述步骤的基板上形成栅绝缘层;
步骤S3、在完成前述步骤的基板上沉积氧化物有源层薄膜,通过构图工艺形成包括氧化物有源层第一区域以及氧化物有源层第二区域的图形;
步骤S4、在完成前述步骤的基板上形成刻蚀阻挡层薄膜,通过构图工艺形成包括刻蚀阻挡层、刻蚀阻挡层第一过孔以及刻蚀阻挡层第二过孔,所述刻蚀阻挡层第一过孔位于栅极的所在位置,穿透刻蚀阻挡层以及栅绝缘层到达栅极,过孔内露出栅极;所述刻蚀阻挡层第二过孔位于氧化物有源层第二区域的所在位置,穿透刻蚀阻挡层到达氧化物有源层第二区域,过孔内露出氧化物有源层第二区域;
步骤S5、在完成前述步骤的基板上沉积源漏金属薄膜,通过构图工艺形成包括源极、漏极、数据线及电源线的图形;
步骤S6、在完成前述步骤的基板上沉积钝化层薄膜,通过构图工艺形成包括钝化层及钝化层过孔的图形,所述钝化层过孔位于漏极的所在位置,穿透钝化层到达漏极,过孔内露出漏极。
步骤S7、在完成前述步骤的基板上沉积透明导电薄膜,通过构图工艺形成包括像素电极的图形,所述像素电极通过过孔与漏极连接。
本实用新型实施例的阵列基板制造方法,利用透明氧化物有源层第二区域构成储存电容的第一电极板、与透明氧化物有源层第二区域对应的像素电极形成储存电容的第二电极板,第一电极板与第二电极板之间的膜层构成储存电容的介电质,使得形成的储存电容结构具有透光性,从而增加阵列基板的开口率,降低显示装置发光所需的电流强度,延长了显示装置的使用寿命。
优选的,通过对氧化物有源层第二区域进行氢等离子体工艺处理形成包括第一电极板的图案,所述第一电极板的电阻率小于5×10-3Ω·cm。
图6为本实用新型优选实施例阵列基板制造方法的流程图,包括:
步骤S101、采用磁控溅射或热蒸发的方法,在基板上沉积栅金属薄膜,采用普通掩模板通过构图工艺形成包括第一栅极、第二栅极及栅线的图形;
步骤S102、采用旋转涂覆的方法涂覆一层栅绝缘层;
步骤S103、采用等离子体增强化学气相沉积方法,沉积氧化物有源层薄膜,通过构图工艺形成包括氧化物有源层第一区域以及氧化物有源层第二区域的图形;
步骤S104、在氧化物有源层薄膜上涂覆一层光刻胶,通过构图工艺形成暴露氧化物有源层第一区域的光刻胶图形;在氢气条件下,对完成以上步骤的基板进行氢等离子体处理,具体的处理时间为150S,处理功率为800~2000W,处理使用的氢气流量为80SCCM处理完成后,剥除上述基板上的光刻胶;
步骤S105、采用等离子体增强化学气相沉积方法,沉积刻蚀阻挡层薄膜,并采用普通掩模板通过构图工艺形成包括第一过孔以及第二过孔的图形,所述第一过孔位于第二栅极的所在位置,穿透刻蚀阻挡层、栅绝缘层到达第二栅极;第二过孔位于氧化物有源层第二区域的所在位置,穿透刻蚀阻挡层到达氧化物有源层第二区域;
步骤S106、采用磁控溅射或热蒸镀的方法,沉积源漏金属薄膜,通过构图工艺形成包括第一、第二源极漏极、数据线、电源线的图形;所述第一漏极通过第一过孔、第二过孔分别与第二栅极、氧化物有源层第二区域连接;
步骤S107、采用等离子体增强化学气相沉积方法,沉积钝化层薄膜,并采用普通掩模板通过构图工艺形成包括第三过孔的图形,所述第三过孔位于第二漏极的所在位置,穿透钝化层到达第二漏极;
步骤S108、沉积透明导电薄膜,通过构图工艺形成像素电极的图形,所述像素电极通过第三过孔与第二漏极连接。
本实施例是一种在完成氧化物有源层步骤后对氧化物有源层第二区域进行氢等离子体处理的技术方案,其制备过程已在前述技术方案中详细介绍,这里不在赘述。
进一步的,所述氢等离子体处理工艺的处理时间为150S,处理功率为800~2000W,氢等离子流量为80SCCM。
进一步的,所述阵列基板还包括刻蚀阻挡层和/或钝化层,所述第一电极板与第二电极板之间的膜层包括钝化层和/或刻蚀阻挡层。
本实用新型实施例的阵列基板制造方法,利用透明氧化物有源层第二区域构成储存电容的第一电极板、与透明氧化物有源层第二区域对应的像素电极形成储存电容的第二电极板,使得形成的储存电容结构具有透光性,从而增加阵列基板的开口率,降低显示装置发光所需的电流强度,延长了显示装置的使用寿命。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以所述权利要求的保护范围为准。

Claims (6)

1.一种阵列基板,包括:氧化物有源层、像素电极,其特征在于,所述氧化物有源层包括氧化物有源层第一区域以及氧化物有源层第二区域的图案,所述像素电极与所述氧化物有源层第二区域相对应的部分形成储存电容,所述氧化物有源层第二区域构成储存电容的第一电极板,所述与氧化物有源层第二区域相对应的像素电极构成储存电容的第二电极板,所述第一电极板与第二电极板之间的膜层构成储存电容的介电质。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一电极板是由对氧化物有源层第二区域进行氢等离子体工艺处理形成的,所述第一电极板的电阻率小于5×10-3Ω·cm。
3.根据权利要求1或2所述的阵列基板,其特征在于,所述阵列基板还包括刻蚀阻挡层和/或钝化层,所述第一电极板与第二电极板之间的膜层包括钝化层和/或刻蚀阻挡层。
4.根据权利要求1或2所述的阵列基板,其特征在于,氧化物有源层的材质为氧化铟镓锌、氧化铟锌、氧化铟锡或者氧化铟镓锡。
5.根据权利要求3所述的阵列基板,其特征在于,所述刻蚀阻挡层以及所述钝化层分别为硅的氧化物、硅的氮化物、铪的氧化物、硅的氮氧化物或者铝的氧化物中的任意一种或多种形成的透明单层或复合层结构。
6.一种显示装置,其特征在于包括权利要求1-5任一项所述阵列基板。
CN 201320148552 2013-03-28 2013-03-28 阵列基板、显示装置 Expired - Lifetime CN203118952U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201320148552 CN203118952U (zh) 2013-03-28 2013-03-28 阵列基板、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201320148552 CN203118952U (zh) 2013-03-28 2013-03-28 阵列基板、显示装置

Publications (1)

Publication Number Publication Date
CN203118952U true CN203118952U (zh) 2013-08-07

Family

ID=48899271

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201320148552 Expired - Lifetime CN203118952U (zh) 2013-03-28 2013-03-28 阵列基板、显示装置

Country Status (1)

Country Link
CN (1) CN203118952U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103208506A (zh) * 2013-03-28 2013-07-17 京东方科技集团股份有限公司 阵列基板、显示装置及制作方法
CN107808895A (zh) * 2017-10-24 2018-03-16 深圳市华星光电半导体显示技术有限公司 透明oled显示器及其制作方法
US10446633B2 (en) 2017-10-24 2019-10-15 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Transparent OLED display with transparent storage capacitor and manufacturing method thereof

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103208506A (zh) * 2013-03-28 2013-07-17 京东方科技集团股份有限公司 阵列基板、显示装置及制作方法
CN107808895A (zh) * 2017-10-24 2018-03-16 深圳市华星光电半导体显示技术有限公司 透明oled显示器及其制作方法
WO2019080255A1 (zh) * 2017-10-24 2019-05-02 深圳市华星光电半导体显示技术有限公司 透明oled显示器及其制作方法
CN107808895B (zh) * 2017-10-24 2019-10-01 深圳市华星光电半导体显示技术有限公司 透明oled显示器及其制作方法
US10446633B2 (en) 2017-10-24 2019-10-15 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Transparent OLED display with transparent storage capacitor and manufacturing method thereof

Similar Documents

Publication Publication Date Title
CN103208506A (zh) 阵列基板、显示装置及制作方法
CN107680993B (zh) Oled面板及其制作方法
CN104078424B (zh) 低温多晶硅tft阵列基板及其制备方法、显示装置
KR101991338B1 (ko) 박막트랜지스터 어레이 기판 및 그 제조방법
CN103219391B (zh) 一种薄膜晶体管及其制作方法、阵列基板和显示装置
CN104253159B (zh) 薄膜晶体管及制备方法、阵列基板及制备方法和显示装置
US9748280B2 (en) Thin film transistor and method of fabricating the same, array substrate and method of fabricating the same, and display device
KR101912406B1 (ko) 평판 표시 장치용 백플레인, 상기 백플레인의 제조방법, 및 상기 백플레인을 포함하는 유기 발광 표시 장치
US8912538B2 (en) Thin film transistor array substrate and method for manufacturing the same
KR102518392B1 (ko) 박막트랜지스터 어레이 기판
CN103730510B (zh) 一种薄膜晶体管及其制备方法、阵列基板、显示装置
CN103208525B (zh) 一种薄膜晶体管及其制造方法、阵列基板和显示器件
CN104218094B (zh) 一种薄膜晶体管、显示基板及显示装置
US20160343739A1 (en) Thin film transistor, method of manufacturing thin film transistor, array substrate and display device
KR20100027377A (ko) 박막 트랜지스터 기판 및 이의 제조 방법
CN103477441A (zh) 薄膜晶体管、显示面板和薄膜晶体管的制造方法
CN103325841A (zh) 薄膜晶体管及其制作方法和显示器件
CN208622728U (zh) 一种阵列基板、显示面板及显示装置
CN108172595A (zh) 薄膜晶体管基底
CN102646684A (zh) 一种阵列基板及其制造方法和显示设备
CN104285286A (zh) 半导体装置及其制造方法
CN103018990A (zh) 一种阵列基板和其制备方法、及液晶显示装置
CN106229297A (zh) Amoled像素驱动电路的制作方法
US9553197B2 (en) Thin film transistor and display device including the same
CN203118952U (zh) 阵列基板、显示装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20130807

CX01 Expiry of patent term