CN202217666U - 3300伏平面非穿通型绝缘栅极晶体管芯片 - Google Patents

3300伏平面非穿通型绝缘栅极晶体管芯片 Download PDF

Info

Publication number
CN202217666U
CN202217666U CN201120255381XU CN201120255381U CN202217666U CN 202217666 U CN202217666 U CN 202217666U CN 201120255381X U CN201120255381X U CN 201120255381XU CN 201120255381 U CN201120255381 U CN 201120255381U CN 202217666 U CN202217666 U CN 202217666U
Authority
CN
China
Prior art keywords
microns
punch
bipolar transistor
insulated gate
gate bipolar
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN201120255381XU
Other languages
English (en)
Inventor
刘闯
饶祖刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Zhonghuan Semiconductor Joint Stock Co Ltd
Original Assignee
Tianjin Zhonghuan Semiconductor Joint Stock Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Zhonghuan Semiconductor Joint Stock Co Ltd filed Critical Tianjin Zhonghuan Semiconductor Joint Stock Co Ltd
Priority to CN201120255381XU priority Critical patent/CN202217666U/zh
Application granted granted Critical
Publication of CN202217666U publication Critical patent/CN202217666U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Formation Of Insulating Films (AREA)

Abstract

本实用新型涉及一种3300伏平面非穿通型绝缘栅极晶体管芯片,采用中子辐照掺杂的区溶单晶抛光片;其掺杂浓度在2E13cm-3和2.3E13cm-3之间;其少子寿命分布在100微秒到1毫秒之间;采用逐级分布式的结终端扩展技术,其结深在6微米和7微米之间;浓度分布在E14cm-3和E17cm-3之间;扩散前,结终端注入区和间距的和在34微米和40微米之间;其间距由元胞区向外逐级增大1微米到2微米之间,其优点是在保证耐压的前提下,有效降低芯片面积,简化制造工艺;采用与平面VDMOS兼容的制作工艺,有利于制造。

Description

3300伏平面非穿通型绝缘栅极晶体管芯片
技术领域
    本实用新型涉及半导体器件技术领域,特别涉及一种采用逐级分布式结终端扩展技术的3300伏平面非穿通型绝缘栅极晶体管(IGBT)芯片。
背景技术
    绝缘栅极晶体管(Insulated Gate Bipolar Transistor,简称IGBT)是在双极型晶体管和绝缘栅型场效应晶体管(简称“MOSFET”)基础上发展起来的一种新型复合功率器件。既有功率MOSFET 输入阻抗高,控制功率小,易于驱动,控制简单、开关频率高的优点,又有双极晶体管的导通电压低,通态电流大,损耗小的显著优点。在提倡节能减排、低碳经济的时代,具备节能效率高,便于规模化生产,较易实现节能智慧化等优点的IGBT已成为功率半导体市场发展的主流器件。
    IGBT器件按照栅极的位置分为平面式(planar)和沟槽式(Trench);按照背面电场分布特点分为穿通型(Puch-Through,PT),非穿通型(Non-Punch-Through,NPT),场截止型(Field-Stop,FS)和软穿通型(Soft-Punch-Through,SPT,也称为轻穿通型light-punch-through,LPT);还有为改善反向特性出现的注入增强型(IEGT)和槽式载流子贮存型(CSTBT)。本实用新型涉及的是一种平面非穿通型绝缘栅极晶体管(planar NPT IGBT)的制造工艺。
    IGBT器件在上世纪80年代被GE公司和MOTOROLA公司首次提出以来,其设计和生产一直由西方国家垄断着,国内半导体行业发展相对滞后。在IGBT芯片生产制造方面,国内尚没有厂家提出3300V及以上高压IGBT器件的生产案例。
发明内容
    本实用新型的目的就是为克服现有技术的不足,针对上述问题,提供一种采用逐级分布式结终端扩展技术制造绝缘栅极晶体管的工艺方法,本实用新型的方法填补国内空白的,同时又能与平面VDMOS制造工艺兼容的3300V NPT IGBT的制造工艺,并且具有一定的成本优势。
为实现上述目的,本实用新型采取以下技术方案: 一种3300伏平面非穿通型绝缘栅极晶体管芯片,其特征在于,采用中子辐照掺杂的区溶单晶抛光片;其掺杂浓度在2E13cm-3和2.3E13cm-3之间;其少子寿命分布在100微秒到1毫秒之间。
所述3300伏平面非穿通型绝缘栅极晶体管芯片,采用逐级分布式的结终端扩展工艺加工,其结深在6微米和7微米之间;浓度分布在E14 cm-3和E17cm-3之间;扩散前,结终端注入区和间距的和在34微米和40微米之间;其间距由元胞区向外逐级增大1微米到2微米之间。
    本实用新型由于采取以上技术方案具有以下优点:采用中子嬗变掺杂的区融单晶衬底,使少子寿命控制在100微秒到1毫秒之间,保证芯片截止状态的耐压能力和导通状态的正向压降;采用逐级分布式结终端扩展技术,在保证耐压的前提下,有效降低芯片面积,简化制造工艺;采用与平面VDMOS兼容的制作工艺,有利于制造。
附图说明
    图1是逐级分布式结终端扩展技术中涉及的结终端注入区的分布示意图;
    图2是在采用中子辐照掺杂的N型区溶抛光片上制作逐级分布式结终端的示意图;
    图3是在已经形成的结终端上覆盖场氧化层的示意图;
    图4是形成栅极氧化层和栅极多晶图形的示意图;
    图5是在元胞区注入并扩散P基区和N+发射区的示意图;
    图6是形成层间隔离(包含等离子增强的原硅酸四乙酯TEOS和硼磷硅玻璃层)的示意图;
    图7是形成正面金属(包含栅极金属和发射极金属)的示意图;
    图8是形成正面钝化层(等离子增强的化学气象淀积形成的氧化硅或掺磷氧化硅层和氮化硅层)的示意图;
    图9是形成背面集电极和集电极接触金属层的示意图。
具体实施方式
    为了更清楚的理解本实用新型,结合附图和实施例详细描述本实用新型:
    如图1至图9所示,本实用新型采用的衬底片为区溶单晶抛光片,其掺杂方式采用中子辐照技术,其掺杂剂量2和2.3E13cm-3之间,其主要特点是电阻率径向和轴向分布均匀,少子寿命适中,有利于提高发射极注入效率,增强电导调制作用,降低导通时的正向压降;利用从元胞区到芯片边缘方向不同的结终端注入区和间距,形成掺杂浓度逐级分布的结终端区,有效减小了结终端区的表面积,同时,通过优化注入区大小和其间距可使保证相同耐压时占用的表面积最小化;其制造工艺流程跟平面的垂直双扩散场效应管(VDMOS)制造工艺兼容,具体过程包括如下步骤:
(1)、在区溶单晶抛光片1上注入结终端掺杂区2,元胞区和结终端的间距用光阻进行阻挡;其掺杂元素为硼,掺杂浓度分布在E14 cm-3和E17cm-3之间;注入后的扩散温度为1100度和1180度之间,时间为450分钟;如图2所示;
(2)、在结终端区2扩散后,在表面制备场氧化层3,氧化温度为1050度和1150度之间,氧化层厚度在1.2到1.4微米之间,氧化过程中通入二氯乙烷,然后通过湿法刻蚀,去除元胞区的场氧化层3,如图3所示;
(3)、完成表面清洗后,制备栅氧化层4和栅多晶层5;栅氧化层氧化过程中通入二氯乙烷;栅多晶层采用自掺杂工艺,掺杂后电阻率在17ohm-cm和22ohm-cm之间;通过刻蚀,只留下栅极和场板多晶层5;如图4所示;
(4)、利于栅极的自对准特性完成P型基区6注入和扩散,以及利于光阻阻挡不需要注入N+发射区7;P行基区6的掺杂浓度分布在E14 cm-3和E18 cm-3之间;P基区扩散温度为1150度,时间为100分钟;如图5所示;
(5)、用等离子增强的化学气象淀积的方式制备层间隔离8(包含等离子增强的原硅酸四乙酯TEOS和硼磷硅玻璃层);然后在层间隔离层8经过回流后,使用先湿法后干法的方式,刻出接触孔;回流的温度为900度和1000度之间,时间为30分钟;如图6所示;
(6)、用溅射方式制备正面金属层9,并用干法或湿法方式反刻;如图7所示;
(7)、用等离子增强的化学气象淀积形成正面钝化层(包含氧化硅或掺磷氧化硅层10和氮化硅层11);其中氧化硅层10的厚度为200纳米,氮化硅层厚度为1微米;使用干法刻蚀工艺露出打线区;如图8所示;
(8)、在背面减薄后,用离子注入形成背面集电极12,再用蒸发法制备集电极接触金属13;然后,用低温退火法,进行正面金属9合金和背面注入12激活;如图9所示。
    根据上述说明,结合本领域技术可实现本实用新型的方案。

Claims (2)

1.一种3300伏平面非穿通型绝缘栅极晶体管芯片,其特征在于,采用中子辐照掺杂的区溶单晶抛光片;其掺杂浓度在2E13cm-3和2.3E13cm-3之间。
2.如权利要求1所述3300伏平面非穿通型绝缘栅极晶体管芯片,其特征在于,采用逐级分布式的结终端扩展工艺加工,其结深在6微米和7微米之间;浓度分布在E14 cm-3和E17cm-3之间;扩散前,结终端注入区及间距的和在34微米和40微米之间;其间距由元胞区向外逐级增大1微米到2微米之间。
CN201120255381XU 2011-07-19 2011-07-19 3300伏平面非穿通型绝缘栅极晶体管芯片 Expired - Lifetime CN202217666U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201120255381XU CN202217666U (zh) 2011-07-19 2011-07-19 3300伏平面非穿通型绝缘栅极晶体管芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201120255381XU CN202217666U (zh) 2011-07-19 2011-07-19 3300伏平面非穿通型绝缘栅极晶体管芯片

Publications (1)

Publication Number Publication Date
CN202217666U true CN202217666U (zh) 2012-05-09

Family

ID=46016904

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201120255381XU Expired - Lifetime CN202217666U (zh) 2011-07-19 2011-07-19 3300伏平面非穿通型绝缘栅极晶体管芯片

Country Status (1)

Country Link
CN (1) CN202217666U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014086011A1 (zh) * 2012-12-06 2014-06-12 中国科学院微电子研究所 Rb-igbt的制作方法
CN113903668A (zh) * 2021-09-17 2022-01-07 上海华虹宏力半导体制造有限公司 沟槽型mos器件的制作方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014086011A1 (zh) * 2012-12-06 2014-06-12 中国科学院微电子研究所 Rb-igbt的制作方法
CN113903668A (zh) * 2021-09-17 2022-01-07 上海华虹宏力半导体制造有限公司 沟槽型mos器件的制作方法
CN113903668B (zh) * 2021-09-17 2024-04-23 上海华虹宏力半导体制造有限公司 沟槽型mos器件的制作方法

Similar Documents

Publication Publication Date Title
CN102569067B (zh) 一种平面高压超快软恢复二极管的制造方法
CN102142372B (zh) 制备场阻断型绝缘栅双极晶体管的方法
CN101826552A (zh) 一种具有场截止构造的非穿通型深沟槽igbt及其制造方法
CN102800591A (zh) 一种fs-igbt器件的制备方法
CN202282352U (zh) 通过外延方法形成fs层的高压igbt
CN104425245A (zh) 反向导通绝缘栅双极型晶体管制造方法
CN104465791B (zh) 一种快恢复二极管的结构和背面的制备方法
CN102244096A (zh) 3300伏平面非穿通型绝缘栅极晶体管芯片及制造工艺
CN103035521A (zh) 实现少子存储层沟槽型igbt的工艺方法
CN104681433B (zh) 一种fs‑igbt的制备方法
CN103855206A (zh) 绝缘栅双极晶体管及其制造方法
CN101937941B (zh) 一种晶体硅太阳电池选择性发射结的制作方法
CN202217666U (zh) 3300伏平面非穿通型绝缘栅极晶体管芯片
CN106683989A (zh) 沟槽igbt器件及其制造方法
CN103035693A (zh) 场截止型绝缘栅双极晶体管及其制造方法
CN113193039A (zh) 沟槽型igbt原胞结构制作方法和沟槽型igbt原胞结构
CN102354707A (zh) 一种抗闩锁效应的绝缘栅双极型晶体管
CN104681434A (zh) 一种fs-igbt的制备方法
CN103107189B (zh) Igbt背面结构及制备方法
CN203192800U (zh) 功率半导体器件
CN104616986A (zh) 一种快恢复二极管的制备方法
CN204332965U (zh) 一种平面栅igbt
CN107452623A (zh) 一种快恢复二极管的制造方法及快恢复二极管
CN103794645B (zh) Igbt器件及其制作方法
CN106158941A (zh) 一种双向耐压的绝缘栅双极晶体管结构

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20120509

CX01 Expiry of patent term