CN202103684U - 实现stm-64帧同步的数字电路 - Google Patents
实现stm-64帧同步的数字电路 Download PDFInfo
- Publication number
- CN202103684U CN202103684U CN2011201487172U CN201120148717U CN202103684U CN 202103684 U CN202103684 U CN 202103684U CN 2011201487172 U CN2011201487172 U CN 2011201487172U CN 201120148717 U CN201120148717 U CN 201120148717U CN 202103684 U CN202103684 U CN 202103684U
- Authority
- CN
- China
- Prior art keywords
- stm
- signal
- fpga
- frame synchronization
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
- Optical Communication System (AREA)
Abstract
本实用新型涉及及一种实现STM-64帧同步的数字电路,包括XFP光模块、Transceiver芯片、FPGA电路,XFP光模块将10Gbit/S的光信号转换为差分电信号传入Transceiver芯片,Transceiver芯片则将10Gbit/S的电信号串并变换并传输给FPGA电路,最后在FPGA电路中完成对STM-64信号的帧同步。本实用新型的特点是:一种采用FPGA(现场可编程门阵列电路)实现SDH(同步数字体系)中10G信号,通过该技术,可以在FPGA中实现需要专用芯片才能实现的STM-64的帧同步。该技术中所有数据及帧格式完全符合SDH系统国际通用标准。在同步光缆线路系统,同步复用器(SM),同步数字交叉连接设备(SDXC)等各种SDH设备中有广泛的应用价值。该电路设计简单。
Description
技术领域
本实用新型涉及光通信数字通信领域,特别涉及一种实现STM-64帧同步的数字电路。
背景技术
随着通信及计算机技术的发展,对大量数据进行高速,实时传输的需求越来越多,传统的并行传输技术已经接近理论上限,但仍不能满足需求。因此,高速串行传输技术被越来越多的通信设备采用。高速数据传输对硬件的要求很高(包括芯片接口和电路板走线),而能满足高速传输需求的各种专业IC,ASIC器件不仅价格昂贵,而且功能单一,灵活性低,不能满足用户多样化的需求。特别是在SDH通信系统中,需要对系统中的高速信号分拆,复用,解复用等以及对各种开销进行处理,维护。虽然有相应的专用芯片来达到处理数据的目的,但是却加大了PCB设计的难度,并增加了产品的成本,同时灵活性也有所欠缺。
发明内容
鉴于现在技术存在的不足,本实用新型提供一种实现STM-64帧同步的数字电路,该电路使用FPGA对STM-64的高速信号进行处理,完成STM-64的帧同步传输给下一级进行各种处理。
本实用新型为实现上述目的,所采取的技术方案是:一种实现STM-64帧同步的数字电路,其特征在于:包括XFP光模块、Transceiver芯片、FPGA电路,所述XFP光模块将10Gbit/S的光信号转换为差分电信号传入Transceiver芯片,Transceiver芯片则将10Gbit/S的电信号串并变换并传输给FPGA电路,最后在FPGA电路中完成对STM-64信号的帧同步。
所述FPGA电路包括Receive模块、RXd-sft模块、Frame-head模块,所述Receive模块、RXd-sft模块、Frame-head模块依次连接。
本实用新型的特点是:一种采用FPGA(现场可编程门阵列电路)实现SDH(同步数字体系)中10G信号,通过该技术,可以在FPGA中实现需要专用芯片才能实现的STM-64的帧同步。该技术中所有数据及帧格式完全符合SDH系统国际通用标准。在同步光缆线路系统,同步复用器(SM),同步数字交叉连接设备(SDXC)等各种SDH设备中有广泛的应用价值。该电路设计简单。
附图说明
图1为本实用新型的电路连接框图。
图2为本实用新型FPGA内部电路连接框图。
图3为本实用新型移位寄存器bit错位调整示意图。
图4为本实用新型有限状态机状态转移图。
具体实施方式
如图1所示,实现STM-64帧同步的数字电路,包括XFP光模块、Transceiver芯片、FPGA电路,XFP光模块将10Gbit/S的光信号转换为差分电信号传入Transceiver芯片,Transceiver芯片则将10Gbit/S的电信号串并变换并传输给FPGA电路,最后在FPGA电路中完成对STM-64信号的帧同步。
1) XFP光模块:主要完成对10Gb光信号的光电转换,将装换后10G高速差分信号送入下端;
2) Transceiver芯片:主要完成对10Gb高速电信号的初次串并变换,将10G的信号转换为16路并行的622Mb/s速率信号,并从数据中恢复出622Mhz的时钟,将数据与时钟一起送入下端;
3) FPGA:主要完成16路622M信号的接收,并完成STM-64信号的帧同步。最终输出相关的帧同步/失步指示信号,帧头脉冲等信号,完成整个STM-64帧同步的过程。
本设计中使用的XFP光模块为Openext公司的单向(收)10G光模块,Tranceiver芯片为VITESSE公司的8479芯片,FPGA为Xilinx公司的Virtex5-LX30T,Virtex5系列FPGA是Xlinx公司开发的高端FPGA,集成了RocketIO(高速串行收发器),DDR控制器等通信系统中常用功能的IP硬核。
如图2所示,其中Receive模块主要是对Xilinx FPGA中特有的高速IO的调用,使FPGA的部分IO能对速率高达622M的数据进行收发,该模块中采用了Xilinx公司提供的SFI协议完成对16路622M数据及时钟的接收以及串并转换,最终输出64路155M的数据信号及1路与之同步的622M时钟信号。
在高速串行通信中,因为没有专门用来标示帧头的定位脉冲,解串出来的并行数据一般都是bit错位的字节,因此需要对收到的数据进行“整型”。Rxd_sft模块正是用来完成这一功能:通过一块容量为128bit的移位寄存器(以64bit为最小移动单位)来缓存155M时钟连续2个周期所传输的数据。将先到达的时钟周期的数据按bit进行错位,组成新的64bit数据送入下个模块进行帧头的比较,判断。因为STM-64的10G数据是通过16路622M信号传过来的,因此bit位的错位有16种情况。如图3所示。如果在第一种bit错位的情况下无法检测到A1A2字节完成同步(检测frame_head模块的帧同步/失步信号),那么就会按第二种bit错位情况输出64bit的数据。以此类推,直到能检测到帧同步字节为止。
最后一个模块Frame_head正是用来对帧头进行判断并输出帧头的定位脉冲及STM-64信号的帧同步/失步信号的。我们采用了有限状态机来完成上述功能,帧同步状态按照标准分为失步状态,准校核状态,校核状态,同步状态,保护状态五个状态。状态转移图如图4所示。
Claims (2)
1.一种实现STM-64帧同步的数字电路,其特征在于:包括XFP光模块、Transceiver芯片、FPGA电路,所述XFP光模块将10Gbit/S的光信号转换为差分电信号传入Transceiver芯片,Transceiver芯片则将10Gbit/S的电信号串并变换并传输给FPGA电路,最后在FPGA电路中完成对STM-64信号的帧同步。
2.根据权利要求1所述的实现STM-64帧同步的数字电路,其特征在于:所述FPGA电路包括Receive模块、RXd-sft模块、Frame-head模块,所述Receive模块、RXd-sft模块、Frame-head模块依次连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011201487172U CN202103684U (zh) | 2011-05-11 | 2011-05-11 | 实现stm-64帧同步的数字电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011201487172U CN202103684U (zh) | 2011-05-11 | 2011-05-11 | 实现stm-64帧同步的数字电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202103684U true CN202103684U (zh) | 2012-01-04 |
Family
ID=45389681
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011201487172U Expired - Fee Related CN202103684U (zh) | 2011-05-11 | 2011-05-11 | 实现stm-64帧同步的数字电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202103684U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105740186A (zh) * | 2016-02-01 | 2016-07-06 | 苏州傲科创信息技术有限公司 | 高速数据转接板电路 |
CN107846417A (zh) * | 2017-12-13 | 2018-03-27 | 天津光电通信技术有限公司 | 一种基于fpga的cpri自适应解码系统及实现方法 |
-
2011
- 2011-05-11 CN CN2011201487172U patent/CN202103684U/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105740186A (zh) * | 2016-02-01 | 2016-07-06 | 苏州傲科创信息技术有限公司 | 高速数据转接板电路 |
CN107846417A (zh) * | 2017-12-13 | 2018-03-27 | 天津光电通信技术有限公司 | 一种基于fpga的cpri自适应解码系统及实现方法 |
CN107846417B (zh) * | 2017-12-13 | 2023-07-04 | 天津光电通信技术有限公司 | 一种基于fpga的cpri自适应解码系统实现方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104113740B (zh) | 一种混合格式信号光纤传输装置 | |
CN109947681A (zh) | 串化/解串器及高速接口协议交换芯片 | |
CN105573949A (zh) | Vpx架构具有jesd204b接口的采集处理电路 | |
CN102820964B (zh) | 一种基于系统同步与参考通道的多通道数据对齐的方法 | |
CN104618697B (zh) | 一种基于FPGA的全配置型Camera link转光纤实时图像光端机 | |
CN209489030U (zh) | 主控机箱和电力电子控制系统 | |
CN107831702B (zh) | 一种基于千兆以太网的同步串行信号采集控制装置 | |
CN205320075U (zh) | 一种基于光纤以太网的多业务数字光端机 | |
CN104660989B (zh) | 一种基于FPGA的光纤转全配置型Camera link实时图像光端机 | |
CN102841372A (zh) | 用于地震勘探的级联采集站高效流水线数传系统及方法 | |
CN105281783A (zh) | 基于fpga和dsp平台的信号解码单元及其实现方法 | |
CN1905558B (zh) | 单一化以太网交换板及数据交换方法 | |
CN1333560C (zh) | 一种适用于强电磁干扰环境下的高性能光纤can通讯系统 | |
CN202794553U (zh) | 用于地震勘探的级联采集站高效流水线数传系统 | |
CN101217312B (zh) | 一种光接口测试夹具、测试方法及系统 | |
CN109274426A (zh) | 基于串并收发器技术的照射制导高速光电通信系统 | |
CN202103684U (zh) | 实现stm-64帧同步的数字电路 | |
CN103138866A (zh) | 一种时钟同步的sfp电口装置及系统 | |
CN219227609U (zh) | 基于光纤介质的jesd204b数据传输系统 | |
CN101547054B (zh) | 基于可编程器件的并行光互连系统的数据接收装置和数据处理方法 | |
CN201910048U (zh) | 一种lvds节点模块 | |
CN103124233B (zh) | 一种信号中继系统及其实现方法 | |
CN203761399U (zh) | 单纤双向对称速率的光通信设备及系统 | |
CN209028205U (zh) | 一种声呐水下多通道高速低延时数据传输装置 | |
CN201499173U (zh) | 误码率低,灵活性高的数据接收装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120104 Termination date: 20180511 |